CN1042783C - 二进制信号判定电路 - Google Patents

二进制信号判定电路 Download PDF

Info

Publication number
CN1042783C
CN1042783C CN91102284A CN91102284A CN1042783C CN 1042783 C CN1042783 C CN 1042783C CN 91102284 A CN91102284 A CN 91102284A CN 91102284 A CN91102284 A CN 91102284A CN 1042783 C CN1042783 C CN 1042783C
Authority
CN
China
Prior art keywords
signal
binary signal
nrz
polarity
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN91102284A
Other languages
English (en)
Other versions
CN1055630A (zh
Inventor
沃纳·舒尔茨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
French Thomson Broadband Co
Deutsche Thomson Brandt GmbH
Original Assignee
French Thomson Broadband Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by French Thomson Broadband Co filed Critical French Thomson Broadband Co
Publication of CN1055630A publication Critical patent/CN1055630A/zh
Application granted granted Critical
Publication of CN1042783C publication Critical patent/CN1042783C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/14Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
    • H03M5/145Conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Communication Control (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Holo Graphy (AREA)
  • Optical Communication System (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Emergency Protection Circuit Devices (AREA)

Abstract

本发明是为了避免一个错误从一个数据字传到下个数据字间的误差传播,并保持信号极性不变。为此,在信号中提供了传输用以判定二进制信号极性的特征信号的时间段。具体地说,本发明可用于在数字式录音或录像机中的信号处理。

Description

二进制信号判定电路
本发明涉及一种二进制信号判定电路
具体地说,这种电路可例如用于在CD磁盘上记录信号或用于DAT录音机。通常,用NRZI信号形式来记录诸如CD,R-DAT,DVS,DVT这类数字信号。在NRZI信号中用电平转换来征其逻辑“1”。因此,传输的信息与信号极性无关,这便是NRZI记录优点所在。在上述电路中,还采用了所谓m/n调剂。此时,每个m比特的数据字被配组成一个或一个以上的n比特的编码字,这里n大于m。对于CD,八个比特数据字被配制成14比特编码字。为了保持扫描宽度和DC状况,在构组编码的信号时,总在两个编码字之间插入三个辅助(补充)比特,因而每8比特数据的编码后的信号便共有17比特。
按预定格式配组的m/n码的优点是可以避免误差传播。由于在各编码字中安置了辅助比特,所以尽管记录的是NRZI信号,而CD信号仍具有该优点。在其它上述记录方式中,也有采用在编码字之间不安置辅助比特的8/10调制。然而,如在编码字间不插入额外的比特,则会使NRZI变换后的信号不再能避免误差传播。如果在需复现的信号中,当以NRZI记录的编码字的末比特受到干扰时,则随后的那个编码字的首比特当该编码字在转换成NRZ时也被倒相。因此,在8/10调制中,在被扫描的信号中含有一个错误比特时,在调制后的信号中便出现了两个错误比特。对于8/10调制而言,此误差传播出现率约占所有比特误差的百分之十。由于此理由,对于在编码字间不使用额外比特的情形而言,采用m/n调制时应避免NRZI变换。
本发明的目的是提供一种二制信号判定电路,以便消除从一个编码字到下一个编码字的误差传播,但仍能保持NRZI变换具有的所传送的信息与信号极性无关的优点。
本发明的二进制信号判定电路,其中所述的二进制信号的一部分含有一个预定的比特模式(SW),该信号的极性待确定,包括:用于确定在所述的预定的比特模式(SW)中的电平传输的瞬时位置的装置,包含有触发器和异或门;
比较器装置耦连到异或门,用于根据所述的瞬时电平传输位置来确定所述的预定的比特模式(SW);
用于判定所述的预定比特模式(SW)中的一个规定比特电平的装置,耦连到所述的比较器装置;
用于以正确的极性提供所述二进制信号(±NRZ)的装置,它由所述的特定比特的电平来控制,耦连到上述的判定装置上。
其中,所述的用于确定电平传输的瞬时位置的装置使用了一个预定的时间窗,以避免所述的预定比特模式(SW)的错误判定。
所述的电路还包括:一个误差检测电路,用于检验所述的二进制信号(±NRZ)是否被正确地设定并在设定时呈现出该极性的变化,直到下一个部分被接收到时为止。
其中,所述的用于提供所述二进制信号(±NRZ)的装置包括:一个异或门。
其中,所述的二进制信号(±NRZ)是利用m/n码而编码的。
在确定了信号的极性之后,就可用一个“异或”门来确保所传输的信号总是以正确的极性馈入到解调器的输入端。
另一种可避免极性与信号相关的方法是采用m/(n-1)码代替m/n码并在编码字间插入一个辅助比特。该码可以当作一个NRZI信号于以记录并根据NRZ进行解调而并无误差传播的危险。
现结合附图和实施例来说明本发明。
图1示出了在一段R-DAT数据传输中如何因一个比特错误而造成了两比特错误;
图2示出了NRZ信号极性校正电路,该电路同时还用来检测同步信号;
图3示出了用来说明图2电路的信号进程。
由图2可见,在线路的输入端送入极性来确定的NRZ信号及相应的比特定时信号。在输入信号或也分布在其余信号中的NRZ信号包括固定的比特模式SW,根据此SW模式可以识别出正确的信号极性。这些模式也可同时用作数据块同步。
首先,由D触发器1和异或门2得到电压B,其过程与输入信号的极性元关。其中的用作信号极性判断的比特模式可以与极性本身无关地被识别。该模式SW由10比特组成,或相应由在门2的输出端的9比特(信号B)组成。S/P转换器3和比较器4用来检测这个模式。当模式B的最后比特读入S/P转换器后,比较器的输出即被置于“高电平”并持续一个比特(信号S)时间。此时间与在输出端A的模式SW的最后比特相一致。该比特的值被存贮(信号C)在触发器6中并借助于异或门7设定NRZ信号的正确极性。
在图3中的信号对已经有正确极性的输入信号是适用的。

Claims (5)

1.一种用于二进制信号(±NRZ)的判定电路,在该二进制信号的一部分含有一个预定的比特模式(SW),该信号的极性待确定,其特征在于:
用于确定在所述的预定的比特模式(SW)中的电平传输的瞬时位置的装置,包含有触发器(1)和异或门(2);
比较器装置(3、4)耦连到异或门(2),用于根据所述的瞬时电平传输位置来确定所述的预定的比特模式(SW);
用于判定所述的预定比特模式(SW)中的一个规定比特电平的装置(5、6),耦连到所述的比较器装置;
用于以正确的极性提供所述二进制信号(±NRZ)的装置(7),它由所述的特定比特的电平来控制,耦连到上述的判定装置上。
2.根据权利要求1所述的电路,其特征在于,所述的用于确定电平传输的瞬时位置的装置使用了一个预定的时间窗,以避免所述的预定比特模式(SW)的错误判定。
3.根据权利要求1或2所述的电路,其特征在于,还包括:一个误差检测电路,用于检验所述的二进制信号(±NRZ)是否被正确地设定并在设定时呈现出该极性的变化,直到下一个部分被接收到时为止。
4.根据权利要求1至3之中任一项所述的电路,其特征在于,所述的用于提供所述二进制信号(±NRZ)的装置包括:一个异或门(7)。
5.根据权利要求1至4所述的电路,其特征在于,所述的二进制信号(±NRZ)是利用一个m/n码而编码的。
CN91102284A 1990-04-12 1991-04-10 二进制信号判定电路 Expired - Fee Related CN1042783C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE4011894.0 1990-04-12
DEP4011894.0 1990-04-12
DE4011894A DE4011894A1 (de) 1990-04-12 1990-04-12 Uebertragungsverfahren fuer ein binaersignal

Publications (2)

Publication Number Publication Date
CN1055630A CN1055630A (zh) 1991-10-23
CN1042783C true CN1042783C (zh) 1999-03-31

Family

ID=6404313

Family Applications (1)

Application Number Title Priority Date Filing Date
CN91102284A Expired - Fee Related CN1042783C (zh) 1990-04-12 1991-04-10 二进制信号判定电路

Country Status (12)

Country Link
EP (1) EP0524227B1 (zh)
JP (1) JP3135567B2 (zh)
KR (1) KR100202098B1 (zh)
CN (1) CN1042783C (zh)
AT (1) ATE110182T1 (zh)
AU (1) AU7669691A (zh)
DE (2) DE4011894A1 (zh)
ES (1) ES2059133T3 (zh)
HK (1) HK13796A (zh)
MY (1) MY114118A (zh)
TR (1) TR25536A (zh)
WO (1) WO1991016710A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4343252A1 (de) * 1993-12-17 1995-06-22 Thomson Brandt Gmbh Schaltung zum Dekodieren von 2T-vorkodierten Binärsignalen

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57132461A (en) * 1981-02-09 1982-08-16 Sony Corp Converter for binary data code
JPS60113366A (ja) * 1983-11-24 1985-06-19 Sony Corp 情報変換方式
NL8400212A (nl) * 1984-01-24 1985-08-16 Philips Nv Werkwijze voor het coderen van een stroom van databits, inrichting voor het uitvoeren van de werkwijze en inrichting voor het decoderen van de volgens de werkwijze verkregen stroom kanaalbits.
DE3526051A1 (de) * 1985-07-20 1987-01-22 Standard Elektrik Lorenz Ag Digitales nachrichtenuebertragungssystem mit einem nb/(n+1)b-leitungscode

Also Published As

Publication number Publication date
DE59102575D1 (de) 1994-09-22
WO1991016710A1 (de) 1991-10-31
CN1055630A (zh) 1991-10-23
EP0524227B1 (de) 1994-08-17
TR25536A (tr) 1993-05-01
AU7669691A (en) 1991-11-11
EP0524227A1 (de) 1993-01-27
HK13796A (en) 1996-02-02
ES2059133T3 (es) 1994-11-01
JPH05505711A (ja) 1993-08-19
KR100202098B1 (ko) 1999-06-15
ATE110182T1 (de) 1994-09-15
JP3135567B2 (ja) 2001-02-19
MY114118A (en) 2002-08-30
DE4011894A1 (de) 1991-10-17

Similar Documents

Publication Publication Date Title
EP0673028B1 (en) Recording medium, signal recording apparatus thereof, and signal reproducing apparatus thereof
CA1152181B (en) Decoding apparatus and method for d.c. free data transmission system
EP1083687B1 (en) Method and device for modulating and demodulating data using a variable length code
CN1030629C (zh) 记录载体及其获取方法、装置和反复制记录装置
US4202018A (en) Apparatus and method for providing error recognition and correction of recorded digital information
US4353130A (en) Device for processing serial information which includes synchronization words
EP0605206B1 (en) Data recording method and data recording apparatus
EP0779623B1 (en) Digital data transmitting method
JP3428039B2 (ja) 同期信号検出器、同期信号検出方法及び復号化装置
JPH0132591B2 (zh)
EP0029226A1 (en) System for processing audio PCM digital signals
GB2136249A (en) Digital maximum likelihood detector for class iv partial response
US4462051A (en) Demodulator for an asynchronous binary signal
EP0577401B1 (en) Synchronization signal detection and data demodulation
GB2078060A (en) Method of coding data bits on a recording medium arrangement for putting the method into effect and recording medium having an information structure
US5390195A (en) Miller-squared decoder with erasure flag output
KR0138119B1 (ko) 디지털 신호 재생장치
US4860324A (en) Information data recovering apparatus
US5625505A (en) Method of and apparatus for regenerating partial-response record signal
CN1042783C (zh) 二进制信号判定电路
US6172622B1 (en) Demodulating device, demodulating method and supply medium
US4837642A (en) Threshold tracking system
US4546393A (en) Digital data transmission system with modified NRZI
US4414587A (en) Skew sensing for digital tape playback
EP0828247B1 (en) Equipment for transmitting data and method of the same

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C15 Extension of patent right duration from 15 to 20 years for appl. with date before 31.12.1992 and still valid on 11.12.2001 (patent law change 1993)
OR01 Other related matters
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee