CN104243083A - 一种数据映射方法、装置及电子设备 - Google Patents

一种数据映射方法、装置及电子设备 Download PDF

Info

Publication number
CN104243083A
CN104243083A CN201310226043.7A CN201310226043A CN104243083A CN 104243083 A CN104243083 A CN 104243083A CN 201310226043 A CN201310226043 A CN 201310226043A CN 104243083 A CN104243083 A CN 104243083A
Authority
CN
China
Prior art keywords
data
bit
byte
corresponding relation
link layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310226043.7A
Other languages
English (en)
Other versions
CN104243083B (zh
Inventor
郝鹏
高贞
黄灿
王博
杨丽宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201310226043.7A priority Critical patent/CN104243083B/zh
Priority to PCT/CN2014/077680 priority patent/WO2014194752A1/zh
Publication of CN104243083A publication Critical patent/CN104243083A/zh
Application granted granted Critical
Publication of CN104243083B publication Critical patent/CN104243083B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)

Abstract

本发明实施例提供一种数据映射方法、装置及电子设备。包括:接收采样数据;根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据。本发明实施例支持了采样数据与链路层传输数据之间的数据转换。

Description

一种数据映射方法、装置及电子设备
技术领域
本发明涉及数据处理领域,尤其涉及一种数据映射方法、装置及电子设备。
背景技术
日益增加的基站数据吞吐量的需求导致了无线通信单元的元件成本和功耗的增加,并使得相关印刷电路板和接口更加复杂,同时更加强调对信号完整性的要求。
若继续采用传统的并行LVDS I/O,则对于降低成本、提高系统可靠性、提高集成度、缩短上市时间以及降低设计复杂度等要求已经完全不适应。JEDEC固态技术协会JC-16(接口技术)委员会经过几次修改于2012年2月发布了适用于ADC/DAC的通用接口的JESD204B接口标准。
JESD204B接口标准详细描述了物理层、链路层和传输层的关键技术。对于传输层,给出了非常灵活的帧格式,并且支持的参数(包括采样位宽、传输位宽、过采样率、数据转换器数目、传输线路数目、每个帧的字节数等)范围非常之广,灵活性和可扩展性都非常高。
目前还缺乏将JESD204B接口接收到的采样数据转换为JESD204B接口的链路层传输数据的数据转换方式以及将JESD204B接口的链路层传输数据转换为JESD204B接口发送的采样数据的数据转换方式。
发明内容
有鉴于此,本发明实施例的目的是提供一种数据映射方法、装置及电子设备,以支持采样数据与链路层传输数据之间的数据转换。
为解决上述技术问题,本发明实施例提供方案如下:
本发明实施例提供一种数据映射方法,所述方法包括:
接收采样数据;
根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据。
优选的,所述格式转换关系包括所述采样数据与所述JESD204B接口的帧数据的比特级对应关系和所述帧数据与所述JESD204B接口的链路层传输数据的字节级对应关系,
所述根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据具体包括:
根据所述比特级对应关系,将所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据映射为所述帧数据中的每个字节数据中的对应比特数据;
根据所述字节级对应关系,将所述帧数据中的每个字节数据映射为所述链路层传输数据中的对应字节数据。
优选的,所述比特级对应关系以及字节级对应关系为预先存储在配置表中对应关系。
优选的,所述比特级对应关系是按照JESD204B接口的传输层帧格式计算出来的,所述字节级对应关系是按照JESD204B接口的传输层帧格式与所述JESD204B接口的链路层的数据格式计算出来的。
优选的,所述比特级对应关系包括:所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据的标识与所述帧数据中的每个字节数据中的多个比特数据的标识的对应关系;
所述字节级对应关系包括:所述帧数据中的每个字节数据的标识与所述链路层传输数据中的每个字节数据的标识的对应关系。
本发明实施例还提供一种数据映射方法,所述方法包括:
接收JESD204B接口的链路层传输数据;
根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据。
优选的,所述格式转换关系包括所述链路层传输数据与所述JESD204B接口的帧数据的字节级对应关系和所述帧数据与所述采样数据的比特级对应关系,
所述根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据具体包括:
根据所述字节级对应关系,将所述链路层传输数据中的每个字节数据映射为所述帧数据中的对应字节数据;
根据所述比特级对应关系,将所述帧数据中的每个字节数据的多个比特数据映射为所述采样数据中的对应比特数据。
优选的,所述字节级对应关系以及比特级对应关系为预先存储在配置表中对应关系。
优选的,所述字节级对应关系是按照JESD204B接口的传输层帧格式与所述JESD204B接口的链路层的数据格式计算出来的,所述比特级对应关系是按照JESD204B接口的传输层帧格式计算出来的。
优选的,所述字节级对应关系包括:所述链路层传输数据中的每个字节数据的标识与所述帧数据中的每个字节数据的标识的对应关系;
所述比特级对应关系包括:所述帧数据中的每个字节数据的多个比特数据的标识与所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据的标识的对应关系。
本发明实施例还提供一种数据映射装置,所述装置包括:
第一接收模块,用于接收采样数据;
第一映射模块,用于根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据。
优选的,所述格式转换关系包括所述采样数据与所述JESD204B接口的帧数据的比特级对应关系和所述帧数据与所述JESD204B接口的链路层传输数据的字节级对应关系,
所述第一映射模块具体包括:
第一映射单元,用于根据所述比特级对应关系,将所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据映射为所述帧数据中的每个字节数据中的对应比特数据;
第二映射单元,用于根据所述字节级对应关系,将所述帧数据中的每个字节数据映射为所述链路层传输数据中的对应字节数据。
本发明实施例还提供一种包括以上所述的数据映射装置的电子设备,。
本发明实施例还提供一种数据映射装置,所述装置包括:
第一接收模块,用于接收JESD204B接口的链路层传输数据;
第二映射模块,用于根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据。
优选的,所述格式转换关系包括所述链路层传输数据与所述JESD204B接口的帧数据的字节级对应关系和所述帧数据与所述采样数据的比特级对应关系,
所述第二映射模块具体包括:
第三映射单元,用于根据所述字节级对应关系,将所述链路层传输数据中的每个字节数据映射为所述帧数据中的对应字节数据;
第四映射单元,用于根据所述比特级对应关系,将所述帧数据中的每个字节数据的多个比特数据映射为所述采样数据中的对应比特数据。
本发明实施例还提供一种包括以上所述的数据映射装置的电子设备。
从以上所述可以看出,本发明实施例至少具有如下有益效果:
通过根据数据的格式转换关系将接收到的采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据,支持了采样数据到链路层传输数据的数据转换;
通过根据数据的格式转换关系将接收到的链路层传输数据中的每个比特数据映射为采样数据中的对应比特数据,支持了链路层传输数据到采样数据的数据转换。
附图说明
图1表示本发明实施例提供的一种数据映射方法的步骤流程图;
图2表示本发明实施例的较佳实施方式一的发送处理流程示意图;
图3表示本发明实施例提供的另一种数据映射方法的步骤流程图;
图4表示本发明实施例的较佳实施方式二的接收组帧处理流程示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图及具体实施例对本发明实施例进行详细描述。
图1表示本发明实施例提供的一种数据映射方法的步骤流程图,参照图1,本发明实施例提供一种数据映射方法,所述方法包括如下步骤:
步骤101,接收采样数据;
步骤102,根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据。
可见,通过根据数据的格式转换关系将接收到的采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据,支持了采样数据到链路层传输数据的数据转换。
在本发明实施例中,所述格式转换关系可以包括所述采样数据与所述JESD204B接口的帧数据的比特级对应关系和所述帧数据与所述JESD204B接口的链路层传输数据的字节级对应关系,
所述根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据具体可以包括:
根据所述比特级对应关系,将所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据映射为所述帧数据中的每个字节数据中的对应比特数据;
根据所述字节级对应关系,将所述帧数据中的每个字节数据映射为所述链路层传输数据中的对应字节数据。
所述比特级对应关系以及字节级对应关系可以为预先存储在配置表中对应关系。
所述比特级对应关系是按照JESD204B接口的传输层帧格式计算出来的,所述字节级对应关系是按照JESD204B接口的传输层帧格式与所述JESD204B接口的链路层的数据格式计算出来的。只要发送端和接收端事先约定好数据格式即可通过软件配置完成数据格式的解析和传输。
所述比特级对应关系是采样数据到帧数据的一种转换关系,由此,这里的计算也就是一种数据转换的过程,主要是根据接收端与发送端的数据格式计算出来。对于本领域技术人员来说,具体的计算可以按照JESD204B接口的标准规范即可实现,在此不再赘述。所述字节级对应关系是帧数据到链路层传输数据的一种转换关系,基于同样的原理,本领域技术人员按照JESD204B接口的标准规范即可实现所述字节级对应关系的计算,在此亦不再赘述。
所述比特级对应关系可以包括:所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据的标识与所述帧数据中的每个字节数据中的多个比特数据的标识的对应关系;
所述字节级对应关系可以包括:所述帧数据中的每个字节数据的标识与所述链路层传输数据中的每个字节数据的标识的对应关系。
其中,所述采样数据对应的比特数据的标识可以为该比特数据在所述采样数据中所在的传输线路的序号以及在该传输线路上所处的输入次序号。
所述帧数据对应的字节数据的标识可以为该字节数据所属的帧的序号以及在该帧中的字节序号。
所述帧数据对应的比特数据的标识可以为该比特数据在所述帧数据中所属的字节数据的标识以及在该字节数据中的比特序号。
所述链路层传输数据对应的字节数据的标识可以为该字节数据在所述链路层传输数据中所在的传输线路的序号以及在该传输线路上的输出次序号。
所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据的比特数目可以为8,所述帧数据中的每个字节数据中的多个比特数据的比特数目可以为8。
为将本发明实施例阐述得更加清楚明白,下面提供本发明实施例的较佳实施方式一。
在较佳实施方式一中,数据的流向是从采样数据到链路层传输数据。
所述比特级对应关系是采样数据到帧数据的一种转换关系,主要是根据接收端与发送端的数据格式计算出采样数据与帧数据的关系,形成一种数据映射表通过CPU配置给硬件逻辑。
所述字节级对应关系是指帧数据与lane传输数据之间的对应关系,也是需要形成一种数据映射表通过CPU配置给硬件逻辑。
图2表示本发明实施例的较佳实施方式一的发送处理流程示意图,参照图2,发送处理流程即为从采样数据向JESD204B链路层(lane)传输数据转换的过程。该流程针对于与DAC器件相连接时的应用场景。
所述比特级对应关系以及字节级对应关系由软件根据JESD204B接口的各种参数(包括采样位宽、传输位宽、过采样率、数据转换器数目、传输线路数目、每个帧的字节数等)计算出并通过总线配置给硬件逻辑,硬件逻辑根据软件配置到配置表,如硬件配置表,中的配置信息进行数据拼接完成采样数据到JESD204B链路层传输数据的映射。
整个流程共需要两次数据的拼接映射。采样数据#0~#n表示接收到的来自DAC器件的不同路的采样数据,帧数据#0~#n表示第一次拼接映射得到的不同帧的数据,lane传输数据#0~#n表示第二次拼接映射得到的第0条lane~第n条lane的数据。其中,第一次拼接映射得到的每个帧的数据中的字节数据可能是乱序排列的,而每个字节数据中的各比特是按照各自在字节数据中的比特序号顺序排列的。
下面结合图2对较佳实施方式一进行详细说明。
较佳实施方式一的发送处理流程包括如下步骤:
步骤201,软件根据JESD204B链路层提供的参数计算出采样数据与帧数据的关系,即软件可以得知采样数据中哪些比特属于同一帧的数据;将该信息通过总线下发到硬件逻辑的配置表中;
步骤202,硬件逻辑根据软件的配置信息将数据的不同比特存入不同的RAM单元中,即这一级是比特级的映射;
步骤203,软件计算出帧数据与lane传输数据的关系,即软件可以得知帧数据中哪些字节需要在同一条lane中传输;并将该信息通过总线下发到硬件逻辑的配置表中;
步骤204,硬件逻辑根据软件配置的信息以字节为单位完成帧数据向lane传输数据的映射。
发送数据映射流程结束。
在上述处理流程中,核心技术就是软件需要根据JESD204B链路层提供的参数计算出采样数据与帧数据的关系以及帧数据与lane传输数据的关系,从而分别完成比特级与字节级的映射。该信息在确定了应用场景以后,所有参数就是固定的,所以在系统上电前或者上电开始软件就可以得知并完成计算。
为实现上述比特级和字节级的映射,核心的组件就是多个单比特位宽的RAM以及相关的存储控制电路。硬件逻辑处理的关键是将需要同时输出的不同bit或者不同字节必须存储在不同的存储单元中。
下面给出该两级映射过程的一种具体实现方式。
对于发送处理,完成的是从采样数据(sample data)到lane传输数据的映射,主要分为从采样数据到帧数据(frame data),从帧数据(frame data)到lane传输数据的两级映射。
对于发送处理的第一级映射即sample data到frame data的映射具体处理方法是:首先是通过并行的三个选择器选出3路8bit数据流,将3路8bit数据流存入RAM,然后再读出来,读出来的三个8bit数据,通过8个24选1的bit选择器,选出8bit数据输出。即完成3个8bit数据流到一个8bit数据流的bit合并功能。上述处理中所提及到的选择、读取处理均来自于软件控制,软件通过写配置表来控制逻辑处理。
上述第一级映射称之为采样数据到帧数据的映射单元,这一个单元只能完成一路数据映射。根据实际的应用需要多个这样的映射单元,其计算如公式1所示。
  (公式1)
公式1中N'max指系统支持传输位宽的最大值,M指数据转换器数目,Nums2f是指采样数据到帧数据的映射单元的个数。以N'max为16bits、M为32个为例,共需要64个采样数据到帧数据的映射单元。
在Nums2f这么多的单元中,每个单元都需要完成从3个8bit的数据流中选择并组合成一个8bit数据流。其来源均是M路的采样数据,具体如何从M路的采样数据中选取3个8bit的数据均由软件控制,其选取的原则是:首先将传输数据的最大位宽按字节分离即一路数据分离成为路的8bit数据流,对于M路数据就存在路8bits数据流,软件根据应用将路8bits数据流每3路为一组分配到Nums2f个单元中,分配要求不能重复并且全部覆盖;例如:第一个单元从第1、2、3路的8bit数据流中进行选择;第二个单元从第2、3、4路的8bit数据流中进行选择,依次类推。
经过上述分配之后,需要将3路的8bit数据流分别存入3路RAM中,每一路RAM的位宽为8bit,深度为支持的最大过采样率Smax。例如支持的最大过采样率Smax为8,则RAM的深度为8。另外,为了保证数据吞吐率,利用乒乓处理的技术进行操作。这里对RAM的写操作及读操作均是由软件控制。上文中已经描述frame data中的某个字节的比特会来自于3路8bit的数据流,故软件在写RAM的原则是需要将这3路8bit数据流分别存储到不同的RAM中,如此才能保证输出能够一拍输出。对于RAM来说,需要将所支持的过采样率S的数据量存储完成之后才能进行读取。
从3路RAM中分别读取8bit数据组成24bits数据,进而根据实际的帧格式从24bits中选出8bit形成帧数据中的一个字节单位。从而完成了从sampledata到frame data的映射。
上述发送处理的第一级映射只是将采样数据映射到帧数据中,输出的结果是一帧中的最小数据单位字节,而这个最小数据单位具体应该属于一帧中的哪个位置,由发送处理的第二级映射来完成。
发送处理的第二级映射即从frame data到lane data的映射。具体处理方法分为两步:第一步:从多路的frame data数据流中选取其中一路数据,调整其字节的顺序。这一步处理称之为采样数据到帧数据的映射子单元1。第二步:将完成字节数据调整的多路数据进行调整,从而形成lane传输数据。这一步处理称之为采样数据到帧数据的映射子单元2。
上述子单元1和子单元2的数目Numf2l需要根据传输位宽N'、数据转换器数目M、传输线路(lane)数目L以及lane data的位宽lane_width的值由公式2计算得来。
  (公式2)
以N'max为16bits、M为32个为例、L为64个、lane_width为8bits为例,共需要64个帧数据到lane数据的映射单元,其中子单元1和子单元2各需要64个。
Numf2l中每一个子单元1的输入均是经过第一级映射后得到的Nums2f路的frame data,首先将每一路的frame data存储下来,存储buffer的位宽为8bits,深度由一个帧字节数的最大值F来决定,每完成一帧的存储后才能进行读取。为了保证数据吞吐率,利用乒乓处理的技术进行操作。在读取时将frame data中的每个字节的位置进行调整,调整的过程是由软件根据存储的一帧数据中某个字节在lane data中的先后顺序进行调整。
子单元1已经将frame data中每个字节在lane data中的先后顺序进行调整,调整后的数据有Numf2l路数据。每一路数据都是每个子单元2的输入,每个子单元2与每一条lane一一对应。每个子单元2每一个时钟周期都会接收到子单元1输出的Numf2l路字节数据,每个子单元2从Numf2l路字节数据选取一个字节输出即完成了Numf2l多路之间的调整,保证子单元1输出的数据与每一条lane一一对应。调整的过程由软件根据数据与每条lane的对应关系进行调整。从而完成了从frame data到lane data的映射。
上述发送处理经过两级映射完成了从sample data到lane data的映射即完成了从传输层到链路层的数据映射。
图3表示本发明实施例提供的另一种数据映射方法的步骤流程图,参照图3,本发明实施例还提供另一种数据映射方法,所述方法包括如下步骤:
步骤301,接收JESD204B接口的链路层传输数据;
步骤302,根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据。
可见,通过根据数据的格式转换关系将接收到的链路层传输数据中的每个比特数据映射为采样数据中的对应比特数据,支持了链路层传输数据到采样数据的数据转换。
在本发明实施例中,所述格式转换关系可以包括所述链路层传输数据与所述JESD204B接口的帧数据的字节级对应关系和所述帧数据与所述采样数据的比特级对应关系,
所述根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据具体可以包括:
根据所述字节级对应关系,将所述链路层传输数据中的每个字节数据映射为所述帧数据中的对应字节数据;
根据所述比特级对应关系,将所述帧数据中的每个字节数据的多个比特数据映射为所述采样数据中的对应比特数据。
所述字节级对应关系以及比特级对应关系为预先存储在配置表中对应关系。
所述字节级对应关系是按照JESD204B接口的传输层帧格式与所述JESD204B接口的链路层的数据格式计算出来的,所述比特级对应关系是按照JESD204B接口的传输层帧格式计算出来的。只要发送端和接收端事先约定好数据格式即可通过软件配置完成数据格式的解析和传输。
所述字节级对应关系是链路层传输数据到帧数据的一种转换关系,由此,这里的计算也就是一种数据转换的过程,主要是根据接收端与发送端的数据格式计算出来。对于本领域技术人员来说,具体的计算可以按照JESD204B接口的标准规范即可实现,在此不再赘述。所述比特级对应关系是帧数据到采样数据的一种转换关系,基于同样的原理,本领域技术人员按照JESD204B接口的标准规范即可实现所述比特级对应关系的计算,在此亦不再赘述。
所述字节级对应关系可以包括:所述链路层传输数据中的每个字节数据的标识与所述帧数据中的每个字节数据的标识的对应关系;
所述比特级对应关系可以包括:所述帧数据中的每个字节数据的多个比特数据的标识与所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据的标识的对应关系。
其中,所述链路层传输数据对应的字节数据的标识可以为该字节数据在所述链路层传输数据中所在的传输线路的序号以及在该传输线路上的输入次序号。
所述帧数据对应的字节数据的标识可以为该字节数据所属的帧的序号以及在该帧中的字节序号。
所述帧数据对应的比特数据的标识可以为该比特数据在所述帧数据中所属的字节数据的标识以及在该字节数据中的比特序号。
所述采样数据对应的比特数据的标识可以为该比特数据在所述采样数据中所在的传输线路的序号以及在该传输线路上所处的输出次序号。
所述帧数据中的每个字节数据的多个比特数据的比特数目可以为8,所所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据可以为8。
为将本发明实施例阐述得更加清楚明白,下面提供本发明实施例的较佳实施方式二。
在较佳实施方式二中,数据的流向是从链路层传输数据到采样数据。
图4表示本发明实施例的较佳实施方式二的接收组帧处理流程示意图,参照图4,接收处理流程即为从JESD204B lane传输数据向采样数据转换的过程。该流程针对于与ADC器件相连接时的应用场景。
所述字节级对应关系以及比特级对应关系由软件根据JESD204B接口的各种参数(包括采样位宽、传输位宽、过采样率、数据转换器数目、传输线路数目、每个帧的字节数等)计算出并通过总线配置给硬件逻辑,硬件逻辑根据软件配置到配置表,如硬件配置表,中的配置信息进行数据拼接完成JESD204B链路层传输数据到采样数据的映射。
整个流程相当于较佳实施方式一的发送处理流程的逆过程,共需要两次数据的拼接映射。lane传输数据#0~#n表示第0条lane~第n条lane的数据,帧数据#0~#n表示第一次拼接映射得到的不同帧的数据,采样数据#0~#n表示向ADC器件发送的不同路的采样数据。其中,第一次拼接映射得到的每个帧的数据中的字节数据可能是乱序排列的,而每个字节数据中的各比特是按照各自在字节数据中的比特序号顺序排列的。
下面结合图4对较佳实施方式二进行详细说明。
较佳实施方式二的接收处理流程包括如下步骤:
步骤401,软件根据JESD204B链路层提供的参数计算出lane传输数据与帧数据的关系,即软件可以得知lane传输数据中哪些字节属于同一帧的数据;该信息通过总线下发到硬件逻辑的配置表中;
步骤402,硬件逻辑根据软件的配置信息以字节为单位完成lane传输数据向帧数据的映射即这一级是字节级的映射;
步骤403,软件计算出帧数据与采样数据的关系,即软件可以得知帧数据中哪些比特需要在同一路采样数据传输线路中传输;该信息通过总线下发到硬件逻辑的配置表中;
步骤404,硬件逻辑根据软件配置的信息以比特为单位完成帧数据向采样数据的映射。
接收数据映射流程结束。
在上述接收处理流程中,软件需要根据JESD204B链路层提供的参数计算出lane传输数据与帧数据的关系以及帧数据与采样数据的关系,从而分别完成字节级与比特级的映射。该信息在确定了应用场景以后,所有参数就是固定的,所以在系统上电前或者上电开始CPU就可以得知并完成计算。
软件通过参数进行计算下发到配置表中来控制硬件将数据分别完成比特级和字节级的映射。
为实现上述字节级和比特级的映射,核心的组件就是多个单比特位宽的RAM以及相关的存储控制电路。硬件逻辑处理的关键是与发送处理一致。
这里给出该两级映射过程的一种具体实现方式。两级映射分别是lane data到frame data的映射以及frame data到sample data的映射,接收处理同样需要经过这两级映射完成从lane data到sample data的映射。整个过程均是较佳实施方式一中给出的两级映射过程的具体实现方式中的发送处理过程的逆过程,在此不再赘述。
在lane data到frame data的映射的具体实现中,例如:在一路lane传输数据中,具体哪个字节在高位或者哪个字节在低位是可以通过配置表灵活配置以适应不同的接收端或发送端。例如:一条lane上的承载;两路converter的数据,如何调整帧数据的字节关系使得lane传输数据能够正确表示实际采样数据的关系,就需要将同一个converter的数据的字节连续摆放传输。
在frame data到sample data的映射的具体实现中,例如:对于采样数据不同传输位宽如何填入字节中传输,如果是两路converter的采样数据,每个converter的传输数据位宽N’为12bits,那么就需要明确这两个converter的12bits对应每个字节中的bit的组合关系,这关系取决于过采样率、参数HD以及尾bit和控制bit的摆放位置。
采用本发明实施例提供的方法或装置,与现有技术相比,有以下几点优势:
通用性:能够广泛适用于现有ADC/DAC器件的需求;
降低硬件复杂度:在处理流程中主要有软件进行控制;
灵活性:随着应用场景的变化,只需要改变软件的配置即可适用。
由于支持非常灵活的参数配置,导致设计复杂度非常高,而目前广泛应用的ADC、DAC器件的厂商支持的参数相对有限。本发明实施例根据现有ADC/DAC器件应用情况,简化设计复杂度从而提高本发明的易用性。该方法或装置能够适用主流ADC、DAC器件的应用。
与本发明实施例提供的一种数据映射方法对应,本发明实施例还提供一种数据映射装置,所述装置包括:
第一接收模块,用于接收采样数据;
第一映射模块,用于根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据。
可见,通过根据数据的格式转换关系将接收到的采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据,支持了采样数据到链路层传输数据的数据转换。
其中,所述格式转换关系可以包括所述采样数据与所述JESD204B接口的帧数据的比特级对应关系和所述帧数据与所述JESD204B接口的链路层传输数据的字节级对应关系,
所述第一映射模块具体可以包括:
第一映射单元,用于根据所述比特级对应关系,将所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据映射为所述帧数据中的每个字节数据中的对应比特数据;
第二映射单元,用于根据所述字节级对应关系,将所述帧数据中的每个字节数据映射为所述链路层传输数据中的对应字节数据。
本发明实施例还提供一种电子设备,包括以上所述的一种数据映射装置。
与本发明实施例提供的另一种数据映射方法对应,本发明实施例还提供另一种数据映射装置,所述装置包括:
第一接收模块,用于接收JESD204B接口的链路层传输数据;
第二映射模块,用于根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据。
可见,通过根据数据的格式转换关系将接收到的链路层传输数据中的每个比特数据映射为采样数据中的对应比特数据,支持了链路层传输数据到采样数据的数据转换。
其中,所述格式转换关系可以包括所述链路层传输数据与所述JESD204B接口的帧数据的字节级对应关系和所述帧数据与所述采样数据的比特级对应关系,
所述第二映射模块具体可以包括:
第三映射单元,用于根据所述字节级对应关系,将所述链路层传输数据中的每个字节数据映射为所述帧数据中的对应字节数据;
第四映射单元,用于根据所述比特级对应关系,将所述帧数据中的每个字节数据的多个比特数据映射为所述采样数据中的对应比特数据。
本发明实施例还提供另一种电子设备,包括以上所述的另一种数据映射装置。
以上所述仅是本发明实施例的实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明实施例原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明实施例的保护范围。

Claims (16)

1.一种数据映射方法,其特征在于,所述方法包括:
接收采样数据;
根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据。
2.如权利要求1所述的方法,其特征在于,所述格式转换关系包括所述采样数据与所述JESD204B接口的帧数据的比特级对应关系和所述帧数据与所述JESD204B接口的链路层传输数据的字节级对应关系,
所述根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据具体包括:
根据所述比特级对应关系,将所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据映射为所述帧数据中的每个字节数据中的对应比特数据;
根据所述字节级对应关系,将所述帧数据中的每个字节数据映射为所述链路层传输数据中的对应字节数据。
3.如权利要求2所述的方法,其特征在于,所述比特级对应关系以及字节级对应关系为预先存储在配置表中对应关系。
4.如权利要求3所述的方法,其特征在于,所述比特级对应关系是按照JESD204B接口的传输层帧格式计算出来的,所述字节级对应关系是按照JESD204B接口的传输层帧格式与所述JESD204B接口的链路层的数据格式计算出来的。
5.如权利要求2所述的方法,其特征在于,所述比特级对应关系包括:所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据的标识与所述帧数据中的每个字节数据中的多个比特数据的标识的对应关系;
所述字节级对应关系包括:所述帧数据中的每个字节数据的标识与所述链路层传输数据中的每个字节数据的标识的对应关系。
6.一种数据映射方法,其特征在于,所述方法包括:
接收JESD204B接口的链路层传输数据;
根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据。
7.如权利要求6所述的方法,其特征在于,所述格式转换关系包括所述链路层传输数据与所述JESD204B接口的帧数据的字节级对应关系和所述帧数据与所述采样数据的比特级对应关系,
所述根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据具体包括:
根据所述字节级对应关系,将所述链路层传输数据中的每个字节数据映射为所述帧数据中的对应字节数据;
根据所述比特级对应关系,将所述帧数据中的每个字节数据的多个比特数据映射为所述采样数据中的对应比特数据。
8.如权利要求7所述的方法,其特征在于,所述字节级对应关系以及比特级对应关系为预先存储在配置表中对应关系。
9.如权利要求8所述的方法,其特征在于,所述字节级对应关系是按照JESD204B接口的传输层帧格式与所述JESD204B接口的链路层的数据格式计算出来的,所述比特级对应关系是按照JESD204B接口的传输层帧格式计算出来的。
10.如权利要求7所述的方法,其特征在于,所述字节级对应关系包括:所述链路层传输数据中的每个字节数据的标识与所述帧数据中的每个字节数据的标识的对应关系;
所述比特级对应关系包括:所述帧数据中的每个字节数据的多个比特数据的标识与所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据的标识的对应关系。
11.一种数据映射装置,其特征在于,所述装置包括:
第一接收模块,用于接收采样数据;
第一映射模块,用于根据所述采样数据与JESD204B接口的数据的格式转换关系,将所述采样数据中的每个比特数据映射为所述JESD204B接口的链路层传输数据中的对应比特数据。
12.如权利要求11所述的装置,其特征在于,所述格式转换关系包括所述采样数据与所述JESD204B接口的帧数据的比特级对应关系和所述帧数据与所述JESD204B接口的链路层传输数据的字节级对应关系,
所述第一映射模块具体包括:
第一映射单元,用于根据所述比特级对应关系,将所述采样数据中对应所述帧数据中的每个字节数据的多个比特数据映射为所述帧数据中的每个字节数据中的对应比特数据;
第二映射单元,用于根据所述字节级对应关系,将所述帧数据中的每个字节数据映射为所述链路层传输数据中的对应字节数据。
13.一种电子设备,其特征在于,包括如权利要求11或12所述的数据映射装置。
14.一种数据映射装置,其特征在于,所述装置包括:
第一接收模块,用于接收JESD204B接口的链路层传输数据;
第二映射模块,用于根据采样数据与所述JESD204B接口的数据的格式转换关系,将所述JESD204B接口的链路层传输数据中的每个比特数据映射为所述采样数据中的对应比特数据。
15.如权利要求14所述的装置,其特征在于,所述格式转换关系包括所述链路层传输数据与所述JESD204B接口的帧数据的字节级对应关系和所述帧数据与所述采样数据的比特级对应关系,
所述第二映射模块具体包括:
第三映射单元,用于根据所述字节级对应关系,将所述链路层传输数据中的每个字节数据映射为所述帧数据中的对应字节数据;
第四映射单元,用于根据所述比特级对应关系,将所述帧数据中的每个字节数据的多个比特数据映射为所述采样数据中的对应比特数据。
16.一种电子设备,其特征在于,包括如权利要求14或15所述的数据映射装置。
CN201310226043.7A 2013-06-07 2013-06-07 一种数据映射方法、装置及电子设备 Active CN104243083B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201310226043.7A CN104243083B (zh) 2013-06-07 2013-06-07 一种数据映射方法、装置及电子设备
PCT/CN2014/077680 WO2014194752A1 (zh) 2013-06-07 2014-05-16 一种数据映射方法、装置及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310226043.7A CN104243083B (zh) 2013-06-07 2013-06-07 一种数据映射方法、装置及电子设备

Publications (2)

Publication Number Publication Date
CN104243083A true CN104243083A (zh) 2014-12-24
CN104243083B CN104243083B (zh) 2019-08-09

Family

ID=52007528

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310226043.7A Active CN104243083B (zh) 2013-06-07 2013-06-07 一种数据映射方法、装置及电子设备

Country Status (2)

Country Link
CN (1) CN104243083B (zh)
WO (1) WO2014194752A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105681348A (zh) * 2016-03-16 2016-06-15 苏州云芯微电子科技有限公司 一种适用于jesd204b协议的四字节组帧方法
CN106919532A (zh) * 2017-03-10 2017-07-04 重庆湃芯微电子有限公司 一种基于jesd204b的弹性缓冲器
CN106933774A (zh) * 2017-03-10 2017-07-07 重庆湃芯微电子有限公司 一种jesd204b协议中解帧的方法
CN106933773A (zh) * 2017-03-10 2017-07-07 重庆湃芯微电子有限公司 一种jesd204b协议中帧组装的方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114221737B (zh) * 2021-11-01 2023-07-18 深圳市紫光同创电子有限公司 一种基于jesd204b协议的加解扰方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101366181A (zh) * 2005-09-15 2009-02-11 阿纳洛格装置公司 高速传输系统
WO2009140336A2 (en) * 2008-05-15 2009-11-19 Samplify Systems, Inc. Digital interface for data converters
CN103078667A (zh) * 2013-01-23 2013-05-01 杭州电子科技大学 一种基于超五类线的lvds高速数据传输方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101366181A (zh) * 2005-09-15 2009-02-11 阿纳洛格装置公司 高速传输系统
WO2009140336A2 (en) * 2008-05-15 2009-11-19 Samplify Systems, Inc. Digital interface for data converters
CN103078667A (zh) * 2013-01-23 2013-05-01 杭州电子科技大学 一种基于超五类线的lvds高速数据传输方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105681348A (zh) * 2016-03-16 2016-06-15 苏州云芯微电子科技有限公司 一种适用于jesd204b协议的四字节组帧方法
CN105681348B (zh) * 2016-03-16 2018-11-30 苏州云芯微电子科技有限公司 一种适用于jesd204b协议的四字节组帧方法
CN106919532A (zh) * 2017-03-10 2017-07-04 重庆湃芯微电子有限公司 一种基于jesd204b的弹性缓冲器
CN106933774A (zh) * 2017-03-10 2017-07-07 重庆湃芯微电子有限公司 一种jesd204b协议中解帧的方法
CN106933773A (zh) * 2017-03-10 2017-07-07 重庆湃芯微电子有限公司 一种jesd204b协议中帧组装的方法
CN106933773B (zh) * 2017-03-10 2019-08-23 重庆湃芯微电子有限公司 一种jesd204b协议中帧组装的方法
CN106933774B (zh) * 2017-03-10 2019-08-27 重庆湃芯微电子有限公司 一种jesd204b协议中解帧的方法

Also Published As

Publication number Publication date
WO2014194752A1 (zh) 2014-12-11
CN104243083B (zh) 2019-08-09

Similar Documents

Publication Publication Date Title
CN104243083A (zh) 一种数据映射方法、装置及电子设备
CN102103557B (zh) 支持数据混合的存储器控制器功能性
CN105531766A (zh) 负载减小的存储模块
WO2008130878A3 (en) Techniques for improved timing control of memory devices
US9141465B2 (en) Reception circuit, information processing apparatus, and control method
CN105208034A (zh) 一种spi总线与can总线协议转换电路及方法
CN102761389A (zh) 非同步主从式串行通信系统、数据传输方法与控制模块
US20220263769A1 (en) Combined write enable mask and credit return field
CN102981116A (zh) 一种验证专用集成电路的装置和方法
CN103782267A (zh) 用于电压域交叉的数据存储装置
CN102081586A (zh) 多i2c插槽电路系统及传送i2c信号的方法
CN102789442A (zh) 校正移动产业处理器接口中信号偏移方法及相关传输系统
TW200515177A (en) Switch level reliable transmission
CN105279123A (zh) 双冗余1553b总线的串口转换结构及转换方法
US11658922B2 (en) Optional path ordering in packet-based network
US20150317267A1 (en) Gpib bus to zigbee interconnection
US8214563B2 (en) Host computer, computer terminal, and card access method
CN103763220A (zh) 单板光模块的读写结构及读写方法
CN105389282A (zh) 处理器和arinc429总线的通信方法
CN105262659A (zh) 基于fpga芯片的hdlc协议控制器
CN201378316Y (zh) 通用输入/输出接口扩展电路和具有该电路的移动终端
KR20160121224A (ko) 고속 통신을 위한 전송장치, 이를 포함하는 인터페이스 회로 및 시스템
CN201918981U (zh) 双相哈佛码总线信号编解码电路
CN103729326A (zh) 基于移位寄存器的gpio扩展方法
CN103873188A (zh) 一种并行解速率匹配方法和装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20221116

Address after: 518055 Zhongxing Industrial Park, Liuxian Avenue, Xili street, Nanshan District, Shenzhen City, Guangdong Province

Patentee after: SANECHIPS TECHNOLOGY Co.,Ltd.

Address before: 518057 Ministry of justice, Zhongxing building, South Science and technology road, Nanshan District hi tech Industrial Park, Shenzhen, Guangdong

Patentee before: ZTE Corp.