CN104200180B - 基于可重构环形振荡器的物理不可克隆函数及其产生方法 - Google Patents
基于可重构环形振荡器的物理不可克隆函数及其产生方法 Download PDFInfo
- Publication number
- CN104200180B CN104200180B CN201410340723.6A CN201410340723A CN104200180B CN 104200180 B CN104200180 B CN 104200180B CN 201410340723 A CN201410340723 A CN 201410340723A CN 104200180 B CN104200180 B CN 104200180B
- Authority
- CN
- China
- Prior art keywords
- restructural
- ring oscillator
- inputs
- input
- selector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 7
- 239000011159 matrix material Substances 0.000 claims abstract description 31
- 238000013507 mapping Methods 0.000 claims abstract description 21
- 230000010355 oscillation Effects 0.000 claims abstract description 10
- 238000005086 pumping Methods 0.000 claims description 7
- 230000000052 comparative effect Effects 0.000 claims description 3
- 230000002035 prolonged effect Effects 0.000 claims 1
- 230000004044 response Effects 0.000 abstract description 8
- 238000004519 manufacturing process Methods 0.000 abstract description 4
- 230000005284 excitation Effects 0.000 abstract 2
- 238000003754 machining Methods 0.000 abstract 1
- 230000006870 function Effects 0.000 description 20
- 238000010586 diagram Methods 0.000 description 4
- 238000012913 prioritisation Methods 0.000 description 4
- 101100328518 Caenorhabditis elegans cnt-1 gene Proteins 0.000 description 2
- 101100328519 Caenorhabditis elegans cnt-2 gene Proteins 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006698 induction Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/71—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
- G06F21/76—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in application-specific integrated circuits [ASIC] or field-programmable devices, e.g. field-programmable gate arrays [FPGA] or programmable logic devices [PLD]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Computer Security & Cryptography (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明公开了一种基于可重构环形振荡器的物理不可克隆函数及其产生方法,所述物理不可克隆函数包含可重构环形振荡器矩阵,映射模块和控制模块。可重构环形振荡器矩阵由可重构比特产生器构成,矩阵中比特产生器的数量由实际应用中的需求确定。每个可重构比特产生器由可重构振荡环路、计数器、寄存器和比较器构成,该模块可以提取门电路间在制造加工过程中引入的随机差异并生成随机的响应信号。映射模块的功能是为每一个激励信号生成与之对应的一对配置信号。控制模块控制协调映射模块和可重构环形振荡器矩阵工作。本发明相对于基于传统的环形振荡器的物理不可克隆函数大幅降低了硬件实施成本,在加密认证等安全领域更具有广阔的应用前景。
Description
技术领域
本发明涉及信息安全硬件加密技术领域,尤其涉及一种基于可重构环形振荡器的物理不可克隆函数电路及方法。
背景技术
物理不可克隆函数电路是一种能够提取集成电路中门电路间或连线间在制造加工过程中引入的随机差异的硬件电路,其特点是相同的电路结构在不同的集成电路上实现后生成的响应值两两都不相同,即每一片集成电路上生成的响应值都是唯一的。利用物理不可克隆函数电路的这一特性,可以将其应用于加密密钥的生成,以及设备的认证与识别等信息安全领域。
传统的基于环形振荡器的物理不可克隆函数电路由环形振荡器矩阵,两个n选1选择器,计数器和比较器组成,如图 2所示。环形振荡器矩阵由n个完全相同的环形振荡器构成,每个环形振荡器是由奇数个反相器构成的振荡环路,其个数一般为5个或者7个。两个n选1选择器通过激励信号,即选择器的配置信号,从环形振荡器矩阵中选择两个不同的环形振荡器,并将其振荡信号输入到计数器。两个计数器分别用于计数两路振荡信号的振荡次数,并将结果输出到比较器,比较器根据两者计数值的差异决定响应值。两个计数器的工作完全同步。
利用这种方法能实现每个环形振荡器间延时差异的提取,且这种差异是由于加工制造过程中由于不可控因素引入的随机性产生的,通过对比这种差异可以生成随机的响应信号。假如用该方法实现一个具有实用价值的物理不可克隆函数电路所需的环形振荡器的数量是非常庞大的,硬件实施成本将会非常高昂。
发明内容
本发明所要解决的技术问题是为了克服上述现有技术的不足,提供了一种基于可重构环形振荡器的物理不可克隆函数电路,可以在保证安全性的条件下提高硬件资源的利用效率,降低基于环形振荡器的物理不可克隆函数电路的硬件实施成本。
本发明为解决上述技术问题采用以下技术方案:
基于可重构环形振荡器的物理不可克隆函数电路,包含映射模块、控制模块和可重构环形振荡器矩阵;
所述映射模块用于根据输入的激励信号生成与之对应的配置信号,并将其输入至可重构环形振荡器矩阵;
所述可重构环形振荡器矩阵由可重构比特产生器构成,矩阵中比特产生器的数量由实际应用中的需求确定;
所述可重构比特产生器包含可重构振荡环路、计数器、寄存器和比较器;
所述可重构振荡环路用于根据接收到的配置信号产生具有唯一频率的振荡信号;
所述计数器用于统计预先设定的时间间隔内可重构振荡环路中具有唯一频率的振荡信号的振荡次数;
所述寄存器用于存储所述计数器统计的计数值;
所述比较器用于比较当前计数器的计数值与所述寄存器中存储的之前计数器的计数值,并将比较结果输出;
所述控制模块用于控制协调所述映射模块和所述可重构环形振荡器矩阵工作。
作为本发明基于可重构环形振荡器的物理不可克隆函数电路进一步的优化方案,所述可重构振荡环路包含至少四个延时单元;
当所述延时单元的个数为奇数时,所述可重构振荡环路具体包含偶数个反相器延时单元与一个2输入与非门延时单元;
当所述延时单元的个数为偶数时,所述可重构振荡环路具体包含奇数个反相器延时单元与一个2输入与门延时单元;
所述延时单元依次相连构成串行环路,其中,上一个延时单元的输出端与下一个延时单元的两个输入端相连,配置端与所述映射模块相连。
所述可重构振荡环路中随着延时单元的增加,可以生成的比特数越多,若有n个延时单元,能生成的比特数为2n(2n-1)/2;
作为本发明基于可重构环形振荡器的物理不可克隆函数电路进一步的优化方案,所述反相器延时单元由2选1选择器与反相器构成,其中,所述2选1选择器的输出端与所述反相器的输入端相连,所述2选1选择器的两个输入端作为反相器延时单元的两个输入端,所述2选1选择器的配置端作为反相器延时单元的配置端,所述反相器的输出端作为反相器延时单元的输出端。
作为本发明基于可重构环形振荡器的物理不可克隆函数电路进一步的优化方案,所述2输入与非门延时单元由2选1选择器与2输入与非门构成,其中,所述2选1选择器的输出端与所述2输入与非门的一个输入端相连,所述2输入与非门的另一个输入端与所述控制模块相连,所述2选1选择器的两个输入端作为2输入与非门延时单元的两个输入端,所述2选1选择器的配置端作为2输入与非门延时单元的配置端,所述2输入与非门的输出端作为2输入与非门延时单元的输出端。
作为本发明基于可重构环形振荡器的物理不可克隆函数电路进一步的优化方案,所述2输入与门延时单元由2选1选择器与2输入与门构成,其中,所述2选1选择器的输出端与所述2输入与门的一个输入端相连,所述2输入与门的另一个输入端与所述控制模块相连,所述2选1选择器的两个输入端作为2输入与门延时单元的两个输入端,所述2选1选择器的配置端作为2输入与门延时单元的配置端,所述2输入与门的输出端作为2输入与门延时单元的输出端。
本发明还公开了一种基于可重构环形振荡器的物理不可克隆函数电路的函数产生方法,包含以下步骤:
步骤1),将激励信号输入至映射模块,得到与之对应的一对配置信号;
步骤2),将其中一个配置信号输入至可重构环形振荡器矩阵;
步骤3),对于可重构环形振荡器矩阵中每个可重构比特产生器,控制其可重构振荡环路根据接收到的配置信号在预先设定的时间内进行振荡,并控制其计数器统计振荡次数后将计数值存入其寄存器;
步骤4),将另一个配置信号输入至可重构环形振荡器矩阵;
步骤5),对于可重构环形振荡器矩阵中每个可重构比特产生器,控制其可重构振荡环路根据接收到的配置信号在预先设定的时间内进行振荡,并控制其计数器统计振荡次数;
步骤6),对于每个可重构比特产生器,将其寄存器和计数器的计数值分别传入比较器比较后输出结果。
本发明采用以上技术方案与现有技术相比,具有以下技术效果:
本发明提高了硬件资源的利用效率,在相同的硬件资源下相比于传统的基于环形振荡器的物理不可克隆函数电路能生成更大的响应集合,降低了硬件实施的成本。
附图说明
图1为基于可重构环形振荡器的物理不可克隆函数电路结构图;
图2为传统基于环形振荡器的物理不可克隆函数电路原理图;
图3为可重构振荡环路原理图;
图4为“自比较策略”工作流程图。
具体实施方式
下面结合附图对本发明的技术方案做进一步的详细说明:
如图1所示,本发明公开了一种基于可重构环形振荡器的物理不可克隆函数电路,包含映射模块、控制模块和可重构环形振荡器矩阵,其中可重构振荡器矩阵是最主要的一个模块,也是消耗资源最多的一个模块,用于提取逻辑电路及连线间的延时差异并生成响应信号,每个可重构比特产生器由可重构振荡环路,计数器,寄存器和比较器构成,可重构振荡器矩阵有一定数量的可重构比特发生器构成,其数量由实际应用中的需求确定,例如每一次运算后要求生成64位或者128位的响应信号,此时可重构振荡器矩阵需要由64个或者128个可重构比特产生器构成,又如要求在4次运算后产生64位响应信号,此时可重构矩阵可由16个可重构比特产生器构成。可重构振荡环路可以根据配置信号的不同选择不同信号传输路径,计数器用于统计可重构振荡环路在一定时间间隔内的振荡次数,例如时间间隔可以为100ms。寄存器用于存储计数器输出的计数值,比较器用于比较计数器在不同配置信号下生成的值并将比较结果输出。基于可重构振荡器的物理不可克隆函数电路可以在现场可编程逻辑阵列(FPGA)或专用集成电路(ASIC)上实现。图1中,RRO array为可重构环形振荡器矩阵,f1, f2分别为寄存器和计数器的频率值,IDU为反相器延时单元,ADU为2输入与门延时单元,NDU为2输入与非门延时单元。
映射模块的作用是为每一个激励信号生成一对不同的配置信号,且各配置信号对间也不能相同,例如:当激励为C1时,配置信号为{S1,S2},当激励为C2时,配置信号可以为{S2,S3}或{S3,S4}。S1(S2,S3,S4)是所有配置信号的集合,即{s1,s2,…sn}。映射模块可以基于查找表的方式构建也可以通过生成随机数的方式构建。
图3 中描述的是一个可重构振荡环路的基本结构,它由n个延时单元构成,其中包括n-1个反相器延时单元(IDU)和一个2输入与门延时单元。因为在环路中使用了2输入与门延时单元(ADU),所以可重构振荡环路中延时单元的个数n必须为偶数。假如环路中使用了2输入与非门延时单元(NDU),则可重构振荡环路中延时单元的个数n必须为奇数。例如,当n为7时,可重构振荡环路中就由6个反相器延时单元和一个2输入与非门延时单元构成,当n为8时,该环路就由7个反相器延时单元和一个2输入与门延时单元构成。可重构振荡环路中延时单元的个数决定了每个配置信号的长度, 也决定了每个比特器产生器能够生成的比特数量。
反相器延时单元由2选1选择器与反相器构成,每个延时单元有3位输入端,其中si(i=1,2,…n)是输入的选择器的配置信号,另两位输入为选择器的输入通路,且输入通路的连线应该保持对称,选择器的输出端与反相器的输入端相连,反相器的输出端为延时单元的输出。2输入与门延时单元与反相器延时单元相似,其不同之处为选择器的输出端同2输入与门的一输入端相连,与门的另一输入端与使能信号相连。2输入与非门延时单元同2输入与门延时单元也基本相同,其不同之处就是将2输入与门换成了2输入与非门。在环路中,一个延时单元的输出与下一个延时单元的两条输入通路相连,以此循环,将所有延时单元构成一个闭合的可振荡环路。
映射模块用于根据输入的激励信号生成与之对应的一对配置信号;
图4中描述了映射模块产生一对配置信号S1,S2后,控制模块控制协调所映射模块和所述可重构环形振荡器矩阵一个可重构比特产生器工作的工作流程:
步骤1),控制模块控制映射模块输出其中一个配置信号S1给可重构振荡环路;
步骤2),可重构振荡环路根据接收到的配置信号S1在预先设定的时间内进行振荡,控制模块控制计数器统计其振荡次数并将计数值cnt1存入寄存器;
步骤3),控制模块控制映射模块输出另一个配置S2信号给可重构振荡环路;
步骤4),可重构振荡环路根据接收到的配置信号S2在预先设定的时间内进行振荡,控制模块控制计数器统计其振荡次数得到计数值cnt2;
步骤5),比较器分别读取寄存器和计数器中的计数值cnt1和cnt2,比较两个值的大小后输出结果。
Claims (5)
1.基于可重构环形振荡器的物理不可克隆函数电路,其特征在于,包含映射模块、控制模块和可重构环形振荡器矩阵;
所述映射模块用于根据输入的激励信号生成与之对应的配置信号,并将其输入至可重构环形振荡器矩阵;
所述可重构环形振荡器矩阵由若干个并行的可重构比特产生器构成;
所述可重构比特产生器包含可重构振荡环路、计数器、寄存器和比较器;
所述可重构振荡环路用于根据接收到的配置信号产生具有唯一频率的振荡信号;
所述计数器用于统计预先设定的时间间隔内可重构振荡环路中具有唯一频率的振荡信号的振荡次数;
所述寄存器用于存储所述计数器统计的计数值;
所述比较器用于比较当前计数器的计数值与所述寄存器中存储的之前计数器的计数值,并将比较结果输出;
所述控制模块用于控制协调所述映射模块和所述可重构环形振荡器矩阵工作;
所述可重构振荡环路包含至少四个延时单元;
当所述延时单元的个数为奇数时,所述可重构振荡环路具体包含偶数个反相器延时单元与一个2输入与非门延时单元;
当所述延时单元的个数为偶数时,所述可重构振荡环路具体包含奇数个反相器延时单元与一个2输入与门延时单元;
所述延时单元依次相连构成串行环路,其中,上一个延时单元的输出端与下一个延时单元的两个输入端相连,配置端与所述映射模块相连。
2.根据权利要求1所述的基于可重构环形振荡器的物理不可克隆函数电路,其特征在于:
所述反相器延时单元由2选1选择器与反相器构成,其中,所述2选1选择器的输出端与所述反相器的输入端相连,所述2选1选择器的两个输入端作为反相器延时单元的两个输入端,所述2选1选择器的配置端作为反相器延时单元的配置端,所述反相器的输出端作为反相器延时单元的输出端。
3.根据权利要求1所述的基于可重构环形振荡器的物理不可克隆函数电路,其特征在于:
所述2输入与非门延时单元由2选1选择器与2输入与非门构成,其中,所述2选1选择器的输出端与所述2输入与非门的一个输入端相连,所述2输入与非门的另一个输入端与所述控制模块相连,所述2选1选择器的两个输入端作为2输入与非门延时单元的两个输入端,所述2选1选择器的配置端作为2输入与非门延时单元的配置端,所述2输入与非门的输出端作为2输入与非门延时单元的输出端。
4.根据权利要求1所述的基于可重构环形振荡器的物理不可克隆函数电路,其特征在于:
所述2输入与门延时单元由2选1选择器与2输入与门构成,其中,所述2选1选择器的输出端与所述2输入与门的一个输入端相连,所述2输入与门的另一个输入端与所述控制模块相连,所述2选1选择器的两个输入端作为2输入与门延时单元的两个输入端,所述2选1选择器的配置端作为2输入与门延时单元的配置端,所述2输入与门的输出端作为2输入与门延时单元的输出端。
5.基于权利要求1所述的基于可重构环形振荡器的物理不可克隆函数电路的函数产生方法,其特征在于,包含以下步骤:
步骤1),将激励信号输入至映射模块,得到与之对应的一对配置信号;
步骤2),将其中一个配置信号输入至可重构环形振荡器矩阵;
步骤3),对于可重构环形振荡器矩阵中每个可重构比特产生器,控制其可重构振荡环路根据接收到的配置信号在预先设定的时间内进行振荡,并控制其计数器统计振荡次数后将计数值存入其寄存器;
步骤4),将另一个配置信号输入至可重构环形振荡器矩阵;
步骤5),对于可重构环形振荡器矩阵中每个可重构比特产生器,控制其可重构振荡环路根据接收到的配置信号在预先设定的时间内进行振荡,并控制其计数器统计振荡次数;
步骤6),对于每个可重构比特产生器,将其寄存器和计数器的计数值分别传入比较器比较后输出结果。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410340723.6A CN104200180B (zh) | 2014-07-17 | 2014-07-17 | 基于可重构环形振荡器的物理不可克隆函数及其产生方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410340723.6A CN104200180B (zh) | 2014-07-17 | 2014-07-17 | 基于可重构环形振荡器的物理不可克隆函数及其产生方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104200180A CN104200180A (zh) | 2014-12-10 |
CN104200180B true CN104200180B (zh) | 2017-01-25 |
Family
ID=52085471
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410340723.6A Active CN104200180B (zh) | 2014-07-17 | 2014-07-17 | 基于可重构环形振荡器的物理不可克隆函数及其产生方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104200180B (zh) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106919860B (zh) * | 2015-12-25 | 2020-06-23 | 上海华虹集成电路有限责任公司 | 用于实现物理不可克隆函数的电路以及相应的运行方法 |
CN106022166B (zh) * | 2016-06-02 | 2018-10-23 | 东北大学 | 一种代码复用攻击防御系统及方法 |
CN106372539B (zh) * | 2016-08-31 | 2019-12-03 | 电子科技大学 | 变频环形振荡器puf电路及其控制方法 |
CN106533654B (zh) * | 2016-10-12 | 2019-04-19 | 南京航空航天大学 | 可配置物理不可克隆函数电路及其响应产生方法 |
CN106878014A (zh) * | 2017-03-29 | 2017-06-20 | 中国电子产品可靠性与环境试验研究所 | 随机数密钥产生装置及随机数密钥产生方法 |
CN107862101B (zh) * | 2017-09-12 | 2021-01-05 | 广东工业大学 | 一种基于仲裁器的全新架构物理不可克隆函数的电路结构 |
US10841107B2 (en) | 2017-11-20 | 2020-11-17 | Analog Devices, Inc. | Efficient delay-based PUF implementation using optimal racing strategy |
CN109167664B (zh) * | 2018-06-27 | 2021-03-02 | 东南大学 | 一种基于异或门的可重构环形振荡器puf电路 |
CN109241781A (zh) * | 2018-09-04 | 2019-01-18 | 合肥工业大学 | 基于FPGAs的重配置异或门RO PUF电路及其工作方法 |
CN111355589B (zh) * | 2020-01-16 | 2021-02-19 | 南京航空航天大学 | 一种可重构环形振荡器物理不可克隆函数电路及其激励生成方法 |
CN111291523A (zh) * | 2020-01-16 | 2020-06-16 | 南京航空航天大学 | 一种基于动态可重构技术实现puf的系统及方法 |
CN111666595B (zh) * | 2020-07-09 | 2023-08-22 | 中国人民解放军国防科技大学 | 基于延时可配置振荡器的物理不可克隆函数结构 |
CN111651796B (zh) * | 2020-07-09 | 2023-08-22 | 中国人民解放军国防科技大学 | 基于物理不可克隆函数的两级自校准测量方法及自校准减法器 |
CN111966329B (zh) * | 2020-08-18 | 2023-03-21 | 合肥工业大学 | 一种基于物理不可克隆函数puf的真随机数发生器 |
CN112131614A (zh) * | 2020-09-04 | 2020-12-25 | 佳源科技有限公司 | 自适应配置的puf设备、含puf设备的融合终端及身份认证系统 |
CN112130810B (zh) * | 2020-09-27 | 2022-11-11 | 山西大学 | 一种安全的高速随机数发生器及其结构优化方法 |
CN112578661A (zh) * | 2020-12-11 | 2021-03-30 | 天津大学 | 一种用于fpga型时间数字转换器的延迟线校准电路 |
CN112905506B (zh) * | 2021-03-17 | 2024-06-28 | 清华大学无锡应用技术研究院 | 一种基于多值apuf的可重构系统 |
CN114357539A (zh) * | 2022-01-04 | 2022-04-15 | 电子科技大学 | 一种基于环形振荡器的频率可控puf电路 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103236922A (zh) * | 2013-04-23 | 2013-08-07 | 曹元� | 具有物理不可克隆功能的电路、电子装置及实现方法 |
CN103902930A (zh) * | 2014-03-10 | 2014-07-02 | 杭州晟元芯片技术有限公司 | 基于环形振荡器的物理不可克隆函数电路结构 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8598890B2 (en) * | 2009-02-23 | 2013-12-03 | Lewis Innovative Technologies | Method and system for protecting products and technology from integrated circuits which have been subject to tampering, stressing and replacement as well as detecting integrated circuits that have been subject to tampering |
-
2014
- 2014-07-17 CN CN201410340723.6A patent/CN104200180B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103236922A (zh) * | 2013-04-23 | 2013-08-07 | 曹元� | 具有物理不可克隆功能的电路、电子装置及实现方法 |
CN103902930A (zh) * | 2014-03-10 | 2014-07-02 | 杭州晟元芯片技术有限公司 | 基于环形振荡器的物理不可克隆函数电路结构 |
Non-Patent Citations (2)
Title |
---|
"On-Chip Measurement of Rise/Fall Gate Delay Using";Bishnu Prasad Das et.al.;《IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS-II:EXPRESS BRIEFS》;20140331;第61卷(第3期);文献第183-187页 * |
"多频率段物理不可克隆函数";项群良;《中国优秀硕士学位论文全文数据库 信息科技辑》;20130715(第7期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN104200180A (zh) | 2014-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104200180B (zh) | 基于可重构环形振荡器的物理不可克隆函数及其产生方法 | |
CN107145804B (zh) | 一种基于fpga的低开销的ro puf电路结构 | |
CN106372539B (zh) | 变频环形振荡器puf电路及其控制方法 | |
CN106775583B (zh) | 一种高速真随机数的产生方法 | |
CN106533654B (zh) | 可配置物理不可克隆函数电路及其响应产生方法 | |
CN103198267B (zh) | 一种可重构多端口puf电路单元 | |
CN103198268A (zh) | 一种可重构多端口物理不可克隆函数电路 | |
CN102521538A (zh) | 基于多频率段的物理不可克隆函数结构 | |
CN107038015A (zh) | 一种高速真随机数发生器 | |
CN104168264A (zh) | 一种低成本、高安全性物理不可克隆函数 | |
CN111355589B (zh) | 一种可重构环形振荡器物理不可克隆函数电路及其激励生成方法 | |
CN103902930A (zh) | 基于环形振荡器的物理不可克隆函数电路结构 | |
CN103902929A (zh) | 基于双延时链的物理不可克隆函数电路结构 | |
CN107483180A (zh) | 一种高稳定性物理不可克隆函数电路及其响应产生方法 | |
CN101431405B (zh) | Des加密方法及其硬件电路实现方法 | |
CN106919860B (zh) | 用于实现物理不可克隆函数的电路以及相应的运行方法 | |
CN108509180A (zh) | 一种基于二输入异或门低功耗随机数产生装置 | |
CN114117557B (zh) | 基于环形振荡器的混合型puf电路及方法 | |
CN102968290A (zh) | 一种异构轻量级的真随机数产生器 | |
CN106878014A (zh) | 随机数密钥产生装置及随机数密钥产生方法 | |
CN109167664A (zh) | 一种基于异或门的可重构环形振荡器puf电路 | |
CN107479857A (zh) | 随机数产生及后处理电路 | |
CN114357539A (zh) | 一种基于环形振荡器的频率可控puf电路 | |
CN110120874B (zh) | 基于物理不可克隆函数的轻量级密钥共享方法 | |
Wu | A chaos-based hash function |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |