CN104091796A - 电子芯片屏蔽层结构 - Google Patents

电子芯片屏蔽层结构 Download PDF

Info

Publication number
CN104091796A
CN104091796A CN201410352514.3A CN201410352514A CN104091796A CN 104091796 A CN104091796 A CN 104091796A CN 201410352514 A CN201410352514 A CN 201410352514A CN 104091796 A CN104091796 A CN 104091796A
Authority
CN
China
Prior art keywords
electronic chip
shielding layer
layer structure
copper coating
epoxy resin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410352514.3A
Other languages
English (en)
Other versions
CN104091796B (zh
Inventor
郭桂冠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Riyuexin semiconductor (Suzhou) Co.,Ltd.
Original Assignee
SUZHOU RIYUEXIN SEMICONDUCTOR CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SUZHOU RIYUEXIN SEMICONDUCTOR CO Ltd filed Critical SUZHOU RIYUEXIN SEMICONDUCTOR CO Ltd
Priority to CN201410352514.3A priority Critical patent/CN104091796B/zh
Publication of CN104091796A publication Critical patent/CN104091796A/zh
Application granted granted Critical
Publication of CN104091796B publication Critical patent/CN104091796B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Landscapes

  • Electroplating And Plating Baths Therefor (AREA)
  • Electroplating Methods And Accessories (AREA)

Abstract

本发明涉及一种电子芯片屏蔽层结构,所述电子芯片采用环氧树脂封装,在所述环氧树脂表面溅射沉积有铜镀层,在所述铜镀层表面电镀形成有锡-镍-钴电磁屏蔽层。本发明采用溅镀和电镀技术电子芯片屏蔽层结构实现了射频产品不用外加金属屏蔽罩就拥有极好的抗电磁干扰能力,显著降低了成本,与传统工艺相比不仅显著提高了材料利用率,节省了封装成本,而且节约80%以上的工艺时间。

Description

电子芯片屏蔽层结构
技术领域
本发明涉及电磁屏蔽的技术领域,更具体地说,本发明涉及一种电子芯片屏蔽层结构及其制造方法。
背景技术
电磁波干扰(EMI)及无线电波干扰(RFI)在现代信息社会中普遍存在。而随着电子产品内部集成电路芯片的集成度越来越高,电子产品也越来越小型化,但其功能却越发强大,由此而产生的电磁波强度也相应提高,其会直接或间接引发电子元器件,电气设备产生误动操作或系统失灵。在微电子工业高速发展时代,电磁屏蔽层是防止电磁波污染所必需的防护手段,一般IC芯片塑胶体是不导电的,对电磁场几乎没有屏蔽作用。如图1所示,目前比较长采用的手段是外置金属屏蔽罩,这种方式屏蔽性能好,但存在比重大,价格贵,易腐蚀,屏蔽性能难于调节等缺点。
发明内容
为了解决现有技术中所存在的上述技术问题,本发明的目的在于提供一种电子芯片屏蔽层结构。本发明所述的屏蔽层结构能够显著提高射频信号芯片(PA module,FEM module)产品抗电磁干扰(EMI)能力,其不仅显著降低了封装成本,而且还可以提供该类型产品更佳的电气性能。
为了解决上述技术问题并实现上述发明目的,本发明采用了以下技术方案:
一种电子芯片屏蔽层结构,所述电子芯片采用环氧树脂封装,其特征在于:在所述环氧树脂表面溅射沉积有铜镀层,在所述铜镀层表面电镀形成有锡-镍-钴电磁屏蔽层。
其中,所述铜镀层的厚度为8~20nm,并且所述铜镀层采用直流溅射、磁控溅射或射频溅射沉积得到。
其中,所述锡-镍-钴电磁屏蔽层的厚度为100~1000μm,优选地,所述电磁屏蔽层的厚度为200~500μm,更优选地,所述电磁屏蔽层的厚度为250~300μm。
其中,所述电磁屏蔽层使用的电镀液的组成为焦磷酸亚锡:28~32g/L,二氯化锡:8~10g/L,硫酸钴:10~12g/L,硫酸镍:35~40g/L,氨基磺酸:1.0~1.5g/L,氨基乙酸:1.0~1.5g/L,氟化铵:1.5~2.0g/L,硼酸:3~5g/L,酒石酸钾钠:3~5g/L,苯磺酸钠:1.2~1.5g/L,十六烷基三甲基溴化铵:8~12g/L;电镀时镀液温度为72~80℃,阴极电流密度为3.5~5.0Adm-2
作为优选地,为了提高附着性,在溅射铜镀层之前,先在所述环氧树脂表面涂覆粘结剂形成,并且形成的粘结剂层的厚度为50~200μm。
与现有技术相比,本发明所述的电子芯片屏蔽层结构具有以下有益的技术效果:
(1)本发明采用溅镀+电镀技术快速电子芯片屏蔽层结构实现了射频产品不用外加金属屏蔽罩就拥有极好的抗电磁干扰能力,显著降低了成本。
(2)本专利发明所述的屏蔽层结构与传统工艺相比不仅显著提高了材料利用率,节省了封装成本,而且节约80%以上的工艺时间。
附图说明
图1:现有技术中的电子芯片金属屏蔽罩的结构示意图。
图2:本发明所述的电子芯片屏蔽层结构的结构示意图。
具体实施方式
下面将结合附图和具体的实施例对本发明所述的电子芯片屏蔽层结构的制备工艺及其性能等进行详细描述,但附图以及具体实施例不作为对本发明专利的限定。
如附图2所示,本发明涉及一种电子芯片屏蔽层结构,所述电子芯片采用环氧树脂封装,在所述环氧树脂表面溅射沉积有铜镀层,在所述铜镀层表面电镀形成有锡-镍-钴电磁屏蔽层。其中,所述铜镀层的厚度为8~20nm,并且所述铜镀层采用直流溅射、磁控溅射或射频溅射在减压条件下制备得到的,所述的铜镀层为后续的电镀层提供导电的金属底层。而所述锡-镍-钴电磁屏蔽层的厚度为100~1000μm,优选地,所述电磁屏蔽层的厚度为200~500μm,更优选地,所述电磁屏蔽层的厚度为250~300μm。如此可以给射频芯片提供有效的电磁屏蔽功能,在1000~2000MHz的频段,电磁屏蔽的效果可以达到20~30dB,不仅能够替代传统的屏蔽罩结构,而且显著降低了材料成本,并提高了封装效率,节约了封装成本。
在本发明中,所述电磁屏蔽层使用的电镀液的组成为焦磷酸亚锡:28~32g/L,二氯化锡:8~10g/L,硫酸钴:10~12g/L,硫酸镍:35~40g/L,氨基磺酸:1.0~1.5g/L,氨基乙酸:1.0~1.5g/L,氟化铵:1.5~2.0g/L,硼酸:3~5g/L,酒石酸钾钠:3~5g/L,苯磺酸钠:1.2~1.5g/L,十六烷基三甲基溴化铵:8~12g/L,和余量的水;电镀时镀液温度为72~80℃,阴极电流密度为3.5~5.0Adm-2。申请人发现采用上述电镀液不仅能够得到致密平滑的镀层,而且与Sn镀层相比,显著提高了屏蔽效果,尤其是提高了高频电磁波的屏蔽效果。此外,为了提高附着性,在溅射铜镀层之前,先在所述环氧树脂表面涂覆粘结剂形成粘结层,并且形成的粘结层的厚度为50~200μm。在本发明中所述的粘结剂含有18~20质量份的异佛尔酮二异氰酸酯季铵盐改性环氧树脂(固含量为70%),10~12质量份的双酚A型环氧树脂(环氧当量为450),0.8~1.2质量份的二乙醇胺,8.0~10.0wt%的甲基丙烯酸-2-羟丙酯,2.5~3.0质量份的4,4,-二氨基二环己基甲烷,3.2~3.5质量份的甲基丙烯酸二甲基氨基乙酯,20~25质量份的醋酸乙酯,和5~7质量份的碳酸二甲酯。
实施例1
在本实施例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的锡-镍-钴电磁屏蔽层。电镀条件如下:组成:焦磷酸亚锡:28g/L,二氯化锡:10g/L,硫酸钴:10g/L,硫酸镍:35g/L,氨基磺酸:1.0g/L,氨基乙酸:1.5g/L,氟化铵:1.5g/L,硼酸:3.0g/L,酒石酸钾钠:5.0g/L,苯磺酸钠:1.2g/L,十六烷基三甲基溴化铵:8.0g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
实施例2
在本实施例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的锡-镍-钴电磁屏蔽层。电镀条件如下:组成:焦磷酸亚锡:32g/L,二氯化锡:8g/L,硫酸钴:12g/L,硫酸镍:40g/L,氨基磺酸:1.5g/L,氨基乙酸:1.0g/L,氟化铵:2.0g/L,硼酸:3.0g/L,酒石酸钾钠:3.0g/L,苯磺酸钠:1.5g/L,十六烷基三甲基溴化铵:12.0g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
实施例3
在本实施例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的锡-镍-钴电磁屏蔽层。电镀条件如下:组成:焦磷酸亚锡:30g/L,二氯化锡:8g/L,硫酸钴:10g/L,硫酸镍:36g/L,氨基磺酸:1.2g/L,氨基乙酸:1.2g/L,氟化铵:1.8g/L,硼酸:4.0g/L,酒石酸钾钠:4.0g/L,苯磺酸钠:1.2g/L,十六烷基三甲基溴化铵:10g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
实施例4
在本实施例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的锡-镍-钴电磁屏蔽层。电镀条件如下:组成:焦磷酸亚锡:30g/L,二氯化锡:10g/L,硫酸钴:12g/L,硫酸镍:38g/L,氨基磺酸:1.3g/L,氨基乙酸:1.2g/L,氟化铵:1.5g/L,硼酸:4.2g/L,酒石酸钾钠:4.6g/L,苯磺酸钠:1.3g/L,十六烷基三甲基溴化铵:10.2g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
比较例1
在本比较例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的屏蔽层。电镀条件如下:组成:焦磷酸亚锡:42g/L,硫酸钴:10g/L,硫酸镍:35g/L,氨基磺酸:1.0g/L,氨基乙酸:1.5g/L,氟化铵:1.5g/L,硼酸:3.0g/L,酒石酸钾钠:5.0g/L,苯磺酸钠:1.2g/L,十六烷基三甲基溴化铵:8.0g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
比较例2
在本比较例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的屏蔽层。电镀条件如下:组成:焦磷酸亚锡:32g/L,二氯化锡:8g/L,硫酸镍:40g/L,氨基磺酸:1.5g/L,氨基乙酸:1.0g/L,氟化铵:2.0g/L,硼酸:3.0g/L,酒石酸钾钠:3.0g/L,苯磺酸钠:1.5g/L,十六烷基三甲基溴化铵:12.0g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
比较例3
在本比较例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的屏蔽层。电镀条件如下:组成:焦磷酸亚锡:30g/L,二氯化锡:8g/L,硫酸钴:10g/L,氨基磺酸:1.2g/L,氨基乙酸:1.2g/L,氟化铵:1.8g/L,硼酸:4.0g/L,酒石酸钾钠:4.0g/L,苯磺酸钠:1.2g/L,十六烷基三甲基溴化铵:10g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
比较例4
在本比较例中,电子芯片采用环氧树脂封装,在所述环氧树脂表面采用磁控溅射方法沉积约10nm的铜镀层,在所述铜镀层表面电镀形成约280μm的屏蔽层。电镀条件如下:组成:焦磷酸亚锡:30g/L,二氯化锡:10g/L,硫酸钴:12g/L,硫酸镍:38g/L,氨基磺酸:1.3g/L,氨基乙酸:1.2g/L,氟化铵:1.5g/L,酒石酸钾钠:4.6g/L,苯磺酸钠:1.3g/L;镀液温度为75℃,阴极电流密度为5.0Adm-2
表1给出了实施例1~4以及比较例1~4得到的电镀屏蔽层的状态,及其在1000~2000MHz条件下的电磁损耗值范围(即电磁屏蔽效果)。
表1
电镀状态 电磁损耗(dB)
实施例1 表面致密、平滑 25~30
实施例2 表面致密、平滑 25~30
实施例3 表面致密、平滑 25~30
实施例4 表面致密、平滑 25~30
比较例1 部分粗糙沉积并伴随一些异常沉积 12~20
比较例2 表面致密、平滑 12~18
比较例3 表面致密、平滑 10~15
比较例4 粗糙沉积并伴随较多异常沉积 12~18
实施例5
与实施例1相比,在溅射铜镀层之前,先在所述环氧树脂表面喷涂粘结剂并在80℃固化20分钟后形成粘结层,形成的粘结层的厚度为100μm。所述的粘结剂含有18质量份的异佛尔酮二异氰酸酯季铵盐改性环氧树脂(固含量为70%),12质量份的双酚A型环氧树脂(环氧当量为450),1.2质量份的二乙醇胺,10.0wt%的甲基丙烯酸-2-羟丙酯,3.0质量份的4,4,-二氨基二环己基甲烷,3.2质量份的甲基丙烯酸二甲基氨基乙酯,25质量份的醋酸乙酯,和5质量份的碳酸二甲酯。
实施例6
与实施例1相比,在溅射铜镀层之前,先在所述环氧树脂表面喷涂粘结剂并在80℃固化20分钟后形成粘结层,形成的粘结层的厚度为100μm。所述的粘结剂含有20质量份的异佛尔酮二异氰酸酯季铵盐改性环氧树脂(固含量为70%),10质量份的双酚A型环氧树脂(环氧当量为450),0.8质量份的二乙醇胺,8.0wt%的甲基丙烯酸-2-羟丙酯,2.5质量份的4,4,-二氨基二环己基甲烷,3.5质量份的甲基丙烯酸二甲基氨基乙酯,20质量份的醋酸乙酯,和7质量份的碳酸二甲酯。
比较例5
与实施例1相比,在溅射铜镀层之前,先在所述环氧树脂表面喷涂粘结剂并在80℃固化20分钟后形成粘结层,形成的粘结层的厚度为100μm。所述的粘结剂含有30质量份的异佛尔酮二异氰酸酯季铵盐改性环氧树脂(固含量为70%),1.2质量份的二乙醇胺,10.0wt%的甲基丙烯酸-2-羟丙酯,3.0质量份的4,4,-二氨基二环己基甲烷,3.2质量份的甲基丙烯酸二甲基氨基乙酯,25质量份的醋酸乙酯,和5质量份的碳酸二甲酯。
比较例6
与实施例1相比,在溅射铜镀层之前,先在所述环氧树脂表面喷涂粘结剂并在80℃固化20分钟后形成粘结层,形成的粘结层的厚度为100μm。所述的粘结剂含有20质量份的异佛尔酮二异氰酸酯季铵盐改性环氧树脂(固含量为70%),10质量份的双酚A型环氧树脂(环氧当量为450),0.8质量份的二乙醇胺,8.0wt%的甲基丙烯酸-2-羟丙酯,2.5质量份的二亚乙基三胺,3.5质量份的甲基丙烯酸二甲基氨基乙酯,20质量份的醋酸乙酯,和7质量份的碳酸二甲酯。
为了测试屏蔽层的附着力,对实施例1~2、5~6以及比较例5~6得到的样品(为了进行测试样品的表面积为大于1dm2的正方形)进行交替冷热实验,即将样品放置在恒温箱内,在相对湿度RH为90%,温度为80℃的条件下保持1个小时;然后在1个小时内冷却至-10℃,并保持1个小时;如此交替循环30次。然后将屏蔽层划出100个1cm2的方格,采用胶带压实后垂直剥离,测定屏蔽层被剥落的面积。实验结果表明:实施例1~2剥离的面积为28~35%,实施例5~6剥离的面积为5~10%,比较例5剥离的面积为20~25%,比较例6剥离的面积为25~40%。
以上所述仅为本发明的优选实施例,不能解释为以此限定本发明的范围,凡在本发明的权利要求书要求保护的范围内所做出的等同的变形和改变的实施方式均在本发明所要求保护的范围内。

Claims (6)

1.一种电子芯片屏蔽层结构,所述电子芯片采用环氧树脂封装,其特征在于:在所述环氧树脂表面溅射沉积有铜镀层,在所述铜镀层表面电镀形成有锡-镍-钴电磁屏蔽层。
2.根据权利要求1所述的电子芯片屏蔽层结构,其特征在于:所述铜镀层的厚度为8~20nm,并且所述铜镀层采用直流溅射、磁控溅射或射频溅射沉积得到。
3.根据权利要求1所述的电子芯片屏蔽层结构,其特征在于:所述锡-镍-钴电磁屏蔽层的厚度为100~1000μm,优选地,所述电磁屏蔽层的厚度为200~500μm。
4.根据权利要求1所述的电子芯片屏蔽层结构,其特征在于:所述电磁屏蔽层使用的电镀液的组成为焦磷酸亚锡:28~32g/L,二氯化锡:8~10g/L,硫酸钴:10~12g/L,硫酸镍:35~40g/L,氨基磺酸:1.0~1.5g/L,氨基乙酸:1.0~1.5g/L,氟化铵:1.5~2.0g/L,硼酸:3~5g/L,酒石酸钾钠:3~5g/L,苯磺酸钠:1.2~1.5g/L,十六烷基三甲基溴化铵:8~12g/L。
5.根据权利要求4所述的电子芯片屏蔽层结构,其特征在于:电镀时镀液温度为72~80℃,阴极电流密度为3.5~5.0Adm-2
6.根据权利要求1所述的电子芯片屏蔽层结构,其特征在于:在溅射铜镀层之前,先在所述环氧树脂表面涂覆粘结剂形成粘结层,并且形成的粘结层的厚度为50~200μm。
CN201410352514.3A 2014-07-23 2014-07-23 电子芯片屏蔽层结构 Active CN104091796B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410352514.3A CN104091796B (zh) 2014-07-23 2014-07-23 电子芯片屏蔽层结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410352514.3A CN104091796B (zh) 2014-07-23 2014-07-23 电子芯片屏蔽层结构

Publications (2)

Publication Number Publication Date
CN104091796A true CN104091796A (zh) 2014-10-08
CN104091796B CN104091796B (zh) 2015-05-13

Family

ID=51639499

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410352514.3A Active CN104091796B (zh) 2014-07-23 2014-07-23 电子芯片屏蔽层结构

Country Status (1)

Country Link
CN (1) CN104091796B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104409446A (zh) * 2014-10-24 2015-03-11 苏州日月新半导体有限公司 采用引线键合的仿形屏蔽结构及其制作工艺
CN105140138A (zh) * 2015-09-16 2015-12-09 江苏长电科技股份有限公司 一种电磁屏蔽封装方法及其封装结构
CN109457273A (zh) * 2018-12-28 2019-03-12 江西理工大学 一种绿色环保型锡电解精炼电解液

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04225869A (ja) * 1990-12-26 1992-08-14 Art Kogyo Kk 無電解メッキプラスチック成形品の静電塗装方法
CN101108546A (zh) * 2007-08-30 2008-01-23 山东天诺光电材料有限公司 柔性材料及其制备方法和用途
CN103718664A (zh) * 2011-07-26 2014-04-09 加川清二 具有高散热性的电磁波吸收薄膜

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04225869A (ja) * 1990-12-26 1992-08-14 Art Kogyo Kk 無電解メッキプラスチック成形品の静電塗装方法
CN101108546A (zh) * 2007-08-30 2008-01-23 山东天诺光电材料有限公司 柔性材料及其制备方法和用途
CN103718664A (zh) * 2011-07-26 2014-04-09 加川清二 具有高散热性的电磁波吸收薄膜

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104409446A (zh) * 2014-10-24 2015-03-11 苏州日月新半导体有限公司 采用引线键合的仿形屏蔽结构及其制作工艺
CN105140138A (zh) * 2015-09-16 2015-12-09 江苏长电科技股份有限公司 一种电磁屏蔽封装方法及其封装结构
CN105140138B (zh) * 2015-09-16 2017-10-27 江苏长电科技股份有限公司 一种电磁屏蔽封装方法及其封装结构
CN109457273A (zh) * 2018-12-28 2019-03-12 江西理工大学 一种绿色环保型锡电解精炼电解液

Also Published As

Publication number Publication date
CN104091796B (zh) 2015-05-13

Similar Documents

Publication Publication Date Title
CN208029314U (zh) 一种电磁屏蔽膜
KR20170094134A (ko) 자유 접지 필름과 그의 제작 방법 및 자유 접지 필름을 포함한 차폐 회로 기판과 접지 방법
JP2005109306A (ja) 電子部品パッケージおよびその製造方法
CN104091796B (zh) 电子芯片屏蔽层结构
TW200721927A (en) Method for making a circuit board, and circuit board
CN106057287A (zh) 宽频屏蔽透明导电材料
CN106298743B (zh) 具有屏蔽效果的封装结构及其制作方法
TW201206332A (en) Flexible printed circuit board and method for manufacturing the same
CN112111233A (zh) 一种热固性导电屏蔽胶膜及其制备方法
CN104409446A (zh) 采用引线键合的仿形屏蔽结构及其制作工艺
CN1705045A (zh) 真空溅射制备柔性导电材料的工艺方法
CN105873352A (zh) 高频通信用基板及其制造方法
KR20180135156A (ko) 전자파 차폐와 방열용 금속복합체 및 금속테이프
CN102508583B (zh) 电容式触摸屏金属引线的制备方法
KR20010040649A (ko) 간섭 방사선을 차폐할 수 있는 지지물을 제조하는 방법과차폐 재료
CN102010233A (zh) 陶瓷基板的金属化制作方法
CN205905503U (zh) 全方位导电胶膜
CN105846193B (zh) 用于电脑主板的线缆连接器组件
KR20090102766A (ko) 전기전자부품용 복합재료, 전기전자부품 및 전기전자부품용 복합재료의 제조방법
CN1243464C (zh) 形成电磁波干扰遮蔽膜的方法
CN110035603B (zh) 一种印制电路埋嵌电感的制备方法
KR102502018B1 (ko) 표면 처리 구리박 및 동장 적층판
JPS6056073A (ja) セラミツク基板への部分厚付け金被覆方法
US6878260B2 (en) Process for forming a high-quality interface between a plated and a non-plated area
CN101777621A (zh) 一种用于大功率led封装的高导热基板及制备方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 215021 188 Suhong West Road, Suzhou Industrial Park, Suzhou City, Jiangsu Province

Patentee after: Riyuexin semiconductor (Suzhou) Co.,Ltd.

Address before: 215021 No. 188, Suhong West Road, Suzhou Industrial Park, Jiangsu Province

Patentee before: SUZHOU ASEN SEMICONDUCTORS Co.,Ltd.