CN104021520B - 使用自学习旋转原始图像的方法和执行该方法的装置 - Google Patents
使用自学习旋转原始图像的方法和执行该方法的装置 Download PDFInfo
- Publication number
- CN104021520B CN104021520B CN201410075883.2A CN201410075883A CN104021520B CN 104021520 B CN104021520 B CN 104021520B CN 201410075883 A CN201410075883 A CN 201410075883A CN 104021520 B CN104021520 B CN 104021520B
- Authority
- CN
- China
- Prior art keywords
- address
- rule
- image
- page
- create
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 40
- 239000000872 buffer Substances 0.000 claims description 74
- 238000012545 processing Methods 0.000 claims description 20
- 238000001514 detection method Methods 0.000 claims description 12
- 230000015654 memory Effects 0.000 description 69
- 102100034033 Alpha-adducin Human genes 0.000 description 17
- 101000799076 Homo sapiens Alpha-adducin Proteins 0.000 description 17
- 101000629598 Rattus norvegicus Sterol regulatory element-binding protein 1 Proteins 0.000 description 17
- 230000004044 response Effects 0.000 description 17
- 230000006870 function Effects 0.000 description 10
- 230000008569 process Effects 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 102100024348 Beta-adducin Human genes 0.000 description 3
- 101000689619 Homo sapiens Beta-adducin Proteins 0.000 description 3
- HYIMSNHJOBLJNT-UHFFFAOYSA-N nifedipine Chemical compound COC(=O)C1=C(C)NC(C)=C(C(=O)OC)C1C1=CC=CC=C1[N+]([O-])=O HYIMSNHJOBLJNT-UHFFFAOYSA-N 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 238000013507 mapping Methods 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 230000032696 parturition Effects 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000002041 carbon nanotube Substances 0.000 description 1
- 229910021393 carbon nanotube Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000001093 holography Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000003550 marker Substances 0.000 description 1
- 238000005442 molecular electronic Methods 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 239000013643 reference control Substances 0.000 description 1
- 230000009131 signaling function Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 238000013519 translation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/60—Rotation of whole images or parts thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/60—Rotation of whole images or parts thereof
- G06T3/606—Rotation of whole images or parts thereof by memory addressing or mapping
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/60—Memory management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/60—Rotation of whole images or parts thereof
- G06T3/602—Rotation of whole images or parts thereof by block rotation, e.g. by recursive reversal or rotation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Image Processing (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Editing Of Facsimile Originals (AREA)
- Digital Computer Display Output (AREA)
- User Interface Of Digital Computer (AREA)
- Image Analysis (AREA)
Abstract
一种旋转原始图像的方法包括:使用与至少一个页错失有关的地址执行自学习,以及使用自学习的结果生成地址生成规则。该方法包括:基于地址生成规则从存储设备预取原始图像以获得预取的图像,以及使用预取的图像生成旋转的图像。
Description
相关申请的交叉引用
本申请要求2013年2月28日向韩国知识产权局提交的第10-2013-0022159号韩国专利申请的权益,其全部公开通过引用并入本文。
技术领域
本发明构思的至少一个示例实施例涉及图像旋转技术,并且更具体地,涉及基于通过自学习生成的地址生成规则旋转原始图像的方法、和/或执行该方法的设备。
背景技术
由于已经开发出高性能移动设备,因此高性能移动设备的显示设备已经在分辨率和大小方面有所增加。
当用户沿特定方向旋转显示设备时,显示在显示设备上的图像可以切换定向。例如,显示的图像可以从横向(landscape)形状或横向定向切换到纵向(portrait)形状或纵向定向。
旋转器执行旋转将被显示在显示设备上的图像并生成已旋转的图像的功能。
发明内容
根据至少一个示例实施例,旋转原始图像的方法包括:使用与至少一个页错失有关的地址执行自学习,并且使用自学习的结果生成地址生成规则。该方法还包括:基于地址生成规则从存储设备预取原始图像以获得预取的图像,以及使用预取的图像生成旋转的图像。
根据至少一个示例实施例,所述生成地址生成规则基于在特殊功能寄存器(SFR)中设置的控制值来生成地址生成规则。
根据至少一个示例实施例,所述预取原始图像包括基于地址生成规则将原始图像从存储设备预取到图像缓冲器以获得预取的图像。
根据至少一个示例实施例,该方法还包括由制造商或用户编程要被生成的地址生成规则的数目。
根据至少一个示例实施例,该方法还包括基于原始图像要被旋转的方向确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,该方法还包括基于在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,基于所述至少一个页错失的位置和与所述至少一个页错失有关的地址之间的差来执行自学习。
根据至少一个示例实施例,该方法还包括每当原始图像旋转的方向改变时,初始化地址生成规则。
根据至少一个示例实施例,所述地址对应于使用计数器计算的所述至少一个页错失的位置。
根据至少一个示例实施例,片上系统(SoC)包括存储器管理单元(MMU)。MMU被配置为使用与至少一个页错失有关的地址执行自学习,使用自学习的结果生成地址生成规则,以及基于地址生成规则将原始图像从存储设备预取到图像缓冲器。SoC还包括旋转器,被配置为使用被预取到图像缓冲器中的图像来生成旋转的图像。
根据至少一个示例实施例,所述MMU被配置为根据原始图像要被旋转的方向确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,所述MMU被配置为根据在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,所述MMU包括特殊功能寄存器(SFR)、地址生成规则生成电路和预取电路。特殊功能寄存器(SFR)被配置为存储控制值。地址生成规则生成电路被配置为基于在SFR中存储的控制值生成地址生成规则。预取电路被配置为根据地址生成规则将原始图像预取到图像缓冲器。
根据至少一个示例实施例,SoC还包括中央处理单元(CPU),被配置为响应于指示原始图像要被旋转的方向的控制信号,控制要由所述MMU生成的地址生成规则的数目。
根据至少一个示例实施例,应用处理器包括上述的SoC。
根据至少一个示例实施例,应用处理器的MMU被配置为根据原始图像要被旋转的方向确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,应用处理器的MMU被配置为根据在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,应用处理器的MMU包括:特殊功能寄存器(SFR),被配置为存储控制值,地址生成规则生成电路,被配置为基于在SFR中存储的控制值生成地址生成规则,以及预取电路,被配置为根据地址生成规则将原始图像预取到图像缓冲器。
根据至少一个示例实施例,应用处理器还包括中央处理单元(CPU),被配置为响应于指示原始图像要被旋转的方向的控制信号,控制要在所述MMU中生成的地址生成规则的数目。
根据至少一个示例实施例,移动设备包括被配置为存储原始图像的存储设备和存储器管理单元(MMU)。MMU被配置为使用与至少一个页错失有关的地址执行自学习,使用自学习的结果生成地址生成规则,以及根据地址生成规则将原始图像从存储设备预取到图像缓冲器。所述移动设备还包括:旋转器,被配置为使用被预取到图像缓冲器中的图像来生成旋转的图像;以及显示控制器,被配置为将由旋转器生成的旋转的图像发送到显示器。
根据至少一个示例实施例,所述MMU被配置为根据原始图像要被旋转的方向确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,所述MMU被配置为根据在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
根据至少一个示例实施例,移动设备还包括中央处理单元(CPU),被配置为响应于指示原始图像要被旋转的方向的控制信号,控制要由所述MMU生成的地址生成规则的数目。
根据至少一个示例实施例,移动设备还包括控制信号发生器,被配置为检测原始图像要被旋转的方向并且根据检测的结果生成控制信号。
根据至少一个示例实施例,移动设备还包括:旋转传感器,被配置为检测原始图像要被旋转的方向;以及控制信号发生器,被配置为响应于从旋转传感器输出的感测信号生成控制信号。
根据至少一个示例实施例,移动设备的MMU包括:特殊功能寄存器(SFR),被配置为存储控制值;地址生成规则生成电路,被配置为基于在SFR中存储的控制值生成地址生成规则;以及预取电路,被配置为根据地址生成规则将原始图像预取到图像缓冲器。
根据至少一个示例实施例,移动设备包括被配置为显示旋转的图像的显示器以及计算设备。计算设备被配置为:检测所述移动设备的旋转的方向,基于检测到的旋转的方向生成地址生成规则,根据地址生成规则使用原始图像生成旋转的图像,以使得在旋转的图像中不发生页错失,以及将旋转的图像发送到显示器。
根据至少一个示例实施例,所述计算设备被配置为基于与检测到的旋转的方向相关联的页错失的位置、以及与页错失有关的地址之间的差,生成地址生成规则。
根据至少一个示例实施例,所述计算设备被配置为生成地址生成规则以使得地址生成规则的数目等于与检测到的旋转的方向相关联的页错失的数目。
根据至少一个示例实施例,所述计算设备被配置为通过基于地址生成规则将原始图像从存储设备预取到图像缓冲器,以生成旋转的图像。
附图说明
从以下结合附图的示例实施例的描述,本发明构思的这些和/或其他方面和优点将变得明显且更容易理解,在附图中:
图1是根据本发明构思的至少一个示例实施例的计算系统的示意框图;
图2示意性地描绘根据至少一个示例实施例的外部存储器的存储器映射;
图3A和图3B每个描绘了根据至少一个示例实施例的用于显示原始图像的地址访问次序和显示图像;
图4A和图4B每个描绘了根据至少一个示例实施例的用于显示沿X-轴方向旋转的图像的地址访问次序和显示图像;
图5是根据至少一个示例实施例的描述用于生成沿X-轴方向旋转的图像的地址生成规则的概念图;
图6A和图6B每个描绘了根据至少一个示例实施例的用于显示沿Y-轴方向旋转的图像的地址访问次序和显示图像;
图7是根据至少一个示例实施例的描述用于生成沿Y-轴方向旋转的图像的地址生成规则的概念图;
图8A和图8B每个描绘了根据至少一个示例实施例的用于显示90°旋转的图像的地址访问次序和显示图像;
图9是根据至少一个示例实施例的描述用于生成90°旋转的图像的地址生成规则的概念图;
图10A和图10B每个描绘了根据至少一个示例实施例的用于显示180°旋转的图像的地址访问次序和显示图像;
图11是根据至少一个示例实施例的描述用于生成180°旋转的图像的地址生成规则的概念图;
图12A和图12B每个描绘了根据至少一个示例实施例的用于显示先旋转90°然后沿X-轴方向旋转的图像的地址访问次序和显示图像;
图13是根据至少一个示例实施例的描述用于生成先旋转90°然后沿X-轴方向旋转的图像的地址生成规则的概念图;
图14A和图14B每个描绘了根据至少一个示例实施例的用于显示先旋转90°然后沿Y-轴方向旋转的图像的地址访问次序和显示图像;
图15是根据至少一个示例实施例的描述用于生成先旋转90°然后沿Y-轴方向旋转的图像的地址生成规则的概念图;
图16A和图16B每个描绘了根据至少一个示例实施例的用于显示270°旋转的图像的地址访问次序和显示图像;
图17是根据至少一个示例实施例的描述用于生成270°旋转的图像的地址生成规则的概念图;
图18是包括根据旋转方向确定的地址生成规则的数目的控制值表的示例实施例;
图19是图1中所示的存储器管理单元的框图;以及
图20是用于描述根据发明构思的至少一个示例实施例的旋转原始图像的方法的流程图。
具体实施方式
下文中将参考附图更加充分地描述发明构思,附图中示出了示例实施例。但是,发明构思可以以许多不同形式具体实施,并且不应当理解为仅限制于这里阐述的示例实施例。而是,提供这些示例实施例以使得本公开彻底和全面,并且将发明构思的范围充分地传达给本领域技术人员。在附图中,为了清楚起见,可能夸大层和区域的大小和相对大小。贯穿全文,相同的参考标记指代相同的元素。
应当理解,当元件被称为是“连接”或者“耦接”到另一元件时,其可以直接连接或者耦接到其他元件或者可以存在居间元件。相反,当元件被称为“直接连接”或者“直接耦接”至另一元件时,不存在居间元件。如这里所使用的,术语“和/或”包括一个或多个相关联所列项的任一个或者它们的所有组合并且可以缩写为“/”。
应当理解,尽管这里可以使用术语第一、第二等等用于描述各种元素,但是这些元素不应当受限于这些术语。这些术语仅仅用于将一个元素与其它元素区分开。例如,第一信号可以称作第二信号,并且类似地,第二信号可以称作第一信号而不脱离本公开的教导。
这里使用的术语仅用于描述特定实施例的目的,而不旨在进行限制。如这里所使用的,单数形式“一”、“一个”和“该”旨在也包括复数形式,除非上下文清楚地表示不是如此。还将理解,术语“包括”和/或“包含”当在这里使用时,指定所述特征、区域、整体、步骤、操作、元件和/或组件的存在,但并不排除一个或多个其它特征、区域、整体、步骤、操作、元件、组件或其群组的存在或添加。
除非另外定义,否则这里使用的全部术语(包括技术术语和科学术语)都具有本发明所属领域的普通技术人员所通常理解的相同意义。还将理解,诸如通常使用的词典中定义的那些术语的术语应当被解释为具有与它们在相关技术和/或本发明构思的上下文中的意义一致的意义,并且除非这里明确定义如此,否则不应当解释为理想化的或者过于形式的意义。
图1是根据发明构思的至少一个示例实施例的计算系统的示意框图。参照图1,计算系统100可以包括计算设备110、外部存储器120、显示器130、以及旋转传感器140。
计算系统100可以具体实施在个人计算机(PC)、便携式电子设备(或移动设备)、包括显示可旋转图像的显示器130的电子设备等中。
便携式电子设备可以具体实施在膝上型计算机、移动电话、智能电话、平板PC、个人数字助理(PDA)、企业数字助理(EDA)、数字静态相机、数字视频相机、便携式多媒体播放器(PMP)、个人导航设备或便携式导航设备(PND)、手持游戏机、移动互联网设备(MID)、电子书等中。
计算设备110可以处理(例如,旋转)从外部存储器120或具体实施在其中的内部存储器(未示出)输出的原始图像,并将经处理的图像发送到显示器130。
计算设备110可以使用与至少一个页错失(page miss)有关的地址(例如,地址之间的差)执行自学习、使用自学习的结果生成地址生成规则、根据地址生成规则从存储设备(例如,外部存储器120或内部存储器)预取原始图像、使用预取的图像生成旋转的图像、并将旋转的图像发送到显示器130。
计算设备110可以在诸如母板、集成电路(IC)、片上系统(SoC)、应用处理器(AP)、移动AP等的印刷电路板(PCB)中具体实施。
计算设备110包括中央处理单元(CPU)113、存储器管理单元(MMU)115、旋转器117、图像处理模块118、存储控制器119、显示控制器121、和控制信号发生器123。
CPU 113可以控制计算设备110的操作。例如,CPU 113可以通过总线111控制多个组件115、117、119、121、和123中的至少一个的操作。
CPU 113可以响应于指示存储在外部存储器120或内部存储器中的原始图像将沿其旋转的方向的控制信号,控制或设置将在MMU 115中生成的地址生成规则的数目。
如图18所示,包括用于每个旋转方向的每个控制值的控制值表113-1可以被存储在包括在CPU 113中的存储器中(未示出),或者在计算系统被引导时从其它存储器加载到CPU 113。其他存储器可以是外部存储器120或附加存储器。
例如,响应于控制信号,CPU 113可以把控制将在MMU 115中生成的地址生成规则的数目的控制值设置或编程到特殊功能寄存器(SFR)116中。这里,CPU 113可以基于控制信号来参考控制值表113-1。
MMU 115可以使用与至少一个页错失有关的地址之间的差执行自学习、使用自学习的结果生成地址生成规则、并基于地址生成规则将来自外部存储器120的原始图像中包括的数据预取到MMU 115的图像缓冲器115-1中。
当由MMU 115按页地预取存储在外部存储器120中的数据时,图像缓冲器115-1可以执行页缓冲的功能。
为了描述的方便,示出了由MMU 115预取存储在外部存储器120中的数据的实施例;然而,将由MMU 115预取的数据可以在计算设备110内具体实施。
旋转器117可以使用被预取到MMU 115,例如,图像缓冲器115-1中的图像来生成旋转的图像。
根据至少一个示例实施例,图像处理模块118可以处理从旋转器117输出的旋转的图像,并通过总线111将经处理的图像发送到显示控制器121(虚线箭头)。
根据至少一个其他示例实施例,图像处理模块118可以处理从旋转器117输出的旋转的图像,并将经处理的图像发送到显示控制器121(实线箭头)。
存储控制器119可以根据MMU 115的控制(例如,响应于MMU 115的预取操作),按照恒定大小(例如,一页)将存储在外部存储器120中的原始图像的数据发送到MMU 115。此外,存储控制器119可以根据CPU 113的控制将存储在外部存储器120中的图像发送到显示控制器121。
显示控制器121可以将由图像处理模块118处理的旋转的图像发送到显示器130。
控制信号发生器123可以响应于从旋转传感器123输出的感测信号生成多个控制信号。多个控制信号可以由CPU 113解释,并且根据解释的结果被用作指示原始图像要沿其旋转的方向的多个指示信号。
外部存储器120可以存储原始图像,例如,静止图像或运动图像。外部存储器120可以具体实施在硬盘驱动器(HDD)、固态硬盘(SSD)等中。
外部存储器120可以是易失性存储设备或非易失性存储设备。易失性存储设备可以在动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、闸流管RAM(thyristorRAM,T-RAM)、零电容器RAM(Z-RAM)、双晶体管RAM(TTRAM)等中具体实施。
非易失性存储设备可以是电可擦除可编程只读存储器(EEPROM)、快闪存储器、磁RAM(MRAM)、自旋转移力矩(STT)-MRAM、导电桥接RAM(CBRAM)、铁电RAM(FeRAM)、相变RAM(PRAM)、电阻RAM(RRAM)、碳纳米管RRAM、聚合物RAM(PoRAM)、纳米浮栅存储器(NFGM)、全息存储器、分子电子存储设备、绝缘阻变存储器等。
非易失性存储设备可以是基于快闪的存储设备,例如,安全数字(SD)卡、多媒体卡(MMC)、嵌入式MMC卡(eMMC)、通用串行总线(USB)快闪存驱动器、通用快闪储存器(UFS)等。
根据显示控制器121的控制,显示器130可以显示不可旋转的原始图像或旋转的图像。
显示器130可以是平板显示器。平板显示器可以是薄膜晶体管-液晶显示器(TFT-LCD)、发光二极管(LED)显示器、有机LED(OLED)显示器、有源矩阵OLED(AMOLED)显示器、柔性显示器等。
旋转传感器140是可以执行检测计算系统100的旋转或旋转方向并生成感测信号的功能的传感器。例如,旋转传感器140可以是加速度传感器、陀螺仪传感器或它们的组合传感器。
图2示意性地示出根据至少一个示例实施例的外部存储器的存储器映射。为了描述的方便示例性地示出图2中所示的存储器映射121。存储器映射121指示存储在每个存储区域中的每个数据“A”到“Z”以及“a”到“v”与每个地址D1到D48相对应。例如,每个数据“A”到“Z”和“a”到“v”可以表示页数据。
原始图像的第一帧包括数据“A”到“P”,原始图像的第二帧包括“Q”到“F”,并且原始图像的第三帧包括数据“g”到“v”。
参照图2、图3A、图3B、图4A、图4B、图6A、图6B、图8A、图8B、图10A、图10B、图12A、图12B、图14A、图14B、图16A和图16B,每个小框中的数字“1”到“32”指示根据旋转方向的地址访问次序或数据预取次序,每个大框中的英文字母“A”到“Z”以及“a”到“f”表示包括在原始图像中的数据。
此外,原始图像中的第一帧OFF包括数据“A”到“P”,并且原始图像中的第二帧OSF包括数据“Q”到“Z”以及“a”到“f”。这里,MMU 115根据地址访问次序“1”到“32”将包括在来自外部存储器120的每个帧OFF和OSF中的每个数据预取到图像缓冲器115-1。
图3A和图3B每个示出了根据至少一个示例实施例的用于显示原始图像的地址访问次序和显示图像。图3A示出了包括将要由MMU 115根据地址访问次序“1”到“32”访问的数据的每个帧OFF和OSF。图3B是在显示设备130上显示的图像。
为了显示第一帧FF,MMU 115基于根据地址访问次序“1”到“16”从旋转器117顺序输出的地址ADD1=D1到ADD1=D16从外部存储器120预取每个数据“A”到“P”,并且将每个预取的数据DATA=“A”到DATA=“P”发送到旋转器117。
例如,MMU 115通过存储控制器119将与从旋转器117顺序输出的每个当前地址D1到D16相对应的每个当前数据“A”到“P”从外部存储器120预取到图像缓冲器115-1。
当每个当前数据“A”到“P”被顺序地发送到旋转器117时,MMU 115估计每个接下来的地址D2到D17,并且根据预料的结果将每个接下来的数据“B”到“Q”从外部存储器120预取到图像缓冲器115-1,以使得即使每个接下来的地址D2到D17被输入,在MMU 115中也不会发生页错失。
因此,原始图像的第一帧OFF正常显示在显示器130上。也就是说,地址访问次序“1”到“16”与从旋转器117顺序输出的地址ADD1=D1到ADD1=D16的次序相同,以使得在MMU115中不会发生页错失。
旋转器117可以将从MMU 115输出的每个数据DATA=“A”到DATA=“P”发送到图像处理模块118,而且图像处理模块118可以处理每个数据DATA=“A”到DATA=“P”,并且将每个经处理的数据直接或通过总线111发送到显示控制器121。
因此,如图3B所示,在正常状态NORMAL下,显示控制器121可以通过显示器130显示包括从旋转器117发送的每个数据“A”到“P”的第一帧FF。
为了显示第二帧SF,MMU 115基于根据地址访问次序“17”到“32”从旋转器117顺序输出的地址ADD1=D17到ADD1=D32从外部存储器120预取每个数据“Q”到“f”,并且将每个预取的数据DATA=“Q”到DATA=“f”发送到旋转器117。这里,地址访问次序“17”到“32”与从旋转器117顺序输出的地址ADD1=D17到ADD1=D32的次序相同,以使得在MMU 115中不会发生页错失。
旋转器117可以将从MMU 115输出的每个数据DATA=“Q”到DATA=“f”发送到图像处理模块118,并且图像处理模块118可以处理每个数据DATA=“Q”到DATA=“f”,并且将每个经处理的数据直接或通过总线111发送到显示控制器121。
因此,如图3B所示,在正常状态NORMAL下,显示控制器121可以通过显示器130显示包括从旋转器117发送的每个数据“Q”到“f”的第二帧SF。也就是说,在正常状态NORMAL下原始图像的第一帧OFF按原样显示,并且原始图像的第二帧OSF按原样显示。
图4A和图4B每个示出了根据至少一个示例实施例的用于显示沿X-轴方向旋转的图像的地址访问次序和显示图像。图5是根据至少一个示例实施例的描述用于生成沿X-轴方向旋转的图像的地址生成规则的概念图。
参照图1、图2、图3A、图3B、图4A、图4B和图5,当用户沿X-轴方向旋转计算系统100时,旋转传感器140感测旋转,并将根据感测的结果生成的感测信号输出到控制信号发生器123。控制信号发生器123响应于感测信号123将控制信号输出到CPU 113。
CPU 113读取存储在图18中所示的控制值表113-1中的控制值,例如,2,并且将读取的控制值设置或编程到包括在MMU 115中的SFR 116中。
控制值是当计算系统100在沿X-轴方向旋转之后预取包括在原始图像的第一帧OFF中的数据时发生的页错失的数目,即,将在MMU 115中生成的地址生成规则的数目。
因此,MMU 115可以使用与两个页错失有关的地址之间的差执行自学习、使用自学习的结果生成两个地址生成规则、并基于这两个地址生成规则从外部存储器120预取每个数据。
也就是说,自学习表示使用页错失位置和与页错失有关的地址之间的差生成地址生成规则的过程。
图4A的包括对角线的框指示页位错失位置。因此,页错失在每个地址访问次序“4”和“16”中发生。
原始图像的第一帧OFF包括数据“A”到“P”,原始图像的第二帧OSF包括数据“Q”到“f”,并且由MMU 115根据地址访问次序“1”到“32”访问或预取每个数据“A”到“P”和“Q”到“f”。
首先,旋转器117将用于数据“M”的地址ADD1=D13发送到MMU 115。MMU 115将地址ADD1=D13发送到存储控制器119,并且存储控制器119从外部存储器120的存储区域读取与地址ADD1=D13相对应的数据“M”,并将读取的数据“M”发送到MMU 115。
当MMU 115将数据DATA=M发送到旋转器117时,MMU 115估计当前地址D13之后的下一连续地址D14,并且使用存储控制器119将与所估计的地址D14相对应的数据“N”从外部存储器120的存储区域预取到图像缓冲器115-1。
在地址生成规则被应用到MMU 115之前,MMU 115以连续的方式估计地址。
旋转器117将用于数据“N”的地址ADD1=D14发送到MMU 115。数据“N”被预取到MMU115的图像缓冲器115-1,以使得MMU 115将数据DATA=“N”发送到旋转器117。
当数据DATA=“N”被发送到旋转器117时,MMU 115估计当前地址D14之后的下一连续地址D15,并且使用存储控制器119将与所估计的地址D15相对应的存储在外部存储器120的存储区域中的数据“O”预取到图像缓冲器115-1。
旋转器117将用于数据“O”的地址ADD1=D15发送到MMU 115。数据“O”被预取到MMU115的图像缓冲器115-1,以使得MMU 115将数据DATA=“O”发送到旋转器117。
当数据DATA=“O”被发送到旋转器117时,MMU 115估计当前地址D15之后的下一连续地址D16,并且使用存储控制器119将与所估计的地址D16相对应的存储在外部存储器120的存储区域中的数据“P”预取到图像缓冲器115-1。
旋转器117将用于数据“P”的地址ADD1=D16发送到MMU 115。数据“P”被预取到MMU115的图像缓冲器115-1,以使得MMU 115将数据DATA=“P”发送到旋转器117。
当数据DATA=“P”被发送到旋转器117时,MMU 115估计当前地址D16之后的下一连续地址D17,并且使用存储控制器119将与所估计的地址D17相对应的存储在外部存储器120的存储区域中的数据“Q”预取到图像缓冲器115-1。
然而,旋转器117将用于数据“I”的地址ADD1=D9发送到MMU 115。这里,数据“I”在MMU 115的图像缓冲器115-1中不存在,并且第一页错失发生。
MMU 115使用存储控制器119将与地址ADD1=D9相对应的数据“I”从外部存储器120预取到图像缓冲器115-1。
这里,MMU 115将用于数据“P”的地址D16和用于数据“I”的地址D9之间的差,即,第一深度值,例如,“-7”,存储在内部存储器中,例如图19中的203-1。此外,MMU 115将第一页错失发生的位置(以下称为“第一页错失位置”),例如,“4”,存储在内部存储器中。
也就是说,MMU 115使用第一深度值和第一页错失位置执行第一自学习,并使用第一自学习的结果生成第一地址生成规则。
MMU 115可以使用第一页错失位置来估计页错失发生在原始图像的每一帧OFF和OSF中的哪个位置。因此,MMU 115可以使用第一地址生成规则在页错失发生的每个位置(例如,12、8和4)处估计每个地址,并且预取与每个估计的地址相对应的每个数据。
当数据DATA=“I”被发送到旋转器117时,MMU 115估计当前地址D9之后的下一连续地址D10,并且使用存储控制器119将与所估计的地址D10相对应的数据“J”从外部存储器120预取到图像缓冲器115-1。
处理每个数据“J”、“K”、和“L”的过程与处理每个数据“N”、“O”、和“P”的过程基本相同。因此,由MMU 115预取分别与每个地址ADD1=D10、D11、和D12相对应的每个数据“J”、“K”、和“L”,并且每个预取的数据“J”、“K”、和“L”被发送到旋转器117。
当数据DATA=“L”被发送到旋转器117时,MMU 115将与根据第一地址生成规则估计的地址D5相对应的数据“E”,而不是与当前地址D12之后的下一连续地址D13相对应的数据“M”预取到图像缓冲器115-1。因此,即使从旋转器117输入地址ADD1=D5,在MMU 115中也不会发生页错失。
处理每个数据“F”、“G”、和“H”的过程与处理每个数据“J”、“K”、和“L”的过程基本相同。因此,由MMU 115预取分别与每个地址ADD1=D6、D7、和D8相对应的每个数据“F”、“G”、和“H”,并且每个预取的数据“F”、“G”、和“H”被发送到旋转器117。
当数据DATA=“H”被发送到旋转器117时,MMU 115将与根据第一地址生成规则估计的地址D1相对应的数据“A”,而不是与当前地址D8之后的下一连续地址D9相对应的数据“I”预取到图像缓冲器115-1。因此,即使从旋转器117输入地址ADD1=D1,在MMU 115中也不会发生页错失。
处理每个数据“B”、“C”和“D”的过程与处理每个数据“F”、“G”、和“H”的过程基本相同。因此,由MMU 115预取与每个地址ADD1=D2、D3、和D4相对应的每个数据“B”、“C”和“D”,并且每个预取的数据“B”、“C”和“D”被发送到旋转器117。
然而,当原始图像的第一帧OFF的最后的数据DATA=“D”被发送到旋转器117时,MMU 115将与根据第一地址生成规则估计的原始图像的前一帧的地址相对应的存储区域中存储的数据预取到图像缓冲器115-1。
根据第十七地址访问次序17,旋转器117将用于包括在原始图像的第二帧OSF中的数据“c1”的地址ADD1=D29发送到MMU 115。这里,由于由旋转器117需要的数据“c1”在MMU115的图像缓冲器115-1中不存在,因此第二页错失发生。
MMU 115使用存储控制器119将与地址ADD1=D29相对应的外部存储器120的存储区域中存储的数据“c1”预取到图像缓冲器115-1。
MMU 115将用于数据“D”的地址D4和数据“c1”的地址D29之间的差,即,第二深度值,例如,“+25”,存储在内部存储器中,例如图19中的203-1。此外,MMU 115将第二页错失发生的位置(以下称为“第二页错失位置”),例如,“16”,存储在内部存储器中。
也就是说,MMU 115通过使用与第二页错失有关的地址D4和D29以及第二页错失位置(例如,“16”)来执行第二自学习,并使用第二自学习的结果生成第二地址生成规则。
MMU 115可以通过使用第一页错失位置(例如,“4”)和第二页错失位置(例如,“16”)来估计页错失发生在哪个位置。因此,MMU 115可以通过在页错失发生的每个位置20、24、28、和32处使用第一地址生成规则和第二地址生成规则估计每个地址,并且通过使用每个估计的地址预取数据。
在原始图像的第一帧中,即,在旋转的图像的初始帧OFF中,发生两个页错失。
因此,如图4A所示,当预取存储在原始图像的第二帧OSF中的数据时,在MMU 115中不会发生页错失。如图4B所示,在第一帧FF中,旋转器117通过图像处理模块118和显示控制器121将从MMU 115输出的每个数据发送到显示器130。因此,根据地址访问次序1到16处理的图像,即X-轴旋转的图像FF,被显示在显示器130上。
当预取到图像缓冲器115-1的数据DATA=“c1”被发送到旋转器117时,MMU 115将与根据第一地址生成规则估计的下一连续地址D30相对应的数据“d”预取到图像缓冲器115-1。
当每个数据“f”、“b”和“X”被发送到旋转器117中时,MMU 115根据第一地址生成规则将每个数据“Y”、“U”和“Q”预取到图像缓冲器115-1。因此,即使每个地址ADD1=D25、D21和D17被输入到旋转器117,在MMU 115中也不会发生页错失。
参照图2,当数据DATA=“T”被发送到旋转器117时,MMU 115将与根据第二地址生成规则估计的地址D45相对应的数据“s”预取到图像缓冲器115-1。因此,即使地址D45被输入到旋转器117,在MMU 115中也不会发生页错失。
如图4B所示,在第二帧SF中,旋转器117通过图像处理模块118和显示控制器121将从MMU 115输出的每个数据发送到显示器130。因此,根据地址访问次序“17”到“32”处理的图像,即X轴旋转的图像SF,被显示在显示器130上。
如上面所描述的,MMU 115可以每当页错失发生时根据存储在SFR 116中的控制值使用页错失位置和与页错失有关的地址之间的差来执行自学习、使用自学习的结果生成地址生成规则、并且使用地址生成规则将包括在原始图像中的数据预取到图像缓冲器115-1。
在计算系统100被旋转之后,页错失可以在预取包括在原始图像的第一帧OFF中的数据的过程中发生。然而,根据至少一个示例实施例,在原始图像的第二帧OSF之后,根据通过自学习生成的地址生成规则来预取数据,以使得不会发生页错失。
MMU 115可以减少根据图像旋转发生的页错失的数目,从而减少数据预取并提高计算设备10的性能。
每当计算系统100被旋转时,SFR 116由新的控制值设置,并且页错失位置和地址生成规则被初始化。
图6A和图6B每个示出了根据至少一个示例实施例的用于显示沿Y-轴方向旋转的图像的地址访问次序和显示图像。图7是根据至少一个示例实施例的描述用于生成沿Y-轴方向旋转的图像的地址生成规则的概念图。
参照图1、图2、图3A、图3B、图6A、图6B和图7,当用户沿Y-轴方向旋转计算系统100时,旋转传感器140感测旋转,并将基于感测的结果生成的感测信号输出到控制信号发生器123。控制信号发生器123响应于感测信号将控制信号输出到CPU 113。
响应于控制信号,CPU 113读取存储在图18中所示的控制值表113-1中的控制值,例如,2,并且将读取的控制值设置或编程到包括在MMU 115中的SFR 116中。
控制值指示当在计算系统100沿Y-轴方向旋转之后预取包括在原始图像的第一帧OFF中的数据时发生的页错失的数目,即,将在MMU 115中生成的地址生成规则的数目。
如上所述,MMU 115使用两个页错失位置以及与两个页错失中的每一个有关的地址之间的差执行自学习、使用自学习的结果生成两个地址生成规则、并基于这两个地址生成规则从外部存储器120预取包括在原始图像的每个帧OFF和OSF中的每个数据。
旋转器117将用于数据“D”的地址ADD1=D4发送到MMU 115。MMU115使用存储控制器119将与地址ADD1=D4相对应的数据“D”从外部存储器120预取到图像缓冲器115-1。
当数据DATA=“D”被发送到旋转器117时,MMU 115估计下一地址D5,并且使用存储控制器119将与所估计的地址D5相对应的数据“E”从外部存储器120预取到图像缓冲器115-1。
此后,旋转器117将用于数据“C”的地址ADD1=D3发送到MMU 115。这里,数据“C”在MMU 115的图像缓冲器115-1中不存在(或未存储),从而第一页错失发生。
MMU 115使用存储控制器119将与地址ADD1=D3相对应的数据“C”从外部存储器120预取到图像缓冲器115-1。
这里,MMU 115可以将用于数据“D”的地址D4和用于数据“C”的地址D3之间的差,即,第一深度值,例如,“-1”,存储在图19的内部存储器203-1中。此外,MMU 115可以将第一页错失位置,例如,“1”,存储在内部存储器中。
MMU 115使用与第一页错失有关的地址D4和D3以及第一页错失位置执行第一自学习,并使用第一自学习的结果生成第一地址生成规则。MMU115可以使用第一页错失位置来估计页错失发生在原始图像的第一帧中的哪个位置。
因此,MMU 115可以在页错失发生的每个位置(例如,5、9和13)处使用第一地址生成规则估计每个地址,并且使用估计的地址预取每个数据。
当数据DATA=“C”被发送到旋转器117时,MMU 115估计下一地址D2,并且将与所估计的地址D2相对应的数据“B”预取到图像缓冲器115-1。当数据DATA=“B”被发送到旋转器117时,MMU 115估计下一地址D1,并且将与所估计的地址D1相对应的数据“A”预取到图像缓冲器115-1。当数据DATA=“A”被发送到旋转器117时,MMU 115估计前一帧的地址,并且将与所估计的地址相对应的数据预取到图像缓冲器115-1。
旋转器117将用于数据“H”的地址ADD1=D8发送到MMU 115。这里,数据“H”在MMU115的图像缓冲器115-1中不存在,从而第二页错失发生。
MMU 115使用存储控制器119将与地址ADD1=D8相对应的数据“H”从外部存储器120预取到图像缓冲器115-1。
这里,MMU 115将用于数据“A”的地址D1和用于数据“H”的地址D8之间的差,即,第二深度值,例如,“+7”,存储在图19的内部存储器203-1中。此外,MMU 115将第二页错失位置,例如,“4”,存储在内部存储器中。
MMU 115可以使用第一页错失位置(例如,1)和第二页错失位置(例如,4)来估计页错失发生在原始图像的第一帧OFF中的哪个位置,例如,5、8、9、12、13和16。
MMU 115使用第二深度值以及第二页错失位置执行第二自学习,并使用第二自学习的结果生成第二地址生成规则。因此,MMU 115可以在页错失发生的每个位置(例如,5、8、9、12、13和16)处使用第一地址生成规则和第二地址生成规则估计每个地址,并且预取与每个估计的地址相对应的每个数据。
如图6B所示,在第一帧FF中,MMU 115根据地址访问次序1到16将从外部存储器120预取的每个数据发送到图像缓冲器115-1。
因此,通过图像处理模块118和显示控制器121将从MMU 115输出的每个数据发送到显示器130。因此,基于地址访问次序1到16处理的图像,即,Y-轴旋转的图像FF,被显示在显示器130上。
当预取的数据DATA=“M”被发送到旋转器117时,MMU 115根据第二地址生成规则将与下一地址D20相对应的数据“T”预取到图像缓冲器115-1。因此,即使地址D20被输入,在MMU 115中也不会发生页错失。
MMU 115基于第一地址生成规则和第二地址生成规则预取包括在原始图像的第二帧OSF中的数据,以使得从原始图像的第二帧OSF开始在MMU115中不发生页错失。
图8A和图8B每个示出了根据至少一个示例实施例的用于显示90°旋转的图像的地址访问次序和显示图像。图9是根据至少一个示例实施例的描述用于生成90°旋转的图像的地址生成规则的概念图。
参照图1、图2、图3A、图3B、图8A、图8B和图9,当用户将计算系统100旋转90°时,旋转传感器140感测旋转,并将根据感测的结果生成的感测信号输出到控制信号发生器123。控制信号发生器123响应于感测信号将控制信号输出到CPU 113。
响应于控制信号,CPU 113读取存储在图18中所示的控制值表113-1中的控制值,例如,3,并且将读取的控制值设置或编程到包括在MMU 115中的SFR 116中。
控制值,例如,3,表示当在计算系统100被旋转90°之后预取包括在原始图像的第一帧OFF中的数据时发生的页错失的数目,即,将在MMU 115中生成的地址生成规则的数目。
因此,MMU 115使用三个页错失位置以及与三个页错失有关的地址之间的差执行自学习、使用自学习的结果生成三个地址生成规则、并基于这三个地址生成规则从外部存储器120预取数据。
当数据“M”被发送到旋转器117时,MMU 115将与地址D13之后的下一连续地址D14相对应的数据“N”从外部存储器120预取到图像缓冲器115-1。当与数据“I”相对应的地址ADD1=D9被输入时,在MMU 115中发生第一页错失。
这里,MMU 115计算地址D13和地址D9之间的差,即,第一深度值,例如,“-4”,并且将第一深度值和第一页错失位置,例如,“1”,存储在图19的内部存储器203-1中。MMU 115使用第一深度值和第一页错失位置来生成第一地址生成规则。
MMU 115根据第一地址生成规则预取与每个地址D9、D5、和D1相对应的每个数据“I”、“E”和“A”,并且将每个预取的数据“I”、“E”和“A”发送到旋转器117。
当数据“A”被发送到旋转器117时,MMU 115预取与根据第一地址生成规则估计的前一帧的地址相对应的数据。当与数据“N”相对应的地址ADD1=D14被输入时,在MMU 115中发生第二页错失。
这里,MMU 115计算地址D1和地址D14之间的差,即,第二深度值,例如,“+13”,并且将第二深度值和第二页错失位置,例如,“4”,存储在内部存储器中。MMU 115使用第二深度值和第二页错失位置来生成第二地址生成规则。
MMU 115可以通过使用第一页错失位置和第二页错失位置来估计页错失将发生在原始图像的第一帧OFF中的哪个位置。因此,MMU 115可以在页错失将发生的每个位置5、8、9、12、13和16处通过使用第一页错失位置和第二页错失位置估计每个地址。
根据第一地址生成规则、第二地址生成规则、以及地址访问次序5到16,MMU 115预取每个数据“N”、“J”、“F”、“B”、“O”、“K”、“G”、“C”、“P”、“L”、“H”和“D”并且将每个预取的数据“N”、“J”、“F”、“B”、“O”、“K”、“G”、“C”、“P”、“L”、“H”、和“D”发送到旋转器117。
当数据“D”被发送到旋转器117时,MMU 115将与地址D4之后的下一连续地址D17相对应的数据“Q”从外部存储器120预取到图像缓冲器115-1。当与数据“c1”相对应的地址ADD1=D29被输入时,在MMU115中发生第三页错失。
这里,MMU 115计算地址D4和D29之间的差(被称为“第三深度值”),例如,“+25”,并且将第三深度值和第三页错失位置,例如,“16”,存储在内部存储器中。MMU 115使用第三深度值和第三页错失位置来生成第三地址生成规则。
MMU 115可以通过使用第一地址生成规则到第三地址生成规则来估计页错失将发生在原始图像的第二帧OSF中的哪个位置。
因此,MMU 115将与每个估计的地址相对应的每个数据从外部存储器120预取到图像缓冲器115-1,以使得在原始图像的第二帧OSF之后的帧中不发生页错失。
如图8B所示,第一帧FF包括基于第一地址生成规则和第二地址生成规则预取的每个数据。第二帧SF之后的一个或多个帧包括基于第一地址生成规则到第三地址生成规则预取的每个数据,从而不发生页错失。
图10A和图10B每个示出了根据至少一个示例实施例的用于显示180°旋转的图像的地址访问次序和显示图像。图11是根据至少一个示例实施例的描述用于生成180°旋转的图像的地址生成规则的概念图。
参照图1、图2、图3A、图3B、图10A、图10B和图11,当用户将计算系统100旋转180°时,旋转传感器140感测旋转,并将根据感测的结果生成的感测信号输出到控制信号发生器123。控制信号发生器123响应于感测信号将控制信号输出到CPU 113。
响应于控制信号,CPU 113读取存储在图18中所示的控制值表113-1中的控制值,例如,2,并且将读取的控制值设置或编程到包括在MMU 115中的SFR 116中。
控制值,例如,2,表示当在计算系统100被旋转180°之后预取包括在原始图像的第一帧OFF中的数据时发生的页错失的数目,即,将在MMU 115中生成的地址生成规则的数目。
MMU 115使用两个页错失位置以及与两个页错失有关的地址之间的差执行自学习、使用自学习的结果生成两个地址生成规则、并基于这两个地址生成规则从外部存储器120预取数据。
当数据“P”被发送到旋转器117时,MMU 115将与地址D16之后的下一连续地址D17相对应的数据“Q”从外部存储器120预取到图像缓冲器115-1。当与数据“O”相对应的地址ADD1=D15被输入时,在MMU 115中发生第一页错失。
这里,MMU 115计算地址D16和地址D15之间的第一差,即,第一深度值,例如,“-1”,并且将第一深度值和第一页错失位置,例如,“1”,存储在图19的内部存储器203-1中。MMU115使用第一深度值和第一页错失位置来生成第一地址生成规则。
MMU 115可以通过使用第一页错失位置来估计页错失将发生在原始图像的第一帧OFF中的哪个位置。
MMU 115基于第一地址生成规则预取每个数据“O”、“N”和“M”,并且将每个预取的数据“O”、“N”和“M”发送到旋转器117。
当数据“M”被发送到旋转器117时,MMU 115基于第一地址生成规则预取数据“L”。
MMU 115基于第一地址生成规则预取每个数据“L”、“K”、“J”、“I”、“H”、“G”、“F”、“E”、“D”、“C”、“B”和“A”,并且将每个预取的数据“L”、“K”、“J”、“I”、“H”、“G”、“F”、“E”、“D”、“C”、“B”和“A”发送到旋转器117。
当最后的数据“A”被发送到旋转器117时,MMU 115预取与前一帧的地址相对应的数据。当与数据“f”相对应的地址ADD1=D32被输入时,在MMU 115中发生第二页错失。
这里,MMU 115计算地址D1和地址D32之间的第二差,即,第二深度值,例如,“+31”,并且将第二深度值和第二页错失位置,例如,“16”,存储在图19的内部存储器203-1中。MMU115使用第二深度值和第二页错失位置来生成第二地址生成规则。
根据第一地址生成规则、以及地址访问次序“17”到“32”,MMU 115预取每个数据并且将每个预取的数据发送到旋转器117。
当数据“Q”被发送到旋转器117时,MMU 115预取与根据第二地址生成规则估计的下一帧的地址相对应的数据。即使下一帧的地址被输入,在MMU 115中也不发生页错失。
如图10B所示,第一帧FF包括根据第一地址生成规则预取的每个数据。第二帧SF之后的一个或多个帧包括基于第一地址生成规则和第二地址生成规则预取的每个数据,从而不发生页错失。
图12A和图12B每个示出了根据至少一个示例实施例的用于显示先旋转90°然后沿X-轴方向旋转的图像的地址访问次序和显示图像。图13是根据至少一个示例实施例的描述用于生成先旋转90°然后沿X-轴方向旋转的图像的地址生成规则的概念图。
参照图1、图2、图3A、图3B、图12A、图12B和图13,当用户将计算系统100旋转90°,然后沿X-轴方向再次将其旋转时,旋转传感器140感测旋转,并将根据感测的结果生成的感测信号输出到控制信号发生器123。控制信号发生器123响应于感测信号将控制信号输出到CPU 113。
响应于控制信号,CPU 113读取存储在图18中所示的控制值表113-1中的控制值,例如,3,并且将读取的控制值设置或编程到包括在MMU 115中的SFR 116中。
控制值,例如,3,表示当在计算系统100被旋转90°,然后被再次沿X-轴方向旋转之后预取包括在原始图像的第一帧OFF中的数据时发生的页错失的数目,即,将在MMU 115中生成的地址生成规则的数目。
MMU 115使用三个页错失位置以及与三个页错失有关的地址之间的差执行自学习、使用自学习的结果生成三个地址生成规则、并根据这三个地址生成规则从外部存储器120预取数据。
当数据“P”被发送到旋转器117时,MMU 115预取与地址D16之后的下一连续地址D17相对应的数据“Q”。因此,当与数据“L”相对应的地址ADD1=D12被输入时,在MMU 115中发生第一页错失。
这里,MMU 115计算地址D16和D12之间的差,即,第一深度值,例如,“-4”,并且将第一深度值和第一页错失位置,例如,“1”,存储在内部存储器中。
MMU 115使用第一深度值和第一页错失位置来生成第一地址生成规则。因此,MMU115根据地址访问次序和第一地址生成规则预取每个数据“L”、“H”和“D”,并且将每个预取的数据“L”、“H”和“D”发送到旋转器117。
当数据“D”被发送到旋转器117时,MMU 115估计地址D4之后的下一连续地址,并且基于估计的结果预取原始图像的前一帧的数据。因此,当与数据“O”相对应的地址ADD1=D15被输入时,在MMU 115中发生第二页错失。
MMU 115计算地址D15和D4之间的差,即,第二深度值,例如,“+11”,并且将第二深度值和第二页错失位置,例如,“4”,存储在内部存储器中。MMU 115通过使用第二深度值和第二页错失位置来生成第二地址生成规则。
MMU 115根据第一地址生成规则、第二地址生成规则、以及地址访问次序预取每个数据“O”、“K”、“G”、“C”、“N”、“J”、“F”、“B”、“M”、“I”、“E”和“A”,并且将每个预取的数据“O”、“K”、“G”、“C”、“N”、“J”、“F”、“B”、“M”、“I”、“E”和“A”发送到旋转器117。
当最后的数据“A”被发送到旋转器117时,MMU 115根据第二地址生成规则估计当前地址D1之后的下一连续地址D12,然后根据估计的结果预取数据“L”。当地址ADD1=D32被输入时,在MMU 115中发生第三页错失。
这里,MMU 115计算地址D1和D32之间的差,即,第三深度值,例如,“+31”,并且将第三深度值和第三页错失位置,例如,“16”,存储在内部存储器中。MMU 115使用第三深度值和第三页错失位置来生成第三地址生成规则。
如图12B所示,第一帧FF包括根据第一地址生成规则和第二地址生成规则预取的每个数据。
第二帧SF和后来的帧包括根据第一地址生成规则到第三地址生成规则预取的每个数据,从而不发生页错失。
图14A和图14B每个示出了根据至少一个示例实施例的用于显示先旋转90°然后沿Y-轴方向旋转的图像的地址访问次序和显示图像。图15是根据至少一个示例实施例的描述用于生成先旋转90°然后沿Y-轴方向旋转的图像的地址生成规则的概念图。
参照图1、图2、图3A、图3B、图14A、图14B和图15,当用户将计算系统100旋转90°,然后沿Y-轴方向再次将其旋转时,旋转传感器140感测旋转,并将根据感测的结果生成的感测信号输出到控制信号发生器123。控制信号发生器123响应于感测信号将控制信号输出到CPU 113。
响应于控制信号,CPU 113读取存储在图18中所示的控制值表113-1中的控制值,例如,3,并且将读取的控制值设置或编程到包括在MMU 115中的SFR 116中。
控制值,例如,3,表示当在计算系统100被旋转90°,然后被再次沿Y-轴方向旋转之后预取包括在原始图像的第一帧OFF中的数据时发生的页错失的数目,即,将在MMU 115中生成的地址生成规则的数目。
MMU 115可以通过使用三个页错失位置以及与三个页错失有关的地址之间的差执行自学习、使用自学习的结果生成三个地址生成规则、并根据这三个地址生成规则从外部存储器120预取数据。
当数据“A”被发送到旋转器117时,MMU 115估计当前地址D1之后的下一连续地址D2,并且根据估计的结果将数据“B”预取到图像缓冲器115-1。当地址ADD1=D15被输入时,在MMU 115中发生第一页错失。
这里,MMU 115计算地址D1和地址D5之间的差,即,第一深度值,例如,“+4”,并且将第一深度值和第一页错失位置,例如,“1”,存储在内部存储器中。MMU 115使用第一深度值和第一页错失位置来生成第一地址生成规则。因此,MMU 115根据地址访问次序和第一地址生成规则预取每个数据“E”、“I”和“M”,并且将每个预取的数据“E”、“I”和“M”发送到旋转器117。
当数据“M”被发送到旋转器117时,MMU 115基于第一地址生成规则估计地址D13之后的下一连续地址D17,然后基于估计的结果预取数据“Q”。当地址ADD1=D2被输入时,在MMU 115中发生第二页错失。
MMU 115计算地址D13和地址D2之间的差,即,第二深度值,例如,“-11”,并且将第二深度值和第二页错失位置存储在内部存储器中。MMU 115使用第二深度值和第二页错失位置来生成第二地址生成规则。
MMU 115基于第一地址生成规则、第二地址生成规则、以及地址访问次序预取每个数据“B”、“F”、“J”、“N”、“C”、“G”、“K”、“O”、“D”、“H”、“L”、和“P”,并且将每个预取的数据“B”、“F”、“J”、“N”、“C”、“G”、“K”、“O”、“D”、“H”、“L”、和“P”发送到旋转器117。
当最后的数据“P”被发送到旋转器117时,MMU 115根据第二地址生成规则估计当前地址D16之后的下一连续地址D5,然后根据估计的结果预取数据“E”。当地址ADD1=D17被输入时,在MMU 115中发生第三页错失。
这里,MMU 115计算地址D16和地址D17之间的差,即,第三深度值,例如,“+1”,并且将第三深度值和第三页错失位置,例如,“16”,存储在内部存储器中。MMU 115通过使用第三深度值和第三页错失位置来生成第三地址生成规则。
如图12B所示,第一帧FF包括根据第一地址生成规则和第二地址生成规则预取的每个数据。
第二帧SF和后来的帧包括根据第一地址生成规则到第三地址生成规则预取的每个数据,从而在MMU 115中不发生页错失。
图16A和图16B每个示出了根据至少一个示例实施例的用于显示270°旋转的图像的地址访问次序和显示图像。图17是根据至少一个示例实施例的描述用于生成270°旋转的图像的地址生成规则的概念图。
参照图1、图2、图3A、图3B、图16A、图16B和图17,当用户将计算系统100旋转270°时,旋转传感器140感测旋转,并将根据感测的结果生成的感测信号输出到控制信号发生器123。控制信号发生器123响应于感测信号将控制信号输出到CPU 113。
响应于控制信号,CPU 113读取存储在图18中所示的控制值表113-1中的控制值,例如,3,并且将读取的控制值设置或编程到包括在MMU 115中的SFR 116中。
控制值,例如,3,指示当在计算系统100被旋转270°之后预取与第一帧相对应的数据时发生的页错失的数目,即,将在MMU 115中生成的地址生成规则的数目。
MMU 115可以通过使用三个页错失位置以及与三个页错失有关的地址之间的差执行自学习、使用自学习的结果生成三个地址生成规则、并根据这三个地址生成规则从外部存储器120预取数据。
当数据“D”被发送到旋转器117时,MMU 115估计当前地址D4之后的下一连续地址D5,并且根据估计的结果预取数据“E”到图像缓冲器115-1。因此,当地址ADD1=D8被输入时,在MMU 115中发生第一页错失。
这里,MMU 115计算地址D4和D8之间的差,即,第一深度值,例如,“+4”,并且将第一深度值和第一页错失位置,“1”,存储在内部存储器中。MMU 115通过使用第一深度值和第一页错失位置来生成第一地址生成规则。因此,MMU 115根据地址访问次序和第一地址生成规则预取每个数据“H”、“L”和“P”,并且将每个预取的数据“H”、“L”和“P”发送到旋转器117。
当数据“P”被发送到旋转器117时,MMU 115根据第一地址生成规则估计地址D16之后的下一连续地址D20,并且根据估计的结果预取数据“T”。当地址ADD1=D3被输入时,在MMU 115中发生第二页错失。
MMU 115计算地址D16和D3之间的差,即,第二深度值,例如,“-13”,并且将第二深度值和第二页错失位置,例如,“4”,存储在内部存储器中。MMU 115通过使用第二深度值和第二页错失位置来生成第二地址生成规则。
MMU 115基于第一地址生成规则、第二地址生成规则、以及地址访问次序预取每个数据“C”、“G”、“K”、“O”、“B”、“F”、“J”、“N”、“A”、“E”、“I”、和“M”,并且将每个预取的数据“C”、“G”、“K”、“O”、“B”、“F”、“J”、“N”、“A”、“E”、“I”、和“M”发送到旋转器117。
当最后的数据“M”被发送到旋转器117时,MMU 115基于第二地址生成规则估计当前地址D13之后的下一连续地址,即,前一帧的地址,并且基于估计的结果预取前一帧的数据。当地址ADD1=D20被输入时,在MMU 115中发生第三页错失。MMU 115预取数据“T”。
这里,MMU 115计算地址D13和D20之间的差,即,第三深度值,例如,“+7”,并且将第三深度值和第三页错失位置,例如,“16”,存储在内部存储器203-1中。MMU 115通过使用第三深度值和第三页错失位置来生成第三地址生成规则。
如图16B所示,第一帧FF包括根据第一地址生成规则和第二地址生成规则预取的每个数据。
第二帧SF和后来的帧包括根据第一地址生成规则到第三地址生成规则预取的每个数据,从而不发生页错失。
图18是包括根据旋转方向确定的地址生成规则的数目的控制值表的示例实施例。
控制值表113-1包括用于每个旋转方向的控制值。每个控制值也可以表示深度值。每个深度值可以由制造商或用户设置。
包括在图18中示出的控制值表113-1中的控制值是用于描述本发明构思的示范性值。根据至少一个示性实施例,控制值表113-1可以被嵌入在CPU113的内部存储器中,而且在被存储在由CPU 113访问的存储器中之后被加载到CPU 113中,而且在被存储在附加存储器中之后由CPU 113参考。
图19是图1中所示的存储器管理单元的框图。参照图1到图19,存储器管理单元115包括地址转换电路201、页错失检测电路203、页表205、地址生成规则生成电路207、预取电路209、图像缓冲器115-1、和SFR 116。
地址转换电路201执行转换从旋转器117输出的地址ADD1的功能。例如,地址转换电路201可以在转换后备缓冲器(translation lookaside buffer,TLB)中具体实施。
以与一般TLB相同的方式,TLB 201生成TLB命中TLB_HIT或TLB失败TLB_MISS。例如,当生成TLB失败TLB_MISS时,从页表205获取要被转换的地址,而且所获取的地址被缓存或TLB-写入TLB_WR到TLB 201中。
页错失检测电路203可以使用计数器对从旋转器117输出的地址ADD1的数目进行计数,基于计数和页错失PAGE_MISS计算页错失位置,将计算的结果存储在内部存储器203-1中,并且将存储的计算的结果发送到地址生成规则生成电路207。
地址生成规则生成电路207基于存储在SFR 116中的控制值DEPIN、从页错失检测电路203输出的至少一个页错失位置、和转换后的地址(例如,根据TLB命中TLB_HIT生成的地址、根据TLB失败TLB_MISS生成的地址,或者根据页错失PAGE_MISS生成的地址)来估计要被预取的数据被存储在其中的外部存储器120的存储区域的地址,并且生成估计的地址ADD2。
例如,地址ADD1可以包括:第一地址和偏移,而且估计的地址ADD2可以包括第二地址和偏移。
例如,第一地址可以是虚拟地址,而第二地址可以是与虚拟地址相对应的物理地址。
当TLB命中TLB_HIT被生成时,地址生成规则生成电路207使用从TBL201输出的偏移和地址生成估计的地址ADD2。
当TLB失败TLB_MISS被生成时,地址生成规则生成电路207使用从页表205获取的偏移和地址生成估计的地址ADD2。
当页错失PAGE_MISS被生成时,预取电路209使用根据TLB失败TLB_MISS生成的地址ADD2将数据DATA_pre预取到图像缓冲器115-1,而且用于预取的数据的地址ADD2被缓存或表-写入(table-written)TABLE_WR到页表205中。
预取电路209接收估计的地址ADD2,并将估计的地址ADD2发送到存储器控制器119。存储器控制器119基于从预取电路209输出的地址ADD2从外部存储器120读取数据,并将读取的数据DATA_pre,即,预取的数据,发送到预取电路209。
预取电路209将预取的数据DATA_pre发送到图像缓冲器115-1。图像缓冲器115-1将预取的数据DATA_pre发送到旋转器117作为数据DATA。
SFR 116存储从CPU 113发送的控制值DEPIN。地址生成规则生成电路207根据控制值DEPIN调整地址生成规则的数目。
参照图4A、图4B和图19,示范性地描述了MMU 115的操作。在图4A和图4B中为了描述的方便,假定地址访问次序与页错失位置相同。
每当需要用于每个数据“M”、“N”、“O”和“P”的地址D13、D14、D15和D16时,页错失检测电路203增加计数值。在图4A和图4B中,假定计数值与地址访问次序相同。例如,页错失检测电路203可以执行计数器的功能,其可以使用计数值检测页错失发生的位置。
当第一页错失发生时,页错失检测电路203基于计数值计算第一页错失位置。这里,第一页错失位置是“4”,并且“4”在被存储在内部存储器203-1中之后被发送到地址生成规则生成电路207。
地址生成规则生成电路207计算第一深度值,例如,“-7”,并基于第一深度值和第一页错失位置生成第一地址生成规则。
例如,地址生成规则生成电路207可以在与第一页错失位置相对应的位置(例如,“8”、“12”和“16”)处使用第一深度值(例如,“-7”)估计下一地址,并且生成估计的地址ADD2。
页错失检测电路203增加计数值,直到用于数据“D”的地址D4被输入。
当第二页错失发生时,页错失检测电路203基于计数值计算第二页错失位置。这里,第二页错失位置是“16”,并且“16”在被存储在内部存储器203-1中之后被发送到地址生成规则生成电路207。
地址生成规则生成电路207计算第二深度值,例如,“+25”,并基于第二深度值和第二页错失位置生成第二地址生成规则。
如图4A所示,地址生成规则生成电路207根据第一地址生成规则和第二地址生成规则生成估计的地址ADD2,从而当预取包括在原始图像的第二帧OSF中的数据时,不会发生页错失。
按旋转方向操作MMU 115的方法与参照图4A、图4B和图19描述的方法基本相同,因此,省略了对这些方法的详细说明。
图20是用于描述根据至少一个示例实施例的旋转原始图像的方法的流程图。
计算设备110识别(或确定)计算设备110的旋转或旋转方向(S110),并将与识别的结果相对应的控制信号输出到CPU 113。CPU 113基于控制信号将存储在控制值表113-1中的控制值编程到MMU 115的SFR 116中。
MMU 115使用与至少一个页错失有关的地址执行自学习(S120)。
MMU 115使用自学习的结果生成地址生成规则(S130),从外部存储器120预取原始图像,即,数据,并且将预取的数据发送到旋转器117。也就是说,计算设备110基于地址生成规则从外部存储器120预取包括在原始图像中的数据,并且使用预取的数据生成旋转的图像(S140)。
计算设备110通过显示器130显示旋转的图像(S150)。当计算系统110沿特定方向旋转时,也就是说,当原始图像旋转的方向改变时,MMU 116启动先前生成的地址生成规则。
根据本发明构思的MMU和旋转器可以包括在片上系统(SoC)中,并且SoC可以包括在应用处理器中。
根据本发明构思的示例实施例的方法和执行该方法的设备可以使用与根据旋转方向发生的多个页错失有关的地址来执行自学习,使用自学习的结果生成地址生成规则,基于地址生成规则从存储设备预取原始图像,并使用预取的图像生成旋转的图像。
因此,该方法和/或该设备可以减少页错失发生的频率。因此,该方法和该设备可以减少取决于页错失的发生的数据处理时间的延迟,从而提高设备的性能。
虽然已经参照本发明构思的示例实施例特别示出和描述了本发明构思,但是本领域普通技术人员应当理解,可以在形式和细节上做出各种改变而不脱离由所附权利要求定义的本发明构思的精神和范围。
Claims (29)
1.一种旋转原始图像的方法,该方法包括:
使用一帧中至少一个页错失的位置以及与所述至少一个页错失有关的地址之间的差执行自学习,所述至少一个页错失指示预期在图像缓冲器中的图像数据与实际在图像缓冲器中的图像数据之间的不匹配;
使用自学习的结果生成地址生成规则;
基于地址生成规则从存储设备预取原始图像以获得预取的图像;以及
使用预取的图像生成旋转的图像。
2.如权利要求1所述的方法,其中,所述生成地址生成规则基于在特殊功能寄存器(SFR)中设置的控制值生成地址生成规则。
3.如权利要求1所述的方法,其中,所述预取原始图像包括基于地址生成规则将原始图像从存储设备预取到图像缓冲器以获得预取的图像。
4.如权利要求1所述的方法,还包括:
由制造商或用户编程要被生成的地址生成规则的数目。
5.如权利要求1所述的方法,还包括:
基于原始图像要被旋转的方向确定要被生成的地址生成规则的数目。
6.如权利要求1所述的方法,还包括:
基于在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
7.如权利要求1所述的方法,还包括:
每当原始图像旋转的方向改变时,初始化地址生成规则。
8.如权利要求1所述的方法,其中,所述地址对应于使用计数器计算的所述至少一个页错失的位置。
9.一种片上系统(SoC),包括:
处理器,被配置为:
使用一帧中至少一个页错失的位置以及与所述至少一个页错失有关的地址之间的差执行自学习,所述至少一个页错失指示预期在图像缓冲器中的图像数据与实际在图像缓冲器中的图像数据之间的不匹配;
使用自学习的结果生成地址生成规则;以及
基于地址生成规则将原始图像从存储设备预取到图像缓冲器;
旋转器,被配置为使用被预取到图像缓冲器中的图像来生成旋转的图像。
10.如权利要求9所述的SoC,其中,所述处理器被配置为根据原始图像要被旋转的方向确定要被生成的地址生成规则的数目。
11.如权利要求9所述的SoC,其中,所述处理器被配置为根据在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
12.如权利要求9所述的SoC,其中,所述处理器包括:
特殊功能寄存器(SFR),被配置为存储控制值,
地址生成规则生成电路,被配置为基于在SFR中存储的控制值生成地址生成规则,以及
预取电路,被配置为根据地址生成规则将原始图像预取到图像缓冲器。
13.如权利要求9所述的SoC,还包括:
中央处理单元(CPU),被配置为响应于指示原始图像被旋转的方向的控制信号,控制要由所述处理器生成的地址生成规则的数目。
14.一种包括如权利要求9所述的SoC的应用处理器。
15.如权利要求14所述的应用处理器,其中,所述处理器被配置为根据原始图像要被旋转的方向确定要被生成的地址生成规则的数目。
16.如权利要求14所述的应用处理器,其中,所述处理器被配置为根据在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
17.如权利要求14所述的应用处理器,其中,所述处理器包括:
特殊功能寄存器(SFR),被配置为存储控制值,
地址生成规则生成电路,被配置为基于在SFR中存储的控制值生成地址生成规则,以及
预取电路,被配置为根据地址生成规则将原始图像预取到图像缓冲器。
18.如权利要求14所述的应用处理器,还包括:
中央处理单元(CPU),被配置为响应于指示原始图像被旋转的方向的控制信号,控制要在所述处理器生成的地址生成规则的数目。
19.一种移动设备,包括:
存储设备,被配置为存储原始图像;
处理器,被配置为:
使用一帧中至少一个页错失的位置以及与所述至少一个页错失有关
的地址之间的差执行自学习,所述至少一个页错失指示预期在图像缓冲器中的图像数据与实际在图像缓冲器中的图像数据之间的不匹配;
使用自学习的结果生成地址生成规则;以及
根据地址生成规则将原始图像从存储设备预取到图像缓冲器;
旋转器,被配置为使用被预取到图像缓冲器中的图像来生成旋转的图像;以及
显示控制器,被配置为将由旋转器生成的旋转的图像发送到显示器。
20.如权利要求19所述的移动设备,其中,所述处理器被配置为根据原始图像被旋转的方向确定要被生成的地址生成规则的数目。
21.如权利要求19所述的移动设备,其中,所述处理器被配置为根据在旋转的图像的初始帧中发生的页错失的数目确定要被生成的地址生成规则的数目。
22.如权利要求19所述的移动设备,还包括:
中央处理单元(CPU),被配置为响应于指示原始图像要被旋转的方向的控制信号,控制要由所述处理器生成的地址生成规则的数目。
23.如权利要求22所述的移动设备,还包括:
控制信号发生器,被配置为检测原始图像要被旋转的方向并且根据检测的结果生成控制信号。
24.如权利要求22所述的移动设备,还包括:
旋转传感器,被配置为检测原始图像要被旋转的方向;以及
控制信号发生器,被配置为响应于从旋转传感器输出的感测信号生成控制信号。
25.如权利要求19所述的移动设备,其中,所述处理器包括:
特殊功能寄存器(SFR),被配置为存储控制值,
地址生成规则生成电路,被配置为基于在SFR中存储的控制值生成地址生成规则,以及
预取电路,被配置为根据地址生成规则将原始图像预取到图像缓冲器。
26.一种移动设备,包括:
显示器,被配置为显示旋转的图像;以及
计算设备,被配置为,
检测移动设备的旋转的方向,
基于与检测到的旋转的方向相关联的页错失的位置以及页错失的地址之间的差生成地址生成规则,该页错失指示预期在图像缓冲器中的图像数据与实际在图像缓冲器中的图像数据之间的不匹配,
使用原始图像根据地址生成规则生成旋转的图像,以及
将旋转的图像发送到显示器。
27.如权利要求26所述的移动设备,其中,所述计算设备被配置为基于与检测到的旋转的方向相关联的页错失的位置、以及与页错失有关的地址之间的差,生成地址生成规则。
28.如权利要求27所述的移动设备,其中,所述计算设备被配置为生成地址生成规则以使得地址生成规则的数目等于与检测到的旋转的方向相关联的页错失的数目。
29.如权利要求27所述的移动设备,其中,所述计算设备被配置为通过基于地址生成规则将原始图像从存储设备预取到图像缓冲器,来生成旋转的图像。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130022159A KR102069857B1 (ko) | 2013-02-28 | 2013-02-28 | 자체-학습을 통해 원래 이미지를 회전하는 방법과 상기 방법을 수행할 수 있는 장치들 |
KR10-2013-0022159 | 2013-02-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104021520A CN104021520A (zh) | 2014-09-03 |
CN104021520B true CN104021520B (zh) | 2018-12-18 |
Family
ID=50514017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410075883.2A Active CN104021520B (zh) | 2013-02-28 | 2014-02-28 | 使用自学习旋转原始图像的方法和执行该方法的装置 |
Country Status (9)
Country | Link |
---|---|
US (1) | US9471961B2 (zh) |
JP (1) | JP2014179073A (zh) |
KR (1) | KR102069857B1 (zh) |
CN (1) | CN104021520B (zh) |
AU (1) | AU2014200446A1 (zh) |
DE (1) | DE102014102244A1 (zh) |
IN (1) | IN2014CH00346A (zh) |
NL (1) | NL2012319C2 (zh) |
TW (1) | TWI621033B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9727797B2 (en) | 2015-03-05 | 2017-08-08 | International Business Machines Corporation | Techniques for rotating language preferred orientation on a mobile device |
JP6402432B2 (ja) * | 2016-09-06 | 2018-10-10 | 株式会社アクセル | 情報処理装置、及び情報処理方法 |
US11429301B2 (en) * | 2020-04-22 | 2022-08-30 | Dell Products L.P. | Data contextual migration in an information handling system |
CN113539159B (zh) * | 2021-06-15 | 2024-01-16 | 北京欧铼德微电子技术有限公司 | 显示控制方法、显示装置、显示驱动芯片和存储介质 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101115204A (zh) * | 2006-07-28 | 2008-01-30 | 联发科技股份有限公司 | 视频流运算与处理装置与方法 |
CN101719104A (zh) * | 2009-11-24 | 2010-06-02 | 中兴通讯股份有限公司 | 一种同步动态存储器的控制系统及控制方法 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4943908A (en) | 1987-12-02 | 1990-07-24 | International Business Machines Corporation | Multiple branch analyzer for prefetching cache lines |
US5305389A (en) | 1991-08-30 | 1994-04-19 | Digital Equipment Corporation | Predictive cache system |
JPH07325753A (ja) | 1994-05-31 | 1995-12-12 | Sanyo Electric Co Ltd | 表示制御装置及びマルチポートフレームメモリ |
US5793901A (en) * | 1994-09-30 | 1998-08-11 | Omron Corporation | Device and method to detect dislocation of object image data |
US6226016B1 (en) | 1996-02-05 | 2001-05-01 | Seiko Epson Corporation | Display apparatus and method capable of rotating an image by 180 degrees |
JPH10208031A (ja) * | 1997-01-17 | 1998-08-07 | Fuji Xerox Co Ltd | 画像処理装置 |
CA2252751C (en) | 1998-01-29 | 2006-10-03 | Nec Corporation | Method and apparatus for rotating image data |
US6633968B2 (en) | 1999-03-30 | 2003-10-14 | Microsoft Corporation | Pre-fetching of pages prior to a hard page fault sequence |
JP2001103292A (ja) | 1999-10-01 | 2001-04-13 | Ricoh Co Ltd | 画像回転処理装置および画像回転処理方法 |
US6560693B1 (en) | 1999-12-10 | 2003-05-06 | International Business Machines Corporation | Branch history guided instruction/data prefetching |
JP2004072600A (ja) | 2002-08-08 | 2004-03-04 | Ricoh Co Ltd | 画像回転システム及び画像回転方法 |
US7376286B2 (en) * | 2002-09-18 | 2008-05-20 | Nxp B.V. | Block-based rotation of arbitrary-shaped images |
JP4123368B2 (ja) * | 2003-06-26 | 2008-07-23 | 日本電気株式会社 | 情報処理装置 |
US20050275665A1 (en) | 2004-06-14 | 2005-12-15 | Keith Kejser | System and method for efficiently supporting image rotation modes by utilizing a display controller |
JP4531484B2 (ja) * | 2004-08-16 | 2010-08-25 | パナソニック株式会社 | カメラシステム |
JP2006301724A (ja) | 2005-04-15 | 2006-11-02 | Seiko Epson Corp | メモリコントローラ、画像処理コントローラ及び電子機器 |
US7876977B2 (en) * | 2006-02-15 | 2011-01-25 | Conexant Systems, Inc. | Image processor and method of image rotation |
US7971253B1 (en) | 2006-11-21 | 2011-06-28 | Airtight Networks, Inc. | Method and system for detecting address rotation and related events in communication networks |
JP2010086008A (ja) * | 2008-09-29 | 2010-04-15 | Fujitsu Microelectronics Ltd | 半導体装置、グラフィクスコントローラ、及び情報処理方法 |
US8195917B2 (en) * | 2009-07-01 | 2012-06-05 | Advanced Micro Devices, Inc. | Extended page size using aggregated small pages |
US9081501B2 (en) * | 2010-01-08 | 2015-07-14 | International Business Machines Corporation | Multi-petascale highly efficient parallel supercomputer |
TWI426465B (zh) * | 2010-06-07 | 2014-02-11 | V R Thchnology Co Ltd | 使用jpeg用於顯示及記錄的彩色影像旋轉之方法及裝置 |
KR101766833B1 (ko) | 2010-08-16 | 2017-08-09 | 에스프린팅솔루션 주식회사 | 화상형성장치 및 가상 메모리 주소를 물리 메모리 주소로 변환하는 방법 |
KR101872430B1 (ko) | 2011-08-25 | 2018-07-31 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동 방법 |
US8797359B2 (en) * | 2011-11-29 | 2014-08-05 | Apple Inc. | Inline image rotation |
-
2013
- 2013-02-28 KR KR1020130022159A patent/KR102069857B1/ko active IP Right Grant
-
2014
- 2014-01-27 IN IN346CH2014 patent/IN2014CH00346A/en unknown
- 2014-01-28 AU AU2014200446A patent/AU2014200446A1/en not_active Abandoned
- 2014-01-28 TW TW103103034A patent/TWI621033B/zh active
- 2014-02-21 US US14/186,042 patent/US9471961B2/en active Active
- 2014-02-21 DE DE102014102244.0A patent/DE102014102244A1/de not_active Withdrawn
- 2014-02-25 NL NL2012319A patent/NL2012319C2/en active
- 2014-02-28 JP JP2014038160A patent/JP2014179073A/ja active Pending
- 2014-02-28 CN CN201410075883.2A patent/CN104021520B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101115204A (zh) * | 2006-07-28 | 2008-01-30 | 联发科技股份有限公司 | 视频流运算与处理装置与方法 |
CN101719104A (zh) * | 2009-11-24 | 2010-06-02 | 中兴通讯股份有限公司 | 一种同步动态存储器的控制系统及控制方法 |
Non-Patent Citations (2)
Title |
---|
《ACM Computing Surveys (CSUR),》;Vanderwiel S P et al;《Data prefetch mechanisms》;20000630;第32卷(第2期);174-199 * |
《An effective on-chip preloading scheme to reduce data access penalty》;Baer J L et al;《Supercomputing, 1991. Supercomputing"91. Proceedings of the 1991 ACM/IEEE Conference on. IEEE, 1991》;19911122;176-186 * |
Also Published As
Publication number | Publication date |
---|---|
KR20140107931A (ko) | 2014-09-05 |
IN2014CH00346A (zh) | 2015-04-03 |
DE102014102244A1 (de) | 2014-08-28 |
NL2012319C2 (en) | 2015-02-24 |
NL2012319A (en) | 2014-09-01 |
US20140240360A1 (en) | 2014-08-28 |
TW201435655A (zh) | 2014-09-16 |
CN104021520A (zh) | 2014-09-03 |
AU2014200446A1 (en) | 2014-09-11 |
KR102069857B1 (ko) | 2020-01-23 |
TWI621033B (zh) | 2018-04-11 |
JP2014179073A (ja) | 2014-09-25 |
US9471961B2 (en) | 2016-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6328815B2 (ja) | スクロールするためのチルティング | |
US9298613B2 (en) | Integrated circuit for computing target entry address of buffer descriptor based on data block offset, method of operating same, and system including same | |
TWI512615B (zh) | 用於一處理器之存取映射型樣匹配為基礎之預先擷取單元 | |
TWI405081B (zh) | 對共享第二層對映快取記憶體對稱配置之方法與系統 | |
TWI621945B (zh) | 系統晶片 | |
CN104021520B (zh) | 使用自学习旋转原始图像的方法和执行该方法的装置 | |
CN110546623B (zh) | 以计算系统中迁移页面为目标的转换请求的静默重试请求 | |
US9235513B2 (en) | Cache management based on physical memory device characteristics | |
CN110825669A (zh) | 修改NVMe PRP列表指针和数据指针以利于路由PCIe存储器请求 | |
US10891233B2 (en) | Intelligent prefetch disk-caching technology | |
US8880845B2 (en) | Memory system and operating method thereof | |
US20150153965A1 (en) | Electronic system and method of operating the same | |
CN108351831B (zh) | 用于缓存受制于对目标地址的请求的数据的设备和方法 | |
KR102491622B1 (ko) | 가상 어드레스 생성기의 동작 방법과 이를 포함하는 시스템의 동작 방법 | |
US20150026394A1 (en) | Memory system and method of operating the same | |
TWI594124B (zh) | 虛擬化感知之預取 | |
KR102444562B1 (ko) | 계층적 메모리 시스템 | |
KR20160015793A (ko) | 데이터 저장 장치 및 그것의 동작 방법 | |
WO2024136885A1 (en) | Detecting and preventing virtual address aliasing to the same physical address | |
CN114270324A (zh) | 层次型存储器系统 | |
KR20180032626A (ko) | 미디어 프로세싱을 체이닝하는 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |