CN103986547A - 移动产业处理器接口的信号接收方法及信号接收装置 - Google Patents

移动产业处理器接口的信号接收方法及信号接收装置 Download PDF

Info

Publication number
CN103986547A
CN103986547A CN201310049464.7A CN201310049464A CN103986547A CN 103986547 A CN103986547 A CN 103986547A CN 201310049464 A CN201310049464 A CN 201310049464A CN 103986547 A CN103986547 A CN 103986547A
Authority
CN
China
Prior art keywords
signal
data input
bit
selector
bit boundaries
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310049464.7A
Other languages
English (en)
Other versions
CN103986547B (zh
Inventor
杨智超
杜维盈
彭昱勋
郭丰荣
陈建宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to CN201310049464.7A priority Critical patent/CN103986547B/zh
Publication of CN103986547A publication Critical patent/CN103986547A/zh
Application granted granted Critical
Publication of CN103986547B publication Critical patent/CN103986547B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明提供一种移动产业处理器接口的信号接收方法及信号接收装置,该信号接收装置适用于接收移动产业处理器接口的信号,包括信号接收器、选择器、解码装置以及比特边界搜寻器,信号接收器接收时脉信号,并依据时脉信号来获得数据输入串流;选择器依据解码错误信号以选择传送数据输入串流至选择器的第一输出端或选择器的第二输出端;解码装置针对由选择器所接收的数据输入串流以进行解码以产生解码错误信号;比特边界搜寻器针对由选择器所接收的数据输入串流以进行比特边界搜寻以产生移位调整信息,其中,信号接收器依据移位调整信息并通过调整时脉信号来调整对应接收的数据输入串流。

Description

移动产业处理器接口的信号接收方法及信号接收装置
技术领域
本发明是有关于一种信号接收装置及信号接收方法,且特别是有关于一种移动产业处理器接口的信号接收方法及信号接收装置。
背景技术
在现有的技术领域中,通过串列封包的方式来进行传输的高速传输接口具有高传输速率以及低传输脚位的优点。为增加数据传输的可靠度,还可以利用差分信号的方式来进行传输,以降低电磁干扰(ElectromagneticInterference,EMI)的影响。
请参照图1A,图1A示出现有的移动产业处理器接口(Mobile IndustryProcessor Interface,MIPI)信号传输波形图。在图1A中,利用MIPI来进行图像信号SDIN的传输,首先,必须先传送出起始信号SOT来提供接收器以作为信号同步的依据,并在起始信号SOT后依序进行数据封包D1~DN的传递动作,这种图像信号SDIN的传递方式,通常需要与之对应的时脉信号CKIN来配合传输。再请参照图1B以及图1C,图1B以及图1C示出图像信号SDIN传递错误的示意图。在图1B中,时脉信号CKIN会可能因为电磁干扰的关系,而使得原本应该出现的脉冲PS1消失,如此一来,图1B中的数据封包D3及D4就无法被接收到,造成数据漏失。另外,在图1C中,时脉信号CKIN会可能因为电磁干扰的关系,而多出不应该出现的脉冲PS2,而图1C中的数据封包D4及D5就出现重复被接收的状态,造成数据错误的情况发生。
为解决上述的问题,现有的MIPI常利用周期性的传送起始信号SOT来避免数据封包可能产生的错误。但是,通过重复的传递起始信号SOT会占去数据封包的传输带宽,限制住MIPI的传输效率。
发明内容
本发明提供一种用于移动产业处理器接口的信号接收装置及接收方法,有效提升所接收的信号的正确率。
本发明提出一种信号接收装置,适用于接收移动产业处理器接口的信号,包括信号接收器、选择器、解码装置以及比特边界搜寻器,信号接收器接收时脉信号,并依据时脉信号来接收原始数据输入串流,并据此获得数据输入串流;选择器具有第一及第二输出端,选择器耦接信号接收器,依据解码错误信号以选择传送数据输入串流至选择器的第一输出端或选择器的第二输出端;解码装置耦接选择器的第一输出端,针对由选择器的第一输出端所接收的数据输入串流以进行解码,并据此产生解码错误信号;比特边界搜寻器耦接选择器的第二输出端,针对由选择器的第一输出端所接收的数据输入串流以进行比特边界搜寻,并据此产生移位调整信息,其中,信号接收器依据移位调整信息并通过调整时脉信号来调整对应接收的数据输入串流。
本发明另提出一种移动产业处理器接口的信号接收方法,包括:接收时脉信号,并依据时脉信号来接收原始数据输入串流,并据此产生数据输入串流;依据解码错误信号以选择传送数据输入串流至解码装置或比特边界搜寻器;并且,通过解码装置针对数据输入串流以进行解码,并据此产生解码错误信号;通过比特边界搜寻器针对数据输入串流以进行比特边界搜寻,并据此产生移位调整信息;以及,依据移位调整信息,以通过调整时脉信号来调整对应接收的数据输入串流。
基于上述,本发明通过在发生解码动作失败时,通过比特边界搜寻的动作来找出产生移位调整信息,并通过移位调整信息来调整该时脉信号,进而来调整对应接收的数据输入串流。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A示出现有的MIPI信号传输波形图;
图1B以及图1C示出图像信号SDIN传递错误的示意图;
图2示出本发明一实施例的信号接收装置200的示意图;
图3示出本发明另一实施例的信号接收装置300的示意图;
图4示出错误状态查找表400的示意图;
图5示出本发明一实施例的MIPI的信号接收方法的流程图。
附图标记说明:
200、300:信号接收装置;
210、310:信号接收器;
220、320:选择器;
230、330:比特边界搜寻器;
240、340:解码装置;
312:串列接收器;
311:边界选择器;
313~316:闩锁器;
317:补偿电路;
318:多工器;
341:解码器;
342:控制电路;
343:看门狗计数器;
400:错误状态查找表;
TS:计数启动信号;
C1~C5:行栏位;
R1~R10:列栏位;
D1~D5:数据封包;
TP:计时停止信号;
SW:开关;
SDIN:图像信号;
SOT:起始信号;
PS1~PS2:脉冲;
CKIN:时脉信号;
ODS:原始数据输入串流;
DS:数据输入串流;
OT1、OT2:输出端;
DER:解码错误信号;
STI:移位调整信息;
S510~S550:信号接收方法的步骤。
具体实施方式
请参照图2,图2示出本发明一实施例的信号接收装置200的示意图,信号接收装置200适用于接收MIPI的信号。信号接收装置200包括信号接收器210、选择器220、比特边界搜寻器230以及解码装置240。信号接收器210接收时脉信号CKIN,并依据时脉信号CKIN来接收原始数据输入串流ODS,并获得数据输入串流DS。选择器220具有第一及第二输出端OT1及OT2。选择器220耦接信号接收器210。选择器220依据解码错误信号DER以选择传送数据输入串流DS至选择器220的第一输出端OT1或选择器220的第二输出端OT2。解码装置240耦接选择器220的第一输出端OT1。解码装置240并针对由选择器220的第一输出端OT1所接收的数据输入串流DS以进行解码,并据此产生解码错误信号DER。简单来说,解码装置240会针对数据输入串流DS以进行解码,并将解码动作的成功与否,反应在解码错误信号DER。例如,当解码装置240判断针对数据输入串流DS所进行的解码动作是失败的,解码装置240可以产生例如等于逻辑高准位的解码错误信号DER,相对的,若解码装置240判断针对数据输入串流DS所进行的解码动作是成功的,解码装置240可以产生例如等于逻辑低准位的解码错误信号DER。
当然,上述的解码动作成功与否与解码错误信号DER的逻辑准位关系仅只是一个范例,不用以限缩本发明。
比特边界搜寻器230耦接选择器220的第二输出端OT2。比特边界搜寻器230针对由选择器220的第二输出端OT2所接收的数据输入串流DS以进行比特边界搜寻,并据此产生移位调整信息STI,其中,移位调整信息STI被传送至信号接收器210,信号接收器210并依据移位调整信息STI以通过调整时脉信号CKIN来调整对应接收到的数据输入串流DS。具体来说明,比特边界搜寻器230会针对数据输入串流DS进行侦测,以侦测出数据输入串流DS的数据比特所产生的移位数,并依据侦测出的数据比特所产生的移位数来产生移位调整信息STI。信号接收器210接收到移位调整信息STI就可以得知该对数据输入串流DS的数据比特进行相反方向移位的比特数,以将数据输入串流DS调整为正确的数据封包。
以下请参照图3,图3示出本发明另一实施例的信号接收装置300的示意图。信号接收装置300包括信号接收器310、选择器320、比特边界搜寻器330以及解码装置340。信号接收器310包括串列接收器312、边界选择器311、闩锁器313~316、补偿电路317以及多工器318。边界选择器311耦接至比特边界搜寻器330,边界选择器311接收并依据移位调整信息STI来对时脉信号CKIN进行调整。在本实施例中。边界选择器311可以依据移位调整信息STI来在时脉信号CKIN中插入或减去多个脉波数,以对时脉信号CKIN进行调整。
串列接收器312耦接边界选择器311以接收原始的或经由边界选择器311调整过的时脉信号CKIN,并依据时脉信号以接收原始数据输入串流ODS。闩锁器313~316耦接至串列接收器312,分别用以暂存不同时间所接收的原始数据输入串流ODS以获得多个通道数据串流。补偿电路317耦接闩锁器313~316,并针对闩锁器313~316中所储存的通道数据串流进行补偿。多工器318耦接补偿电路317。多工器318选择通道数据串流的其中之一进行输出,以产生数据输入串流DS。
在本实施例中,选择器320为开关SW。开关SW受控于解码错误信号DER以将数据输入串流DS传送至比特边界搜寻器330或是解码装置340。解码装置340则包括解码器341、控制电路342以及看门狗计数器343。解码器341耦接选择器320以及比特边界搜寻器330,解码器341通过选择器320以接收数据输入串流DS以进行解码以产生解码后封包。控制电路342耦接解码器341,依据解码后封包以判断解码器341是否正常,并据此产生计数启动信号TS。看门狗计数器343耦接控制电路342,看门狗计数器343接收并依据计数启动信号TS以启动其计数动作。
具体来说,控制电路342接收解码器341所产生的解码后封包以判断解码器341的解码动作是否正常,并在解码器341的解码动作非正常的状态下,提供计数启动信号TS以启动看门狗计数器343的计数动作。并且,当看门狗计数器343的计数动作发生溢位(overflow)时,看门狗计数器343提供解码错误信号DER至选择器320。选择器320接收到解码错误信号DER后,对应把数据输入串流DS传送至比特边界搜寻器330以执行比特边界搜寻的动作。比特边界搜寻器330则通过针对数据输入串流DS执行比特边界搜寻的动作来产生移位调整信息STI。
关于比特边界搜寻器330所进行的比特边界搜寻的动作细节,请同时参照图3以及图4,其中,图4示出错误状态查找表400的示意图。以具有四个传输通道(通道0~通道3)的信号接收装置300为范例,错误状态查找表400中记录多数组比特边界的比特数据,其中,错误状态查找表400的行栏位C1~C4分别对应到通道0~通道3,而错误状态查找表400的列栏位R1~R10分别对应到各种不同可能的比特边界的值。在列栏位R6中所记录的,是通道0~通道3在数据封包传送正确时发生的数值,也就是所谓的正确比特边界的比特数据。其中,列栏位R6对应的通行栏位C1~C5中所储存的数值为21、0、0、12、39,也就是说,正确比特边界的比特数据为21、0、0、12、39。而其余的列栏位R1~R5以及R6~R10分别记录依据正确比特边界的比特数据进行不同移位量的比特移位所形成的比特边界的比特数据。
当比特边界搜寻器330针对数据输入串流DS执行比特边界搜寻的动作时,若数据输入串流DS的比特边界不等于正确比特边界的比特数据时,表示数据输入串流DS产生错误的现象。例如,当数据输入串流DS的比特边界为0、0、48、E4,则可以对应到错误状态查找表400中的列栏位R3、行栏位C1~C4的比特边界的比特数据,因此,比特边界搜寻器330可以获知数据输入串流DS在接收过程中,对应的时脉信号CKIN因干扰而产生了多余的脉冲。相对的,当数据输入串流DS的比特边界为8、0、80、44,则可以对应到错误状态查找表400中的列栏位R5、行栏位C1~C4的比特边界的比特数据,因此,比特边界搜寻器330可以获知数据输入串流DS在接收过程中,对应的时脉信号CKIN因干扰而减少了该产生的脉冲。
依据上述的说明,比特边界搜寻器330可依据数据输入串流DS的比特边界所对应到的栏位来产生移位调整信息STI,以使边界选择器311可以依据移位调整信息STI来在时脉信号CKIN中插入或减去多个脉波数,以对时脉信号CKIN进行调整,并进而产生正确的数据输入串流DS。
附带一提的,比特边界搜寻器330在完成移位调整信息STI的产生动作后,可对应产生计时停止信号TP,比特边界搜寻器330并传送计时停止信号TP至看门狗计数器343以停止并重置看门狗计数器343的计数动作。
以下请参照图5,图5示出本发明一实施例的MIPI的信号接收方法的流程图。其中的步骤包括:在步骤S510中,接收时脉信号,并依据时脉信号来接收原始数据输入串流,并获得数据输入串流。并且,在步骤S520中,依据解码错误信号以选择传送数据输入串流至解码装置或比特边界搜寻器,再在步骤S530中,通过解码装置针对数据输入串流以进行解码,并据此产生解码错误信号。在步骤S540中,比特边界搜寻器针对数据输入串流以进行比特边界搜寻,并据此产生移位调整信息,并且在步骤S550中,依据移位调整信息,以通过调整时脉信号来调整对应接收的数据输入串流。
综上所述,本发明通过利用比特边界搜寻器来针对数据输入串流以进行比特边界搜寻,并据此产生移位调整信息,再通过移位调整信息来调整用以作为接收原始数据输入串流的依据的时脉信号。如此一来,因干扰而产生比特偏移错误的数据输入串流可以有效的被校正,提升数据的正确性。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (13)

1.一种信号接收装置,适用于接收移动产业处理器接口的信号,包括:
一信号接收器,接收一时脉信号,并依据该时脉信号来接收一原始数据输入串流并获得一数据输入串流;
一选择器,具有第一及第二输出端,耦接该信号接收器,依据一解码错误信号以选择传送该数据输入串流至该选择器的第一输出端或该选择器的第二输出端;
一解码装置,耦接该选择器的第一输出端,针对由该选择器的第一输出端所接收的该数据输入串流以进行解码,并据此产生该解码错误信号;以及
一比特边界搜寻器,耦接该选择器的第二输出端,针对由该选择器的第二输出端所接收的该数据输入串流以进行比特边界搜寻,并据此产生一移位调整信息,
其中,该信号接收器依据该移位调整信息并通过调整该时脉信号来调整对应接收的该数据输入串流。
2.根据权利要求1所述的信号接收装置,其特征在于,该比特边界搜寻器包括:
一错误状态查找表,用以记录多数组比特边界的比特数据,该比特边界搜寻器依据该数据输入串流与各该比特边界的比特数据进行比对,并产生该移位调整信息。
3.根据权利要求2所述的信号接收装置,其特征在于,该些比特边界的比特数据分别针对一正确比特边界的比特数据进行多个不同移位量的比特移位所形成。
4.根据权利要求1所述的信号接收装置,其特征在于,该解码装置包括:
一解码器,耦接选择器以及该比特边界搜寻器,接收该数据输入串流以进行解码以产生一解码后封包;
一控制电路,耦接该解码器,依据该解码后封包以判断该解码器是否正常,并据此产生一计数启动信号;以及
一看门狗计数器,耦接该控制电路,接收并依据该计数启动信号以启动其计数动作。
5.根据权利要求4所述的信号接收装置,其特征在于,该看门狗计数器还耦接至该选择器,该看门狗计数器并在其计数动作溢位时,产生该解码错误信号。
6.根据权利要求4所述的信号接收装置,其特征在于,该比特边界搜寻器还耦接至该看门狗计数器,该比特边界搜寻器产生该移位调整信息时还产生一计时停止信号,该计时停止信号被传送至该看门狗计数器以停止并重置该看门狗计数器的计数动作。
7.根据权利要求1所述的信号接收装置,其特征在于,该信号接收器包括:
一边界选择器,耦接至该比特边界搜寻器,接收并依据该移位调整信息来在该时脉信号中插入或减去多个脉波数。
8.根据权利要求6所述的信号接收装置,其特征在于,该信号接收器还包括:
一串列接收器,耦接该边界选择器以接收该时脉信号,并依据该时脉信号以接收该原始数据输入串流;
多个闩锁器,耦接该串列接收器,分别暂存不同时间所接收的该原始数据输入串流以获得多个通道数据串流;
一补偿电路,耦接该些闩锁器,并针对该些通道数据串流进行补偿;以及
一多工器,耦接该补偿电路,选择该些通道数据串流的其中之一进行输出,以产生该数据输入串流。
9.一种移动产业处理器接口的信号接收方法,包括:
接收一时脉信号,并依据该时脉信号来接收一原始数据输入串流,并获得一数据输入串流;
依据一解码错误信号以选择传送该数据输入串流至一解码装置或一比特边界搜寻器;
通过该解码装置针对该数据输入串流以进行解码,并据此产生该解码错误信号;
通过该比特边界搜寻器针对该数据输入串流以进行比特边界搜寻,并据此产生一移位调整信息;以及
依据该移位调整信息,以通过调整该时脉信号来调整对应接收的该数据输入串流。
10.根据权利要求9所述的移动产业处理器接口的信号接收方法,其特征在于,通过该比特边界搜寻器针对该数据输入串流以进行比特边界搜寻,并据此产生该移位调整信息的步骤包括:
记录多数组比特边界的比特数据;以及
通过该比特边界搜寻器依据该数据输入串流与各该比特边界的比特数据进行比对,并产生该移位调整信息。
11.根据权利要求10所述的移动产业处理器接口的信号接收方法,其特征在于,该些比特边界的比特数据分别针对一正确比特边界的比特数据进行多个不同移位量的比特移位所形成。
12.根据权利要求9所述的移动产业处理器接口的信号接收方法,其特征在于,通过该解码装置针对该数据输入串流以进行解码,并据此产生该解码错误信号的步骤包括:
接收该数据输入串流以进行解码以产生一解码后封包;
依据该解码后封包以判断该解码器是否正常,并据此产生一计数启动信号;以及
接收并依据该计数启动信号以启动一看门狗计数动作,并在该看门狗计数动作溢位时,产生该解码错误信号。
13.根据权利要求9所述的移动产业处理器接口的信号接收方法,其特征在于,依据该移位调整信息,以通过调整该时脉信号来调整对应接收的该数据输入串流的步骤包括:
接收并依据该移位调整信息来在该时脉信号中插入或减去多个脉波数。
CN201310049464.7A 2013-02-07 2013-02-07 移动产业处理器接口的信号接收方法及信号接收装置 Expired - Fee Related CN103986547B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310049464.7A CN103986547B (zh) 2013-02-07 2013-02-07 移动产业处理器接口的信号接收方法及信号接收装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310049464.7A CN103986547B (zh) 2013-02-07 2013-02-07 移动产业处理器接口的信号接收方法及信号接收装置

Publications (2)

Publication Number Publication Date
CN103986547A true CN103986547A (zh) 2014-08-13
CN103986547B CN103986547B (zh) 2017-09-05

Family

ID=51278378

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310049464.7A Expired - Fee Related CN103986547B (zh) 2013-02-07 2013-02-07 移动产业处理器接口的信号接收方法及信号接收装置

Country Status (1)

Country Link
CN (1) CN103986547B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080040765A1 (en) * 2006-08-14 2008-02-14 Bradshaw Peter D Bidirectional communication protocol between a serializer and a deserializer
CN101516033A (zh) * 2008-02-18 2009-08-26 瑞昱半导体股份有限公司 错误更正电路与方法
CN101729189A (zh) * 2008-10-13 2010-06-09 九旸电子股份有限公司 收发装置、接收器与其省电方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080040765A1 (en) * 2006-08-14 2008-02-14 Bradshaw Peter D Bidirectional communication protocol between a serializer and a deserializer
CN101516033A (zh) * 2008-02-18 2009-08-26 瑞昱半导体股份有限公司 错误更正电路与方法
CN101729189A (zh) * 2008-10-13 2010-06-09 九旸电子股份有限公司 收发装置、接收器与其省电方法

Also Published As

Publication number Publication date
CN103986547B (zh) 2017-09-05

Similar Documents

Publication Publication Date Title
JP4870435B2 (ja) Pciイクスプレスのバイトスキュー補償方法及びこのためのpciイクスプレス物理階層受信機
CN103036667B (zh) 一种高速串行通讯接口自适应时序校准方法
CN109586692B (zh) 一种应用于ad源同步数据接收的fpga动态相位调整方法
US20120198264A1 (en) Pseudo synchronous serial interface synchronization method
CN101877633B (zh) 信号同步的方法和系统、及信号接收装置和信号发送装置
CN101510778B (zh) 用于实现数字锁相环的系统和方法
CN107087132B (zh) 接收器及信号传输方法
CN104020820A (zh) 接收器以及发射和接收系统
US10313100B2 (en) Method and apparatus for automatic skew compensation
CN105281883A (zh) 多通道同步方法、同步装置及系统
EP3748512B1 (en) Method for a slave device for calibrating its output timing, method for a master device for enabling a slave device to calibrate its output timing, master device and slave device
CN108494433B (zh) 一种单线通信方法及其电路实现
US11249933B2 (en) MIPI D-PHY circuit
US20120072759A1 (en) Timing Error Correction System and Method
CN102752098A (zh) 用于通信系统的基于伪随机码序列同步的误码测量方法
CN103369662A (zh) 适配器、基带处理单元和基站系统
CN102394734A (zh) 无极性连接的rs485通讯系统及其控制方法
US9094911B2 (en) Data communication system, method of optimizing preamble length, and communication apparatus
CN103986547A (zh) 移动产业处理器接口的信号接收方法及信号接收装置
JP5704988B2 (ja) 通信装置
US8015336B2 (en) Method of compensating for propagation delay of tri-state bidirectional bus in a semiconductor device
US7376190B2 (en) Asynchronous data transmitting apparatus
CN104411010A (zh) 一种低开销的无线传感网络时间同步方法
US7366207B1 (en) High speed elastic buffer with clock jitter tolerant design
JPH08274766A (ja) クロック回復外挿法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170905

Termination date: 20200207

CF01 Termination of patent right due to non-payment of annual fee