CN103839806B - 半导体器件及其制造方法 - Google Patents

半导体器件及其制造方法 Download PDF

Info

Publication number
CN103839806B
CN103839806B CN201210473032.4A CN201210473032A CN103839806B CN 103839806 B CN103839806 B CN 103839806B CN 201210473032 A CN201210473032 A CN 201210473032A CN 103839806 B CN103839806 B CN 103839806B
Authority
CN
China
Prior art keywords
layer
grid
substrate
ald
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210473032.4A
Other languages
English (en)
Other versions
CN103839806A (zh
Inventor
王桂磊
徐强
杨涛
闫江
李俊峰
赵超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201210473032.4A priority Critical patent/CN103839806B/zh
Publication of CN103839806A publication Critical patent/CN103839806A/zh
Application granted granted Critical
Publication of CN103839806B publication Critical patent/CN103839806B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4966Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明公开了一种半导体器件制造方法,包括:在衬底上形成栅极沟槽;在栅极沟槽中依次形成栅极绝缘层、栅极导电层;在栅极导电层上形成氮化钨材质的阻挡层;采用ALD法,在阻挡层上形成金属钨层。依照本发明的半导体器件及其制造方法,在ALD法沉积W之前形成WN的阻挡层,防止了硼向下扩散至金属栅极以及高k材料,提升了器件的可靠性,此外还进一步降低了栅极电阻。

Description

半导体器件及其制造方法
技术领域
本发明涉及一种半导体器件及其制造方法,特别是涉及一种能有效防止后栅工艺的金属栅极中硼扩散的半导体器件及其制造方法。
背景技术
MOSFET器件等比例缩减至45nm之后,器件需要高介电常数(高k)作为栅极绝缘层以及金属作为栅极导电层的堆叠结构以抑制由于多晶硅栅极耗尽问题带来的高栅极泄漏以及栅极电容减小。
后栅工艺目前广泛应用于先进IC制造,其通常是先去除假栅极,随后在留下的栅极沟槽中填充高k/金属栅(HK/MG)膜层的堆叠。HK和MK膜层的堆叠类型和厚度对于器件参数的确定是重要的,诸如阈值电压(Vt)、等效栅氧厚度(EOT)、平带电压(Vfb),此外对于高深宽比(AR)结构孔隙填充率也有影响。
现有技术中金属栅(MG)顶部通常是CVD、PVD等常规方法制备的AL、Mo等金属,然而其台阶覆盖性能较差,而且后续的CMP工艺较难控制对于小尺寸器件的超薄金属层厚度而言,CVD、PVD法制备的MG质量较差,无法适用于40nm以下的工艺。
由于原子层沉积(ALD)具有基于化学吸收的表面限制反应,业界新近开始采用ALD方法来制备金属栅薄膜。ALD工艺过程并不取决于质量传输现象,并且应当提供固有的单层沉积以及在高深宽比(AR)缝隙中具有100%的台阶覆盖率。
在现有的利用ALD法制备HK/MG堆叠的工艺中,通常采用ALD法来制备位于MG之上的用作栅极填充层或电阻调节层的金属钨(W)层,由此提供具有良好台阶覆盖率和缝隙填充能力的共形成核层,使得能良好填充W以使其适用于40nm甚至更小尺寸的后栅器件。作为ALD法制备W而言,现有技术可以采用硅烷(SiH4)或者硼烷(B2H6)与WF6来作为前驱物,并且为了降低电阻率、提高缝隙填充能力以及台阶覆盖率,优选采用硼烷(B2H6)与WF6
然而,当采用硼烷作为前驱物之一时,现有的栅极堆叠中的较薄的(例如约3nm厚)阻挡层,例如Ti、Ta、TiN、TaN无法有效阻挡硼(B)扩散进入金属栅极以及高k材料的栅极绝缘层中,将极大影响器件的性能。例如采用X射线光电子能谱分析(XPS)测定ALD法制备的W膜中各元素含量,可以得知含有17.2%的B,势必改变器件的预设性能。然而若增加阻挡层的厚度,则后续金属沉积时缝隙填充率将明显降低,可能形成孔洞。
发明内容
因此,本发明的目的在于克服上述困难,提供一种能有效防止后栅工艺的金属栅极中硼扩散的半导体器件及其制造方法。
本发明提供了一种半导体器件制造方法,包括:在衬底上形成栅极沟槽;在栅极沟槽中依次形成栅极绝缘层、栅极导电层;在栅极导电层上形成氮化钨材质的阻挡层;采用ALD法,在阻挡层上形成金属钨层。
其中,形成栅极沟槽的步骤具体包括:在衬底上形成伪栅极堆叠结构;在衬底中伪栅极堆叠结构两侧形成源漏区,并且在衬底上伪栅极堆叠结构两侧形成栅极侧墙;在衬底上形成层间介质层;去除伪栅极堆叠结构,在层间介质层中留下栅极沟槽。
其中,去除伪栅极堆叠结构之前,还进一步包括形成应力衬层,覆盖源漏区、栅极侧墙、伪栅极堆叠结构,其材质为氮化硅、DLC及其组合。
其中,形成栅极绝缘层之前还包括在栅极沟槽底部的衬底上形成界面层。
其中,在含有10ppm臭氧的去离子水中浸泡20s,以形成氧化物的界面层。
其中,栅极绝缘层为CVD、PVD、ALD法制备的高k材料,并且执行沉积后退火;栅极导电层为CVD、PVD、ALD法制备的金属,包括Al、Ti、TiAl、TiN及其组合。
其中,在栅极绝缘层和栅极导电层之间还形成盖帽层,其材质包括Ti、Ta、TiN、TaN、WN及其组合。
其中,ALD法制备金属钨层的步骤中,前驱物为B2H6与WF6
其中,采用ALD或者PVD方法制备氮化钨的阻挡层。
本发明还提供了一种半导体器件,包括衬底上的栅极堆叠结构、栅极堆叠结构两侧衬底中的源漏区、栅极堆叠结构两侧衬底上的栅极侧墙,其特征在于:栅极堆叠结构依次包括高k的栅极绝缘层、栅极导电层、阻挡层以及金属钨层,其中金属钨层采用ALD法制备,阻挡层材质为氮化钨。
其中,栅极绝缘层与衬底之间还包括界面层,其材质为氧化物。
其中,栅极绝缘层和栅极导电层之间还包括盖帽层,其材质包括Ti、Ta、TiN、TaN、WN及其组合。
其中,栅极侧墙和/或源漏区上还包括应力衬层,其材质为氮化硅、DLC及其组合。
其中,栅极绝缘层为高k材料;栅极导电层包括Al、Ti、TiAl、TiN及其组合。
依照本发明的半导体器件及其制造方法,在ALD法沉积W之前形成WN的阻挡层,防止了硼向下扩散至金属栅极以及高k材料,提升了器件的可靠性,此外还进一步降低了栅极电阻。
附图说明
以下参照附图来详细说明本发明的技术方案,其中:
图1至图1 3分别显示了依照本发明的半导体器件制作方法各步骤的剖面示意图;以及
图14为依照本发明的ALD法沉积W的示意图。
具体实施方式
以下参照附图并结合示意性的实施例来详细说明本发明技术方案的特征及其技术效果,公开了能有效防止后栅工艺的金属栅极中硼扩散的半导体器件及其制造方法。需要指出的是,类似的附图标记表示类似的结构,本申请中所用的术语“第一”、“第二”、“上”、“下”等等可用于修饰各种器件结构或工艺步骤。这些修饰除非特别说明并非暗示所修饰器件结构或工艺步骤的空间、次序或层级关系。
首先,参照图1,形成基础结构,也即在衬底上形成伪栅极堆叠结构、在伪栅极堆叠结构两侧的衬底中形成源漏区、在伪栅极堆叠结构两侧的衬底上形成栅极侧墙。提供衬底1,衬底1可以是体Si、绝缘层上Si(SOI)等常用的半导体硅基衬底,或者体Ge、绝缘体上Ge(GeOI),也可以是SiGe、GaAs、GaN、InSb、InAs等化合物半导体衬底,衬底的选择依据其上要制作的具体半导体器件的电学性能需要而设定。在本发明中,实施例所举的半导体器件例如为场效应晶体管(MOSFET),因此从与其他工艺兼容以及成本控制的角度考虑,优选体硅或SOI作为衬底1的材料。优选地,衬底1具有掺杂以形成阱区(未示出),例如PMOS器件中n衬底中的P-阱区。在衬底1上通过LPCVD、PECVD、HDPCVD、RTO等常规工艺沉积形成衬垫层2,其材质包括氮化物(例如Si3N4或SiNx,其中x为1~2)、氧化物(例如SiO或SiO2)或氮氧化物(例如SiON),并优选SiO2。衬垫层2用于稍后刻蚀的停止层,以保护衬底1,其厚度依照刻蚀工艺需要而设定。随后在衬垫层2上通过LPCVD、PECVD、HDPCVD、MBE、ALD、蒸发、溅射等常规工艺沉积形成伪栅极层3,其材质包括多晶硅、非晶硅、微晶硅、非晶碳、非晶锗等及其组合,用在后栅工艺中以便控制栅极形状。刻蚀衬垫层2与伪栅极层3,余下的堆叠结构构成伪栅极堆叠结构2/3。以伪栅极堆叠结构2/3为掩模,进行第一次源漏离子注入,在伪栅极堆叠结构两侧的衬底1中形成轻掺杂、浅pn结的源漏扩展区4L(也即LDD结构)。随后在整个器件表面沉积绝缘隔离材料并刻蚀,仅在伪栅极堆叠结构周围的衬底1上形成栅极侧墙5。栅极侧墙5的材质包括氮化物、氧化物、氮氧化物、DLC及其组合,其与衬垫层2和伪栅极层3材质均不同,便于选择性刻蚀。特别地,栅极侧墙5可以包括多层结构(未示出),例如具有垂直部分以及水平部分的剖面为L形的第一栅极侧墙,以及位于第一栅极侧墙水平部分上的高应力的第二栅极侧墙,第二栅极侧墙的材质可包括SiN或类金刚石无定形碳(DLC),应力优选大于2GPa。以栅极侧墙5为掩模,进行第二次源漏离子注入,在栅极侧墙5两侧的衬底1中形成重掺杂、深pn结的源漏重掺杂区4H。源漏扩展区4L与源漏重掺杂区4H共同构成MOSFET的源漏区4,其掺杂类型和浓度、深度依照MOSFET器件电学特性需要而定。
其次,优选地,参照图2,在整个器件上形成应力衬层。通过LPCVD、PECVD、HDPCVD、MBE、ALD、磁控溅射、磁过滤脉冲阴极真空弧放电(FCVA)技术等常规工艺,形成应力衬层6,覆盖了源漏区4、栅极侧墙5以及伪栅极层3。应力衬层6的材质可以是氧化硅、氮化硅、氮氧化硅、DLC及其组合。优选地,应力衬层6的材质是氮化硅,并且更优选地具有应力,其绝对值例如大于1GPa。对于PMOS而言,应力衬层6可以具有压应力,绝对值例如大于3GPa;对于NMOS而言,应力衬层6可以具有张应力,其绝对值例如大于2GPa。应力衬层6的厚度例如是10~1000nm。此外,层6还可以是DLC与氮化硅的组合,或者是掺杂有其他元素的氮化硅(例如掺杂C、F、S、P等其他元素以便提高氮化硅应力)。值得注意的是,应力衬层6并非必须形成,仅是为了进一步提高器件的性能。
参照图3,在整个器件上形成层间介质层(ILD)并且刻蚀露出应力衬层。通过旋涂、喷涂、丝网印刷、CVD等常规方法形成低k材料的ILD 7,其材质包括但不限于有机低k材料(例如含芳基或者多元环的有机聚合物)、无机低k材料(例如二氧化硅、无定形碳氮薄膜、多晶硼氮薄膜、氟硅玻璃、BSG、PSG、BPSG)、多孔低k材料(例如二硅三氧烷(SSQ)基多孔低k材料、多孔二氧化硅、多孔SiOCH、掺C二氧化硅、掺F多孔无定形碳、多孔金刚石、多孔有机聚合物)。采用回刻(湿法和/或干法刻蚀)、CMP等技术平坦化ILD 7和应力衬层6,直至暴露出伪栅极层3。
参照图4,去除伪栅极层3,留下栅极沟槽3T。对于多晶硅、非晶硅、微晶硅等Si基材质的伪栅极层3而言,可以采用TMAH湿法腐蚀,或者碳氟基气体等离子体干法刻蚀,去除伪栅极层3,直至露出衬垫层2,留下栅极侧墙5、应力衬层6和ILD 7包围的栅极沟槽3T。
优选地,参照图5,在栅极沟槽3T中沉积形成界面层8。优选地,通过HF基湿法腐蚀液去除氧化硅材质的衬垫层2,并清洗、干燥暴露出的衬底1表面,以减小沟道区表面缺陷。随后,在衬底1上栅极沟槽3T中形成界面层8。界面层8材质是氧化硅,其形成方法可以是PECVD、HDPCVD、MBE、ALD等常规方法,还可以是化学氧化方法,例如在含有10ppm臭氧的去离子水中浸泡20s,使得硅材质的衬底1表面被氧化形成氧化硅的界面层8。该薄层界面层用于降低衬底1与未来高k材料的栅极绝缘层之间的界面态密度。值得注意的是,界面层8并非必须形成,仅是为了进一步提高器件的性能。
参照图6,在ILD 7上以及栅极沟槽3T中形成高k材料的栅极绝缘层9。高k材料包括但不限于氮化物(例如SiN、AlN、TiN)、金属氧化物(主要为副族和镧系金属元素氧化物,例如Al2O3、Ta2O5、TiO2、ZnO、ZrO2、HfO2、CeO2、Y2O3、La2O3)、钙钛矿相氧化物(例如PbZrxTi1-xO3(PZT)、BaxSr1-xTiO3(BST))。形成方法可以是CVD、PVD、ALD等常规方法。随后,采用沉积后退火(PDA),例如在450℃下退火15s,以提高HK材料的质量。
优选地,参照图7,在栅极绝缘层9上沉积盖帽层10。沉积方法例如是CVD、PVD、ALD等,材质例如是Ti、Ta、TiN、TaN及其组合,此外还可以是氮化钨(WN)以进一步防止B向下扩散进入HK层9。盖帽层10可以阻挡上层的金属(MG中的Al等)扩散到HK层9中(仅WN能防止B扩散进入HK,其他的材料仅能阻挡Al扩散),并非必须形成而仅是为了进一步提高器件性能。
参照图8,在盖帽层10上形成栅极导电层11。栅极导电层11用于调整栅极功函数,对于NMOS而言可以选用Al、TiAl、对于PMOS而言可以选用Ti、TiN、Ta、TaN。沉积方法例如是CVD、PVD、ALD等。
参照图9,在栅极导电层11上形成阻挡层12。形成方法例如是CVD、PVD、ALD等,其材质可以是WN,用于调整金属栅极功函数以及势垒阻挡层。值得注意的是,WN的阻挡层还可以在稍后ALD法制备W时有效防止硼(B)扩散进入栅极导电层11以及栅极绝缘层9。阻挡层12的厚度例如是
参照图10,采用ALD法,在阻挡层12上形成金属W层13以用作电阻调节层。
可选地,预热晶片,将晶片送入CVD反应室,加热至约200℃,提高整个晶片热量以促进分子运动,利于稍后的反应和沉积。
可选地,在晶片上沉积薄硅层(未示出)。通入硅烷(SiH4)等含硅气体,分解从而在晶片表面沉积形成了薄硅层,例如为单原子Si层,该单原子层Si可以保护其下方的Ti、Ta、TiN、TaN等材质的阻挡层/粘附层免受稍后WF6的侵蚀。
采用原子层沉积(ALD)工艺,在晶片上形成W层13。ALD工艺的前驱物包括硼烷(B2H6)与氟化钨(WF6),工艺温度为250~350℃并且优选300℃。具体地,参照图14所示,在ALD沉积的循环周期内:WF6最先沉积在晶片表面(优选地包括薄Si层)形成第一层W单原子层,并且W-F链上F一侧朝向上;随后停止通入WF6转而通入B2H6,B和H取代了W-F链上的F;接着停止通入B2H6转而继续通入WF6,第一层W上方的B和H还原了通入的WF6从而形成了第二层W单原子层;然后停止WF6转而通入B2H6,B和H再次取代了第二层W单原子层顶部的F,此后周而复始,间歇地交替通入WF6和B2H6,最终形成了多个W单原子层,构成最终的W层。ALD工艺中,沉积速率例如是并且优选为最终沉积得到的W层13的厚度例如是并且优选是
在此ALD法步骤中形成的W层13,不同于以往CVD法制备的W层,台阶覆盖性有了显著提升,填洞的能力有效增强,有利于提高器件的可靠性。
值得注意的是,在ALD法制备W过程中,由于其下方是WN材质的阻挡层12,硼无法或者极少穿过层12而扩散,例如使得MG层11中含有的B小于等于5%或者扩散深度小于等于层11总厚度的5%,因此有效提高了器件的可靠性。
参照图11,采用CMP等方法,平坦化层9~13,直至暴露ILD 7。
参照图12,形成源漏接触硅化物。在ILD 7中刻蚀形成源漏接触孔7C,直至暴露源漏区4(4H)。在接触孔7C中沉积Ni、Pt、Co、Ti等金属及其组合,退火使得金属薄层与源漏区中的Si反应形成源漏接触金属硅化物14。随后湿法刻蚀去除未反应的金属薄层。
参照图13,填充接触孔形成源漏接触。在接触孔7C中沉积1~7nm厚的TiN、TaN的阻挡层15,随后采用CVD或者ALD法沉积金属W、Al、Mo、Cu及其组合,形成源漏接触16。最后CMP或者回刻,直至暴露ILD7。
最终形成的器件结构如图13所示,包括衬底上的栅极堆叠结构、栅极堆叠结构两侧衬底中的源漏区4、栅极堆叠结构两侧衬底上的栅极侧墙5,其特征在于栅极堆叠结构依次包括界面层8、高k的栅极绝缘层9、盖帽层10、栅极导电层11、WN材质的阻挡层12以及金属W层13,其中金属W层13采用ALD法制备。对其余各个部件及其材料、几何参数在制造方法中已详细描述,在此不再赘述。
依照本发明的半导体器件及其制造方法,在ALD法沉积W之前形成WN的阻挡层,防止了硼向下扩散至金属栅极以及高k材料,提升了器件的可靠性,此外还进一步降低了栅极电阻。
尽管已参照一个或多个示例性实施例说明本发明,本领域技术人员可以知晓无需脱离本发明范围而对器件结构和/或工艺流程做出各种合适的改变和等价方式。此外,由所公开的教导可做出许多可能适于特定情形或材料的修改而不脱离本发明范围。因此,本发明的目的不在于限定在作为用于实现本发明的最佳实施方式而公开的特定实施例,而所公开的器件结构及其制造方法将包括落入本发明范围内的所有实施例。

Claims (14)

1.一种半导体器件制造方法,包括:
在衬底上形成栅极沟槽;
在栅极沟槽中依次形成栅极绝缘层、栅极导电层;
在栅极导电层上形成氮化钨材质的阻挡层;
在阻挡层上形成薄硅层;
采用ALD法,在薄硅层上形成金属钨层。
2.如权利要求1的半导体器件制造方法,其中,形成栅极沟槽的步骤具体包括:在衬底上形成伪栅极堆叠结构;在衬底中伪栅极堆叠结构两侧形成源漏区,并且在衬底上伪栅极堆叠结构两侧形成栅极侧墙;在衬底上形成层间介质层;去除伪栅极堆叠结构,在层间介质层中留下栅极沟槽。
3.如权利要求2的半导体器件制造方法,其中,去除伪栅极堆叠结构之前,还进一步包括形成应力衬层,覆盖源漏区、栅极侧墙、伪栅极堆叠结构,其材质为氮化硅、DLC及其组合。
4.如权利要求1的半导体器件制造方法,其中,形成栅极绝缘层之前还包括在栅极沟槽底部的衬底上形成界面层。
5.如权利要求4的半导体器件制造方法,其中,在含有10ppm臭氧的去离子水中浸泡20s,以形成氧化物的界面层。
6.如权利要求1的半导体器件制造方法,其中,栅极绝缘层为CVD、PVD、ALD法制备的高k材料,并且执行沉积后退火;栅极导电层为CVD、PVD、ALD法制备的金属,包括Al、Ti、TiAl、TiN及其组合。
7.如权利要求1的半导体器件制造方法,其中,在栅极绝缘层和栅极导电层之间还形成盖帽层,其材质包括Ti、Ta、TiN、TaN、WN及其组合。
8.如权利要求1的半导体器件制造方法,其中,ALD法制备金属钨层的步骤中,前驱物为B2H6与WF6
9.如权利要求1的半导体器件制造方法,其中,采用ALD或者PVD方法制备氮化钨的阻挡层。
10.一种半导体器件,包括衬底上的栅极堆叠结构、栅极堆叠结构两侧衬底中的源漏区、栅极堆叠结构两侧衬底上的栅极侧墙,其特征在于:栅极堆叠结构依次包括高k的栅极绝缘层、栅极导电层、阻挡层以及金属钨层,其中金属钨层采用ALD法制备,阻挡层材质为氮化钨,阻挡层与金属钨层之间还具有薄硅层。
11.如权利要求10的半导体器件,其中,栅极绝缘层与衬底之间还包括界面层,其材质为氧化物。
12.如权利要求10的半导体器件,其中,栅极绝缘层和栅极导电层之间还包括盖帽层,其材质包括Ti、Ta、TiN、TaN、WN及其组合。
13.如权利要求10的半导体器件,其中,栅极侧墙和/或源漏区上还包括应力衬层,其材质为氮化硅、DLC及其组合。
14.如权利要求10的半导体器件,其中,栅极绝缘层为高k材料;栅极导电层包括Al、Ti、TiAl、TiN及其组合。
CN201210473032.4A 2012-11-20 2012-11-20 半导体器件及其制造方法 Active CN103839806B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210473032.4A CN103839806B (zh) 2012-11-20 2012-11-20 半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210473032.4A CN103839806B (zh) 2012-11-20 2012-11-20 半导体器件及其制造方法

Publications (2)

Publication Number Publication Date
CN103839806A CN103839806A (zh) 2014-06-04
CN103839806B true CN103839806B (zh) 2018-02-13

Family

ID=50803193

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210473032.4A Active CN103839806B (zh) 2012-11-20 2012-11-20 半导体器件及其制造方法

Country Status (1)

Country Link
CN (1) CN103839806B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104916538B (zh) * 2014-03-11 2018-06-01 中国科学院微电子研究所 一种半导体器件及其制造方法
CN105336619B (zh) * 2014-07-25 2018-09-18 中国科学院微电子研究所 半导体器件制造方法
CN105336784B (zh) * 2014-08-13 2019-01-18 中国科学院微电子研究所 半导体器件及其制造方法
CN106206721B (zh) * 2015-05-05 2021-09-07 中芯国际集成电路制造(上海)有限公司 Nmos晶体管及其制作方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6251190B1 (en) * 1997-06-30 2001-06-26 Applied Materials, Inc. Gate electrode connection structure by in situ chemical vapor deposition of tungsten and tungsten nitride
CN101154576A (zh) * 2006-09-29 2008-04-02 海力士半导体有限公司 形成具有低电阻的钨多金属栅极的方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4275395B2 (ja) * 2002-12-11 2009-06-10 株式会社ルネサステクノロジ 半導体装置の製造方法
US8564072B2 (en) * 2010-04-02 2013-10-22 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having a blocking structure and method of manufacturing the same
US8546211B2 (en) * 2010-11-17 2013-10-01 International Business Machines Corporation Replacement gate having work function at valence band edge

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6251190B1 (en) * 1997-06-30 2001-06-26 Applied Materials, Inc. Gate electrode connection structure by in situ chemical vapor deposition of tungsten and tungsten nitride
CN101154576A (zh) * 2006-09-29 2008-04-02 海力士半导体有限公司 形成具有低电阻的钨多金属栅极的方法

Also Published As

Publication number Publication date
CN103839806A (zh) 2014-06-04

Similar Documents

Publication Publication Date Title
US11894376B2 (en) Integrated circuit devices and methods of fabricating such devices
US9768069B2 (en) Method of manufacturing semiconductor device
US9356121B2 (en) Divot-free planarization dielectric layer for replacement gate
US9196691B2 (en) Metal gate electrode of a field effect transistor
CN105789274B (zh) 金属栅极结构及其制造方法
CN104867967A (zh) 半导体器件及其制造方法
CN105097474B (zh) 一种半导体器件的制造方法
US9029959B2 (en) Composite high-k gate dielectric stack for reducing gate leakage
CN105405764B (zh) 半导体器件制造方法
US11295955B2 (en) Transistor
CN103531455B (zh) 半导体器件及其制造方法
CN103839806B (zh) 半导体器件及其制造方法
CN107316809B (zh) 半导体器件的制造方法、高k介电结构及其制造方法
CN107305846A (zh) 一种半导体器件及其制作方法
TW201740475A (zh) 半導體元件及其製作方法
US20130292746A1 (en) Divot-free planarization dielectric layer for replacement gate
CN103794502A (zh) 半导体器件及其制造方法
CN104425575A (zh) 金属栅极结构及其制作方法
CN105336784B (zh) 半导体器件及其制造方法
CN104916538B (zh) 一种半导体器件及其制造方法
CN106558500A (zh) 包含鳍式结构的半导体装置及其制造方法
CN104979181B (zh) 一种半导体器件的制造方法
CN105336619B (zh) 半导体器件制造方法
US11855221B2 (en) Ferroelectric semiconductor device and method
CN103681844A (zh) 半导体器件及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant