CN103676744A - 一种监视信号和定时处理器调试夹具 - Google Patents

一种监视信号和定时处理器调试夹具 Download PDF

Info

Publication number
CN103676744A
CN103676744A CN201310702850.1A CN201310702850A CN103676744A CN 103676744 A CN103676744 A CN 103676744A CN 201310702850 A CN201310702850 A CN 201310702850A CN 103676744 A CN103676744 A CN 103676744A
Authority
CN
China
Prior art keywords
pin
connector
counter
binding post
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310702850.1A
Other languages
English (en)
Inventor
安红霞
栗秀清
许剑波
孟祥鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin 764 Communication and Navigation Technology Corp
Original Assignee
Tianjin 764 Communication and Navigation Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin 764 Communication and Navigation Technology Corp filed Critical Tianjin 764 Communication and Navigation Technology Corp
Priority to CN201310702850.1A priority Critical patent/CN103676744A/zh
Publication of CN103676744A publication Critical patent/CN103676744A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明涉及微波着陆地面设备微波系统的调试装置,尤其涉及一种监视信号和定时处理器调试夹具。在调试夹具板上设有电源、接插件X1、接插件X2、分频电路、高低电平电路和预留信号接线柱,其中电源分别连接接插件X1、接插件X2及预留信号接线柱,分频电路和高低电平电路连接接插件X1、接插件X2及预留信号接线柱。采取本方法实现的监视信号和定时处理器调试夹具,生成信号多,信号稳定,电路简单,器件稳定,成本低。更重要的是使用调试夹具调试监视信号和定时处理器,极大地提高了调试效率,降低了故障率,减小了维修难度,保证了生产任务。

Description

一种监视信号和定时处理器调试夹具
技术领域
本发明涉及微波着陆地面设备微波系统的调试装置,尤其涉及一种监视信号和定时处理器调试夹具。
背景技术
监视信号和定时处理器是微波系统的一个重要单元,它在系统中起到信号传递的作用。现有的监视信号和定时处理器调试采用在整机上调试的方法调试,这种调试方法要求整机上其它部件必须是完好的,一旦出现问题很难定位是哪个器件或哪部分电路的问题,所以采取此方式进行调试一直存在调试困难,故障率高,维修难度大等问题,直接影响调试效率。
发明内容
鉴于上述现有技术存在的缺陷,本发明的目的是针对监视信号和定时处理器调试困难,故障率高,维修难度大等问题,特别设计一种监视信号和定时处理器调试夹具。本调试夹具利用稳压电源产生模拟电路所需的模拟差分信号,利用计数器和触发器的分频特性产生各种方波信号,用拨码开关产生高低电平,这些信号可以模拟监视信号和定时处理器的所需的调试信号。本调试夹具就是要模拟单元板的外围信号,根据本单元的输入输出关系,对单元板进行调试。
    本发明采取的技术方案是:一种监视信号和定时处理器调试夹具,其特征在于,在所述的调试夹具板上设有电源、接插件X1、接插件X2、分频电路、高低电平电路和预留信号接线柱,其中电源分别连接接插件X1、接插件X2及预留信号接线柱,分频电路和高低电平电路连接接插件X1、接插件X2及预留信号接线柱。
本发明的特点及有益效果是:采取本方法实现的监视信号和定时处理器调试夹具,生成信号多,信号稳定,电路简单,器件稳定,成本低。更重要的是使用调试夹具调试监视信号和定时处理器,极大地提高了调试效率,降低了故障率,减小了维修难度,保证了生产任务。
附图说明
图1是本发明布局示意图;
图2是本发明分频电路原理图;
图3是本发明高低电平电路原理图;
图4是本发明工作流程图。
具体实施方式、
    以下结合附图对本发明作进一步说明:监视信号和定时处理器单元的外围信号分三种:模拟差分信号、方波信号和高低电平。模拟差分信号又细分为+5V电压和-5V电压;方波信号细分为5MHz方波、1MHz方波以及多种kHz级方波。高低电平即“地”和+5V电平。调试夹具要生成这些信号,并且还要预留一些方波信号和高低电平信号,以便测试中间点。
参照图1,在调试夹具板上设有电源、接插件X1、接插件X2、分频电路、高低电平电路和预留信号接线柱,其中电源分别连接接插件X1、接插件X2及预留信号接线柱,分频电路和高低电平电路连接接插件X1、接插件X2及预留信号接线柱。
接插件X1和接插件X2垂直位于夹具板的中间位置,可以保证夹具板不会翻倒。电源置于接插件X1和接插件X2的左侧,分频电路和高低电平电路置于接插件X1和接插件X2的右侧,方便调试人员操作(因为要拨动拨码开关)。预留信号接线柱垂直位于夹具板的最右侧位置,一是不影响主要信号,二是根据需要,可以把信号很方便的加到监视信号和定时处理器上。夹具板的四个角上分别设有安装螺柱的固定孔1,用来支撑起夹具板。
参照图2,本发明的分频电路包括晶振B1、与非门D4B、与非门D4C、与非门D4D、计数器D1、计数器D2、触发器D3A、触发器D3B及缓冲器D5,其中晶振B1的2脚接地,4脚接电压VCC端,3脚接与非门D4D的12脚和13脚,非门D4D的11脚接与非门D4C的9脚和10脚,非门D4C的8脚与计数器D1的2脚连接,计数器D1的9脚、10脚、7脚和1脚分别通过电阻R1、电阻R2、电阻R3和电阻R4接电压VCC端,计数器D1的3脚、4脚、5脚和6脚分别接电阻排R17的9脚、8脚、7脚和6脚,计数器D2的9脚、10脚、7脚和1脚分别通过电阻R5、电阻R6、电阻R7和电阻R8接电压VCC端,计数器D2的3脚、4脚、5脚和6脚分别接电阻排R17的5脚、4脚、3脚和2脚,电阻排R17的1脚接地,计数器D1的15脚与计数器D2的2脚连接,计数器D1的14脚与缓冲器D5的2脚、4脚、6脚、8脚、11脚、13脚、15脚和17脚连接,计数器D1的13脚连接到预留信号接线柱XJ3,计数器D1的12脚连接到三针插座X3的3脚,(W3是用在三针插座X3上的短路环),三针插座X3的1脚通过电阻R18接电压VCC端,缓冲器D5的1脚和19脚分别连接电阻R10和电阻R9后接地,缓冲器D5的18脚、16脚、14脚、12脚、3脚、5脚、7脚、9脚以及计数器D1的11脚分别连接到接插件X1和X2的5M1管脚、5M2管脚、5M3管脚、5M4管脚、5M5管脚、5M6管脚、5M7管脚、5M8管脚及625kHz管脚,计数器D2的14脚、13脚、12脚和11脚分别连接到预留信号接线柱XJ4、接线柱XJ5、接线柱XJ6和接线柱XJ7,其中计数器D2的11脚又与触发器D3A及触发器D3B的3脚连接,触发器D3A及触发器D3B的1脚和4脚通过电阻R12接电压VCC端,触发器D3A的2脚与触发器D3B的6脚连接,触发器D3A的5脚与触发器D3B的2脚连接,触发器D3B的5脚连接与非门D4B的4脚和5脚,与非门D4B的6脚连接到预留信号接线柱XJ12。
分频电路由一个10MHz的晶振做基频。晶振产生的10MHz信号先经74LS00的两个与非门,以提高10MHz信号的带负载能力。然后输入到两个74HC161计数器分频,产生依次二分频方波信号,再根据需要用两个7474触发器生成三分频方波信号。这样既可以得到偶数分频的方波信号,又可以得到奇数分频的方波信号,满足各种需要。其中分频产生的5MHz信号需要供给多路,所以给5MHz信号加一个74LS244缓冲器,提高其带负载能力。触发器产生的13kHz信号后边加一个74LS00的与非门,再连接到接线柱XJ12,也是为了提高其带负载能力。连接到接线柱的信号是预留的一些方波信号和高低电平信号,以便测试中间点。
参照图3,本发明的高低电平电路包括三个拨码开关,拨码开关S1连接后的1至8脚及拨码开关S2连接后的1至8脚同时接拨码开关S3连接后的1至8脚,然后接地,拨码开关S1的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别与电阻排R13的2脚、3脚、4脚、5脚、6脚、7脚、8脚和9脚连接,同时拨码开关S1的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别连接到接插件X1和X2的D(0)管脚、D(1)管脚、D(2)管脚、D(3)管脚、D(4)管脚、D(5)管脚、D(6)管脚及D(7)管脚,电阻排R13的1脚接电压VCC端,拨码开关S2的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别与电阻排R14的2脚、3脚、4脚、5脚、6脚、7脚、8脚和9脚连接,同时拨码开关S2的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别连接到接插件X1和X2的D(8)管脚、D(9)管脚、D(10)管脚、D(11)管脚、D(12)管脚、D(13)管脚、D(14)管脚及D(15)管脚,电阻排R14的1脚接电压VCC端,拨码开关S3的16脚、15脚、14脚、13脚和12脚分别与电阻排R15的2脚、3脚、4脚、5脚和6脚连接,拨码开关S3的16脚、15脚、14脚、13脚和12脚分别连接到接插件X1和X2的RST_RAM管脚、TSG_VID管脚、RPHN管脚、SEL_B管脚和SEL_A管脚,电阻排R15的7脚、8脚和9脚分别连接到预留信号接线柱XJ8、 接线柱XJ9 、接线柱XJ10,拨码开关S3的11脚、15脚、14脚,电阻排R15的1脚接电压VCC端。连接到接线柱的信号是预留的一些方波信号和高低电平信号,以便测试中间点。
参照图4,电源由两个XD1722A稳压稳流直流电源提供,其中XD1722A稳压稳流直流电源产生的+5V电压用来给整个调试夹具板供电,±5V电压可以作为模拟差分信号,+5V、±15V电压又作为监视信号和定时处理器的电源电压。分频电路将产生的5MHZ方波、1.25MHZ方波、313kHZ方波、156kHZ方波、39kHZ方波和13kHZ方波提供给MSTP监视信号和定时处理器。高低电平电路由稳压电源提供的+5V电压作为高电平,用电阻排和拨码开关实现高低电平变化,并将GND∕+5V电压提供给MSTP监视信号和定时处理器。

Claims (5)

1. 一种监视信号和定时处理器调试夹具,其特征在于,在所述的调试夹具板上设有电源、接插件X1、接插件X2、分频电路、高低电平电路和预留信号接线柱,其中电源分别连接接插件X1、接插件X2及预留信号接线柱,分频电路和高低电平电路连接接插件X1、接插件X2及预留信号接线柱。
2.如权利要求1所述的一种监视信号和定时处理器调试夹具,其特征在于,所述的分频电路包括晶振B1、与非门D4B、与非门D4C、与非门D4D、计数器D1、计数器D2、触发器D3A、触发器D3B及缓冲器D5,其中晶振B1的2脚接地,4脚接电压VCC端,3脚接与非门D4D的12脚和13脚,非门D4D的11脚接与非门D4C的9脚和10脚,非门D4C的8脚与计数器D1的2脚连接,计数器D1的9脚、10脚、7脚和1脚分别通过电阻R1、电阻R2、电阻R3和电阻R4接电压VCC端,计数器D1的3脚、4脚、5脚和6脚分别接电阻排R17的9脚、8脚、7脚和6脚,计数器D2的9脚、10脚、7脚和1脚分别通过电阻R5、电阻R6、电阻R7和电阻R8接电压VCC端,计数器D2的3脚、4脚、5脚和6脚分别接电阻排R17的5脚、4脚、3脚和2脚,电阻排R17的1脚接地,计数器D1的15脚与计数器D2的2脚连接,计数器D1的14脚与缓冲器D5的2脚、4脚、6脚、8脚、11脚、13脚、15脚和17脚连接,计数器D1的13脚连接到预留信号接线柱XJ3,计数器D1的12脚连接到三针插座X3的3脚,三针插座X3的1脚通过电阻R18接电压VCC端,缓冲器D5的1脚和19脚分别连接电阻R10和电阻R9后接地,缓冲器D5的18脚、16脚、14脚、12脚、3脚、5脚、7脚、9脚以及计数器D1的11脚分别连接到接插件X1和X2的5M1管脚、5M2管脚、5M3管脚、5M4管脚、5M5管脚、5M6管脚、5M7管脚、5M8管脚及625kHz管脚,计数器D2的14脚、13脚、12脚和11脚分别连接到预留信号接线柱XJ4、接线柱XJ5、接线柱XJ6和接线柱XJ7,其中计数器D2的11脚又与触发器D3A及触发器D3B的3脚连接,触发器D3A及触发器D3B的1脚和4脚通过电阻R12接电压VCC端,触发器D3A的2脚与触发器D3B的6脚连接,触发器D3A的5脚与触发器D3B的2脚连接,触发器D3B的5脚连接与非门D4B的4脚和5脚,与非门D4B的6脚连接到预留信号接线柱XJ12。
3.如权利要求1所述的一种监视信号和定时处理器调试夹具,其特征在于,所述的高低电平电路包括三个拨码开关,拨码开关S1连接后的1至8脚及拨码开关S2连接后的1至8脚同时接拨码开关S3连接后的1至8脚,然后接地,拨码开关S1的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别与电阻排R13的2脚、3脚、4脚、5脚、6脚、7脚、8脚和9脚连接,同时拨码开关S1的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别连接到接插件X1和X2的D(0)管脚、D(1)管脚、D(2)管脚、D(3)管脚、D(4)管脚、D(5)管脚、D(6)管脚及D(7)管脚,电阻排R13的1脚接电压VCC端,拨码开关S2的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别与电阻排R14的2脚、3脚、4脚、5脚、6脚、7脚、8脚和9脚连接,同时拨码开关S2的16脚、15脚、14脚、13脚、12脚、11脚、10脚和9脚分别连接到接插件X1和X2的D(8)管脚、D(9)管脚、D(10)管脚、D(11)管脚、D(12)管脚、D(13)管脚、D(14)管脚及D(15)管脚,电阻排R14的1脚接电压VCC端,拨码开关S3的16脚、15脚、14脚、13脚和12脚分别与电阻排R15的2脚、3脚、4脚、5脚和6脚连接,拨码开关S3的16脚、15脚、14脚、13脚和12脚分别连接到接插件X1和X2的RST_RAM管脚、TSG_VID管脚、RPHN管脚、SEL_B管脚和SEL_A管脚,电阻排R15的7脚、8脚和9脚分别连接到预留信号接线柱XJ8、接线柱XJ9和接线柱XJ10,电阻排R15的1脚接电压VCC端。
4.如权利要求1所述的一种监视信号和定时处理器调试夹具,其特征在于,所述的接插件X1和接插件X2垂直位于夹具板的中间位置,电源置于接插件X1和接插件X2的左侧,分频电路和高低电平电路置于接插件X1和接插件X2的右侧,预留信号接线柱垂直位于夹具板的最右侧位置。
5.如权利要求1所述的一种监视信号和定时处理器调试夹具,其特征在于,所述的夹具板的四个角上分别设有安装螺柱的固定孔,用来支撑起夹具板。
CN201310702850.1A 2013-12-16 2013-12-16 一种监视信号和定时处理器调试夹具 Pending CN103676744A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310702850.1A CN103676744A (zh) 2013-12-16 2013-12-16 一种监视信号和定时处理器调试夹具

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310702850.1A CN103676744A (zh) 2013-12-16 2013-12-16 一种监视信号和定时处理器调试夹具

Publications (1)

Publication Number Publication Date
CN103676744A true CN103676744A (zh) 2014-03-26

Family

ID=50314649

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310702850.1A Pending CN103676744A (zh) 2013-12-16 2013-12-16 一种监视信号和定时处理器调试夹具

Country Status (1)

Country Link
CN (1) CN103676744A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0297719A2 (en) * 1987-06-24 1989-01-04 Hewlett-Packard Company Device for synchronizing the output pulses of a circuit with an input clock
CN2095500U (zh) * 1991-07-09 1992-02-05 长沙水利电力师范学院 消弧线圈补偿监测装置
CN2147548Y (zh) * 1992-09-15 1993-11-24 四川大学 数字集成电路测试仪器及测试探头
CN201541235U (zh) * 2009-11-19 2010-08-04 成都九洲迪飞科技有限责任公司 微波信号源模块
CN102545841A (zh) * 2012-02-28 2012-07-04 北京工业大学 一种tdi ccd模拟信号发生器
CN203720578U (zh) * 2013-12-16 2014-07-16 天津七六四通信导航技术有限公司 监视信号和定时处理器调试夹具

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0297719A2 (en) * 1987-06-24 1989-01-04 Hewlett-Packard Company Device for synchronizing the output pulses of a circuit with an input clock
CN2095500U (zh) * 1991-07-09 1992-02-05 长沙水利电力师范学院 消弧线圈补偿监测装置
CN2147548Y (zh) * 1992-09-15 1993-11-24 四川大学 数字集成电路测试仪器及测试探头
CN201541235U (zh) * 2009-11-19 2010-08-04 成都九洲迪飞科技有限责任公司 微波信号源模块
CN102545841A (zh) * 2012-02-28 2012-07-04 北京工业大学 一种tdi ccd模拟信号发生器
CN203720578U (zh) * 2013-12-16 2014-07-16 天津七六四通信导航技术有限公司 监视信号和定时处理器调试夹具

Similar Documents

Publication Publication Date Title
CN202600108U (zh) 一种印刷电路板测试系统
CN202548256U (zh) 短路测试装置
CN203519789U (zh) 电容接近开关测试装置
CN105021905A (zh) 一种变压器直流电阻及变压器变比组别测试仪
CN203720578U (zh) 监视信号和定时处理器调试夹具
CN104931830A (zh) 一种电子烟主机测试治具
CN103676744A (zh) 一种监视信号和定时处理器调试夹具
CN204740785U (zh) 一种可拆卸面包板
CN204903710U (zh) 一种微波器件老化试验装置
CN202473035U (zh) 大学物理电学实验台
CN204228912U (zh) 一种电气自动化设备开关自动测试检测装置
CN105511449B (zh) 一种汽车控制器smt驱动板的测试系统
CN205490291U (zh) 一种伺服驱动器
CN203700647U (zh) 一种用于电子提花机小板和组件的检测系统
ITTO20080994A1 (it) "procedimento e sistema per verificare l'affidabilita' di dispositivi elettronici"
CN203165314U (zh) 基于无线通讯的电路故障设置装置
CN203595727U (zh) 低压电器开关的测试夹具
CN202998743U (zh) 逆变电焊机上的安装固定线路板
CN203216950U (zh) 功率计测试专用转接盒
CN205280819U (zh) 一种输电线路谐波模拟实验装置
CN102129043A (zh) 逆变焊机动态特性测试方法和装置
CN203759168U (zh) 焊接设备自动测试台
CN205280870U (zh) Lcm背光焊接防短路检测治具
CN202649406U (zh) 一种pcb板测试治具
CN206028937U (zh) 一种电火花线切割数控机床电气装调维修实训装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20140326