CN103675641B - 芯片故障定位方法、装置及系统 - Google Patents
芯片故障定位方法、装置及系统 Download PDFInfo
- Publication number
- CN103675641B CN103675641B CN201310717666.4A CN201310717666A CN103675641B CN 103675641 B CN103675641 B CN 103675641B CN 201310717666 A CN201310717666 A CN 201310717666A CN 103675641 B CN103675641 B CN 103675641B
- Authority
- CN
- China
- Prior art keywords
- scan chain
- mode
- chip
- instruction
- trigger
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 43
- 230000004807 localization Effects 0.000 title claims abstract 5
- 238000012360 testing method Methods 0.000 claims abstract description 121
- 238000010586 diagram Methods 0.000 description 14
- 230000008569 process Effects 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 5
- 238000010998 test method Methods 0.000 description 4
- 230000007704 transition Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
本发明提供一种芯片故障定位方法、装置及系统。本发明芯片故障定位方法,包括:在调试模式下获取调试指令并执行;在测试模式下获取扫描链模式指令;根据所述扫描链模式指令控制芯片的触发器形成扫描链;在所述测试模式下获取测试数据;将所述测试数据输入扫描链中,依次移出所述扫描链中触发器的值;根据移出的触发器的值定位芯片故障位置。本发明提高了故障定位的效率以及准确度。
Description
技术领域
本发明涉及测试技术,尤其涉及一种芯片故障定位方法、装置及系统。
背景技术
随着半导体工艺的高速发展,集成电路的集成度每3个月就要翻一番。如此快速的更新换代,使得传统的集成电路测试方法变得捉襟见肘。传统的测试方法主要是借助片外装置,比如示波器、逻辑分析仪、频谱仪等调试工具,通过观测集成电路的输出进行测试。而对于结构复杂的处理器芯片,通常还需要专门的测试装置用于观测芯片内部的状态,这种传统的测试方法已经不能满足业界需求。
现有技术中有一种基于国际标准测试协议联合测试行动组织(JointTestActionGroup,简称JTAG)的处理器芯片调试技术;现有技术中还有一种基于测试电路和JTAG的测试方法,在芯片上加入了专用的测试电路,可以观察到微处理器核中部分寄存器和存储器的值。
但是现有技术一只局限于在芯片的输入输出端口(Input/Output,简称I/O)上捕获信息,是一种基于I/O的测试方法,无法提供处理器芯片内部状态的可视性,对处理器芯片的故障定位难度较大;现有技术二实质上同属于一种基于I/O的测试方法,并不能捕获芯片微处理器核内部的状态,同样难于对芯片进行故障定位。
发明内容
本发明提供一种芯片故障定位方法、装置及系统,以克服现有技术中在测试过程中无法观测到芯片内部状态,芯片的故障定位难度较大的问题。
第一方面,本发明提供一种芯片故障定位方法,所述方法包括:
在调试模式下获取调试指令并执行;
在测试模式下获取扫描链模式指令;
根据所述扫描链模式指令控制芯片的触发器形成扫描链;
在所述测试模式下获取测试数据;
将所述测试数据输入扫描链中,依次移出所述扫描链中触发器的输出值;
根据移出的所述触发器的值定位芯片故障位置。
可选地,所述在调试模式下获取调试指令并执行,包括:
在所述调试模式下,等待标志位置为有效后,通过JTAG接口模块获取调试指令输入芯片内部的指令存储器中;
所述等待标志位设置为无效后,从所述指令存储器中获取所述调试指令并执行。
可选地,所述在测试模式下获取扫描链模式指令,包括:
在所述测试模式下,通过JTAG接口模块获取所述扫描链模式指令。
可选地,所述在所述测试模式下获取测试数据,包括:
在所述测试模式下通过JTAG接口模块获取所述测试数据。
可选地,所述扫描链模式指令包括:单条成链模式指令或多条成链模式指令;
所述根据所述扫描链模式指令控制芯片的触发器形成扫描链,包括:
根据所述单条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成一条长扫描链;或者,
根据所述多条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成多条短扫描链。
可选地,所述扫描链包括一条长扫描链或多条短扫描链;
所述将所述测试数据输入所述扫描链中,依次移出所述扫描链中触发器的值,包括:
通过连续的N拍时钟脉冲控制所述长扫描链,将所述测试数据输入所述长扫描链中,并使所述触发器的值沿着所述长扫描链从输出端依次移出,所述N为所述长扫描链的触发器个数;或者,
通过连续的M拍时钟脉冲控制所述多条短扫描链,将所述测试数据输入所述多条短扫描链中,并使每条短扫描链上触发器的值沿着各自所在短扫描链依次从扫描输出端口移出,所述M为所述多条短扫描链中最长链所包括的触发器的个数。
第二方面,本发明提供一种芯片故障定位装置,所述装置包括:
执行模块,用于在调试模式下获取调试指令并执行;
第一获取模块,用于在测试模式下获取扫描链模式指令;
第一控制模块,用于根据所述第一获取模块获取的所述扫描链模式指令控制所述芯片的触发器形成扫描链;
第二获取模块,用于在所述测试模式下获取测试数据;
第二控制模块,用于将所述第二获取模块获取的测试数据输入所述扫描链中,依次移出所述扫描链中触发器的值;
定位模块,用于根据移出的所述触发器的值定位芯片故障位置。
可选地,所述执行模块,包括:
获取单元,用于在所述调试模式下,等待标志位置为有效后,通过JTAG接口模块获取调试指令输入芯片内部的指令存储器中;
执行单元,用于所述等待标志位设置为无效后,从所述指令存储器中获取所述调试指令并执行。
可选地,所述第一获取模块具体用于:
在所述测试模式下通过JTAG接口模块获取所述扫描链模式指令。
可选地,所述第二获取模块,具体用于:
在所述测试模式下通过JTAG接口模块获取所述测试数据。
可选地,所述第一获取模块,用于获取:单条成链模式指令或多条成链模式指令;
所述第一控制模块,具体用于:
根据所述单条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成一条长扫描链,或者,
根据所述多条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成多条短扫描链。
所述第二控制模块,具体用于:
通过连续的N拍时钟脉冲控制所述长扫描链,将所述第二获取模块获取的测试数据输入所述长扫描链中,并使所述触发器的值沿着所述长扫描链从输出端依次移出,所述N为所述长扫描链的触发器个数;或者,
通过连续的M拍时钟脉冲控制所述多条短扫描链,将所述第二获取模块获取的测试数据输入所述多条短扫描链中,并使每条短扫描链上触发器的值沿着各自所在短扫描链依次从扫描输出端口移出,所述M为所述多条短扫描链中最长链所包括的触发器的个数。
第三方面,本发明提供一种芯片故障定位系统,包括:
芯片、与所述芯片连接的PC机,其中所述芯片包括如第二方面中任一所述的芯片故障定位装置。
可选地,所述芯片与所述PC机之间通过JTAG线连接。
本发明芯片故障定位方法、装置及系统,通过采用了调试模式和测试模式的相互配合的方式,可以实时的将芯片的内部状态通过片内自带的触发器的值移出片外进行观测,根据触发器移出的值可以很容易的找到故障发生的位置,降低了故障定位难度,且提高了故障定位的效率以及准确度,克服了现有技术中在调试过程中无法观测到芯片内部状态,芯片的故障定位难度较大的问题。
附图说明
图1为本发明芯片故障定位方法实施例一的流程图;
图2为本发明芯片故障定位方法实施例一的芯片结构示意图;
图3为本发明芯片故障定位方法实施例二的芯片结构示意图;
图4为本发明芯片故障定位方法实施例二的TAP控制器的状态转换图;
图5为本发明芯片故障定位装置实施例一的结构示意图;
图6为本发明芯片故障定位装置实施例二的结构示意图;
图7为本发明芯片故障定位系统实施例的结构示意图。
具体实施方式
图1为本发明芯片故障定位方法实施例一的流程图,图2为本发明芯片故障定位方法实施例一的芯片结构示意图。如图1所示,本发明方法包括如下步骤:
步骤101、在调试模式下获取调试指令并执行。
调试模式是指用于进行芯片调试的模式,比如单步执行模式;具体地,在调试模式下可以通过芯片的已有接口获取调试指令,已有的接口可以是芯片的管脚接口,也可以是芯片自带的JTAG接口,本发明不对使用那些接口获取调试指令进行限定。
步骤102、在测试模式下获取扫描链模式指令。
当处理器进入调试模式并执行完特定的调试指令后,如果想要查看上述调试指令执行结束后芯片内部的状态,可以将芯片的全局测试信号设置为低电平信号,处理器立即进入测试模式,在测试模式下可以通过芯片的已有接口获取扫描链模式指令,已有的接口可以是芯片的管脚接口,也可以是芯片自带的JTAG接口,本发明不对使用那些接口获取扫描链模式指令进行限定。具体地,扫描链模式指令包括:单条成链模式指令或多条成链模式指令。
步骤103、根据扫描链模式指令控制芯片的触发器形成扫描链。
触发器为芯片内部自带的可扫描触发器,根据扫描链模式指令可以控制芯片的可扫描触发器连接起来形成扫描链。具体地,根据单条成链模式指令控制芯片的可扫描触发器连接起来形成一条长扫描链;或者根据多条成链模式指令控制芯片的可扫描触发器连接起来形成多条短扫描链。如图2所示,可扫描触发器2根据单条成链模式指令控制芯片的可扫描触发器连接起来形成一条长扫描链3;或者,可扫描触发器2根据多条成链模式指令控制芯片的可扫描触发器2连接起来形成多条短扫描链4。
步骤104、在测试模式下获取测试数据。
在测试模式下可以通过芯片的已有接口获取扫测试数据,已有的接口可以是芯片的管脚接口,也可以是芯片自带的JTAG接口,本发明不对使用那些接口获取测试数据进行限定。
步骤105、将测试数据输入扫描链中,依次移出扫描链中触发器的值。
通过时钟脉冲将测试数据输入扫描链中,依次移出扫描链中触发器的值。具体地,通过连续的N拍时钟脉冲控制长扫描链,将测试数据输入长扫描链中,并使触发器的值沿着长扫描链从输出端依次移出,N为所述长扫描链的触发器个数;或者,通过连续的M拍时钟脉冲控制多条短扫描链,将测试数据输入多条短扫描链中,并使每条短扫描链上触发器的值沿着各自所在短扫描链依次从扫描链输出端口移出,M为多条短扫描链中最长链所包括的触发器的个数。
步骤106、根据移出的触发器的值定位芯片故障位置。
将移出的触发器的值与预先期望的结果(芯片执行的调试指令和输入的测试数据是预先定义好的,所以可以准确的预测其触发器输出的值)进行比较,根据与预先期望的结果不一致的值定位出芯片的故障位置。
本发明实施例的方法通过调试模式和测试模式的相互配合的方式进行测试,可以实时的将芯片的内部状态通过片内自带的触发器的值移出片外进行观测,根据触发器移出的值可以很容易的找到故障发生的位置,降低了故障定位难度,且提高了故障定位的效率以及准确度,克服了现有技术中在调试过程中无法观测到芯片内部状态,芯片的故障定位难度较大的问题。
图3为本发明芯片故障定位方法实施例二的芯片结构示意图,图4为本发明芯片故障定位方法实施例二的TAP控制器的状态转换图。
在图1所示实施例的基础上,本实施例中芯片使用自带的JTAG接口模块获取调试指令、获取扫描链模式指令、获取测试数据。如图3所示,芯片可以包括多个触发器2和一个JTAG接口模块1。JTAG接口模块1包括一个测试访问端口(TestAccessPort,简称TAP)控制器5和5个TAP的访问接口,分别是测试时钟6(TestClock,简称TCK)、测试数据输入7(TestDataInput,简称TDI)、测试数据输出8(TestDataOutput,简称TDO)、测试模式选择9(TestModeSelection,简称TMS)、测试复位10(TestReset,简称TRST),测试访问端口控制器5还包括扩展测试控制模块12,JTAG接口模块1还包括扩展测试指令寄存器11。在本实施例中给芯片一个全局复位脉冲,还原到初始状态也可以通过在TRST端口输入低电平信号实现。
在本实施例的方法中,芯片通过以下方式进入调试模式:
根据对芯片的调试和诊断的目的,在PC机上用高级编程语言(例如是C语言)或者汇编语言编写相应的程序代码,并在需要观测的位置插入调试例外系统指令,生成调试程序。上述调试例外系统指令是指专门用于实现调试例外的系统调用,如单步运行、断点等。给芯片上电,并通过程序烧写工具将调试程序写入芯片的程序存储器(一般为只读存储器(Read-OnlyMemory,简称ROM)型或者快闪存储器FLASH型)。调试程序烧写完成后,将上述芯片的全局测试信号设置为高电平信号,即此时不进入测试模式,进入芯片正常模式,并给芯片一个全局复位脉冲,还原到初始状态。复位完成后,芯片将进入正常工作模式。在该模式下,芯片的处理器从程序存储器中读取调试程序并执行,当处理器执行调试程序到调试例外系统指令时,芯片的处理器进入调试模式。
在本实施例的方法中,在调试模式下,等待标志位置为有效后,通过JTAG接口模块获取调试指令输入芯片内部的指令存储器中;等待标志位设置为无效后,从指令存储器中获取调试指令并执行,具体为:
芯片的处理器执行调试程序时,通过调试程序访问芯片内部的调试控制寄存器(DebugControlRegister,简称DCR),将DCR中的单步执行使能和单步执行标志位设置为有效,使芯片具备调试的能力。DCR是一组专门用于配置调试模式状态和记录测试信息的寄存器,它主要由各种调试的控制位和标志位组成,例如单步执行使能和单步执行标志位,指令断点标志位,数据断点标志位等。DCR在正常工作模式下对软件可见,即可以由软件进行控制,配置的相应参数在调试模式下起作用。由于在调试程序访问DCR过程中,单步执行使能和单步执行标志位均设置为有效,处理器跳转到单步执行例外入口处,并开始单步执行调试程序。DCR中的等待标志位初始默认为有效,处理器等待从TDI接口输入要执行的调试指令(例如可以串行输入指令)。指令存储器获取调试指令后将等待标志位设置为无效,处理器在检测到等待标志位无效后,从指令存储器中获取调试指令并执行。执行完后,等待标志位再次被设置为有效,处理器重新等待从TDI接口输入下一条调试指令。执行调试指令,重复上面的过程,直到遇到调试终止指令离开调试模式。
在本实施例的方法中,如图3所示,在测试模式下,通过JTAG接口模块1输入扫描链模式指令或测试数据,即从TDI接口输入扫描链模式指令或测试数据。
在本实施例的方法中,通过JTAG接口模块1的TDI接口输入扫描链模式指令或测试数据需要按照JTAG接口模块1定义的方式进行扫描链模式指令和测试数据的处理,具体地,如图3、4所示,通过JTAG接口模块1的TDI接口获取扫描链模式指令并根据扫描链模式指令生成控制信号,可以通过以下方式:
在测试模式下,根据图4所示的TAP控制器的状态转换图,控制TMS和TCK使TAP进入指令寄存器移位Shift-IR状态,即在测试模式下,TMS接口依次输入1、1、0、0,并且是在TCK接口输入时钟脉冲的上升沿时输入,TAP即进入Shift-IR状态,如图4中12=Run-Test状态为处于测试模式,TMS接口依次输入1、1、0、0,输入第一个1时由12=Run-Test状态进入7=Select-DR状态、再输入1时进入4=Select-IR状态、输入0时进入14=Capture-IR状态,再输入0时进入10=Shift-IR状态,然后在TCK接口输入时钟脉冲的上升沿从TDI接口向扩展指令寄存器11中写入扫描链模式指令(单条成链模式指令或者多条成链模式指令)。
根据图4所示的TAP控制器的状态转换图控制TMS接口和TCK接口使TAP控制器进入指令寄存器更新Update-IR状态,即在Shift-IR状态下TMS接口依次输入1、0、1、1,输入1时由10=Shift-IR状态进入9=Exit1-IR状态、输入0进入11=Pause-IR状态、输入1进入Exit2-IR状态,输入1进入13=Update-IR状态,并且是在TCK接口输入时钟脉冲的上升沿时输入。扩展测试控制模块12从扩展指令寄存器11中读取扫描链模式指令并同时译码生成控制信号(如果是通过芯片的其他接口获取扫描链模式指令,比如复用芯片的管脚接口组成四位指令的输入,然后芯片内部处理器将所述指令译码,生成所需的控制信号),该控制信号用于控制芯片的触发器2的扫描使能端SE,使触发器2连接形成一条长扫描链3或多条短扫描链4,具体可以通过控制信号控制TMS连接到触发器的扫描使能端SE使芯片内部触发器连接形成扫描链(即触发器的输出端Q端连接到下一个触发器的输入端SI端),这里也可以通过其他接口连接到扫描使能端SE使芯片内部触发器形成扫描链。
在本实施例的方法中,如图3所示,通过连续的N拍时钟脉冲控制长扫描链,将测试数据输入长扫描链中,并使触发器的值沿着长扫描链从输出端依次移出,N为长扫描链的触发器个数;或者,通过连续的M拍时钟脉冲控制多条短扫描链,将测试数据输入多条短扫描链中,并使每条短扫描链上触发器的值沿着各自所在短扫描链依次从扫描输出端口移出,M为多条短扫描链中最长链所包括的触发器的个数,具体为:
如果芯片内部触发器2连接形成一条长扫描链3,TDI接口和TDO接口分别连接到扫描链的输入和输出,通过TCK接口输入的时钟信号控制长扫描链,从TDI接口输入测试数据并使触发器的值沿着扫描链从TDO接口依次移出。如果芯片内部触发器连接形成多条短扫描链4,扫描链输入端口SCANIN0~SCANINm,扫描链输出端口SCANOUT0~SCANOUTm(SCANIN和SCANOUT通常复用现有的管脚)分别连接到各条短扫描链的输入和输出,通过TCK接口输入的时钟信号控制短扫描链,从扫描链输入端口输入测试数据并使每条短扫描链上触发器的值沿着各自扫描链依次从扫描链输出端口移出。另外,在复用管脚不便的情况下,也可以通过TDI和TDO选择任意一条短扫描链,通过TDI向任意一条扫描链输入值,并通过TDO移出任意一条扫描链的值。
具体地,可以通过TCK接口输入的连续的N拍时钟脉冲,在N拍时钟脉冲的上升沿从TDI接口依次输入测试数据,在N拍时钟脉冲的下降沿芯片的各个触发器的值沿着长扫描链从TDO接口依次移出;或者
通过TCK接口输入的连续的M拍时钟脉冲,在M拍时钟脉冲的上升沿从扫描链输入SCANIN0-SCANINm接口依次输入数据,在M拍时钟脉冲的下降沿各触发器的值沿着各条短扫描链从扫描链输出SCANOUT0-SCANOUTm接口依次移出,例如其中第1条短扫描链的输入为110011111110101(此时的输入值也可以是随机的0/1序列或者是用于下一次调试的特定的输入值),短扫描链的输出为111100111111111。此时可以选择只观测其中某条扫描链的输出,将JTAG接口模块的TDO接口连接到该扫描链的扫描输出端口。也可以选择同时观测多条扫描链的输出,可以找一条并口线与计算机相连,将需要观测的扫描链的输出端口与并口的某些引脚相连。
在本实施例的方法中,将移出的触发器的值与预先期望的结果(芯片执行的调试指令和输入的测试数据是预先定义好的,所以可以准确的预测其触发器输出的值)进行比较,根据与预先期望的结果不一致的值定位出芯片的故障位置,具体为:
通过调试程序按照固定的频率可以采样扫描链输出端口得到一串0/1的序列,将扫描链输出端输出的0/1序列与预先设定的期望值进行比较。例如长扫描链输入为11001111111010101110000111100001011111011011,则长扫描链中触发器输出的期望值为11110011111111100001011101110111101100000100;例如短扫描链输入为110011111110101,则短扫描链中的触发器输出的期望值为111100111111111。例如在长扫描链中的触发器输出值的采样序列为11001111111111100001011101110111101100000100(此时采样的频率与输入时钟脉冲的频率一致)。将预先定义的期望值和触发器的输出值的采样序列进行比较,如果数据完全一致,说明芯片运行的结果与预先期望的结果吻合,芯片工作正常。否则,说明芯片存在故障。由于扫描链中的触发器的位置是有序的,且通过移位的方式依次从扫描链输出端口输出,所以输出的值也是严格有序的。通过比较,可以找到不匹配的位置,即可以定位出故障发生的位置,上述不匹配的触发器的位置为第3~6个(从左向右),同时根据不匹配的统计信息,可以初步推断故障类型。
本实施例的方法,通过JTAG模块获取调试指令、扫描链模式指令、测试数据,具有很好的通用性,可以实时的将芯片调试后的内部状态通过片内自带的扫描链移出片外进行观测,降低了故障定位难度,且提高了故障定位的效率以及准确度,克服了现有技术中在调试过程中无法观测到芯片内部状态,芯片的故障定位难度较大的问题。
图5为本发明芯片故障定位装置实施例一的结构示意图,如图5所示,本实施例的芯片故障定位装置50可以包括:执行模块501、第一获取模块502、第一控制模块503、第二获取模块504、第二控制模块505和定位模块506,其中,执行模块501,用于在调试模式下获取调试指令并执行;第一获取模块502,用于在测试模式下获取扫描链模式指令;第一控制模块503,用于根据第一获取模块502获取的扫描链模式指令控制芯片的触发器形成扫描链;第二获取模块504,用于在所述测试模式下获取测试数据;第二控制模块505,用于将第二获取模块504获取的测试数据输入扫描链中,依次移出所述扫描链中触发器的值;定位模块506,用于根据移出的触发器的值定位芯片故障位置。
本实施例的装置,可以用于执行图1所示方法实施例的技术方案,其实现原理和技术效果类似,此处不再赘述。
图6为本发明芯片故障定位装置实施例二的结构示意图,本实施例的装置在图5所示装置结构的基础上,进一步地,执行模块501,包括:
获取单元5010,用于在调试模式下,等待标志位置为有效后,通过JTAG接口模块获取调试指令输入芯片内部的指令存储器中;
执行单元5011,用于等待标志位设置为无效后,从指令存储器中获取调试指令并执行。
可选地,第一获取模块502具体用于:
在测试模式下通过JTAG接口模块获取扫描链模式指令。
可选地,第二获取模块504,具体用于:
在测试模式下通过JTAG接口模块获取测试数据。
可选地,第一获取模块502,用于获取:单条成链模式指令或多条成链模式指令;第一控制模块503,具体用于:根据所述单条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成一条长扫描链,或者,
根据所述多条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成多条短扫描链。
可选地,第二控制模块505,具体用于:
通过连续的N拍时钟脉冲控制所述长扫描链,将所述第二获取模块获取的测试数据输入所述长扫描链中,并使所述触发器的值沿着所述长扫描链从输出端依次移出,所述N为所述长扫描链的触发器个数;或者,
通过连续的M拍时钟脉冲控制所述多条短扫描链,将所述第二获取模块获取的测试数据输入所述多条短扫描链中,并使每条短扫描链上触发器的值沿着各自所在短扫描链依次从扫描输出端口移出,所述M为所述多条短扫描链中最长链所包括的触发器的个数。
本实施例的装置,可以用于执行方法实施例二的技术方案,其实现原理和技术效果类似,此处不再赘述。
图7为本发明芯片故障定位系统实施例的结构示意图,本实施例的系统可以包括:芯片60、与芯片60连接的PC机70,其中所述芯片包括如芯片故障定位装置实施例中任一所述的芯片故障定位装置50。
芯片故障定位装置50可以采用图5、6所示装置实施例的结构,芯片60与PC机70通过JTAG线80连接。
本实施例的系统,可以用于执行任一方法实施例的技术方案,其实现原理和技术效果类似,此处不再赘述。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (12)
1.一种芯片故障定位方法,其特征在于,所述方法包括:
在调试模式下获取调试指令并执行;
在测试模式下获取扫描链模式指令;
根据所述扫描链模式指令控制芯片的触发器形成扫描链;
在所述测试模式下获取测试数据;
将所述测试数据输入所述扫描链中,依次移出所述扫描链中触发器的值;
根据移出的所述触发器的值定位芯片故障位置;
所述扫描链模式指令包括:单条成链模式指令或多条成链模式指令;
所述根据所述扫描链模式指令控制芯片的触发器形成扫描链,包括:
根据所述单条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成一条长扫描链;或者,
根据所述多条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成多条短扫描链。
2.根据权利要求1所述的方法,其特征在于,所述在调试模式下获取调试指令并执行,包括:
在所述调试模式下,等待标志位置为有效后,通过JTAG接口模块获取调试指令输入芯片内部的指令存储器中;
所述等待标志位设置为无效后,从所述指令存储器中获取所述调试指令并执行。
3.根据权利要求1所述的方法,其特征在于,所述在测试模式下获取扫描链模式指令,包括:
在所述测试模式下通过JTAG接口模块获取所述扫描链模式指令。
4.根据权利要求1所述的方法,其特征在于,所述在所述测试模式下获取测试数据,包括:
在所述测试模式下通过JTAG接口模块获取所述测试数据。
5.根据权利要求1所述的方法,其特征在于,所述扫描链包括一条长扫描链或多条短扫描链;
所述将所述测试数据输入所述扫描链中,依次移出所述扫描链中触发器的值,包括:
通过连续的N拍时钟脉冲控制所述长扫描链,将所述测试数据输入所述长扫描链中,并使所述触发器的值沿着所述长扫描链从输出端依次移出,所述N为所述长扫描链的触发器个数;或者,
通过连续的M拍时钟脉冲控制所述多条短扫描链,将所述测试数据输入所述多条短扫描链中,并使每条短扫描链上触发器的值沿着各自所在短扫描链依次从扫描输出端口移出,所述M为所述多条短扫描链中最长链所包括的触发器的个数。
6.一种芯片故障定位装置,其特征在于,所述装置包括:
执行模块,用于在调试模式下获取调试指令并执行;
第一获取模块,用于在测试模式下获取扫描链模式指令;
第一控制模块,用于根据所述第一获取模块获取的所述扫描链模式指令控制芯片的触发器形成扫描链;
第二获取模块,用于在所述测试模式下获取测试数据;
第二控制模块,用于将所述第二获取模块获取的测试数据输入所述扫描链中,依次移出所述扫描链中触发器的值;
定位模块,用于根据移出的所述触发器的值定位芯片故障位置;
所述第一获取模块,用于获取:单条成链模式指令或多条成链模式指令;
所述第一控制模块,具体用于:
根据所述单条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成一条长扫描链,或者,
根据所述多条成链模式指令生成控制信号,根据所述控制信号控制所述触发器的扫描使能端,使所述触发器连接形成多条短扫描链。
7.根据权利要求6所述的装置,其特征在于,所述执行模块,包括:
获取单元,用于在调试模式下,等待标志位置为有效后,通过JTAG接口模块获取调试指令输入芯片内部的指令存储器中;
执行单元,用于所述等待标志位设置为无效后,从所述指令存储器中获取所述调试指令并执行。
8.根据权利要求6所述的装置,其特征在于,所述第一获取模块具体用于:
在所述测试模式下通过JTAG接口模块获取所述扫描链模式指令。
9.根据权利要求6所述的装置,其特征在于,所述第二获取模块,具体用于:
在所述测试模式下通过JTAG接口模块获取所述测试数据。
10.根据权利要求6所述的装置,其特征在于,所述第二控制模块,具体用于:
通过连续的N拍时钟脉冲控制所述长扫描链,将所述第二获取模块获取的测试数据输入所述长扫描链中,并使所述触发器的值沿着所述长扫描链从输出端依次移出,所述N为所述长扫描链的触发器个数;或者,
通过连续的M拍时钟脉冲控制所述多条短扫描链,将所述第二获取模块获取的测试数据输入所述多条短扫描链中,并使每条短扫描链上触发器的值沿着各自所在短扫描链依次从扫描输出端口移出,所述M为所述多条短扫描链中最长链所包括的触发器的个数。
11.一种芯片故障定位系统,其特征在于,包括:芯片、与所述芯片连接的PC机,其中所述芯片包括如权利要求6-10任一项所述的芯片故障定位装置。
12.根据权利要求11所述的系统,其特征在于,所述芯片与所述PC机之间通过JTAG线连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310717666.4A CN103675641B (zh) | 2013-12-23 | 2013-12-23 | 芯片故障定位方法、装置及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310717666.4A CN103675641B (zh) | 2013-12-23 | 2013-12-23 | 芯片故障定位方法、装置及系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103675641A CN103675641A (zh) | 2014-03-26 |
CN103675641B true CN103675641B (zh) | 2016-04-27 |
Family
ID=50313799
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310717666.4A Active CN103675641B (zh) | 2013-12-23 | 2013-12-23 | 芯片故障定位方法、装置及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103675641B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103913691B (zh) * | 2014-04-18 | 2016-08-24 | 龙芯中科技术有限公司 | 跳变时延故障向量生成方法和装置 |
CN106324476B (zh) * | 2015-06-30 | 2019-09-24 | 龙芯中科技术有限公司 | 片上调试和诊断方法、装置及芯片 |
TWI603104B (zh) * | 2015-09-14 | 2017-10-21 | Integrated circuit with scan test and test method | |
EP3153873A1 (en) * | 2015-10-07 | 2017-04-12 | Lantiq Beteiligungs-GmbH & Co. KG | On-chip test pattern generation |
CN106291337B (zh) * | 2016-07-25 | 2020-01-07 | 瑞萨集成电路设计(北京)有限公司 | 一种用于扫描链测试中调整芯片模式的装置及方法 |
CN107329867B (zh) * | 2017-06-29 | 2021-05-28 | 记忆科技(深圳)有限公司 | 一种基于扫描链的芯片分析方法 |
CN109444716B (zh) * | 2018-11-27 | 2021-08-10 | 中科曙光信息产业成都有限公司 | 一种具有定位功能的扫描测试结构及方法 |
CN115220972A (zh) * | 2022-06-07 | 2022-10-21 | 中科驭数(北京)科技有限公司 | 设备故障检测方法、装置、设备及计算机可读存储介质 |
CN115952026B (zh) * | 2023-03-15 | 2023-06-06 | 燧原智能科技(成都)有限公司 | 一种虚拟芯片的异常定位方法、装置、设备及存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1928573A (zh) * | 2005-09-10 | 2007-03-14 | 三星电子株式会社 | 系统芯片的故障诊断设备及方法以及系统芯片 |
CN101183131A (zh) * | 2007-12-24 | 2008-05-21 | 北京航空航天大学 | 边界扫描环境下电路板互连故障的内建测试实现方法 |
CN101719088A (zh) * | 2009-11-23 | 2010-06-02 | 北京龙芯中科技术服务中心有限公司 | 一种对处理器芯片进行在线检测的装置和方法 |
CN102841307A (zh) * | 2012-09-29 | 2012-12-26 | 南京理工大学常熟研究院有限公司 | 一种逻辑故障定位的方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7036099B2 (en) * | 2003-07-25 | 2006-04-25 | Faraday Technology Corp. | Integrated circuit capable of locating failure process layers |
-
2013
- 2013-12-23 CN CN201310717666.4A patent/CN103675641B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1928573A (zh) * | 2005-09-10 | 2007-03-14 | 三星电子株式会社 | 系统芯片的故障诊断设备及方法以及系统芯片 |
CN101183131A (zh) * | 2007-12-24 | 2008-05-21 | 北京航空航天大学 | 边界扫描环境下电路板互连故障的内建测试实现方法 |
CN101719088A (zh) * | 2009-11-23 | 2010-06-02 | 北京龙芯中科技术服务中心有限公司 | 一种对处理器芯片进行在线检测的装置和方法 |
CN102841307A (zh) * | 2012-09-29 | 2012-12-26 | 南京理工大学常熟研究院有限公司 | 一种逻辑故障定位的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103675641A (zh) | 2014-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103675641B (zh) | 芯片故障定位方法、装置及系统 | |
CA2404059C (en) | Method and apparatus for providing optimized access to circuits for debug, programming, and test | |
US6687865B1 (en) | On-chip service processor for test and debug of integrated circuits | |
US8201036B2 (en) | IC with test and shadow access ports and output circuit | |
JP2001523005A (ja) | アドレス依存型命令を有する境界走査システム | |
JP6297091B2 (ja) | 電子システムならびにシステム診断回路およびその動作方法 | |
CN115562930A (zh) | 用于测试多核芯片的方法及装置、电子设备、存储介质 | |
CN116881067B (zh) | 一种生成vcd文件的方法、装置、设备及存储介质 | |
US20130198578A1 (en) | Maximizing Re-Use of External Pins of an Integrated Circuit for Testing | |
CN207601244U (zh) | 用于将tap信号耦合到jtag接口的电路系统 | |
CN108664387B (zh) | 基于ejtag的mips处理器调试方法及系统 | |
US6158034A (en) | Boundary scan method for terminating or modifying integrated circuit operating modes | |
Alves et al. | From design-for-test to design-for-debug-and-test: analysis of requirements and limitations for 1149.1 | |
US8429615B2 (en) | Semiconductor integrated circuit | |
CN112527710A (zh) | 一种jtag数据捕获分析系统 | |
KR100672082B1 (ko) | 이종 코아를 가진 시스템 온 칩에서의 연결선 지연 고장점검 테스트 제어기 및 이를 구비한 시스템 온 칩 | |
Yin et al. | Design of Digital Circuit Boundary Scan Test Controller Based on Embedded Platform | |
US9304165B2 (en) | Method for controlling a state machine | |
KR20030027989A (ko) | 칩 테스트 장치 | |
CN118278335A (zh) | 一种测试配置方法、硬件仿真器及测试系统 | |
CN116414682A (zh) | 程序的测试方法、装置、电子设备及存储介质 | |
CN111308314A (zh) | Fpga/cpld可编程门阵列方案及测试套件 | |
Zeng | Exploiting Boundary Scan functions of FPGA on ATE | |
II | DESIGN FOR DEBUG AND TEST TECHNIQUES | |
Dushistova et al. | Debugging with JTAG |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: 100095 Building 2, Longxin Industrial Park, Zhongguancun environmental protection technology demonstration park, Haidian District, Beijing Patentee after: Loongson Zhongke Technology Co.,Ltd. Address before: 100190 No. 10 South Road, Zhongguancun Academy of Sciences, Haidian District, Beijing Patentee before: LOONGSON TECHNOLOGY Corp.,Ltd. |