自适应开关频率调整电路
技术领域
本发明属于电子电路技术领域,特别是一种开关频率调整电路,可用于模拟集成电路。
背景技术
自适应开关频率调整电路是开关式转换器系统的重要组成部分,由转换器系统内部若干模块组成。相比于线性调节器,开关式变换器具有高效,高能量密度等特点,从而越来越受到用户的欢迎。然而传统的开关变换器的工作模式有两个固有的缺点。其一,单一固定的开关频率会产生较大的电磁干扰EMI;其二,单一的开关频率不适合在宽负载范围内提升转换器效率。
目前,提升开关转换器效率的方式包括突发模式和固定降频模式,其中:
突发模式,其实现是当系统负载进入轻载判断门限后,系统的输出电流将时断时续,通过固定间隔的开启和关闭开关管,实现轻载下较小的平均电流。但是这种方式是在单一系统时钟频率下实现的,虽然降低了导通损耗,但开关损耗并未因此降低,而且突发模式下的每次导通都会产生一个较大的电流脉冲,会对开关管造成很大的电压应力,影响系统可靠性的同时会产生很大的电磁干扰。
固定降频模式,是将系统时钟人为地分为两个频率,一个频率较高,用于正常负载下的工作;另一个频率较低,用于轻载下的工作。这两个频率的选择依赖于监测误差放大器输出的电压大小。这种模式虽然可以在一定程度上提高效率,但是由于在宽的负载变动范围仅分配两个频率,因而易出现在某些负载情况下开关转换器效率很低的情况。
发明内容
本发明针对上述现有技术存在的较大电磁干扰以及系统仅在较窄负载范围内保持较高效率的缺陷,提供一种自适应开关频率调整电路,以减小电磁干扰,提高开关转换器的效率。
实现本发明目的技术思路是:通过检测系统负载状态,确定系统内部振荡器模块的实时比较阈值,实现开关频率随负载线性变化,使系统在全负载范围保持高的传输转换效率;同时通过频率抖动控制逻辑,产生一组控制信号,使得时钟周期在个固定频率点附近变化,分散了单一频率时钟信号过于集中的频谱能量,降低了系统整体的电磁干扰。整个开关频率调整电路包括:
模式判别模块,用于通过检测反映负载状态的系统反馈电压,产生两个比较逻辑信号A和B,分别传输给到阈值选择模块;
阈值选择模块,用于对两个比较逻辑信号A和B进行逻辑运算,产生三个选通控制信号SW1,SW2和SW3,通过这些控制信号从外部输入的三路信号V1,V2和FB中选出一路信号,输出至基本振荡逻辑,作为该基本振荡逻辑的低阈值电压;
基本振荡器逻辑,用于产生时钟信号CLK输出至抖频控制逻辑,作为对该抖频控制逻辑的驱动信号;
抖频控制逻辑,利用输入的时钟信号CLK作为其时钟驱动,输出一组周期性的伪随机码序列D、E、F给受控周期电流源,控制其输出的电流大小;
受控周期电流源,利用抖频控制逻辑输出的伪随机码序列D,E,F产生一路周期性变动的充电电流,使时钟信号CLK在一个中心值附近周期变化。
上述自适应开关频率调整电路,其特征在于:所述的模式判别模块,包括第一比较器CMP1和第二比较器CMP2;
该第一比较器CMP1的正相输入端连接外部高阈值电压V_H,其负相输入端连接反馈电压FB,其输出第一比较逻辑信号A;
该第二比较器CMP2的正相输入端连接反馈电压FB,其负相输入端连接外部低阈值电压V_L,其输出第二比较逻辑信号B。
上述自适应开关频率调整电路,其特征在于:所述阈值选择模块,包括第一反相器和第二反相器,第一与非门,第二与非门和第三与非门,以及第一选通开关SW1,第二选通开关SW2,第三选通开关SW3,第一PMOS管MP1,第二PMOS管MP2,第三PMOS管MP3和第一电流源I1,其中:
第一反相器INV1,其输入端IN1与模式判别模块的第一比较逻辑信号A连接,其输出端与第一与非门NAND1的第一输入端A1连接;第一与非门NAND1的第二输入端A2与模式判别模块输出的第二比较逻辑信号B连接,其输出电压信号SW1作为第一选通开关SW1的控制信号;
第二反相器INV2,其输入端IN2与模式判别模块的第二逻辑电压信号B连接,其输出与第二与非门NAND2的第二输入端C2连接;第二与非门NAND2的第一输入端C1第三与非门NAND3的第一输入端B1连接,其输出电压信号SW3作为第三选通开关SW3的控制信号;
第三与非门NAND3,其第一输入端B1与第一反相器INV1的输入端IN1连接,其第二输入端B2与第二反相器INV2的输入端IN2连接,其输出电压信号SW2作为第二选通开关SW2的控制信号;
第一PMOS管MP1的源极以及第二PMOS管MP2的源极皆与电源VDD连接,第一PMOS管MP1的栅极与其漏极相连,其漏极连接第一电流源I的上端,第一电流源I的下端连接到地;第二PMOS管MP2的栅极与第一PMOS管MP1的栅极相连,第一PMOS管MP1与第二PMOS管MP2构成基本电流镜结构;第二PMOS管MP2的漏极连接第三PMOS管MP3的源极,第三PMOS管MP3的漏极连接到地,其栅极连接外部反馈电压FB,其源极输出等效反馈电压FB_IN;
第一选通开关SW1,其输入端连接外部基准电压V1;第二选通开关SW2的输入端与等效反馈电压FB_IN连接;第三选通开关SW3的输入端与外部基准电压V2连接;这三个选通开关的输出端连接在一起,构成输出端OUT。
上述自适应开关频率调整电路,其特征在于:所述基本振荡器逻辑,包含第三比较器CMP3和第四比较器CMP4,RS锁存器,第三反相器INV3和第四反相器INV3,第四与非门NAND4,传输门TG1,缓冲器BUF;其中:
第三比较器CMP3,其正相输入端通过电容C接地,其负相输入端与阈值选择模块的输出端OUT连接,其输出与RS锁存器的复位端R连接;
第四比较器CMP4,其正相输入端与外部基准电压V3连接,其负相输入端通过电容C接到地,其输出与RS锁存器的置位端S连接;RS锁存器D的输出与第三反相器INV3的输入端连接,第三反相器INV3的输出端为时钟信号CLK;第四与非门NAND4的两个输入端连接到一起并与第三反相器INV3的输出端连接,第四与非门NAND4的输出与第四反相器INV4的输入端连接;传输门TG1的第一输入端IO1与外部电压VC连接,第二输入端IO2与缓冲器BUF的输出端连接;缓冲器BUF的输入端连接外部基准电压V3。
上述自适应开关频率调整电路,其特征在于:所述抖频控制逻辑,包含分频模块FDIV,第一D触发器DFF1,第二D触发器DFF2,第三D触发器DFF3,第四D触发器DFF4,第五D触发器DFF5,第六D触发器DFF6,第五与非门NAND5,第六与非门NAND6,第一或非门NOR1,第二或非门NOR2和异或门XOR,其中:
分频模块FDIV,其输入端与基本振荡器逻辑的输出信号CLK连接,其输出分别与第一D触发器DFF1、第二D触发器DFF2、第三D触发器DFF3、第四D触发器DFF4、第五D触发器DFF5和第六D触发器DFF6的时钟输入端连接;这六个D触发器串联连接,即第一D触发器DFF1的输出端与第二D触发器DFF2的输入端连接,第二D触发器DFF2的输出端与第三D触发器DFF3的输入端连接,第三D触发器DFF3的输出端与第四D触发器DFF4的输入端连接,第四D触发器DFF4的输出端与第五D触发器DFF5的输入端连接,第五D触发器DFF5的输出端与第六D触发器DFF6的输入端连接;第一到第六D触发器的输出端依次为LE1、LE2、LE3、LE4、LE5和LE6;
第五与非门NAND5采用三输入与非门,其三个输入端分别与第一到第三D触发器的输出端LE1~LE3连接;第六与非门NAND6采用三输入与非门,其三个输入端分别与第四到第六D触发器的输出端LE4~LE6连接;第五与非门NAND5的输出端与第一或非门NOR1的第一输入端E1连接,第六与非门NAND6的输出端与第一或非门NOR1的第二输入端E2连接;
异或门XOR的两个输入端分别与第五D触发器DFF5的输出端LE5以及第六D触发器DFF6的输出端LE6连接,异或门XOR的输出端与第二或非门NOR2的第二输入端F2连接;
第一或非门NOR1的输出端与第二或非门NOR2的第一输入端F1连接,第二或非门NOR2的输出端与第一D触发器DFF1的输入端D连接。
上述自适应开关频率调整电路,其特征在于:所述受控周期电流源,其包含三个电流开关K1、K2、K3和四个电流源I1、I2、I3、I4,其中:
第一电流源I1的输入端与电源VDD连接;
第二电流源I2的输入端与电源VDD连接,其输出端与第一电流开关K1的输入端连接;
第三电流源I3的输入端与电源VDD连接,其输出端与第二电流开关K2的输入端连接;
第四电流源I4的输入端与电源VDD连接,其输出端与第三电流开关K3的输入端连接;
三个电流开关K1、K2、K3的输出与第一电流源I1的输出连接到一起,一并构成输出端IOUT。
本发明具有如下的优点:
本发明由于利用所述的模式判别和阈值选择模块,实时检测反馈电压的大小,判定振荡器的工作模式,使得开关频率根据负载变动而变化,优化了系统开关频率配置,减小了系统损耗,使得系统能在宽负载范围内保持高效率;
本发明由于所述的抖频控制逻辑产生的一系列周期控制信号,这组信号控制着一个周期性变化的充电电流,使得开关频率按照一定周期在一个固定值附近变化,因此分散了单一频率下高度集中的频谱能量,减弱了系统的电磁干扰。
附图说明
图1是本发明的原理框图;
图2是本发明中的模式判别模块;
图3是本发明中的阈值选择模块;
图4是本发明中的基本振荡器逻辑;
图5是本发明的抖频控制逻辑;
图6是本发明的受控周期电流源;
图7是本发明的工作原理示意图。
具体实施方式
以下参照附图对本发明作进一步详细描述。
参照图1,本发明所述的自适应开关频率调整电路,包括:
模式判别模块1,阈值选择模块2,基本振荡器逻辑3,抖频控制逻辑4和受控周期电流源5;该模式判别模块1包含三个输入端,这三个输入端分别与外部高阈值比较电压V_H、反馈电压FB和外部低阈值比较电压V_L连接,产生两个比较逻辑信号A和B,分别传输给到阈值选择模块2;该阈值选择模块2包含五个输入端和一个输出,其中第一输入端IN1和第二输入端IN2分别与比较逻辑信号A和B连接,第三和第四输入端分别与两个外部基准电压V1和V2连接,第五输入端与外部反馈电压FB连接,输出端OUT与基本振荡器逻辑3的VL输入端连接;该基本振荡器逻辑3包含三个输入端,其中第一输入端VH与外部基准电压V3连接,第二输入端VC通过电容C连接到地,第三输入端VL与阈值选择模块2的输出端连接,其输出CLK为系统时钟信号,并作为抖频控制逻辑4的输入端;该抖频控制逻辑4有三个输出端D,E,F,这三个输出端分别与受控周期电流源5的三个输入端ctl1,ctl2和ctl3连接。
参照图2,所述的模式判别模块1,包含两个比较器,分别为第一比较器CMP1和第二比较器CMP2,其中:第一比较器CMP1的正相输入端与外部高阈值电压V_H连接,负相输入端与外部反馈电压FB连接,输出第一比较逻辑信号A;第二比较器CMP2的正相输入端与外部反馈电压FB连接,其负相输入端与外部低阈值电压V_L连接,输出第二比较逻辑信号B,其中,V_L<V_H。FB为外部反馈电压,该反馈电压随负载变化,当系统负载变大时,FB电压升高,反之降低。当FB电压降低到外部低阈值电压V_L以下时,第一比较逻辑信号A输出高电平,第二比较逻辑信号B输出低电平;当V_L<FB<V_H时,两个比较逻辑信号A和B同时输出为高电平;当系统负载继续增加,使得系统处于正常工作状态时,FB电压高于V_H,第一比较逻辑信号A为低电平,第二比较逻辑信号B为高电平;这两个逻辑信号随后送到阈值选择模块2中,用以从阈值选择模块2的三个输入信号中选出一个并输出。
参照图3,所述的阈值选择模块2,包含第一反相器INV1和第二反相器INV2,第一与非门NAND1,第二与非门NAND2和第三与非门NAND3,以及第一选通开关SW1,第二选通开关SW2,第三选通开关SW3,第一PMOS管MP1,第二PMOS管MP2和第三PMOS管MP3。其中:第一PMOS管MP1的源极连接电源VDD,其栅极与漏极相连,其漏极通过第一电流源I1接到地;第二PMOS管MP2的源极连接电源VDD,其栅极与第一PMOS管MP1的栅极相连,第一PMOS管与第二PMOS管连接成电流镜结构,第二PMOS管的漏极连接第三PMOS管MP3的源极;第三PMOS管MP3的漏极连接到地,其栅极与反馈电压FB连接,其源极输出等效反馈电压FB_IN。第一反相器INV1的输入端IN1连接模式判别模块1输出的第一比较逻辑信号A,其输出与第一与非门NAND1的第一输入端A1连接;第一与非门NAND1的第二输入端IN2与模式判别模块1输出的第二比较逻辑信号B连接,其输出作为第一选通开关SW1的控制电压信号;第二反相器INV2的输入端IN2与模式判别模块1输出的第二比较逻辑信号B连接,其输出端与第三与非门NAND3的第二输入端C2连接;第三与非门NAND3的第一输入端C1与模式判别模块1输出的第一比较逻辑信号A连接,其输出电压作为第三选通开关SW3的控制电压信号;第二与非门NAND2的第一输入端B1与模式判别模块1输出的第一比较逻辑信号A连接,其第二输入端B2与模式判别模块1输出的第二比较逻辑信号B连接,其输出电压作为第二选通开关SW2的控制电压信号;第一选通开关SW1的上端与外部阈值电压V1连接,第二选通开关SW2的上端与等效反馈电压FB_IN连接,第三选通开关SW3的上端与外部阈值电压V2连接,这三个选通开关的下端连接到一起作为输出端OUT。
当FB电压高于外部高阈值电压V_H时,第一比较逻辑信号A为低电平,第二比较逻辑信号B为高电平,第一选通开关SW1打开,其余选通开关关闭,外部第一基准电压V1被选通并通过输出端OUT输出;
当FB电压低于外部低阈值电压V_L以下时,第一比较逻辑信号A为高电平,第二比较逻辑信号B为低电平,第三选通开关SW3打开,其余选通开关关闭,外部第二基准电压V2被选通,并通过输出端OUT输出,其中V1>V2;
当V_L<FB<V_H时,两个比较逻辑信号A和B同时输出为高电平,第二选通开关SW2打开,其余选通开关关闭,所述等效反馈电压FB_IN被选通并通过输出端OUT输出,由于外部反馈电压FB随负载不断变化,所以该等效反馈电压FB_IN不断变化,使得基本振荡器逻辑3中比较器的低阈值电压随外部反馈电压FB实时变化。
参照图4,所述的基本振荡器逻辑3,包含第三比较器CMP3和第四比较器CMP4、RS锁存器、第三反相器INV3、第四反相器INV4、第四与非门NAND4、传输门TG1和缓冲器BUF,其中:
第三比较器CMP3的正相输入端通过电容C连接到地,其负相输入端V_L与阈值选择模块2的输出端OUT连接,其输出与RS锁存器的复位端R连接;
第四比较器CMP4的正相输入端与外部基准电压V3连接,其负相输入端通过电容C连接到地,其输出与RS锁存器的置位端S连接;
RS锁存器的输出与第三反相器INV3的输入端连接,其输出为时钟信号CLK;
第四与非门NAND4的两个输入端连接到一起并与第三反相器INV3的输出连接,第四与非门NAND4的输出端与到第四反相器INV4的输入端连接;该第四反相器INV4的输入输出电压分别作为传输门TG1的两个导通控制信号;
传输门TG1的第一输入端IO1与外部电压VC连接,其第二输入端IO2与缓冲器BUF的输出端连接,缓冲器BUF的输入与外部基准电压V3连接;
所述第四反相器INV4、传输门TG1与缓冲器BUF的作用均是对电容电压进行箝位,使电容峰值电压等于外部基准电压V3。
随着电容C的充放电,电容电压VC的波形为三角波,在第三比较器CMP3中,电压VC和外部低阈值电压V_L比较,产生第三比较逻辑信号CMP_L,在第四比较器CMP4中,电容电压VC和外部高阈值电压V_H比较,产生第四比较逻辑信号CMP_H;第三比较逻辑信号CMP_L和第四比较逻辑信号CMP_H分别与RS锁存器的复位输入端R和置位输入端S连接,RS锁存器的输出经过第三反相器INV3整形后输出时钟信号CLK。
参照图5,所述的抖频控制逻辑4,包含分频模块FDIV、第一D触发器DFF1、第二D触发器DFF2、第三D触发器DFF3、第四D触发器DFF4、第五D触发器DFF5、第六D触发器DFF6、第五与非门NAND5、第六与非门NAND6、第一或非门NOR1、第二或非门NOR2和异或门XOR,其中:
分频模块FDIV,其输入端IN与基本振荡器逻辑3的输出端CLK连接,分频模块FDIV的输出作为第一D触发器DFF1、第二D触发器DFF2、第三D触发器DFF3、第四D触发器DFF4、第五D触发器DFF5和第六D触发器DFF6的时钟输入端;
第一D触发器DFF1的输出端与第二D触发器DFF2的输入端连接,第二D触发器DFF2的输出端与第三D触发器DFF3的输入端连接,第三D触发器DFF3的输出端与第四D触发器DFF4的输入端连接,第四D触发器DFF4的输出端与第五D触发器DFF5的输入端连接,第五D触发器DFF5的输出端与第六D触发器DFF6的输入端连接;第一D触发器的输出为第一逻辑信号LE1、第二D触发器的输出为第二逻辑信号LE2、第三D触发器的输出为第三逻辑信号LE3、第四D触发器的输出为第四逻辑信号LE4、第五D触发器的输出为第五逻辑信号LE5,第六D触发器的输出为第六逻辑信号LE6。
第一逻辑信号LE1、第二逻辑信号LE2和第三逻辑信号LE3分别与第五与非门NAND5的三个输入端连接,第四逻辑信号LE4、第五逻辑信号LE5和第六逻辑信号LE6分别与第六与非门NAND6的三个输入端连接,同时第五与非门NAND5和第六与非门NAND6的输出分别与第一或非门NOR1的第一输入端E1和第二输入端E2连接,第一或非门NOR1的输出与第二或非门NOR2的第一输入端F1连接;
第一逻辑信号LE1和第二逻辑信号LE2分别与异或门XOR的两个输入端连接,其输出与第二或非门NOR2的第二输入端F2连接;第二或非门NOR2的输出与第一D触发器DFF1的输入端连接;
由基本振荡器逻辑3输出的时钟信号CLK经过分频模块FDIV实现32分频,经过分频后的信号充当六个D触发器的时钟驱动信号,在所述时钟驱动信号的作用下,抖频控制逻辑4产生第一逻辑信号LE1、第二逻辑信号LE2和第三逻辑信号LE3,这三个逻辑信号分别与受控周期电流源5的三个输入端ctl1、ctl2和ctl3连接。
参照图6,所述的受控周期电流源5,包含三个电流开关K1、K2、K3以及第二电流源I2、第三电流源I3、第四电流源I4、第五电流源I5,其中第二电流源I2的电流远大于其它电流源的电流;
第二电流源I2的输入端连接电源VDD,其输出端为IOUT;第三电流源I3的输入端连接电源VDD,其输出端经过第一电流开关K1与输出端IOUT连接;第四电流源I4的输入端连接电源VDD,其输出端经过第二电流开关K2与输出端IOUT连接;第五电流源I5的输入端连接电源VDD,其输出端经过第三电流开关K3与输出端IOUT连接;由输出端IOUT输出的电流作为电容C的充电电流;
第一电流开关K1的控制电压信号是ctl1,控制电压信号ctl1与抖频控制逻辑4输出的第一逻辑信号LE1连接;
第二电流开关K2的控制电压信号是ctl3,控制电压信号ctl2与抖频控制逻辑4输出的第二逻辑信号LE2连接;
第三电流开关K3的控制电压信号是ctl3,控制电压信号ctl3与抖频控制逻辑4输出的第三逻辑信号LE3连接;由于这三个逻辑信号具有周期性,因此三个电流开关K1、K2、K3周期性地导通和关断;由于第二电流源I2始终处于导通状态,所以输出端IOUT输出的电流周期性地在第二电流源I2的电流值附近做增减变化,导致时钟信号CLK的频率周期性地在一个频率值附近变动,实现频率抖动。
本发明自适应开关频率调整电路的工作原理如下:
参照图7,区间a为系统正常带载时,外部反馈电压FB高于外部高阈值电压V_H,此时第一比较逻辑信号A输出为低电平,第二比较逻辑信号B输出为高电平,第一选通开关SW1打开,第二选通开关SW2和第三选通开关SW3关闭,此时基本振荡器逻辑中比较器的低阈值电压为外部基准电压V1,高阈值电压V3是外部的一个固定的基准电压,此时系统的工作频率为最高工作频率。
当系统负载逐渐减小时,外部反馈电压FB电压将逐渐降低,对应于图7中的b区间,在此区间中外部反馈电压FB大于外部低阈值电压V_L且小于外部高阈值电压V_H,第一比较逻辑信号A和第二比较逻辑信号B均输出高电平,此时第二选通开关SW2导通,第一选通开关SW1和第三选通开关SW3关断,等效反馈电压FB_IN被传输到阈值选择模块的输出端OUT,作为基本振荡器逻辑中的低阈值比较电压,在此区间内随着系统负载的减小,外部反馈电压FB逐渐降低,等效反馈电压FB_IN逐渐减小,因此基本振荡器逻辑中的低阈值比较电压逐渐下降,因此在该区间系统的开关频率随着负载的减小而逐渐降低。
当负载进一步减小时,反馈电压FB进一步降低,考虑到如果时钟频率持续减小将会进入音频范围,产生可以听到的噪声,为了避免这种现象的出现,需限定系统的最低开关频率。实现方式为当FB<V_L后,第三选通开关SW3导通,第一和第二选通开关SW1和SW2关闭,低阈值比较电压的最小值被设定为外部基准电压V2,此时系统的最小开关频率随之确定,如区间c所示。
由上述工作原理表明,当外部反馈电压FB高于高阈值比较电压V_H时,电路工作在高固定频率;当外部反馈电压FB低于低阈值比较电压V_L时,电路工作在一个稍高于音频上限20KHz的低固定频率;当外部反馈电压FB电压处于二者之间时,系统将根据负载变化对时钟频率做动态调整,可降低开关损耗,获得较高转换效率。
以上仅是本发明的一个最佳实例,不构成对本发明的任何限制,显然在本发明的构思下,可以对其电路进行不同的变更与改进,但这些均在本发明的保护之列。