CN103559328B - 一种忆容器的实现电路及其实现方法 - Google Patents

一种忆容器的实现电路及其实现方法 Download PDF

Info

Publication number
CN103559328B
CN103559328B CN201310274757.5A CN201310274757A CN103559328B CN 103559328 B CN103559328 B CN 103559328B CN 201310274757 A CN201310274757 A CN 201310274757A CN 103559328 B CN103559328 B CN 103559328B
Authority
CN
China
Prior art keywords
voltage
input
output
voltage source
electric capacity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310274757.5A
Other languages
English (en)
Other versions
CN103559328A (zh
Inventor
丘东元
韦兆华
张波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
South China University of Technology SCUT
Original Assignee
South China University of Technology SCUT
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by South China University of Technology SCUT filed Critical South China University of Technology SCUT
Priority to CN201310274757.5A priority Critical patent/CN103559328B/zh
Publication of CN103559328A publication Critical patent/CN103559328A/zh
Application granted granted Critical
Publication of CN103559328B publication Critical patent/CN103559328B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明公开了一种荷控型忆容器的实现电路,包括输入交流电压源、电荷控制型电压源、电容和电阻。本发明还公开了一种应用于忆容器的实现电路的实现方法,包括以下步骤:步骤1、第一电压采样器对电容电压信号vC进行采集,其输出电压vCo为vCo=vC;步骤2、第二电压采样器对输入电压信号vin进行采集,其输出电压vDo为vDo=vin;步骤3、将vCo输入到积分器进行积分;步骤4、对积分器的输出电压信号进行偏置处理;步骤5、利用乘法器把输入电压信号vin与偏置后的积分信后相乘;步骤6、计算忆容值。具有可根据应用场合的需要,通过调节直流电压源VDC、电容CL、积分器系数和电荷积分的大小,改变忆容器的工作范围等优点。

Description

一种忆容器的实现电路及其实现方法
技术领域
本发明涉及一种忆容器的电路实现技术,特别涉及一种忆容器的实现电路及其实现方法,本发明采用一系列电子电路构造一个具有荷控型忆容器特性的等效电路。
背景技术
美国伯克利大学蔡少棠教授于1971年首次提出除了电阻、电容和电感之外的第四种基本电路元件,即“忆阻器”。随后将“忆阻器”的概念进行拓展,得到了其他具有记忆特性的忆阻元件,如“忆容器”和“忆感器”。
若将磁通量φ对时间的积分值定义为磁通积分ρ=∫φdt,将电荷量q对时间的积分值定义为电荷积分σ=∫qdt,那么电压v、电流i、磁通φ、电荷q、磁通积分ρ和电荷积分σ这6个变量之间的关系如图1所示,其中忆容器用于表示dσ与dφ之间的关系,其定义为
其中y为状态变量,可为电荷的积分值σ或磁通量φ。相应地可以得到电荷积分控制型忆容器(简称为“荷控型忆容器”)和磁通控制型忆容器(简称为“磁控型忆容器”)两种类型的忆容器。其中荷控型忆容器的忆容值表达式为
自忆容器的概念被提出后,对忆容器的研究仅限于计算机仿真模型。如文献[1](Biolek,Z.,Biolek,D.and Biolkova,V.,SPICE modelling of memcapacitor,ELECTRONICS LETTERS,2010,Vol.46,No.7)提出了一种在PSPICE仿真环境下搭建的忆容器模型,文献[2](何朋飞,王丽丹,段书凯等.忆容器的Simulink模型及其主要特性分析,电子科技大学学报,2011,40(5):648-651)在Simulink的仿真环境下对忆容器进行了建模和分析,但现阶段均没有搭建符合忆容器特性的电路实物模型,无法在实际中开展忆容器的研究,阻碍了忆容器的发展和应用。
发明内容
本发明的首要目的在于克服现有技术的缺点与不足,提供一种忆容器的实现电路(忆容器是一种具有记忆功能的电容性元件),该电路的实现方式简单。
本发明的另一目的在于克服现有技术的缺点与不足,提供一种应用于忆容器的实现电路的实现方法,该方法可靠性高。
本发明的首要目的通过下述技术方案实现:一种忆容器的实现电路,包括输入交流电压源10、电荷控制型电压源、电容8和电阻9,所述输入交流电压源10、电容8和电阻9依次连接,交流电压源10、电容8和电阻均与电荷控制型电压源连接。电荷控制型电压源输出电压vSo与输入电荷qin的大小相关,通过控制电阻9上的电压大小,使输入电荷qin与输入交流电压vin之间满足荷控型忆容器关系,电容8为一个固定电容。
所述电荷控制型电压源包括第一电压采样器1、积分器2、加法器3、乘法器4、第二电压采样器5、减法器6和可调直流电压源7;输入交流电压源10的一端P与电容8的一端A连接,电容8的另一端B、电阻9的一端C和减法器6的输出端So连接,电阻9的另一端D与输入交流电压源10的另一端N连接;第一电压采样器1的第一输入端C1与电容8的一端A连接,第一电压采样器1的第二输入端C2与输入电容8的另一端B端连接,第一电压采样器1的输出端Co与积分器2的输入端Ii连接;积分器2的输出端Io与加法器3的第一输入端A1连接;加法器3的第二输入端A2与可调直流电压源7的正端连接,可调直流电压源7的负端与输入交流电压源10的另一端N连接;加法器3的输出端Ao与乘法器4的第一输入端M1连接;第二电压采样器5的第一输入端D1与输入交流电压源10的一端P连接;第二电压采样器5的第二输入端D2与输入交流电压源10的另一端N连接,第二电压采样器5的输出端Co与乘法器4的第二输入端M2及减法器6的同相输入端S1连接;乘法器4的输出端Mo与减法器6的反相输入端S2连接。
第一电压采样器、积分器、加法器、乘法器、第二电压采样器、减法器、可调直流电压源、电容和电阻,通过控制电阻的电压,实现对输入电荷的间接控制,使得输入电荷与输入交流电压之间符合荷控型忆容器的电压电荷关系,从而等效地获得一个荷控型忆容器。
本发明的另一目的通过以下技术方案实现:一种应用于忆容器的实现电路的实现方法,包括以下步骤:
步骤1、第一电压采样器1对电容电压信号vC进行采集,其输出电压vCo为vCo=vC
步骤2、第二电压采样器5对输入电压信号vin进行采集,其输出电压vDo为vDo=vin
步骤3、将vCo输入到积分器2,设积分器2的积分常数为k,故积分器2的输出电压vIo为:
vIo=k∫vCodt=k∫vCdt,
步骤4、对积分器2的输出电压信号进行偏置处理,即将vIo与直流电压源10的输出信号VDC输入到加法器3进行相加,得到加法器3的输出电压vAo为:
vAo=vA1+vA2=vIo+VDC=VDC+k∫vCdt,
式中,vA1和vA2为加法器3的输入信号,vA1=vIo,vA2=VDC
步骤5、利用乘法器4将加法器3的输出电压信号vAo与第二电压采样器5的输出电压信号vDo相乘,得到乘法器4的输出电压vMo为:
vMo=vM1·vM2=vAo·vDo=vin(VDC+k∫vCdt),
式中,vM1和vM2为乘法器4的输入信号,vM1=vAo,vM2=vDo
步骤6、利用减法器6把乘法器4的输出电压信号vMo与第一电压采样器1的输出电压信号vCo相减,得到减法器6的输出电压vSo为:
vSo=vS1-vS2=vCo-vMo=vin-vin(VDC+k∫vCdt),
式中,vS1为减法器6的被减数输入信号,vS2为减数输入信号,vS1=vCo,vS2=vMo
由于vR=vSo,可得电容8上的电压vC为:
式中,σC=∫qCdt为电荷量qC对时间的积分值,
由于电容电流等于输入电流iin,因此输入电荷量qin的大小为
即可得到的荷控型忆容器的忆容值CM表达式为
式中,C0=CL·VDC,σ=σC
通过调节电容值CL、直流电压VDC、积分常数k和电荷积分σC,可得到不同参数的忆容器。
具体的计算方法如下:第一电压采样器对电容8上的电压信号vC进行采集,第一电压采样器的输出电压vCo
vCo=vC, (3)
第二电压采样器对输入电压信号vin进行采集,第二电压采样器的输出电压vDo
vDo=vin, (4)
将vCo输入到积分器,设积分器的积分常数为k,故积分器的输出电压vIo
vIo=k∫vCodt=k∫vCdt, (5)
对积分器的输出电压信号进行偏置处理,即将vIo与一个直流电压信号VDC输入到加法器,故加法器的输出电压vAo
vAo=vA1+vA2=vIo+VDC=VDC+k∫vCdt, (6)
式中,vA1和vA2为加法器的输入信号,vA1=vIo,vA2=VDC
将vAo与vDo输入到乘法器进行相乘,得到乘法器的输出电压vMo
vMo=vM1·vM2=vAo·vDo=vin(VDC+k∫vCdt), (7)
式中,vM1和vM2为乘法器的输入信号,vM1=vAo,vM2=vDo
随后将vMo与vCo输入到减法器中进行相减,得到减法器的输出电压vSo
vSo=vS1-vS2=vCo-vMo=vin-vin(VDC+k∫vCdt), (8)
式中,vS1为减法器的被减数输入信号,vS2为减数输入信号,vS1=vCo,vS2=vMo,VDC为可调直流电压源7两端的电压值;
从图2可知,电容8与输入交流电压源10串联,CL为电容8的电容值,流过电容8的电流iC等于输入电流iin,因此电路输入电荷量的大小为qin=∫iindt=∫iCdt=qC。而电容CL上的电荷qC满足
故qin=CL·vC
由于电阻9上的电压等于减法器(6)的输出电压vSo,即vR=vSo,有
式中,σC=∫qCdt表示电容CL上电荷qC的积分。故vR实际上是一个与电荷量qC有关的电压,可看作一个电荷控制型电压源。
已知故输入电荷量qin的大小为
因此,本发明所得到的荷控型忆容器的忆容值CM表达式为
式中C0=CL·VDC,σ=σC
显然式(11)符合忆容值的定义,证明了本发明电路的正确性。
本发明的工作原理:本发明利用电子电路构造了一个基于电荷控制型电压源vSo,使电路的输入电荷和输入电压之间符合忆容器的定义,整个电路相当于一个荷控型忆容器。
本发明相对于现有技术具有如下的优点及效果:
1、本发明提供的一种实现荷控型忆容器的电路及方法,所得到的电路输入电荷与输入电压关系符合荷控型忆容器的定义(即背景技术中的式(2)),整个电路相当于一个荷控型忆容器。
2、本发明提供的一种实现荷控型忆容器的电路及方法,具有电路简单、工作可靠的特点,还可以根据实际应用需要,通过设定电路参数,灵活调节忆容值的大小。
3、本发明提供的荷控型忆容器电路具有易于集成化的特点,能够直接应用于实际电路中。本发明所提供的一种实现忆容器的电路及方法,为今后荷控型忆容器的实际应用提供了参考。
附图说明
图1是电路中6个变量的关系图;该6个变量为电压v、电流i、磁通φ、电荷q、磁通积分ρ和电荷积分σ。
图2是本发明提出的荷控型忆容器电路模型。
图3是本发明一种实施方式的实验电路图。
图4是图3实验电路对应的输入电压vin、电容电压vC和输入电流iin的波形图。
具体实施方式
下面结合实施例及附图对本发明作进一步详细的描述,但本发明的实施方式不限于此。
实施例
如图1所示,在电压v、电流i、磁通φ、电荷q、磁通积分ρ和电荷积分σ之间的相互关系中,忆容值用于表示σ与φ之间的关系,即
如图2所示,第一电压采样器1对电容8上的电压信号vC进行采集,其输出电压vCo
vCo=vC, (13)
第二电压采样器5对输入电压信号vin进行采集,其输出电压vDo
vDo=vin, (14)
将vCo输入到积分器2,设积分器2的积分常数为k,故积分器2的输出电压vIo
vIo=k∫vCodt=k∫vCdt, (15)
对积分器2的输出电压vIo进行偏置处理,即将vIo与一个直流电压源7的输出电压信号VDC输入到加法器,得到加法器3的输出电压vAo
vAo=vA1+vA2=vIo+VDC=VDC+k∫vCdt, (16)
式中,vA1和vA2为加法器3的输入信号,vA1=vIo,vA2=VDC
加法器3的输出电压信号vAo与采样的输入电压信号vDo输入到乘法器4进行相乘,得到乘法器4的输出电压vMo
vMo=vM1·vM2=vAo·vDo=vin(VDC+k∫vCdt), (17)
式中,vM1和vM2为乘法器4的输入信号,vM1=vAo,vM2=vDo
随后乘法器4的输出电压信号vMo与采样的输入电压信号vCo输入到减法器6进行相减,得到减法器6的输出电压vSo
vSo=vS1-vS2=vCo-vMo=vin-vin(VDC+k∫vCdt), (18)式中,vS1为减法器6的被减数输入信号,vS2为减数输入信号,vS1=vCo,vS2=vMo
从图2可知,电容8与输入交流电压源10串联,流过电容8的电流iC等于输入电流iin,因此电路输入电荷量的大小为qin=∫iindt=∫iCdt=qC。而电容8上的电荷qC满足故qin=CL·vC
由于电阻9上的电压等于减法器6的输出电压vSo,即vR=vSo,有
式中,σC=∫qCdt表示电容8上电荷qC的积分。故vR实际上是一个与电荷量qC有关的电压,可看作一个电荷控制型电压源。
已知故输入电荷量qin的大小为
因此,本发明所得到的荷控型忆容器的忆容值CM表达式为
式中C0=CL·VDC,σ=σC
显然式(21)符合忆容值的定义,证明了本发明电路的正确性。
图3为根据本发明搭建的电路图,包括3个LM358运算放大器,其中第一个LM358中的第一运放管op1构成图2的第二电压采样器5,其输出电压为vDo=vin,第二运放管op2与第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4构成图2的第一电压采样器1,设R1=R2=R3=R4,其输出电压为vCo=-vC;第二个LM358中的运放管op1与第五电阻R5、第二电容C1组成图2的积分器2,其输出电压为第三个LM358的运放管op1与第六电阻R6、第七电阻R7、第八电阻R8组成图2的加法器3,其输出电压为将模拟乘法器AN734的U0、U1、U2、X1及Y1端接地,Z1与W短接,得到的输入输出关系为可同时实现图2的乘法器5和减法器6的功能,乘法器AN734的输出电压为因此第一电容CL上的电压为输入电荷量的大小为该电路相应得到的忆容值大小为
设VDC=10V、CL=2μF、RD=1MΩ、R1=R2=R3=R4=10kΩ、R5=1kΩ、R6=R7=R8=10kΩ、C1=2μF且设定积分器2的输出电压范围为时,得到忆容值的大小范围为CM=2~3μF。当输入交流电压vin大小为5V/100Hz时,输入电压vin、电容电压vC和输入电流iin的波形如图4所示。已知vC与输入电荷qin成正比,由图4可见,本发明所提供的荷控型忆容器实现电路能得到与理想荷控型忆容器完全一致的特性。
上述实施例为本发明较佳的实施方式,但本发明的实施方式并不受上述实施例的限制,其他的任何未背离本发明的精神实质与原理下所作的改变、修饰、替代、组合、简化,均应为等效的置换方式,都包含在本发明的保护范围之内。

Claims (3)

1.一种忆容器的实现电路,其特征在于,包括输入交流电压源(10)、电荷控制型电压源、电容(8)和电阻(9),所述输入交流电压源(10)、电容(8)和电阻(9)依次连接,交流电压源(10)、电容(8)和电阻(9)均与电荷控制型电压源连接;
所述电荷控制型电压源包括第一电压采样器(1)、积分器(2)、加法器(3)、乘法器(4)、第二电压采样器(5)、减法器(6)和可调直流电压源(7);输入交流电压源(10)的一端(P)与电容(8)的一端(A)连接,电容(8)的另一端(B)与电阻(9)的一端(C)和减法器(6)的输出端(So)连接,电阻(9)的另一端(D)与输入交流电压源(10)的另一端(N)连接;第一电压采样器(1)的第一输入端(C1)与电容(8)的一端(A)连接,第一电压采样器(1)的第二输入端(C2)与输入电容(8)的另一端(B)端连接,第一电压采样器(1)的输出端(Co)与积分器(2)的输入端(Ii)连接;积分器(2)的输出端(Io)与加法器(3)的第一输入端(A1)连接;加法器(3)的第二输入端(A2)与可调直流电压源(7)的正端连接,可调直流电压源(7)的负端与输入交流电压源(10)的另一端(N)连接;加法器(3)的输出端(Ao)与乘法器(4)的第一输入端(M1)连接;第二电压采样器(5)的第一输入端(D1)与输入交流电压源(10)的一端(P)连接;第二电压采样器(5)的第二输入端(D2)与输入交流电压源(10)的另一端(N)连接,第二电压采样器(5)的输出端(Co)与乘法器(4)的第二输入端(M2)及减法器(6)的同相输入端(S1)连接;乘法器(4)的输出端(Mo)与减法器(6)的反相输入端(S2)连接。
2.一种应用于权利要求1所述的忆容器的实现电路的实现方法,其特征在于,包括以下步骤:
步骤1、第一电压采样器(1)对电容电压信号vC进行采集,其输出电压vCo为vCo=vC
步骤2、第二电压采样器(5)对输入电压信号vin进行采集,其输出电压vDo为vDo=vin
步骤3、将vCo输入到积分器(2),设积分器(2)的积分常数为k,故积分器(2)的输出电压vIo为:
vIo=k∫vCodt=k∫vCdt;
步骤4、对积分器(2)的输出电压信号进行偏置处理,即将vIo与直流电压源(10)的输出电压VDC输入到加法器(3)进行相加,得到加法器(3)的输出电压vAo为:
vAo=vA1+vA2=vIo+VDC=VDC+k∫vCdt;
式中,vA1和vA2为加法器(3)的输入信号,vA1=vIo,vA2=VDC
步骤5、利用乘法器(4)将加法器(3)的输出电压信号vAo与第二电压采样器(5)的输出电压信号vDo相乘,得到乘法器(4)的输出电压vMo为:
vMo=vM1·vM2=vAo·vDo=vin(VDC+k∫vCdt),
式中,vM1和vM2为乘法器(4)的输入信号,vM1=vAo,vM2=vDo
步骤6、计算忆容值CM
3.根据权利要求2所述的实现方法,其特征在于,所述步骤6包括以下步骤:
A、利用减法器(6)把乘法器(4)的输出电压信号vMo与第一电压采样器(1)的输出电压信号vCo相减,得到减法器(6)的输出电压vSo为:
vSo=vS1-vS2=vCo-vMo=vin-vin(VDC+k∫vCdt),
式中,vS1为减法器(6)的被减数输入信号,VDC为可调直流电压源(7)两端的电压值,CL为电容(8)的电容值,vS2为减数输入信号,vS1=vCo,vS2=vMo
B、由于vR=vSo,可得电容8上的电压vC为:
v C = v i n - v R = v i n ( V D C + k ∫ v C d t ) = v i n ( V D C + k ∫ q C C L d t ) = v i n ( V D C + k C L · σ C ) ,
式中,σC=∫qCdt为电荷量qC对时间的积分值,
C、由于流过电容8的电流等于输入电流iin,因此输入电荷量qin的大小为
q i n = ∫ i i n d t = q C = C L · v C = C L · v i n ( V D C + k C L · σ C ) = v i n ( C L · V D C + k · σ C ) ,
D、可得到的荷控型忆容器的忆容值CM表达式为
C M ( σ ) = q i n v i n = v i n ( C L · V D C + k · σ C ) v i n = C L V D C + k · σ C = C 0 + k · σ
式中,C0=CL·VDC,σ=σC
CN201310274757.5A 2013-07-02 2013-07-02 一种忆容器的实现电路及其实现方法 Active CN103559328B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310274757.5A CN103559328B (zh) 2013-07-02 2013-07-02 一种忆容器的实现电路及其实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310274757.5A CN103559328B (zh) 2013-07-02 2013-07-02 一种忆容器的实现电路及其实现方法

Publications (2)

Publication Number Publication Date
CN103559328A CN103559328A (zh) 2014-02-05
CN103559328B true CN103559328B (zh) 2017-06-06

Family

ID=50013574

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310274757.5A Active CN103559328B (zh) 2013-07-02 2013-07-02 一种忆容器的实现电路及其实现方法

Country Status (1)

Country Link
CN (1) CN103559328B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104573183B (zh) * 2014-12-09 2017-12-12 广西大学 忆容器的实现电路以及任意阶次忆容器电路的实现方法
CN104811182B (zh) * 2015-05-11 2019-02-15 中国矿业大学 一种磁链耦合型忆容器模拟电路
CN105119586A (zh) * 2015-08-27 2015-12-02 华南理工大学 一种基于忆容器的串联谐振电路
CN107451380B (zh) * 2017-09-08 2023-04-18 杭州电子科技大学 实现指数型荷控忆容器仿真器的电路
CN108334700B (zh) * 2018-02-05 2021-04-02 武汉科技大学 一种分数阶忆容器的等效电路
CN108491567B (zh) * 2018-02-05 2021-09-07 杭州电子科技大学 一种磁通控制型忆阻器的Simulink建模方法
CN108509672B (zh) * 2018-02-05 2022-03-01 杭州电子科技大学 一种电压控制型忆容器的Simulink建模方法
CN108509704B (zh) * 2018-03-22 2019-08-20 武汉科技大学 一种分数阶忆感器的等效电路
CN108736860A (zh) * 2018-05-24 2018-11-02 杭州电子科技大学 一种荷控忆容器等效电路模型
CN109308387B (zh) * 2018-09-12 2023-01-31 成都师范学院 电压分数阶积分控制式忆容器
CN110210065A (zh) * 2019-05-06 2019-09-06 成都师范学院 一种极简的浮地荷控忆容器电路仿真模型
CN113448271A (zh) * 2021-06-24 2021-09-28 杭州电子科技大学 一种机械式荷控忆容器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203366328U (zh) * 2013-07-02 2013-12-25 华南理工大学 一种忆容器的实现电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8493138B2 (en) * 2009-08-26 2013-07-23 Hewlett-Packard Development Company, L.P. Memcapacitive devices
US8437174B2 (en) * 2010-02-15 2013-05-07 Micron Technology, Inc. Memcapacitor devices, field effect transistor devices, non-volatile memory arrays, and methods of programming
US9110999B2 (en) * 2011-11-08 2015-08-18 Thana Shagrithaya Virtual data sharing user application

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203366328U (zh) * 2013-07-02 2013-12-25 华南理工大学 一种忆容器的实现电路

Also Published As

Publication number Publication date
CN103559328A (zh) 2014-02-05

Similar Documents

Publication Publication Date Title
CN103559328B (zh) 一种忆容器的实现电路及其实现方法
CN102928674A (zh) 连续时间相关器结构
CN102623062B (zh) 一种模拟忆阻器的电路
CN105375914B (zh) 一种实现忆感器特性的模拟电路
CN106249954A (zh) 电容式触摸感测构架
CN104573183B (zh) 忆容器的实现电路以及任意阶次忆容器电路的实现方法
CN206075652U (zh) 一种荷控忆容器的电路模拟器
CN104009748A (zh) 一种具有丰富动力学行为的忆阻超混沌系统及混沌电路
CN107169253A (zh) 对数型忆容器等效模拟电路
CN105373677B (zh) 一种磁控忆容器等效电路
Zheng et al. Analysis and generation of chaos using compositely connected coupled memristors
CN105787291B (zh) 一种模拟实现Morris‑Lecar神经元模型的电路
CN203366328U (zh) 一种忆容器的实现电路
Singh et al. New meminductor emulators using single operational amplifier and their application
CN103595392B (zh) 一种荷控型忆阻器的实现电路及其实现方法
CN105701306B (zh) 指数型磁控忆容器等效电路
CN204331729U (zh) 忆容器的实现电路
Liu et al. A novel fractional-order hyperchaotic system and its circuit realization
Said et al. Survey on two-port network-based fractional-order oscillators
CN108718190A (zh) 一种指数型局部有源忆阻器仿真器
CN203340044U (zh) 一种荷控型忆阻器的实现电路
CN109002602B (zh) 一种浮地磁控忆感器仿真器电路
Petrovas et al. Electronic model of fitzhugh-nagumo neuron
Li et al. Analog wavelet transform using multiple-loop feedback switched-current filters and simulated annealing algorithms
CN105373678B (zh) 一种忆容器仿真器电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant