CN103457790B - 一种时戳的标记方法及时戳的检测方法、装置和系统 - Google Patents

一种时戳的标记方法及时戳的检测方法、装置和系统 Download PDF

Info

Publication number
CN103457790B
CN103457790B CN201310359047.2A CN201310359047A CN103457790B CN 103457790 B CN103457790 B CN 103457790B CN 201310359047 A CN201310359047 A CN 201310359047A CN 103457790 B CN103457790 B CN 103457790B
Authority
CN
China
Prior art keywords
time stamp
message
time
difference
stamp
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201310359047.2A
Other languages
English (en)
Other versions
CN103457790A (zh
Inventor
张锡权
谭国豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Huawei Digital Technologies Co Ltd
Original Assignee
Beijing Huawei Digital Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Huawei Digital Technologies Co Ltd filed Critical Beijing Huawei Digital Technologies Co Ltd
Priority to CN201310359047.2A priority Critical patent/CN103457790B/zh
Publication of CN103457790A publication Critical patent/CN103457790A/zh
Application granted granted Critical
Publication of CN103457790B publication Critical patent/CN103457790B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明实施例公开了一种时戳的标记方法及时戳的检测方法、装置和系统,涉及通信领域,能够降低装置成本。该时戳标记功能的时戳的检测方法,包括:时戳的检测装置判断至少两个第一报文的传输时延是否一致;判断至少两个二报文中的时戳是否连续;判断芯片内部本地时钟是否正常;若至少两个第一报文的传输时延一致,至少两个第二报文中的时戳连续并且芯片内部本地时钟正常,则时戳的检测装置判定芯片的报文时戳标记正确。本发明用于对芯片的时戳标记功能检测。

Description

一种时戳的标记方法及时戳的检测方法、装置和系统
技术领域
本发明涉及通信领域,尤其涉及一种时戳的标记方法及时戳的检测方法,装置和系统。
背景技术
在分组传送网(Packet Transmission Network,PTN)网络上,操作、管理、维护(Operation、Administration、Maintenance,OAM)需要用报文对整个网络的链路传输延时和传输延时抖动进行测量和监控,其中,用报文对整个网络的链路传输延时和传输延时抖动进行测量主要通过在发送、接收时标记时戳,并对时戳进行运算、处理,获取网络的链路传输延时和传输延时抖动,这就要求对报文标记时戳的准确性。
当前对报文标记时戳准确性进行测试及验证的技术和方法是:时戳的检测装置构造延迟测量请求消息(Delay measurement Message,DMM)报文,通过实时时钟(Real Time Clock,RTC)在DMM报文中标记前向发送时戳TxTimeStampf,然后将该标记有TxTimeStampf的DMM报文,经过链路延时发送到被测试芯片,被测试芯片通过自身的RTC在接收到的DMM报文中标记前向接收时戳RxTimeStampf,根据DMM报文重新生成延迟测量响应消息(Delay measurement Reply,DMR)报文,并通过自身的RTC在该DMR报文中标记回传发送时戳TxTimeStampb,DMR报文中携带TxTimeStampf、RxTimeStampf、TxTimeStampb,经过链路延时Db1、Db2、Db3、Db4、Db5发回给时戳的检测装置,时戳的检测装置通过自身的RTC在接收到的DMR报文中标记回传接收时戳RxTimeStampb,这时时戳的检测装置接收到的报文中包含四个时戳,即:TxTimeStampf、RxTimeStampf、TxTimeStampb、RxTimeStampb;时戳的检测装置处理根据多次测量所得的不同TxTimeStampf、RxTimeStampf、TxTimeStampb、RxTimeStampb,对被测试芯片的时戳标记功能进行判断。
在实现上述时戳标记功能检测的过程中,发明人发现现有技术中至少存在如下问题:时戳的检测装置需具备识别DMM和DMR报文的能力,以及时戳标记功能,此类装置多为专用仪器,价格高昂。
发明内容
本发明的实施例提供一种报文时戳的标记方法及时戳时戳的检测方法,装置和系统,能够降低装置成本。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种时戳的检测方法,应用于时戳的检测装置,包括:
所述时戳的检测装置向芯片发送至少两个第一报文;
所述时戳的检测装置接收所述芯片发送的标记时戳后的所述至少两个第一报文,并根据所述至少两个标记时戳后的第一报文中的时戳判断所述至少两个第一报文的传输时延是否一致;
所述时戳的检测装置连续向所述芯片发送至少两个第二报文,所有的所述第二报文具有相同的帧数据比特率、相同的帧长,任意两个相邻第二报文的帧间隔相同;
所述时戳的检测装置接收所述芯片发送的标记时戳后的所述至少两个第二报文,并根据所述至少两个第二报文的帧数据比特率、所述至少两个第二报文的帧长、相邻所述至少两个第二报文的帧间隔及所述至少两个标记时戳后的第二报文中的时戳判断所述至少两个二报文中的时戳是否连续;
所述时戳的检测装置向芯片发送一个第三报文,并在预设的时间间隔后向所述芯片发送另一个第三报文;
所述时戳的检测装置接收所述芯片发送的标记时戳后的所述两个第三报文,并根据所述两个标记时戳后的第三报文中的时戳、所述第一个第三报文的帧数据比特率、所述第一个第三报文的帧长、所述两个第三报文的帧间隔及所述时间间隔判断所述芯片内部本地时钟是否正常;
若所述至少两个第一报文的传输时延一致,所述至少两个第二报文中的时戳连续并且所述芯片内部本地时钟正常,则所述时戳的检测装置判定所述芯片的报文时戳标记正确;
所述时戳包括:所述芯片将报文发送至检测回路中时在所述报文中标记的发送时戳及所述芯片在所述检测回路中接收所述报文时标记的接收时戳。
结合第一方面所述的时戳的检测方法,在第一种可能的实现方式中,所述根据所述至少两个标记时戳后的第一报文中的时戳判断所述至少两个第一报文的传输时延是否一致,具体包括:
所述时戳的检测装置获取所述至少两个第一报文中每个第一报文的接收时戳和发送时戳,计算所述每个第一报文的接收时戳和发送时戳的时间差,以及所述每个第一报文的接收时戳和发送时戳的时间差的平均值;
所述时戳的检测装置将每个第一报文的接收时戳和发送时戳的时间差分别与所述每个第一报文的接收时戳和发送时戳的时间差的平均值进行对比;
当所述每个第一报文的接收时戳和发送时戳的时间差的平均值与每个第一报文的接收时戳及发送时戳的时间差分别的误差都不大于误差阈值时,所述时戳的检测装置判定所述至少两个第一报文的传输时延一致。
结合第一方面所述的时戳的检测方法,在第二种可能的实现方式中,所述根据所述至少两个第二报文的帧数据比特率、所述至少两个第二报文的帧长、相邻所述至少两个第二报文的帧间隔及所述至少两个标记时戳后的第二报文中的时戳判断所述至少两个二报文中的时戳是否连续,具体包括:
所述时戳的检测装置获取所述至少两个第二报文中每个第二报文的接收时戳和发送时戳,计算相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差,将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差进行对比获取时间误差值;
当所有时间误差值均不大于误差阈值时,所述时戳的检测装置计算所有所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值;
所述时戳的检测装置通过所述公式δt=[(FL+FIG)×8]×1/FBR计算任意两个相邻第二报文之间的理论时间差,其中,δt为任意两个相邻第二报文之间的理论时间差,FL为所述第二报文的报文长度,FIG为第二报文的帧间隙,FBR为帧比特速率;
所述时戳的检测装置将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差进行对比,当所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差的误差不大于误差阈值时,所述时戳的检测装置判定所述至少两个第二报文中的时戳连续。
结合第一方面所述的时戳的检测方法,在第三种可能的实现方式中,所述根据所述两个标记时戳后的第三报文中的时戳及所述两个第三报文的发送时间间隔判断所述芯片内部本地时钟是否正常,具体包括:
所述时戳的检测装置获取所述两个第三报文中每个报文的接收时戳和发送时戳,计算所述两个第三报文的接收时戳的时间差及两个第三报文的发送时戳的时间差,将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的误差不大于误差阈值时,所述时戳的检测装置计算所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值;
所述时戳的检测装置通过所述公式δt3=[(FL3+FIG3)×8]×1/FBR3计算所述第一个第三报文的发送时间,其中,δt3为所述第一个第三报文的发送时间,FL3为所述第一个第三报文的报文长度,FIG3为所述两个第三报文的帧间隙,FBR3为所述第一个第三报文的帧比特速率;
所述时戳的检测装置将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和的误差不大于误差阈值时,所述时戳的检测装置判定所述芯片内部本地时钟正常。
结合第一方面、第一种可能的实现方式、第二种可能的实现方式及第三种可能的实现方式所述的时戳的检测方法,在第四种可能的实现方式中,还包括:
若所述至少两个第一报文的传输时延不一致,和/或所述至少两个第二报文中的时戳不连续,和/或所述芯片内部本地时钟不正常,则所述时戳的检测装置判定所述芯片的报文时戳标记错误,并上报芯片报文时戳标记警告。
第二方面,提供一种时戳的标记方法,应用于被测芯片,包括:
所述芯片接收时戳的检测装置发送的报文,对所述报文进行发送时戳标记,将所述发送时戳标记后的报文发送至检测回路;
接收所述检测回路发回的所述标记后的报文,并对所述发送时戳标记后的报文进行接收时戳标记,将所述二次时戳标记后的报文发送至所述时戳的检测装置。
结合第二方面所述的时戳的标记方法,在第一种可能的实现方式中,所述检测回路,包括光纤网络。
第三方面,提供一种时戳的检测装置,包括:通过数据总线连接的处理器、接收器、发射器及存储器,其中所述存储器用于存储所述处理器执行的程序代码;
所述发射器用于向芯片发送至少两个第一报文;
所述处理器用于通过所述接收器接收所述芯片发送的标记时戳后的所述至少两个第一报文,根据所述至少两个标记时戳后的第一报文中的时戳判断所述至少两个第一报文的传输时延是否一致;
所述发射器还用于连续向所述芯片发送至少两个第二报文,所有的所述第二报文具有相同的帧数据比特率、相同的帧长,任意两个相邻第二报文的帧间隔相同;
所述处理器还用于通过所述接收器接收所述芯片发送的标记时戳后的所述至少两个第二报文,根据所述至少两个第二报文的帧数据比特率、所述至少两个第二报文的帧长、相邻所述至少两个第二报文的帧间隔及所述至少两个标记时戳后的第二报文中的时戳判断所述至少两个二报文中的时戳是否连续;
所述发射器还用于向芯片发送一个第三报文,并在预设的时间间隔后向所述芯片发送另一个第三报文;
所述处理器还用于通过所述接收器接收所述芯片发送的标记时戳后的所述两个第三报文,根据所述两个标记时戳后的第三报文中的时戳、所述第一个第三报文的帧数据比特率、所述第一个第三报文的帧长、所述两个第三报文的帧间隔及所述时间间隔判断所述芯片内部本地时钟是否正常;
所述处理器还用于进行判定,若所述至少两个第一报文的传输时延一致,所述至少两个第二报文中的时戳连续并且所述芯片内部本地时钟正常,则所述处理器判定所述芯片的报文时戳标记正确;
所述时戳包括:所述芯片将报文发送至检测回路中时在所述报文中标记的发送时戳及所述芯片在所述检测回路中接收所述报文时标记的接收时戳。
结合第三方面所述的时戳的检测装置,在第一种可能的实现方式中,所述处理器,还具体用于:
获取所述至少两个第一报文中每个第一报文的接收时戳和发送时戳,计算所述每个第一报文的接收时戳和发送时戳的时间差,以及所述每个第一报文的接收时戳和发送时戳的时间差的平均值;
所述处理器具体还用于将每个第一报文的接收时戳和发送时戳的时间差分别与所述每个第一报文的接收时戳和发送时戳的时间差的平均值进行对比,当每个第一报文的接收时戳和发送时戳的时间差分别与所述每个第一报文的接收时戳和发送时戳的时间差的平均值的误差都不大于误差阈值时,所述处理器具体还用于判定所述至少两个第一报文的传输时延一致。
结合第三方面所述的时戳的检测装置,在第二种可能的实现方式中,所述处理器,具体用于:
获取所述至少两个第二报文中每个第二报文的接收时戳和发送时戳,计算相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差,将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差进行对比获取时间误差值;
当所有时间误差值均不大于误差阈值时,所述处理器计算所有所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值;
所述处理器具体还用于通过公式δt=[(FL+FIG)×8]×1/FBR计算任意两个相邻第二报文之间的理论时间差,其中,δt为任意两个相邻第二报文之间的理论时间差,FL为所述第二报文的报文长度,FIG为第二报文的帧间隙,FBR为帧比特速率;
所述处理器具体还用于将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差进行对比,当所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差的误差不大于误差阈值时,所述处理器具体还用于判定所述至少两个二报文中的时戳连续。
结合第三方面所述的时戳的检测装置,在第三种可能的实现方式中,所述处理器,具体用于:
获取所述两个第三报文中每个第三报文的接收时戳和发送时戳,计算所述两个第三报文的接收时戳的时间差及两个第三报文的发送时戳的时间差,将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的误差不大于误差阈值时,所述处理器计算所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值;
所述处理器具体还用于通过所述公式δt3=[(FL3+FIG3)×8]×1/FBR3计算所述第一个第三报文的发送时间,其中,δt3为所述第一个第三报文的发送时间,FL3为所述第一个第三报文的报文长度,FIG3为所述两个第三报文的帧间隙,FBR3为所述第一个第三报文的帧比特速率。
所述处理器具体还用于将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和的误差不大于误差阈值时,所述处理器具体还用于判定所述芯片内部本地时钟正常。
结合第三方面、第一种可能的实现方式、第二种可能的实现方式及第三种可能的实现方式所述的时戳的检测装置,在第四种可能的实现方式中:
若所述至少两个第一报文的传输时延不一致,和/或所述至少两个第二报文中的时戳不连续,和/或所述芯片内部本地时钟不正常,则所述处理器还用于判定所述芯片的报文时戳标记错误,并上报芯片报文时戳标记警告。
第四方面,提供一种芯片,包括:通过数据总线连接的处理器、时钟、接收器、发射器及存储器,其中所述存储器用于存储所述处理器执行的程序代码;
所述处理器用于通过所述接收器接收时戳的检测装置发送的报文,根据所述时钟对所述报文进行发送时戳标记,所述处理器还用于通过所述发射器将所述发送时戳标记后的报文发送至检测回路;
所述处理器还用于通过所述接收器接收所述检测回路发回的所述发送时戳标记后的报文,根据所述时钟对所述发送时戳标记后的报文进行接收时戳标记;
所述处理器还用于通过所述发射器将所述二次时戳标记后的报文发送至所述时戳的检测装置。
结合第四方面所述的芯片,在第一种可能的实现方式中,所述检测回路,包括光纤网络。
第五方面,提供一种时戳的检测系统,包括:时戳的检测装置,与所述时戳的检测装置相连的被测芯片及与所述被测芯片相连的检测回路,其中所述时戳的检测装置为上述的时戳的检测装置,所述被测芯片为上述的芯片。
本发明实施例提供的时戳的标记方法及时戳的检测方法,装置和系统,在被测芯片上进行检测报文的时戳标记,在时戳的检测装置上只进行时戳的检测,实现对被测芯片时戳标记功能的检测,能够降低装置成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍。
图1为本发明的实施例提供的一种时戳的检测系统结构示意图;
图2为本发明的实施例提供的一种时戳的检测装置结构示意图;
图3为本发明的实施例提供的一种芯片结构示意图;
图4为本发明的实施例提供的一种时戳的检测方法流程示意图;
图5为本发明的实施例提供的一种时戳的标记方法流程示意图;
图6为本发明的实施例提供的一种时戳的标记及检测系统结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
本发明实施例提供一种时戳的标记方法及时戳的检测方法,装置和系统,可以通过不具备时戳标记功能的普通测试仪器、通信设备或电脑主机对被测芯片进行时戳标记功能的检测。具体的,本发明提供一种时戳的检测系统,参照图1所示,包括时戳的检测装置1,与时戳的检测装置1相连的被测芯片2及与被测芯片2相连的检测回路3;在本实施例中,时戳的检测装置1与被测芯片2通过以太网实现连接,时戳的检测装置1可由普通测试仪器、通信设备或电脑主机实现,检测回路3可由光纤网络实现,时戳的检测装置1与芯片2的报文接收、发送都通过光模块实现。
其中,参照图2所示,本发明实施例提供的时戳的检测装置1包括通过数据总线11连接的处理器12、接收器13、发射器14及存储器15。
该总线11可以是工业标准体系结构(Industry StandardArchitecture,ISA)总线、外部设备互连(Peripheral Component,PCI)总线或扩展工业标准体系结构(Extended Industry StandardArchitecture,EISA)总线等。该总线11可以分为地址总线、数据总线、控制总线等。为便于表示,图2中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
存储器15用于存储数据及可执行程序代码,其中程序代码包括计算机操作指令,具体可以为:操作系统、应用程序等。存储器15可能包含高速RAM存储器,也可能还包括非易失性存储器(non-volatilememory),例如至少一个磁盘存储器。
处理器12可能是一个中央处理器(Central Processing Unit,CPU),或者是特定集成电路(Application Specific IntegratedCircuit,ASIC),或者是被配置成实施本发明实施例的一个或多个集成电路。
发射器14用于向芯片2发送至少两个第一报文。
处理器12用于通过接收器13接收芯片2发送的标记时戳后的至少两个第一报文,根据该至少两个标记时戳后的第一报文中的时戳判断至少两个第一报文的传输时延是否一致。
发射器14还用于连续向芯片2发送至少两个第二报文,所有的第二报文具有相同的帧数据比特率、相同的帧长,任意两个相邻第二报文的帧间隔相同。
处理器12还用于通过接收器13接收芯片2发送的标记时戳后的至少两个第二报文,根据该至少两个第二报文的帧数据比特率、帧长、两个相邻第二报文的帧间隔及该至少两个标记时戳后的第二报文中的时戳判断至少两个二报文中的时戳是否连续。
发射器14还用于向芯片2发送一个第三报文,并在预设的时间间隔后向芯片2发送另一个第三报文。
处理器12还用于通过接收器13接收芯片2发送的标记时戳后的两个第三报文,根据两个标记时戳后的第三报文中的时戳、第一个第三报文的帧数据比特率、第一个第三报文的帧长、两个第三报文的帧间隔及该两个第三报文的发送时间间隔判断芯片2内部本地时钟是否正常。
处理器12还用于进行判定,若至少两个第一报文的传输时延一致,至少两个第二报文中的时戳连续并且芯片2内部本地时钟正常,则处理器12判定芯片2的报文时戳标记正确。
上述第一报文、第二报文及第三报文为延迟测量(delaymeasurement,DM)报文,上述的时戳包括:芯片2将报文发送至检测回路3中时在报文中标记的发送时戳及芯片2在检测回路3中接收报文时标记的接收时戳。
上述实施例提供的时戳的检测装置,能够根据被测芯片发回的DM报文中的发送时戳及接收时戳及DM报文的发送参数对被测芯片的报文时戳标记功能进行检测,可以通过普通测试仪器、通信设备或电脑主机实现,从而降低了芯片时戳标记功能时戳的检测装置的价格。
进一步可选的,处理器12具体用于获取至少两个第一报文中每个第一报文的接收时戳和发送时戳,计算每个第一报文的接收时戳和发送时戳的时间差以及每个第一报文的接收时戳和发送时戳的时间差的平均值。
处理器12还具体用于将每个第一报文的接收时戳和发送时戳的时间差分别与每个第一报文的接收时戳和发送时戳的时间差的平均值进行对比,当每个第一报文的接收时戳和发送时戳的时间差分别与每个第一报文的接收时戳和发送时戳的时间差的平均值的误差都不大于误差阈值时,处理器12具体还用于判定至少两个第一报文的传输时延一致。
可选的,处理器12具体用于获取至少两个第二报文中每个第二报文的接收时戳和发送时戳,计算相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差,将所有相邻第二报文的接收时戳的时间差和相邻第二报文的发送时戳的时间差进行对比获取时间误差值。
当所有时间误差值均不大于误差阈值时,处理器12计算所有相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值。
处理器12还用于通过公式δt=[(FL+FIG)×8]×1/FBR计算任意两个相邻第二报文之间的理论时间差,其中,δt为任意两个相邻第二报文之间的理论时间差,帧长度FL(Frame Length,FL)为所述第二报文的报文长度,帧间隙FIG(Frame Inter-Gap,FIG)为第二报文的帧间隙,帧数据比特速率FBR(Frame Bit Rate,FBR)为帧比特速率。
处理器12具体还用于将相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与任意两个相邻第二报文之间的理论时间差进行对比,当相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与任意两个相邻第二报文之间的理论时间差的误差不大于误差阈值时,处理器12还用于判定至少两个二报文中的时戳连续。
可选的,处理器12还具体用于获取两个第三报文中每个第三报文的接收时戳和发送时戳,计算该两个第三报文的接收时戳的时间差及两个第三报文的发送时戳的时间差,将该两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差进行对比,当该两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的误差不大于误差阈值时,处理器12计算两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值。
处理器12具体还用于通过公式δt3=[(FL3+FIG3)×8]×1/FBR3计算第一个第三报文的发送时间,其中,δt3为第一个第三报文的发送时间,FL3为第一个第三报文的报文长度,FIG3为两个第三报文的帧间隙,FBR3为第一个第三报文的帧比特速率。
处理器12具体还用于将两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与两个第三报文的发送时间间隔和第一个第三报文的发送时间的和进行对比,当两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与两个第三报文的发送时间间隔和第一个第三报文的发送时间的和的误差不大于误差阈值时,处理器12判定芯片2内部本地时钟正常。
进一步,可选的,当处理器12判定至少两个第一报文的传输时延不一致,和/或至少两个第二报文中的时戳不连续,和/或芯片2内部本地时钟不正常时,处理器12还用于判定芯片2的报文时戳标记错误,并上报芯片2报文时戳标记警告。
参照图3所示,图1所示的芯片2,其中芯片2为被测芯片,包括:通过数据总线21连接的处理器22、时钟、接收器23、发射器24及存储器25。
该总线21可以是工业标准体系结构(Industry StandardArchitecture,ISA)总线、外部设备互连(Peripheral Component,PCI)总线或扩展工业标准体系结构(Extended Industry StandardArchi tecture,EISA)总线等。该总线21可以分为地址总线、数据总线、控制总线等。为便于表示,图3中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
存储器25用于存储数据或可执行程序代码,其中程序代码包括计算机操作指令,具体可以为:操作系统、应用程序等。存储器25可能包含高速RAM存储器,也可能还包括非易失性存储器(non-volatilememory),例如至少一个磁盘存储器。
处理器22可能是一个中央处理器(Central Processing Unit,CPU),或者是特定集成电路(Application Specific IntegratedCircuit,ASIC),或者是被配置成实施本发明实施例的一个或多个集成电路。
处理器22用于通过接收器23接收时戳的检测装置1发送的报文,根据时钟对报文进行发送时戳标记,处理器22还用于通过发射器24将发送时戳标记后的报文发送至检测回路3。
处理器22还用于通过接收器23接收检测回路3发回的发送时戳标记后的报文,根据时钟对发送时戳标记后的报文进行接收时戳标记。
处理器22还用于通过发射器24将该二次时戳标记后的报文发送至时戳的检测装置1。
本发明实施例提供的芯片、时戳的检测装置及系统,在被测芯片上进行检测报文的时戳标记,在检测装置上只进行时戳的检测,实现对被测芯片时戳标记功能的检测,能够降低装置成本。
本发明实施例还提供一种时戳的检测方法,参照图4所示,应用于上述装置实施例提供的时戳的检测装置,其中,第一报文、第二报文及第三报文可以为DM报文,包括:
401a、时戳的检测装置向芯片发送至少两个第一报文。
402a、时戳的检测装置接收芯片发送的标记时戳后的至少两个第一报文,并根据至少两个标记时戳后的第一报文中的时戳判断至少两个第一报文的传输时延是否一致。
401b、时戳的检测装置连续向芯片发送至少两个第二报文,所有的第二报文具有相同的帧数据比特率、相同的帧长,任意两个相邻第二报文的帧间隔相同。
402b、时戳的检测装置接收芯片发送的标记时戳后的至少两个第二报文,并根据至少两个第二报文的帧数据比特率、至少两个第二报文的帧长、相邻两个第二报文的帧间隔及至少两个标记时戳后的第二报文中的时戳判断至少两个二报文中的时戳是否连续。
401c、时戳的检测装置向芯片发送一个第三报文,并在预设的时间间隔后向芯片发送另一个第三报文。
402c、时戳的检测装置接收芯片发送的标记时戳后的两个第三报文,并根据两个标记时戳后的第三报文中的时戳、第一个第三报文的帧数据比特率、第一个第三报文的帧长、两个第三报文的帧间隔及两个第三报文的发送时间间隔判断芯片内部本地时钟是否正常。
403、当至少两个第一报文的传输时延一致,至少两个第二报文中的时戳连续并且芯片内部本地时钟正常时,时戳的检测装置判定芯片的报文时戳标记正确。
本发明实施例提供的时戳时戳的检测方法,根据被测芯片发回的DM报文中的发送时戳及接收时戳及DM报文的发送参数对被测芯片的报文时戳标记功能进行检测,进而降低了芯片时戳标记功能时戳的检测装置的价格。
本发明实施例还提供一种时戳的标记方法,参照图5所示,应用于上述装置实施例提供的被测芯片,包括:
501、芯片接收时戳的检测装置发送的报文。
502、芯片对报文进行发送时戳标记,将发送时戳标记后的报文发送至检测回路。
503、芯片接收检测回路发回的标记后的报文,并对发送时戳标记后的报文进行接收时戳标记。
504、芯片将二次时戳标记后的报文发送至时戳的检测装置。
本发明实施例提供的报文时戳的标记方法及时戳时戳的检测方法,在被测芯片上进行检测报文的时戳标记,在检测装置上只进行时戳的检测,实现对被测芯片时戳标记功能的检测,能够降低装置成本。
具体的,本发明实施例提供一种报文时戳的标记方法及时戳时戳的检测方法,其中,时戳的检测装置可以为不具备打戳的普通测试仪器、通信设备或电脑主机,第一报文、第二报文及第三报文为DM报文,整个时戳的标记和时戳检测过程分为四大部分:第一部分为步骤601a-610a所示的流程,第二部分为步骤601b-610b所示的流程,第三部分为步骤601c-610c所示的流程,第四部分为步骤611a或611b。
参照图6所示的系统,其中,芯片可以为SD8xxx芯片,时戳的检测装置可以为SMartBit装置或Tesgine装置;其中芯片包括:回路端口1Port1、回路端口2Port3、芯片端口1DSAPort1、芯片端口2DSAPort2;时戳的检测装置包括:检测端口1Sport2、检测端口2Sport4;参照上述系统本发明的实施例提供一种系统初始设定的脚本语言,对系统的初始设置如下:
1、设置端口的OAM属性{PortID=Port3;oTPID=oOAMTPIDx;使能时戳;非分布式交换架构(Distributed Switching Architecture,DSA)端口;不使能TPLABEL;TPLABEL=TPLABELx}#Rxtimestamp;
{设置芯片的端口属性,通过port3端口接收报文,芯片对port3端口接收的报文进行Rxt imestamp(接收时戳)标记}
2、设置端口的OAM属性{PortID=DSAPort1;oTPID=oOAMTPIDx;使能时戳;DSA端口;不使能TPLABEL;TPLABEL=TPLABELx}#Txtimestamp
{设置芯片的端口属性,通过DSAport1端口接收报文,芯片对DSAport1端口接收的报文进行Txtimestamp(发送时戳)标记}
3、设置全局的OAM属性{iTPID=iOAMTPIDx;eTYPE=0x8902;chnTYPE=chnTYPEx}
{设置芯片的全局属性参数,让芯片可以识别/接收特定的延时测量报文(如第一、第二、第三报文)}
第一部分包括以下步骤:
601a、时戳的检测装置1向芯片2发送至少两个第一报文(此实施例以两个第一报文为进行说明)。
602a、芯片2接收时戳的检测装置1发送的第一报文,芯片2通过时钟对第一报文进行发送时戳标记。
603a、芯片2将发送时戳标记后的第一报文发送至检测回路3。
604a、芯片2接收检测回路3发回的标记后的报文,通过本地时钟24对发送时戳标记后的报文进行接收时戳标记。
605a、芯片2将二次时戳标记后的第一报文发送至时戳的检测装置1。
606a、时戳的检测装置1接收芯片2发送的标记时戳后的两个第一报文。
607a、时戳的检测装置1获取两个第一报文中每个第一报文的接收时戳和发送时戳。
608a、时戳的检测装置1根据公式dT=Rx-Tx计算每个第一报文的接收时戳和发送时戳的时间差,其中dT为每个第一报文的接收时戳和发送时戳的时间差,Rx为第一报文的接收时戳,Tx为第一报文的发送时戳,根据公式计算每个第一报文的接收时戳和发送时戳的时间差的平均值,其中DLa为每个第一报文的接收时戳和发送时戳的时间差的平均值,为第一报文的接收时戳和发送时戳的时间差的和,N为第一报文的数量。
609a、时戳的检测装置1将每个第一报文的接收时戳和发送时戳的时间差分别与每个第一报文的接收时戳和发送时戳的时间差的平均值进行对比。
当每个第一报文的接收时戳和发送时戳的时间差分别与每个第一报文的接收时戳和发送时戳的时间差的平均值的误差都不大于误差阈值时,610a、时戳的检测装置1判定第一报文的传输时延一致。
参照图6所示,本发明的实施例提供实现第一部分流程的脚本语言,如下所示:
4、检测装置发送DSA的fromcpu协议报文{SrcSPorts=[SPort2];DstSPorts=[SPort4];Burst;Count=SMBCountx;PktLen=BytexMiddle;DMAC=DMAC1;SMAC=SMAC1;isTag=0;TC=TCx1;isMC=0;destDEV=LocalDev1;destPORT=Port1;isFilter=1;EType=0x8902;Data="00 2D 00 10 11 22 3344 55 66 77 88"}#获取延时基准@DelayDM0
{检测装置发送、接收报文的设置,包括:报文的发送端口为Sport2,接收端口Sport4,设定第一报文的发送数量、长度、源媒体子层地址、目标媒体子层地址、网络标识与优先级,报文为非多播报文,设置芯片的物理编号及下跳转发目的端口,报文可被过滤,设置报文的类型域及除报文头之外的报文净荷}
//检查检测装置接收DSA转发报文内容{SPorts=[SPort4];FORWORD;isTag=0;QIdx=Qindex2;dsaVLAN=INPVID}
{对芯片发送的报文进行检查,检测装置的接收端口为SPort4,前向发送的报文}
//检查SMB端口收报文内容{SPorts=[SPort4];PktNum=1;DataOffset=20;DataLen=6;expValue="89 02 00 2D 00 10"}
{检测装置对接收的报文进行检查,源端口SPort4,报文为第一个第一报文}
//检查仪表端口收报文长度{SPorts=[SPort4];PktNum=1;expPktLen=(BytexMiddle)}
{检测装置对接收的报文进行检查,源端口SPort4,报文为第一个第一报文,报文长度为预设长度(BytexMiddle)}
//检查仪表端口收发报文数是否相等{srcSPort=SPort2;dstSPort=SPort4}
{检测装置检查SPort2发出的报文数量与SPort4端口接收的报文数量}
//获取仪表DM报文的时戳及延时{SPorts=SPort4;PktNum=10;DataOffset=26;@TxTimeStamp0;@RxTimeStamp0;@DelayDM0}
{获取第十个第一报文中的时戳,包括:@TxTimeStamp0发送时戳与@RxTimeStamp0接收时戳,计算链路延迟@DelayDM0}
//获取仪表DM报文的时戳及延时{SPorts=SPort4;PktNum=11;DataOffset=26;@TxTimeStamp01;@RxTimeStamp01;@DelayDM01}
{获取第十一个第一报文中的时戳,包括:@TxTimeStamp01发送时戳与@RxTimeStamp01接收时戳,计算链路延迟@DelayDM01}
//检查变量值等于期望值{DelayDM0=@DelayDM01;ExpectMin=ExpectMinDelay1;ExpectMax=ExpectMaxDelay1}#延时与组网的链路传输速率、距离、处理延时、包长有关
{对每个报文接收时戳和发送时戳的时间差进行对比}
//检查变量值等于期望值{DMVar iable变量=@DelayDM0;ExpectMin=ExpectMinDelay1;ExpectMax=ExpectMaxDelay1}#延时与组网的链路传输速率、距离、处理延时、包长有关
{对每个报文接收时戳和发送时戳的时间差的平均值与期望值进行对比}
第二部分包括以下步骤:
601b、时戳的检测装置1向芯片2发送至少两个第二报文(此实施例以两个第二报文为进行说明)。
602b、芯片2接收时戳的检测装置1发送的第二报文,芯片2通过时钟对第二报文进行发送时戳标记。
603b、芯片2将发送时戳标记后的第二报文发送至检测回路3。
604b、芯片2接收检测回路3发回的标记后的报文,通过本地时钟24对发送时戳标记后的报文进行接收时戳标记。
605b、芯片2将二次时戳标记后的第二报文发送至时戳的检测装置1。
606b、时戳的检测装置1接收芯片2发送的标记时戳后的两个第二报文。
607b、时戳的检测装置1获取两个第二报文中每个第二报文的接收时戳和发送时戳。
608b、时戳的检测装置1根据公式dTt=Txn+1-Txn计算相邻两个第二报文的发送时戳的时间差,其中dTt为相邻两个第二报文的发送时戳的时间差,Txn为第二报文的发送时戳,Txn+1为后一个第二报文的发送时戳;根据公式dTr=Rxn+1-Rxn计算相邻两个第二报文的接收时戳的时间差,其中dTr为相邻两个第二报文的接收时戳的时间差,Rxn为第二报文的接收时戳,Rxn+1为后一个第二报文的接收时戳;对比所有相邻第二报文的接收时戳的时间差和相邻第二报文的发送时戳的时间差获取时间误差值。
当所有时间误差值均不大于误差阈值时,609b、时戳的检测装置1根据公式δt=[(FL+FIG)×8]×1/FBR计算任意两个相邻第二报文之间的理论时间差,其中,δt为任意两个相邻第二报文之间的理论时间差,FL为所述第二报文的报文长度,FIG为第二报文的帧间隙,FBR为帧比特速率;根据公式计算相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值,其中DLb为相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值,为相邻两个第二报文的发送时戳的时间差的和,为相邻两个第二报文的接收时戳的时间差的和;将任意两个相邻第二报文之间的理论时间差与相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值进行对比。
当相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与任意两个相邻第二报文之间的理论时间差的误差不大于误差阈值时,610b、时戳的检测装置1判定第二报文中的时戳连续。
参照图6所示,本实施例提供实现第二部分流程的脚本语言,如下:
5、仪表发送DSA的fromcpu协议报文{SrcSPorts=[SPort2];DstSPorts=[SPort4];Burst;Count=SMBCountx;PktLen=BytexMiddle;DMAC=DMAC1;SMAC=SMAC1;isTag=0;TC=TCx1;isMC=0;destDEV=LocalDev1;destPORT=Port1;isFilter=1;EType=0x8902;Data="00 2D 00 10 11 22 3344 55 66 77 88"}
{检测装置发送、接收报文的设置,包括:报文的发送端口为Sport2,接收端口Sport4,设定第二报文的发送数量、长度、源媒体子层地址、目标媒体子层地址、网络标识与优先级,报文为非多播报文,设置芯片的物理编号及下跳转发目的端口,报文可被过滤,设置报文的类型域及除报文头之外的报文净荷}
//获取仪表DM报文的时戳及延时{SPorts=SPort4;PktNum=1;DataOffset=26;@TxTimeStamp0;@RxTimeStamp0;@DelayDM1}
{获取第一个第二报文中的时戳,包括:@TxTimeStamp0发送时戳与@RxTimeStamp0接收时戳,计算链路延迟@DelayDM1}
//获取仪表DM报文的时戳及延时{SPorts=SPort4;PktNum=2;DataOffset=26;@TxTimeStamp1;@RxTimeStamp1;@DelayDM11}
{获取第二个第二报文中的时戳,包括:@TxTimeStamp1发送时戳与@RxTimeStamp1接收时戳,计算链路延迟@DelayDM11}
//检查变量值等于期望值{DMVariable=@DelayDM1;ExpectMin=(@DelayDM0)*(1-DelayRatio1);ExpectMax=(@DelayDM0)*(1+DelayRatio1)}#判断链路延时是否具有一致性
{对第一个第二报文和第二个第二报文的接收时戳的时间差与链路延迟进行对比}
//检查变量值等于期望值{DMVariable=@DelayDM11;ExpectMin=(@DelayDM0)*(1-DelayRatio1);ExpectMax=(@DelayDM0)*(1+DelayRatio1)}#判断链路延时是否具有一致性
{对第一个第二报文和第二个第二报文的发送时戳的时间差与链路延迟进行对比}
//检查变量值等于期望值{DMVariable=@TxTimeStamp1-@TxTimeStamp0;ExpectMin=ExpectMinTx1;ExpectMax=ExpectMinTx1}#判断发送的前后连续包的时戳是否连续
{对相邻两个第二报文的发送时戳的时间差与接收时戳的时间差的平均值与链路延迟进行对比}
//检查变量值等于期望值{DMVariable=@RxTimeStamp1-@RxTimeStamp0;ExpectMin=ExpectMinRx1;ExpectMax=ExpectMaxRx1}#判断接收的前后连续包的时戳是否连续
{对相邻两个第二报文的发送时戳的时间差与接收时戳的时间差的平均值与计算的链路延迟进行对比}
第三部分包括以下步骤:
601c、时戳的检测装置1向芯片2发送一个第三报文,并在预设的时间间隔后向芯片2发送另一个第三报文。
602c、芯片2接收时戳的检测装置1发送的第三报文,芯片2通过时钟对第三报文进行发送时戳标记。
603c、芯片2将发送时戳标记后的第三报文发送至检测回路3。
604c、芯片2接收检测回路3发回的标记后的报文,通过本地时钟24对发送时戳标记后的报文进行接收时戳标记。
605c、芯片2将二次时戳标记后的第三报文发送至时戳的检测装置1。
606c、时戳的检测装置1接收芯片2发送的标记时戳后的两个第三报文。
607c、时戳的检测装置1获取两个第三报文中每个第三报文的接收时戳和发送时戳。
608c、时戳的检测装置1根据公式dTt=Tx2-Tx1计算两个第三报文的发送时戳的时间差,其中dTt为两个第三报文的发送时戳的时间差,Tx1为前一个第三报文的发送时戳,Tx2为后一个第三报文的发送时戳,根据公式dTr=Rx2-Rx1计算两个第三报文的接收时戳的时间差,其中dTr为两个第三报文的接收时戳的时间差,Rx1为前一个第三报文的接收时戳,Rx2为后一个第三报文的接收时戳;将该两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差进行对比。
当该两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的误差不大于误差阈值时,609c、时戳的检测装置1根据公式DLc=(dTt+dTr)/2计算两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值,其中DLc为两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值,dTt为两个第三报文的发送时戳的时间差,dTr为两个第三报文的接收时戳的时间差;
时戳的检测装置1根据公式δt3=[(FL3+FIG3)×8]×1/FBR3计算第一个第三报文的发送时间其中,δt3为第一个第三报文的发送时间,FL3为第一个第三报文的报文长度,FIG3为两个第三报文的帧间隙,FBR3为第一个第三报文的帧比特速率。
时戳的检测装置1将两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与两个第三报文的发送时间间隔和第一个第三报文的发送时间的和进行对比。
当两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与两个第三报文的发送时间间隔和第一个第三报文的发送时间的和的误差不大于误差阈值时,610c、时戳的检测装置1判定芯片2内部本地时钟正常。
参照图6所示,本实施例提供实现第三部分流程的脚本语言:
6、仪表发送DSA的fromcpu协议报文{SrcSPorts=[SPort2];DstSPorts=[SPort4];Burst;Count=SMBCountx;PktLen=BytexMiddle;DMAC=DMAC1;SMAC=SMAC1;isTag=0;TC=TCx1;isMC=0;destDEV=LocalDev1;destPORT=Port1;isFilter=1;EType=0x8902;Data="00 2D 00 10 11 22 3344 55 66 77 88"}
{检测装置发送、接收报文的设置,包括:报文的发送端口为Sport2,接收端口Sport4,发送第一个第三报文、设置第一个第三报文的长度、源媒体子层地址、目标媒体子层地址、网络标识与优先级,报文为非多播报文,设置芯片的物理编号及下跳转发目的端口,报文可被过滤,设置报文的类型域及除报文头之外的报文净荷}
//获取仪表DM报文的时戳及延时{SPorts=SPort4;PktNum=1;DataOffset=26;@TxTimeStamp0;@RxTimeStamp0;@DelayDM2_0}
{获取第一个第三报文中的时戳,包括:@TxTimeStamp0发送时戳;@RxTimeStamp0接收时戳,计算链路延迟@DelayDM2_0}
7、等待时间{sleeptime=sleeptimex}
8、仪表发送DSA的fromcpu协议报文{SrcSPorts=[SPort2];DstSPorts=[SPort4];Burst;Count=SMBCountx;PktLen=BytexMiddle;DMAC=DMAC1;SMAC=SMAC1;isTag=0;TC=TCx1;isMC=0;destDEV=LocalDev1;destPORT=Port1;isFilter=1;EType=0x8902;Data="00 2D 00 10 11 22 3344 55 66 77 88"}
{检测装置发送、接收报文的设置,包括:报文的发送端口为Sport2,接收端口Sport4,发送另一个第三报文、设置该第三报文的长度、源媒体子层地址、目标媒体子层地址、网络标识与优先级,报文为非多播报文,设置芯片的物理编号及下跳转发目的端口,报文可被过滤,设置报文的类型域及除报文头之外的报文净荷}
//检查变量值等于期望值{DMVariable=@DelayDM2_0;ExpectMin=(@DelayDM0)*(1-DelayRatio1);ExpectMax=(@DelayDM0)*(1+DelayRatio1)}#判断第一个第三报文的链路延时是否具有一致性
{对第一个第三报文接收时戳和发送时戳的时间差与链路延迟进行对比}
//获取仪表DM报文的时戳及延时{SPorts=SPort4;PktNum=1;DataOffset=26;@TxTimeStamp1;@RxTimeStamp1;@DelayDM2}
{获取该另一个第三报文中的时戳,包括:@TxTimeStamp1发送时戳;@RxTimeStamp1接收时戳,计算链路延迟@DelayDM2_0}
//检查变量值等于期望值{DMVariable=@DelayDM2;ExpectMin=(@DelayDM0)*(1-DelayRatio1);ExpectMax=(@DelayDM0)*(1+DelayRatio1)}#判断该另一个第三报文链路延时是否具有一致性
{对该另一个第三报文接收时戳和发送时戳的时间差与链路延迟进行对比}
//检查变量值等于期望值{DMVariable=@TxTimeStamp1-@TxTimeStamp0;ExpectMin=RTCsleeptime;ExpectMax=(RTCsleeptime)*(1+sleeptimeRatio)}#判断前后间隔sleeptimex发送包的时戳是否连续
{对两个报文的发送时戳的时间差与等待时间和第一个第三报文的发送时间的和进行对比}
//检查变量值等于期望值{DMVariable=@RxTimeStamp1-@RxTimeStamp0;ExpectMin=RTCsleeptime;ExpectMax=(RTCsleeptime)*(1+sleeptimeRatio)}#判断前后间隔sleeptimex接收包的时戳是否连续
{对两个报文的接收时戳的时间差与等待时间和第一个第三报文的发送时间的和进行对比}
第四部分,当时戳的检测装置1判定第一报文的传输时延一致,第二报文中的时戳连续并且芯片2内部本地时钟正常时,611a、时戳的检测装置1判定芯片2的报文时戳标记正确;当时戳的检测装置1判定第一报文的传输时延不一致,第二报文中的时戳不连续或芯片2内部本地时钟不正常时,611b、时戳的检测装置1判定芯片2的报文时戳标记错误,并上报芯片2报文时戳标记警告。
本发明实施例提供的报文时戳的标记方法及时戳时戳的检测方法,装置和系统,在被测芯片上进行检测报文的时戳标记,在检测装置上只进行时戳的检测,实现对被测芯片时戳标记功能的检测,能够降低装置成本。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (15)

1.一种时戳的检测方法,其特征在于,应用于时戳的检测装置,包括:
所述时戳的检测装置向芯片发送至少两个第一报文;
所述时戳的检测装置接收所述芯片发送的标记时戳后的所述至少两个第一报文,并根据所述至少两个标记时戳后的第一报文中的时戳判断所述至少两个第一报文的传输时延是否一致;
所述时戳的检测装置连续向所述芯片发送至少两个第二报文,所有的所述第二报文具有相同的帧数据比特率、相同的帧长,任意两个相邻第二报文的帧间隔相同;
所述时戳的检测装置接收所述芯片发送的标记时戳后的所述至少两个第二报文,并根据所述至少两个第二报文的帧数据比特率、所述至少两个第二报文的帧长、所述至少两个第二报文的帧间隔及所述至少两个标记时戳后的第二报文中的时戳判断所述至少两个二报文中的时戳是否连续;
所述时戳的检测装置向芯片发送一个第三报文,并在预设的时间间隔后向所述芯片发送另一个第三报文;
所述时戳的检测装置接收所述芯片发送的标记时戳后的所述两个第三报文,并根据所述两个标记时戳后的第三报文中的时戳、所述第一个第三报文的帧数据比特率、所述第一个第三报文的帧长、所述两个第三报文的帧间隔及所述时间间隔判断所述芯片内部本地时钟是否正常;
若所述至少两个第一报文的传输时延一致,所述至少两个第二报文中的时戳连续并且所述芯片内部本地时钟正常,则所述时戳的检测装置判定所述芯片的报文时戳标记正确;
所述时戳包括:所述芯片将报文发送至检测回路中时在所述报文中标记的发送时戳及所述芯片在所述检测回路中接收所述报文时标记的接收时戳。
2.根据权利要求1所述的时戳的检测方法,其特征在于,所述根据所述至少两个标记时戳后的第一报文中的时戳判断所述至少两个第一报文的传输时延是否一致,具体包括:
所述时戳的检测装置获取所述至少两个第一报文中每个第一报文的接收时戳和发送时戳,计算所述每个第一报文的接收时戳和发送时戳的时间差,以及所述每个第一报文的接收时戳和发送时戳的时间差的平均值;
所述时戳的检测装置将每个第一报文的接收时戳和发送时戳的时间差分别与所述每个第一报文的接收时戳和发送时戳的时间差的平均值进行对比;
当所述每个第一报文的接收时戳和发送时戳的时间差的平均值与每个第一报文的接收时戳及发送时戳的时间差分别的误差都不大于误差阈值时,所述时戳的检测装置判定所述至少两个第一报文的传输时延一致。
3.根据权利要求1所述的时戳的检测方法,其特征在于,所述根据所述至少两个第二报文的帧数据比特率、所述至少两个第二报文的帧长、所述至少两个第二报文的帧间隔及所述至少两个标记时戳后的第二报文中的时戳判断所述至少两个二报文中的时戳是否连续,具体包括:
所述时戳的检测装置获取所述至少两个第二报文中每个第二报文的接收时戳和发送时戳,计算相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差,将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差进行对比获取时间误差值;
当所有时间误差值均不大于误差阈值时,所述时戳的检测装置计算所有所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值;
所述时戳的检测装置通过公式δt=[(FL+FIG)×8]×1/FBR计算任意两个相邻第二报文之间的理论时间差,其中,δt为任意两个相邻第二报文之间的理论时间差,帧长度FL为所述第二报文的报文长度,帧间隙FIG为第二报文的帧间隙,帧数据比特速率FBR为帧比特速率;
所述时戳的检测装置将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差进行对比,当所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差的误差不大于误差阈值时,所述时戳的检测装置判定所述至少两个第二报文中的时戳连续。
4.根据权利要求1所述的时戳的检测方法,其特征在于,所述根据所述两个标记时戳后的第三报文中的时戳、所述第一个第三报文的帧数据比特率、所述第一个第三报文的帧长、所述两个第三报文的帧间隔及所述时间间隔判断所述芯片内部本地时钟是否正常,具体包括:
所述时戳的检测装置获取所述两个第三报文中每个报文的接收时戳和发送时戳,计算所述两个第三报文的接收时戳的时间差及两个第三报文的发送时戳的时间差,将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的误差不大于误差阈值时,所述时戳的检测装置计算所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值;
所述时戳的检测装置通过公式δt3=[(FL3+FIG3)×8]×1/FBR3计算所述第一个第三报文的发送时间,其中,δt3为所述第一个第三报文的发送时间,FL3为所述第一个第三报文的报文长度,FIG3为所述两个第三报文的帧间隙,FBR3为所述第一个第三报文的帧比特速率;
所述时戳的检测装置将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和的误差不大于误差阈值时,所述时戳的检测装置判定所述芯片内部本地时钟正常。
5.根据权利要求1-4任一项所述的时戳的检测方法,其特征在于,还包括:
若所述至少两个第一报文的传输时延不一致,和/或所述至少两个第二报文中的时戳不连续,和/或所述芯片内部本地时钟不正常,则所述时戳的检测装置判定所述芯片的报文时戳标记错误,并上报芯片报文时戳标记警告。
6.一种时戳的标记方法,其特征在于,应用于被测芯片,所述被测芯片与时戳的检测装置相连,并且所述被测芯片与检测回路相连,包括:
所述芯片接收所述时戳的检测装置发送的报文,对所述报文进行发送时戳标记,将所述发送时戳标记后的报文发送至所述检测回路;
接收所述检测回路发回的所述标记后的报文,并对所述发送时戳标记后的报文进行接收时戳标记,将所述二次时戳标记后的报文发送至所述时戳的检测装置。
7.根据权利要求6所述的时戳的标记方法,其特征在于,所述检测回路,包括光纤网络。
8.一种时戳的检测装置,其特征在于,包括:通过数据总线连接的处理器、接收器、发射器及存储器,其中所述存储器用于存储所述处理器执行的程序代码;
所述发射器用于向芯片发送至少两个第一报文;
所述处理器用于通过所述接收器接收所述芯片发送的标记时戳后的所述至少两个第一报文,根据所述至少两个标记时戳后的第一报文中的时戳判断所述至少两个第一报文的传输时延是否一致;
所述发射器还用于连续向所述芯片发送至少两个第二报文,所有的所述第二报文具有相同的帧数据比特率、相同的帧长,任意两个相邻第二报文的帧间隔相同;
所述处理器还用于通过所述接收器接收所述芯片发送的标记时戳后的所述至少两个第二报文,根据所述至少两个第二报文的帧数据比特率、所述至少两个第二报文的帧长、所述至少两个第二报文的帧间隔及所述至少两个标记时戳后的第二报文中的时戳判断所述至少两个二报文中的时戳是否连续;
所述发射器还用于向芯片发送一个第三报文,并在预设的时间间隔后向所述芯片发送另一个第三报文;
所述处理器还用于通过所述接收器接收所述芯片发送的标记时戳后的所述两个第三报文,根据所述两个标记时戳后的第三报文中的时戳、所述第一个第三报文的帧数据比特率、所述第一个第三报文的帧长、所述两个第三报文的帧间隔及所述时间间隔判断所述芯片内部本地时钟是否正常;
所述处理器还用于进行判定,若所述至少两个第一报文的传输时延一致,所述至少两个第二报文中的时戳连续并且所述芯片内部本地时钟正常,则所述处理器判定所述芯片的报文时戳标记正确;
所述时戳包括:所述芯片将报文发送至检测回路中时在所述报文中标记的发送时戳及所述芯片在所述检测回路中接收所述报文时标记的接收时戳。
9.根据权利要求8所述的时戳的检测装置,其特征在于,所述处理器,还具体用于:
获取所述至少两个第一报文中每个第一报文的接收时戳和发送时戳,计算所述每个第一报文的接收时戳和发送时戳的时间差,以及所述每个第一报文的接收时戳和发送时戳的时间差的平均值;
所述处理器具体还用于将每个第一报文的接收时戳和发送时戳的时间差分别与所述每个第一报文的接收时戳和发送时戳的时间差的平均值进行对比,当每个第一报文的接收时戳和发送时戳的时间差分别与所述每个第一报文的接收时戳和发送时戳的时间差的平均值的误差都不大于误差阈值时,所述处理器具体还用于判定所述至少两个第一报文的传输时延一致。
10.根据权利要求8所述的时戳的检测装置,其特征在于,所述处理器,具体用于:
获取所述至少两个第二报文中每个第二报文的接收时戳和发送时戳,计算相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差,将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差进行对比获取时间误差值;
当所有时间误差值均不大于误差阈值时,所述处理器计算所有所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值;
所述处理器具体还用于通过公式δt=[(FL+FIG)×8]×1/FBR计算任意两个相邻第二报文之间的理论时间差,其中,δt为任意两个相邻第二报文之间的理论时间差,帧长度FL为所述第二报文的报文长度,帧间隙FIG为第二报文的帧间隙,帧数据比特速率FBR为帧比特速率;
所述处理器具体还用于将所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差进行对比,当所述相邻两个第二报文的接收时戳的时间差和相邻两个第二报文的发送时戳的时间差的平均值与所述任意两个相邻第二报文之间的理论时间差的误差不大于误差阈值时,所述处理器具体还用于判定所述至少两个二报文中的时戳连续。
11.根据权利要求8所述的时戳的检测装置,其特征在于,所述处理器,具体用于:
获取所述两个第三报文中每个第三报文的接收时戳和发送时戳,计算所述两个第三报文的接收时戳的时间差及两个第三报文的发送时戳的时间差,将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的误差不大于误差阈值时,所述处理器计算所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值;
所述处理器具体还用于通过公式δt3=[(FL3+FIG3)×8]×1/FBR3计算所述第一个第三报文的发送时间,其中,δt3为所述第一个第三报文的发送时间,FL3为所述第一个第三报文的报文长度,FIG3为所述两个第三报文的帧间隙,FBR3为所述第一个第三报文的帧比特速率;
所述处理器具体还用于将所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和进行对比,当所述两个第三报文的接收时戳的时间差和两个第三报文的发送时戳的时间差的平均值与所述两个第三报文的发送时间间隔和所述第一个第三报文的发送时间的和的误差不大于误差阈值时,所述处理器具体还用于判定所述芯片内部本地时钟正常。
12.根据权利要求8-11任一项所述的时戳的检测装置,其特征在于:
若所述至少两个第一报文的传输时延不一致,和/或所述至少两个第二报文中的时戳不连续,和/或所述芯片内部本地时钟不正常,则所述处理器还用于判定所述芯片的报文时戳标记错误,并上报芯片报文时戳标记警告。
13.一种芯片,所述芯片与时戳的检测装置相连,并且所述芯片与检测回路相连,其特征在于,包括:通过数据总线连接的处理器、时钟、接收器、发射器及存储器,其中所述存储器用于存储所述处理器执行的程序代码;
所述处理器用于通过所述接收器接收所述时戳的检测装置发送的报文,根据所述时钟对所述报文进行发送时戳标记,所述处理器还用于通过所述发射器将所述发送时戳标记后的报文发送至所述检测回路;
所述处理器还用于通过所述接收器接收所述检测回路发回的所述发送时戳标记后的报文,根据所述时钟对所述发送时戳标记后的报文进行接收时戳标记;
所述处理器还用于通过所述发射器将所述二次时戳标记后的报文发送至所述时戳的检测装置。
14.根据权利要求13所述的芯片,其特征在于,所述检测回路,包括光纤网络。
15.一种时戳的检测系统,其特征在于,包括:时戳的检测装置,与所述时戳的检测装置相连的被测芯片及与所述被测芯片相连的检测回路,其中所述时戳的检测装置为权利要求8-12任一项所述的时戳的检测装置,所述被测芯片为权利要求13或14所述的芯片。
CN201310359047.2A 2013-08-16 2013-08-16 一种时戳的标记方法及时戳的检测方法、装置和系统 Expired - Fee Related CN103457790B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310359047.2A CN103457790B (zh) 2013-08-16 2013-08-16 一种时戳的标记方法及时戳的检测方法、装置和系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310359047.2A CN103457790B (zh) 2013-08-16 2013-08-16 一种时戳的标记方法及时戳的检测方法、装置和系统

Publications (2)

Publication Number Publication Date
CN103457790A CN103457790A (zh) 2013-12-18
CN103457790B true CN103457790B (zh) 2016-09-21

Family

ID=49739775

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310359047.2A Expired - Fee Related CN103457790B (zh) 2013-08-16 2013-08-16 一种时戳的标记方法及时戳的检测方法、装置和系统

Country Status (1)

Country Link
CN (1) CN103457790B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106878703B (zh) * 2017-03-14 2019-01-04 珠海全志科技股份有限公司 一种行车记录仪录像检测方法
CN108924743A (zh) * 2018-07-02 2018-11-30 中国民航大学 二次过零点检测与判决的脉冲到达时间戳标记方法
CN112188286B (zh) * 2020-10-09 2022-06-10 上海网达软件股份有限公司 一种用于直播流的时间戳标定方法及系统
CN114244778B (zh) * 2022-01-07 2023-11-21 平行云科技(北京)有限公司 一种QoE感知的WebRTC拥塞控制方法
CN114755993B (zh) * 2022-06-13 2022-11-22 深圳市玄羽科技有限公司 应用于工业互联网的协同控制方法、系统及相关设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003298649A (ja) * 2002-04-04 2003-10-17 Mitsubishi Electric Corp 性能情報伝送方式及びパケット形式及び性能情報伝送方法
CN101729180A (zh) * 2008-10-21 2010-06-09 华为技术有限公司 精准时钟同步方法及系统、精准时钟频率/时间同步装置
CN102104475A (zh) * 2011-01-31 2011-06-22 上海交通大学 基于ieee1588的同步系统及其同步方法
CN102104572A (zh) * 2009-12-22 2011-06-22 华为技术有限公司 传输系统中的时间同步方法、设备及系统
CN102232278A (zh) * 2011-06-23 2011-11-02 华为技术有限公司 检测1588设备性能的方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003298649A (ja) * 2002-04-04 2003-10-17 Mitsubishi Electric Corp 性能情報伝送方式及びパケット形式及び性能情報伝送方法
CN101729180A (zh) * 2008-10-21 2010-06-09 华为技术有限公司 精准时钟同步方法及系统、精准时钟频率/时间同步装置
CN102104572A (zh) * 2009-12-22 2011-06-22 华为技术有限公司 传输系统中的时间同步方法、设备及系统
CN102104475A (zh) * 2011-01-31 2011-06-22 上海交通大学 基于ieee1588的同步系统及其同步方法
CN102232278A (zh) * 2011-06-23 2011-11-02 华为技术有限公司 检测1588设备性能的方法及装置

Also Published As

Publication number Publication date
CN103457790A (zh) 2013-12-18

Similar Documents

Publication Publication Date Title
CN103457790B (zh) 一种时戳的标记方法及时戳的检测方法、装置和系统
CN101272290B (zh) Ip网络中路径拥塞状态的测量方法和测量装置
CN107508719B (zh) 测量网络时延的方法、装置及网络节点
US7860965B1 (en) System and method for network traffic and I/O transaction monitoring of a high speed communications network
US7954109B1 (en) Systems and methods for time based sorting and display of captured data events in a multi-protocol communications system
US10021006B2 (en) Triangle loopback
DE102020115568A1 (de) Techniken zum Bestimmen von Zeitstempelungenauigkeiten in einem Sender/Empfänger
CN106789430B (zh) 一种点到点链路故障检测方法
CN101729197A (zh) 一种丢包率检测方法、装置及系统
DE112016005917T5 (de) Exascale-fabric-zeitsynchronisierung
US9385958B2 (en) Methods and nodes for improved estimation of available path capacity of a data transfer path
US9705619B2 (en) Apparatus and method for synchronous hardware time stamping
CN105162649B (zh) 针对核电厂安全级网络性能指标的测试方法及其系统
US7234084B2 (en) System and method for associating a DLPDU received by an interface chip with a data measurement made by an external circuit
CN106031094A (zh) 分布式计数器的准确测量
CN102104502A (zh) 一种基于Linux系统的以太网网络设备性能测试平台
CN104871487B (zh) 对网络进行探测
US20040047408A1 (en) Data link analyzer
CN104407927A (zh) 一种处理器同步运行状态监测电路及监测方法
CN100499516C (zh) 分组交换设备流量监测查询方法及线卡采集器
CN102843276B (zh) 一种分布式部署的网络时延采集方法
CN101106444B (zh) 数据传输电路中误码等级实时测试的方法
CN1801690B (zh) 用于链路等待时间管理的方法、系统和装置
CN106603346A (zh) 基于虚拟可扩展局域网的网络质量测试工具
CN106444526A (zh) 智能表计数据采集完整性的方法、数据采集服务器及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160921

Termination date: 20210816

CF01 Termination of patent right due to non-payment of annual fee