CN103424903B - 显示器与像素驱动方法 - Google Patents
显示器与像素驱动方法 Download PDFInfo
- Publication number
- CN103424903B CN103424903B CN201210151414.5A CN201210151414A CN103424903B CN 103424903 B CN103424903 B CN 103424903B CN 201210151414 A CN201210151414 A CN 201210151414A CN 103424903 B CN103424903 B CN 103424903B
- Authority
- CN
- China
- Prior art keywords
- coupled
- node
- voltage
- data voltage
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种显示器及像素驱动方法,包括:一像素驱动电路,包括:一第一开关元件,具有一第一端、耦接至一第一节点和一发光元件的一第二端、和一控制端耦接至一第二节点;一第二开关元件,具有一第一端耦接至一第一信号源、一第二端耦接至上述第一开关元件的第一端和一控制端耦接至一第一扫描信号线;一第三开关元件,具有一第一端耦接至一第二信号源、一第二端耦接至上述第二节点、和一控制端耦接至一第二扫描信号线;一第四开关元件,具有一第一端耦接至一第三节点、一第二端耦接至一接地端、和一控制端耦接至上述第二扫描信号线。
Description
技术领域
本发明涉及一种显示器,特别是有关于一种像素驱动电路。
背景技术
液晶显示装置(liquidcrystaldisplay,LCD)包括一第一基板、与第一基板相面对面的第二基板和设置在第一基阪和第二基板之间的一液晶层。第一基板包括两相隔离并在同一平面的第一像素电极和第二像素电极。在第一像素电极上施以第一像素电压,并且在第二电极上施以相异于第一像素电压的第二像素电压,使得在第一像素电极和第二像素电极间产生电场,以便驱动液晶分子。
第一像素电压和第二像素电压通常由第一数据电压和第二数据电压所产生,然而第一数据电压和第二数据电压是有一定的限制。因此,亟需一种显示器与像素驱动方法,来增加第一像素电极和第二像素电极之间的电压差。
发明内容
有鉴于此,本发明提供一种显示器,包括:一像素驱动电路,包括:一液晶电容,耦接至一第一节点;一第一储存电容,具有一第一端直接耦接于一第二节点与一第二端耦接至一共用电极;以及一第一电压控制单元,具有第一、第二输出端分别耦接至第一、第二节点;其中于一第一周期时,第一电压控制单元根据一第一扫描信号将一第一数据电压馈入第一节点,并且于第一周期后的一第二周期时,第一电压控制单元根据一第二扫描信号将第一数据电压馈入第二节点,使得第一节点的电压准位由第一数据电压耦合至一第一像素电压。
本发明亦提供一种显示器,包括:一像素驱动电路,包括:一液晶电容,耦接于一第一节点与一第三节点之间;一第一储存电容,具有一第一端直接耦接于一第二节点与一第二端耦接至一共用电极;一第三储存电容,具有一第一端直接耦接于一第四节点与一第二端耦接至一共用电极;一第一电压控制单元,具有第一和第二输出端分别耦接至第一、第二节点;以及一第二电压控制单元,具有第一和第二输出端分别耦接至第三、第四节点;其中于一第一周期时,第一和第二电压控制单元根据一第一扫描信号将第一和第二数据电压分别馈入第一和第三节点,并且于第一周期后的一第二周期时,第一和第二电压控制单元根据一第二扫描信号将第一和第二数据电压分别馈入第二和第四节点,使得第一和第三节点的电压准位分别由第一和第二数据电压增加至一第一像素电压和减少至一第二像素电压。
本发明亦提供一种像素驱动方法,适用于一显示器的一像素驱动电路,包括:在一第一周期时,根据一第一扫描信号将一第一数据电压馈入用以耦接一液晶电容的一第一节点,其中一第一储存电容直接连接于一第二节点与一共用电极之间,并且一第二储存电容直接连接于第一节点与第二节点之间;以及于第一周期后的一第二周期时,根据一第二扫描信号将第一数据电压馈入第二节点,使得第一节点的电压准位根据第一、第二储存电容和液晶电容由第一数据电压耦合至一第一像素电压。
本发明亦提供一种显示器,包括:一像素驱动电路,包括:一液晶电容,耦接于一第一节点与一第二节点之间;一第一储存电容,具有一第一端直接耦接于第一节点与一第二端耦接至一共用电极;一第二储存电容,具有一第一端直接耦接于第二节点与一第二端耦接至共用电极;一第一电压控制单元,具有第一和第二输出端分别耦接至第一节点和一第三节点;以及一第二电压控制单元,具有第一和第二输出端分别耦接至第二节点和一第四节点;其中在一第一周期时,第一电压控制单元根据一第一扫描信号将第一数据电压馈入第一和第三节点,并且第二电压控制单元根据第一扫描信号将第二数据电压馈入第二和第四节点,并且在第一周期后的一第二周期时,第一和第二电压控制单元根据一第二扫描信号分别将第一和第二数据电压馈入第四和第三节点,使得第一节点的电压准位由第一数据电压增加至一第一像素电压,并且第二节点的电压准位由第二数据电压减少至一第二像素电压。
本发明亦提供一种像素驱动方法,适用于一显示器的一像素驱动电路,包括:在一第一周期时,根据一第一扫描信号将一第一数据电压馈入用以耦接一液晶电容的一第一节点和用以耦接一第二电压控制单元的一第三节点,并且将一第二数据电压馈入用以耦接液晶电容的一第二节点和用以耦接一第一电压控制单元的一第四节点,其中一第一储存电容直接连接于第一节点与一共用电极之间,并且一第二储存电容直接连接于第二节点与共用电极之间;以及于第一周期后的一第二周期时,根据一第二扫描信号将第一数据电压馈入第四节点,并且将第二数据电压馈入第三节点,使得第一节点的电压准位由第一数据电压增加至一第一像素电压,并且第二节点的电压准位由第二数据电压减少至一第二像素电压。
由于本发明的像素驱动电路可增加液晶电容CL的电压差,使得第一像素电压与第二像素电压的电压差大于第一数据电压与第二数据电压的电压差,来缩短液晶分子的反应时间。
为了让本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合所附图示,作详细说明如下。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,并不构成对本发明的限定。在附图中:
图1为本发明的显示器100的一示意图;
图2为本发明的像素驱动电路的一示意图;
图3为本发明的显示器的另一示意图;
图4为本发明的像素驱动电路的一示意图;
图5为本发明的像素驱动方法的一流程图;
图6为本发明的显示器的一示意图;
图7为本发明的像素驱动电路的一示意图;
图8为本发明的像素驱动方法的一流程图;
图9为本发明的一显示面板;以及
图10所示为本发明的一电子装置。
附图标号:
100、200、300、400、600、700:显示器;
N11、N21:第一节点;
N12、N22:第二节点;
N13、N23:第三节点;
N14、N24:第四节点;
110、210、310、410、610、710:像素驱动电路;
CL:液晶电容;
C1、C2、C3、C4:储存电容;
T1、T2、T3、T4、T5、T6:开关元件;
D1:第一数据信号线;
D2:第二数据信号线;
S1:第一扫描信号线;
S2:第二扫描信号线;
VCOM:共用电极;
120、320:第一电压控制单元;
330:第二电压控制单元;
420、430、620、630、720、730:电压控制单元;
900:显示面板;
910:像素阵列;
920:扫描驱动器;
930:数据驱动器;
940:参考信号产生器;
950:电子装置;
960:外壳;
970:电源供应器;
O1、O2、O3、O4:输出端
具体实施方式
以下说明是执行本发明的最佳模式。现有技艺者应能知悉在不脱离本发明的精神和架构的前提下,当可作些许更动、替换和置换。本发明的范畴当视权利要求范围而定。
图1为本发明的显示器100的一示意图。如图1所示,显示器100包括用以耦接数据信号线D1和扫描信号线S1和S2的一像素驱动电路110。像素驱动电路110包括一液晶电容CL、储存电容C1和第一电压控制单元120。详细而言,液晶电容CL的第一端耦接第一节点N11,液晶电容CL的第二端可以耦接共用电极VCOM。储存电容C1具有一第一端直接耦接于第二节点N12与一第二端耦接至共用电极VCOM。第一电压控制单元120具有第一、第二输出端分别耦接至第一节点N11和第二节点N12。
在一第一周期P1时,第一电压控制单元120根据一第一扫描信号将一第一数据电压馈入第一节点N11。在第一周期P1后的一第二周期P2时,第一电压控制单元120根据一第二扫描信号将第一数据电压馈入第二节点N12,使得第一节点N11的电压准位由第一数据电压增加至一第一像素电压。
图2为本发明的像素驱动电路的一示意图。如图2所示,显示器200与显示器100相同,第一电压控制单元120包括开关元件T1、T2和储存电容C2。详细而言,开关元件T1具有一第一端耦接至第一节点N11、一第二端耦接至用以输出第一数据电压的第一数据信号线D1以及一控制端耦接至用以输出第一扫描信号的第一扫描信号线S1。开关元件T2具有第一端耦接至第二节点N12、一第二端耦接至第一数据信号线D1以及一控制端耦接至用以输出第二扫描信号的第二扫描信号线S2。储存电容C2耦接至第一节点N11与第二节点N12之间。
在第一周期P1时,开关元件T1根据第一扫描信号为导通状态,并且开关元件T2根据第二扫描信号为截止状态,使得开关元件T1将第一数据电压馈入第一节点N11。在第二周期P2时,开关元件T1根据第一扫描信号为截止状态,并且开关元件T2根据第二扫描信号为导通状态,使得开关元件T2分别将第一数据电压馈入第二节点N12,以便通过储存电容C2和第二节点N12的电压变化量将第一节点N11的电压准位改变(等效耦合)至第一像素电压。
举例来说,假设第一数据电压的电压准位为VD1。在第一周期P1时,第一节点N11的电压准位为VD1,第二节点N12的电压准位为在第二周期P2时,第二节点N12的电压准位由转变为VD1,使得第一节点N11的电压准位被等效耦合(effectivecoupling)至 其中 若第一数据电压相对于共用电极VCOM为正电压准位,在第二周期P2时,则第一节点N11的电压准位大于第一数据电压的电压准位。若第一数据电压相对于共用电极VCOM为负电压准位,在第二周期P2时,则第一节点N11的电压准位小于第一数据电压的电压准位。因此,液晶电容CL的两端(即第一节点N11和共用电极VCOM)的电压差增加。
图3为本发明的显示器的另一示意图。如图3所示,显示器300与显示器100类似,差别在于像素驱动电路310耦接扫描信号线S1和S2和数据信号线D1和D2,并且数据信号线D1所输出的第一数据电压和数据信号线D2所输出的第二数据电压的极性相异。像素驱动电路310包括一液晶电容CL、储存电容C1、C3和第一电压控制单元320和第二电压控制单元330。在本发明实施例中,液晶电容CL为蓝相(bluephase)液晶电容。详细而言,液晶电容CL耦接于第一节点N11与第三节点N13之间。储存电容C1具有第一端直接耦接于第二节点N12与第二端耦接至共用电极VCOM。储存电容C3具有一第一端直接耦接于一第四节点N14与一第二端耦接至共用电极VCOM。第一电压控制单元320与第一电压控制单元120相同,具有第一和第二输出端分别耦接至第一节点N11和第二节点N12。第二电压控制单元330具有第一和第二输出端分别耦接至第三节点N13和第四节点N14。
其中在第一周期P1时,第一电压控制单元320以及第二电压控制单元330根据第一扫描信号将第一和第二数据电压分别馈入第一节点N11和第三节点N13,并且在第一周期P1后的第二周期P2时,第一电压控制单元320以及第二电压控制单元330根据第二扫描信号将第一和第二数据电压馈入第二节点N12和第四节点N14,使得第一节点N11的电压准位由上述第一数据电压增加至第一像素电压,并且第三节点N13的电压准位由上述第二数据电压减少至第二像素电压。
图4为本发明的像素驱动电路的一示意图。如图4所示,显示器400与显示器300相同,其中像素驱动电路410包括液晶电容CL、储存电容C1和C3和电压控制单元420和430。液晶电容CL耦接于第一节点N11与第三节点N13之间。电压控制单元420与电压控制单元220相同,因此电压控制单元420的功能不再赘述。
电压控制单元430包括开关元件T3、T4和储存电容C4,本发明的开关元件T1~T4可以用任何N型薄膜晶体管来实现。开关元件T3具有一第一端耦接至第三节点N13、一第二端耦接至用以输出一第二数据电压的一第二数据信号线D2以及一控制端耦接至上述第一扫描信号线S1。开关元件T4具有一第一端耦接至第四节点N14、一第二端耦接至第二数据信号线D2以及一控制端耦接至第二扫描信号线S2。储存电容C4耦接至第三节点N13与第四节点N14之间。
详细而言,其中在第一周期P1时,开关元件T1、T3根据第一扫描信号为导通状态,并且开关元件T2、T4根据第二扫描信号为截止状态,使得开关元件T1、T3分别将第一和第二数据电压馈入第一节点N11和第三节点N13。在第二周期P2时,开关元件T1、T3根据第一扫描信号为截止状态,并且开关元件T2、T4根据第二扫描信号为导通状态,使得开关元件T2、T4分别将第一和第二数据电压馈入第二节点N12和第四节点N14,以便通过储存电容C2、C4分别将第一节点N11和第三节点N13的电压准位等效耦合至第一像素电压和第二像素电压。
举例来说,假设第一数据电压的电压准位为VD1,第二数据电压的电压准位为VD2。如前所示,在第一周期P1时,第一节点N11的电压准位为VD1,在第二周期P2时,第一节点N11的电压准位被等效耦合(effectivecoupling)至 其中 相似地,第三节点N13的电压准位为VD2,在第二周期P2时,第三节点N13的电压准位被等效耦合(effectivecoupling)至 其中 在本发明实施例中,第一数据电压相对于共用电极VCOM为正电压准位,第二数据电压相对于共用电极VCOM为负电压准位。因此在第二周期P2时,则第一节点N11的电压准位大于第一数据电压的电压准位,并且第三节点N13的电压准位大于第二数据电压的电压准位。因此,液晶电容CL的两端(即第一节点N11和第三节点N13)的电压差增加。
图5为本发明的像素驱动方法的一流程图,适用于像素驱动电路110、210、310和410。如图5所示,在第一周期P1时,进入步骤S51,根据第一扫描信号将第一数据电压馈入用以耦接液晶电容CL的第一节点N11,其中储存电容C1直接连接于第二节点N12与共用电极VCOM之间,并且储存电容C2直接连接于第一节点N11与第二节点N12之间。
在第一周期P1后的第二周期P2时,进入步骤S52,根据第二扫描信号将第一数据电压馈入第二节点N12,使得第一节点N11的电压准位根据储存电容C1、C2和液晶电容CL由第一数据电压等效耦合至第一像素电压。
除此之外,像素驱动方法实施在像素驱动电路310和410时,步骤S51更包括:根据第一扫描信号将第一数据电压馈入用以耦接液晶电容CL的第三节点N13,其中储存电容C3直接连接于第四节点N14与共用电极VCOM之间,并且储存电容C4直接连接于第三节点N13与第四节点N14之间。
步骤S52更包括:根据第二扫描信号将第一数据电压馈入第四节点N14,使得第三节点N13的电压准位根据储存电容C3、C4和液晶电容CL由第二数据电压增加至第二像素电压。
图6为本发明的显示器的一示意图。如图6所示,显示器600包括用以耦接数据信号线D1、D2和扫描信号线S1和S2的一像素驱动电路610。像素驱动电路610包括液晶电容CL、储存电容C1和C2、电压控制单元620和630。液晶电容CL耦接于第一节点N21与第二节点N22之间。储存电容C1具有一第一端直接耦接于第一节点N21与一第二端耦接至共用电极VCOM。储存电容C2具有一第一端直接耦接于第二节点N22与一第二端耦接至共用电极VCOM。电压控制单元620具有输出端O1和O2分别耦接至第一节点N21和第三节点N23。电压控制单元630具有输出端O3和O4分别耦接至第二节点N22和第四节点N24。
在第一周期P1时,电压控制单元620根据第一扫描信号将第一数据电压馈入第一节点N21和第三节点N23,并且电压控制单元630根据第一扫描信号将第二数据电压馈入第二节点N22和第四节点N24,并且在第一周期P1后的第二周期P2时,电压控制单元620和630根据第二扫描信号分别将第一和第二数据电压馈入第四节点N24和第三节点N23,使得第一节点N21的电压准位由第一数据电压变化至第一像素电压,并且第二节点N22的电压准位由第二数据电压变化至第二像素电压。
图7为本发明的像素驱动电路的一示意图。如图7所示,显示器700与显示器600相同,其中像素驱动电路710包括液晶电容CL、储存电容C1和C2、电压控制单元720和730。电压控制单元720和730和电压控制单元620和630相同。电压控制单元720包括开关元件T1、T2和T3和储存电容C3。开关元件T1具有一第一端耦接至第一节点N21、一第二端耦接至用以输出第一数据电压的第一数据信号线D1以及一控制端耦接至用以输出第一扫描信号的第一扫描信号线S1。开关元件T2具有一第一端耦接至第三节点N23、一第二端耦接至第一节点N21以及一控制端耦接至第一扫描信号线S1。开关元件T3具有一第一端耦接至第四节点N24、一第二端耦接至第一数据信号线D1以及一控制端耦接至用以输出第二扫描信号的第二扫描信号线S2。储存电容C3耦接至第一节点N21与第四节点N24之间。
电压控制单元730包括开关元件T4、T5和T6和储存电容C4。开关元件T4具有一第一端耦接至第二节点N22、一第二端耦接至用以输出第二数据电压的第二数据信号线D2以及一控制端耦接至第一扫描信号线S1。开关元件T5具有一第一端耦接至第四节点N24、一第二端耦接至第二节点N22以及一控制端耦接至第一扫描信号线S1。开关元件T6具有一第一端耦接至第三节点N23、一第二端耦接至第二数据信号线D2以及一控制端耦接至第二扫描信号线S2。储存电容C4耦接至第三节点N23与第二节点N22之间。
详细而言,在第一周期P1时,开关元件T1、T2、T4和T5根据第一扫描信号为导通状态,并且开关元件T3和T6根据第二扫描信号为截止状态,使得开关元件T1和T2将第一数据电压馈入第一节点N21和第三节点N23,并且开关元件T4和T5将第二数据电压馈入第二节点N22和第四节点N24。
在第二周期P2时,开关元件T1、T2、T4和T5根据第一扫描信号为截止状态,并且开关元件T3和T6根据第二扫描信号为导通状态,使得开关元件T3和T6分别将第一和第二数据电压馈入第四节点N24和第三节点N23,以便通过储存电容C3和C4分别将第一节点N21和第二节点N22的电压准位等效耦合至第一、第二像素电压。
举例来说,假设第一数据电压的电压准位为VD1,第二数据电压的电压准位为VD2。在第一周期P1时,第一节点N21的电压准位为VD1,第四节点N24的电压准位为VD2。在第二周期P2时,第四节点N24的电压准位由VD2转变为VD1,使得第一节点N21的电压准位被等效耦合(effectivecoupling)至VD1+K3(VD1-VD2),其中相似地,在第一周期P1时,第二节点N22的电压准位为VD2,第三节点N23的电压准位为VD1。在第二周期P2时,第三节点N23的电压准位由VD1转变为VD2,使得第二节点N22的电压准位被等效耦合(effectivecoupling)至VD2+K4(VD2-VD1),其中在本发明实施例中,第一数据电压相对于共用电极VCOM为正电压准位,第二数据电压相对于共用电极VCOM为负电压准位。因此第一节点N21与第二节点N22的电压差由VD1-VD2增加至(VD1-VD2)+(K3+K4)(VD1-VD2),使得液晶电容两端压差上升。
图8为本发明的像素驱动方法的一流程图,适用于像素驱动电路610和710。
在第一周期P1时,进入步骤S81,根据第一扫描信号将第一数据电压馈入用以耦接液晶电容CL的第一节点N21和用以耦接第二电压控制单元730的第三节点N23,并且将第二数据电压馈入用以耦接液晶电容CL的第二节点N22和用以耦接电压控制单元720的第四节点N24,其中储存电容C1直接连接于第一节点N21与共用电极VCOM之间,并且储存电容C2直接连接于第二节点N22与共用电极VCOM之间。
在第一周期P1后的第二周期P2时,进入步骤S82,根据第二扫描信号将第一数据电压馈入第四节点N24,并且将上述第二数据电压馈入第三节点N23,使得第一节点N21的电压准位由第一数据电压增加至第一像素电压,并且第二节点N22的电压准位由第二数据电压减少至第二像素电压,使得增加液晶电容CL的电压差来缩短液晶分子的反应时间。
图9为本发明的一显示面板。如图9所示,显示面板(亦称显示器)900包括一像素阵列910、一扫描驱动器920、一数据驱动器930以及一参考信号产生器940。举例而言,像素阵列910包括多个像素,每个像素包含像素驱动电路110、210、310、410、610或710。
扫描驱动器920用以提供扫描信号(例如第一扫描信号和第二扫描信号)至像素阵列910,使得扫描信号线被驱动或禁能,而数据驱动器930用以提供数据电压至像素阵列910中的像素驱动电路110(或像素驱动电路210、310、410、610或710)。参考信号产生器940用以提供参考信号至像素阵列910的像素驱动电路110(或像素驱动电路210、310、410、610或710),且亦可整合至扫描驱动器920中。
此外,若像素阵列910包括图2所示的像素驱动电路210,则像素阵列910的每一列包含两个不同的扫描信号线,用以分别将第一扫描信号和第二扫描信号输入至像素驱动电路210。若像素阵列910包括图4所示的像素驱动电路410或图7所示的像素驱动电路710,则像素阵列910的每一列包含两个扫描信号线S1和S2,并且每一行包含两个数据信号线D1和D2。
图10所示为本发明的一电子装置。如图10所示,电子装置950使用图9所示的显示面板900。举例而言,此电子装置950可为一个人数字助理(PDA)、笔记本电脑、平板电脑、移动电话、显示器等等。
一般而言,电子装置950包括一外壳960、一显示面板900以及一电源供应器970,虽然电子装置950亦含有其它元件,但于此不多加累述。动作上,电源供应器970用以供电至显示面板900,使得显示面板900可以显示影像。
综上所述,由于本发明的像素驱动电路110、210、310、410、610或710可增加液晶电容CL的电压差,使得第一像素电压与第二像素电压的电压差大于第一数据电压与第二数据电压的电压差,来缩短液晶分子的反应时间。
以上叙述许多实施例的特征,使本领域技术人员能够清楚理解本说明书的形态。本领域技术人员能够理解其可利用本发明揭示内容为基础以设计或更动其他制程及结构而完成相同于上述实施例的目的及/或达到相同于上述实施例的优点。本领域技术人员亦能够理解不脱离本发明的精神和范围的等效构造可在不脱离本发明的精神和范围内作任意的更动、替代与润饰。
Claims (18)
1.一种显示器,其特征在于,包括:
一像素驱动电路,包括:
一液晶电容,耦接于一第一节点与一第三节点之间;
一第一储存电容,具有一第一端直接耦接于一第二节点与一第二端耦接至一共用电极;
一第一电压控制单元,具有第一、第二输出端分别耦接至所述第一、第二节点;
一第三储存电容,具有一第一端直接耦接于一第四节点与一第二端耦接至所述共用电极;以及
一第二电压控制单元,具有第一和第二输出端分别耦接至所述第三、第四节点;
其中在一第一周期时,所述第一和第二电压控制单元根据一第一扫描信号将一第一数据电压和一第二数据电压分别馈入所述第一和第三节点,并且在所述第一周期后的一第二周期时,所述第一和第二电压控制单元根据一第二扫描信号将所述第一和第二数据电压分别馈入所述第二和第四节点,使得所述第一节点的电压准位由所述第一数据电压耦合至一第一像素电压,并且所述第三节点的电压准位由所述第二数据电压耦合至一第二像素电压。
2.如权利要求1所述的显示器,其特征在于,所述第一电压控制单元包括:
一第一开关元件,具有一第一端耦接至所述第一节点、一第二端耦接至用以输出所述第一数据电压的一第一数据信号线以及一控制端耦接至用以输出所述第一扫描信号的一第一扫描信号线;
一第二开关元件,具有一第一端耦接至所述第二节点、一第二端耦接至所述第一数据信号线以及一控制端耦接至用以输出所述第二扫描信号的一第二扫描信号线;以及
一第二储存电容,耦接至所述第一节点与所述第二节点之间。
3.如权利要求2所述的显示器,其特征在于,所述液晶电容耦接于所述第一节点与所述共用电极之间。
4.如权利要求1所述的显示器,其特征在于,所述第一电压控制单元包括:
一第一开关元件,具有一第一端耦接至所述第一节点、一第二端耦接至用以输出所述第一数据电压的一第一数据信号线以及一控制端耦接至用以输出所述第一扫描信号的一第一扫描信号线;
一第二开关元件,具有一第一端耦接至所述第二节点、一第二端耦接至所述第一数据信号线以及一控制端耦接至用以输出所述第二扫描信号的一第二扫描信号线;以及
一第二储存电容,耦接至所述第一节点与所述第二节点之间。
5.如权利要求4所述的显示器,其特征在于,所述第二电压控制单元包括:
一第三开关元件,具有一第一端耦接至所述第三节点、一第二端耦接至用以输出所述第二数据电压的一第二数据信号线以及一控制端耦接至所述第一扫描信号线;
一第四开关元件,具有一第一端耦接至所述第四节点、一第二端耦接至所述第二数据信号线以及一控制端耦接至所述第二扫描信号线;以及
一第四储存电容,耦接至所述第三节点与所述第四节点之间。
6.如权利要求5所述的显示器,其特征在于,在所述第一周期时,所述第一和第三开关元件根据所述第一扫描信号为导通状态,并且所述第二和第四开关元件根据所述第二扫描信号为截止状态,使得所述第一和第三开关元件分别将所述第一和第二数据电压馈入所述第一和第三节点。
7.如权利要求5所述的显示器,其特征在于,在所述第二周期时,所述第一和第三开关元件根据所述第一扫描信号为截止状态,并且所述第二和第四开关元件根据所述第二扫描信号为导通状态,使得所述第二和第四开关元件分别将所述第一和第二数据电压馈入所述第二和第四节点,以便通过所述第二和第四储存电容分别将所述第一和第三节点的电压准位耦合至所述第一像素电压和所述第二像素电压。
8.如权利要求1所述的显示器,其特征在于,所述液晶电容为蓝相液晶电容,并且所述第一数据电压和所述第二数据电压的极性相异。
9.一种像素驱动方法,其特征在于,适用于一显示器的一像素驱动电路,包括:
在一第一周期时,根据一第一扫描信号将一第一数据电压馈入用以耦接一液晶电容的一第一节点,其中一第一储存电容直接连接于一第二节点与一共用电极之间,并且一第二储存电容直接连接于所述第一节点与所述第二节点之间;
在所述第一周期时,根据所述第一扫描信号将一第二数据电压馈入用以耦接所述液晶电容的一第三节点,其中一第三储存电容直接连接于一第四节点与一共用电极之间,并且一第四储存电容直接连接于所述第三节点与所述第四节点之间;
在所述第一周期后的一第二周期时,根据一第二扫描信号将所述第一数据电压馈入所述第二节点,使得所述第一节点的电压准位根据所述第一、第二储存电容和所述液晶电容由所述第一数据电压耦合至一第一像素电压;以及
在所述第二周期时,根据所述第二扫描信号将所述第二数据电压馈入所述第四节点,使得所述第三节点的电压准位根据所述第三、第四储存电容和所述液晶电容由所述第二数据电压耦合至一第二像素电压。
10.如权利要求9所述的像素驱动方法,其特征在于,所述液晶电容为蓝相液晶电容,并且所述第一数据电压和所述第二数据电压的极性相异。
11.一种显示器,其特征在于,包括:
一像素驱动电路,包括:
一液晶电容,耦接于一第一节点与一第二节点之间;
一第一储存电容,具有一第一端直接耦接于所述第一节点与一第二端耦接至一共用电极;
一第二储存电容,具有一第一端直接耦接于所述第二节点与一第二端耦接至所述共用电极;
一第一电压控制单元,具有第一和第二输出端分别耦接至所述第一节点和一第三节点;以及
一第二电压控制单元,具有第一和第二输出端分别耦接至所述第二节点和一第四节点;
其中在一第一周期时,所述第一电压控制单元根据一第一扫描信号将第一数据电压馈入所述第一和第三节点,并且所述第二电压控制单元根据所述第一扫描信号将第二数据电压馈入所述第二和第四节点,并且在所述第一周期后的一第二周期时,所述第一和第二电压控制单元根据一第二扫描信号分别将所述第一和第二数据电压馈入所述第四和第三节点,使得所述第一节点的电压准位由所述第一数据电压增加至一第一像素电压,并且所述第二节点的电压准位由所述第二数据电压减少至一第二像素电压。
12.如权利要求11所述的显示器,其特征在于,所述第一电压控制单元包括:
一第一开关元件,具有一第一端耦接至所述第一节点、一第二端耦接至用以输出所述第一数据电压的一第一数据信号线以及一控制端耦接至用以输出所述第一扫描信号的一第一扫描信号线;
一第二开关元件,具有一第一端耦接至所述第三节点、一第二端耦接至所述第一节点以及一控制端耦接至所述第一扫描信号线;
一第三开关元件,具有一第一端耦接至所述第四节点、一第二端耦接至所述第一数据信号线以及一控制端耦接至输出所述第二扫描信号的一第二扫描信号线;以及
一第三储存电容,耦接至所述第一节点与所述第四节点之间。
13.如权利要求12所述的显示器,其特征在于,所述第二电压控制单元包括:
一第四开关元件,具有一第一端耦接至所述第二节点、一第二端耦接至用以输出所述第二数据电压的一第二数据信号线以及一控制端耦接至所述第一扫描信号线;
一第五开关元件,具有一第一端耦接至所述第四节点、一第二端耦接至所述第二节点以及一控制端耦接至所述第一扫描信号线;
一第六开关元件,具有一第一端耦接至所述第三节点、一第二端耦接至所述第二数据信号线以及一控制端耦接至所述第二扫描信号线;以及
一第四储存电容,耦接至所述第三节点与所述第二节点之间。
14.如权利要求13所述的显示器,其特征在于,在所述第一周期时,所述第一、第二、第四和第五开关元件根据所述第一扫描信号为导通状态,并且所述第三和第六开关元件根据所述第二扫描信号为截止状态,使得所述第一和第二开关元件将所述第一数据电压馈入所述第一和第三节点,并且所述第四和第五开关元件将所述第二数据电压馈入所述第二和第四节点。
15.如权利要求13所述的显示器,其特征在于,在所述第二周期时,所述第一、第二、第四和第五开关元件根据所述第一扫描信号为截止状态,并且所述第三和第六开关元件根据所述第二扫描信号为导通状态,使得所述第三和第六开关元件分别将所述第一和第二数据电压馈入所述第四和第三节点,以便通过所述第三和第四储存电容分别将所述第一和第二节点的电压准位耦合至所述第一、第二像素电压。
16.如权利要求11所述的显示器,其特征在于,所述液晶电容为蓝相液晶电容,并且所述第一数据电压和所述第二数据电压的极性相异。
17.一种像素驱动方法,其特征在于,适用于一显示器的一像素驱动电路,包括:
在一第一周期时,根据一第一扫描信号将一第一数据电压馈入用以耦接一液晶电容的一第一节点和用以耦接一第二电压控制单元的一第三节点,并且将一第二数据电压馈入用以耦接所述液晶电容的一第二节点和用以耦接一第一电压控制单元的一第四节点,其中一第一储存电容直接连接于所述第一节点与一共用电极之间,并且一第二储存电容直接连接于所述第二节点与所述共用电极之间;以及
在所述第一周期后的一第二周期时,根据一第二扫描信号将所述第一数据电压馈入所述第四节点,并且将所述第二数据电压馈入所述第三节点,使得所述第一节点的电压准位由所述第一数据电压增加至一第一像素电压,并且所述第二节点的电压准位由所述第二数据电压减少至一第二像素电压。
18.如权利要求17所述的像素驱动方法,其特征在于,所述液晶电容为蓝相液晶电容,并且所述第一数据电压和所述第二数据电压的极性相异。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210151414.5A CN103424903B (zh) | 2012-05-16 | 2012-05-16 | 显示器与像素驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210151414.5A CN103424903B (zh) | 2012-05-16 | 2012-05-16 | 显示器与像素驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103424903A CN103424903A (zh) | 2013-12-04 |
CN103424903B true CN103424903B (zh) | 2016-02-24 |
Family
ID=49649889
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210151414.5A Active CN103424903B (zh) | 2012-05-16 | 2012-05-16 | 显示器与像素驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103424903B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI521498B (zh) * | 2014-02-17 | 2016-02-11 | 友達光電股份有限公司 | 畫素電路及其驅動方法 |
CN110718196B (zh) * | 2018-07-11 | 2021-06-08 | 咸阳彩虹光电科技有限公司 | 用于像素显示的自举电路及显示面板 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5903248A (en) * | 1997-04-11 | 1999-05-11 | Spatialight, Inc. | Active matrix display having pixel driving circuits with integrated charge pumps |
CN101310318A (zh) * | 2005-11-14 | 2008-11-19 | 索尼株式会社 | 像素电路和显示装置 |
TW200905646A (en) * | 2007-07-19 | 2009-02-01 | Ind Tech Res Inst | Charge pump pixel driving circuit |
CN101840119A (zh) * | 2009-03-20 | 2010-09-22 | 瀚宇彩晶股份有限公司 | 像素结构及其驱动方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI382261B (zh) * | 2008-05-30 | 2013-01-11 | Chimei Innolux Corp | 液晶顯示面板及其驅動方法 |
-
2012
- 2012-05-16 CN CN201210151414.5A patent/CN103424903B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5903248A (en) * | 1997-04-11 | 1999-05-11 | Spatialight, Inc. | Active matrix display having pixel driving circuits with integrated charge pumps |
CN101310318A (zh) * | 2005-11-14 | 2008-11-19 | 索尼株式会社 | 像素电路和显示装置 |
TW200905646A (en) * | 2007-07-19 | 2009-02-01 | Ind Tech Res Inst | Charge pump pixel driving circuit |
CN101840119A (zh) * | 2009-03-20 | 2010-09-22 | 瀚宇彩晶股份有限公司 | 像素结构及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103424903A (zh) | 2013-12-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102270509B (zh) | 移位寄存器电路 | |
CN103680636B (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
CN101388197B (zh) | 具低漏电流控制机制的栅极驱动电路 | |
CN104282287A (zh) | 一种goa单元及驱动方法、goa电路和显示装置 | |
CN105869594A (zh) | 驱动方法、液晶显示面板和电子装置 | |
CN103578402B (zh) | 显示面板 | |
CN104977763A (zh) | 一种驱动电路及其驱动方法、液晶显示器 | |
CN105244000B (zh) | 一种goa单元、goa电路及显示装置 | |
CN101950520A (zh) | 电平移位器、时钟输出信号的产生方法及其平面显示装置 | |
CN105469740A (zh) | 有源矩阵有机发光显示器及其驱动方法 | |
CN102184718A (zh) | 液晶显示装置以及像素驱动方法 | |
CN105185333A (zh) | 一种液晶显示装置的栅极驱动电路 | |
CN105261341A (zh) | 一种栅极驱动电路及显示装置 | |
CN104240661A (zh) | 极性反转驱动方法、极性反转驱动装置和显示设备 | |
CN103454823A (zh) | 一种阵列基板及液晶显示面板 | |
CN109801587A (zh) | 驱动信号提供方法和提供电路、显示装置 | |
CN103198788A (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN105161063A (zh) | 一种液晶显示装置的栅极驱动电路 | |
CN105096871A (zh) | 阵列基板驱动电路、阵列基板、显示面板、显示装置 | |
CN101593561A (zh) | 液晶显示器 | |
CN101334680B (zh) | 公共电压产生电路及液晶显示装置 | |
CN101950545B (zh) | 可降低功率消耗的液晶显示器及相关驱动方法 | |
US9559696B2 (en) | Gate driver and related circuit buffer | |
CN103680458B (zh) | 栅极驱动电路 | |
CN103424903B (zh) | 显示器与像素驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
CB02 | Change of applicant information |
Address after: 518109 Longhua, Shenzhen, town, Foxconn science and Technology Industrial Park E District, building 4, building 1, building Applicant after: Qunkang Technology (Shenzhen) Co., Ltd. Applicant after: Innolux Display Group Address before: 518109 Longhua, Shenzhen, town, Foxconn science and Technology Industrial Park E District, building 4, building 1, building Applicant before: Qunkang Technology (Shenzhen) Co., Ltd. Applicant before: Chimei Optoelectronics Co., Ltd. |
|
COR | Change of bibliographic data | ||
GR01 | Patent grant |