CN102184718A - 液晶显示装置以及像素驱动方法 - Google Patents

液晶显示装置以及像素驱动方法 Download PDF

Info

Publication number
CN102184718A
CN102184718A CN 201110112218 CN201110112218A CN102184718A CN 102184718 A CN102184718 A CN 102184718A CN 201110112218 CN201110112218 CN 201110112218 CN 201110112218 A CN201110112218 A CN 201110112218A CN 102184718 A CN102184718 A CN 102184718A
Authority
CN
China
Prior art keywords
sweep trace
shift register
bar sweep
output terminal
level shift
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN 201110112218
Other languages
English (en)
Inventor
黄琠钦
江佳璁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN102184718A publication Critical patent/CN102184718A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种液晶显示装置以及像素驱动方法。该液晶显示装置包括一像素阵列、一扫描驱动电路以及一数据驱动电路,该像素阵列包括多个第一像素、多个第二像素、多个第三像素以及多个第四像素,该扫描驱动电路用以依序启动所述第一像素以及所述第四像素后,再依序启动所述第二像素以及所述第三像素,该数据驱动电路用以当所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号,以及当所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号。

Description

液晶显示装置以及像素驱动方法
技术领域
本发明是关于一种液晶显示装置以及像素驱动方法。更详细地说,本发明是关于一种用以驱动一像素阵列的液晶显示装置以及像素驱动方法。
背景技术
近年来,随着平面显示器的发展愈来愈成熟,已经逐渐取代传统的阴极射线管显示器,其中,液晶显示器(Liquid Crystal Display;LCD)即是其中一种具有高分辨率、形体薄、重量轻以及消耗电力低等优点的平面显示器。在显示器制造厂商的努力的下,液晶显示器的显示性能、生产能力以及相较于其它平面显示器的价格竞争力均有非常明显的提升,进而使其市场规模迅速地扩大,一跃而成长为市场上平面显示器的主流。
一般而言,液晶显示器中包括的每一个像素皆需施以驱动电压,以提供给像素中的液晶转向的电场,使得液晶显示器可以藉将液晶转向显示多种亮度以及对比的画面。而液晶显示器的驱动方式为了要避免直流残留(DC residue),皆是以交流电的方式驱动,即以持续正负极性转换的电压来驱动像素中的液晶,然而一驱动电压由正极性电压转换为负极性电压,或由负极性电压转换为正极性电压,必须耗费一定的能量,因此若一驱动电压的转换频率愈高,便会伴随着愈多的能量损耗。
目前常见的液晶显示器驱动方式有行反转(column inversion)式驱动与点反转(dot inversion)式驱动,其中,行反转式驱动是指同一垂直线上的像素极性为相同,相邻垂直线上的像素极性为相反;而点反转式驱动是指任意二相邻像素的像素极性为相反。行反转式驱动由于其驱动电压的正负极性转换频率为点反转式驱动的一半,因此具有比较省电的优点,但由于行反转式驱动的同一行像素中的各像素皆为相同的极性,因此于画面呈现上会出现垂直方向显影不均(V-line Mura)的缺点,而点反转式驱动虽然不会有垂直方向显影不均的缺点,但却必须付出较高的功率损耗。
综上所述,如何提供一种保有行反转式驱动的省电特性,同时可以克服垂直方向显影不均的缺点的液晶显示器驱动方式,实为该领域的技术者亟需解决的课题。
发明内容
本发明的一目的在于提供一种液晶显示装置。该液晶显示装置包括一像素阵列,包括一第(4m+1)条扫描线、一第(4m+2)条扫描线、一第(4m+3)条扫描线、一第(4m+4)条扫描线、一数据线、多个第一像素、多个第二像素、多个第三像素以及多个第四像素,该第一像素以及该第二像素设置于该第(4m+1)条扫描线与该第(4m+2)条扫描线之间,该第一像素与该第(4m+1)条扫描线电性连接,该第二像素与该第(4m+2)条扫描线电性连接,该第三像素以及该第四像素设置于该第(4m+3)条扫描线与该第(4m+4)条扫描线之间,该第三像素与该第(4m+3)条扫描线电性连接,该第四像素与该第(4m+4)条扫描线电性连接,该数据线设置于所述第一像素与所述第二像素之间,以及所述第三像素与所述第四像素之间,且与所述第一像素、所述第二像素、所述第三像素以及所述第四像素电性连接;一扫描驱动电路,与该第(4m+1)条扫描线、该第(4m+2)条扫描线、该第(4m+3)条扫描线以及该第(4m+4)条扫描线电性连接,用以依m值由小至大的顺序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素后,再依m值由小至大的顺序依序提供该驱动信号至该第(4m+2)条扫描线以及该第(4m+3)条扫描线以启动所述第二像素以及所述第三像素,或m值由大至小的顺序依序提供该驱动信号至该第(4m+3)条扫描线以及该第(4m+2)条扫描线以启动所述第三像素以及所述第二像素;以及一数据驱动电路,与该数据线电性连接,用以当所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号至该数据线以使所述第一像素以及所述第四像素具有一第一极性,以及当所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号至该数据线以使所述第二像素以及所述第三像素有一第二极性;其中,该像素阵列具有一总扫描线数N,m为包括0至N/4-1之间的整数,该第一极性与该第二极性的极性相反。
该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,以传递该驱动信号,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+2)条扫描线以及该第(4m+3)条扫描线电性连接,该第一级移位寄存器用以接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由小至大的顺序依序提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线。
该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,以传递该驱动信号,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由大至小的顺序依序与该第(4m+3)条扫描线以及该第(4m+2)条扫描线电性连接,该第一级移位寄存器用以接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由大至小的顺序依序提供该驱动信号至第(4m+3)条扫描线以及该第(4m+2)条扫描线。
该扫描驱动电路包括:一第一传递路径,用以接收并传递该驱动信号,该第一传递路径包括:一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;以及一第二传递路径,用以接续于该第一传递路径的后传递该驱动信号,该第二传递路径包括:一第(4p+2)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+2)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+2)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;以及一第(4p+7)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+7)条扫描线;其中,该驱动信号透过该第一传递路径依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线,以及透过该第二传递路径依p值由小至大的顺序依序输出到该第(4p+2)条扫描线、该第(4p+3)条扫描线、该第(4p+6)条扫描线以及该第(4p+7)条扫描线,p为包括0至N/4-2之间的偶数。
该扫描驱动电路包括:一第一传递路径,用以接收并传递该驱动信号,该第一传递路径包括:一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;以及一第二传递路径,用以接续于该第一传递路径的后传递该驱动信号,该第二传递路径包括:一第(4p+7)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+7)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+7)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;以及一第(4p+2)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+2)条扫描线;其中,该驱动信号透过该第一传递路径依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线,以及透过该第二传递路径依p值由大至小的顺序依序输出到该第(4p+7)条扫描线、该第(4p+6)条扫描线、该第(4p+3)条扫描线以及该第(4p+2)条扫描线,p为包括0至N/4-2之间的偶数。
一种像素驱动方法,该像素驱动方法包括下列步骤:
(a)令该扫描驱动电路依m值由小至大的顺序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素;
(b)令该扫描驱动电路依m值由小至大的顺序依序提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线以启动所述第二像素以及所述第三像素,或m值由大至小的顺序依序提供该驱动信号至该第(4m+3)条扫描线以及该第(4m+2)条扫描线以启动所述第三像素以及所述第二像素;
其中,该像素阵列具有一总扫描线数N,m为包括0至N/4-1之间的整数。
(c)令该数据驱动电路于所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号至该数据线以使所述第一像素以及所述第四像素具有一第一极性;以及
(d)令该数据驱动电路于所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号至该数据线以使所述第二像素以及所述第三像素有一第二极性;
其中,该第一极性与该第二极性的极性相反。
该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+2)条扫描线以及该第(4m+3)条扫描线电性连接,该像素驱动方法更包括下列步骤:(e)令该第一级移位寄存器接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由小至大的顺序依序该提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线。
该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由大至小的顺序依序与该第(4m+3)条扫描线以及该第(4m+2)条扫描线电性连接,该像素驱动方法更包括下列步骤:
(f)令该第一级移位寄存器接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由大至小的顺序依序该提供该驱动信号至第(4m+3)条扫描线以及该第(4m+2)条扫描线。
该扫描驱动电路包括一第一传递路径以及一第二传递路径,该第一传递路径用以接收并传递该驱动信号,且包括一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;该第二传递路径用以接续于该第一传递路径的后传递该驱动信号,且包括一第(4p+2)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+2)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+2)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;以及一第(4p+7)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+7)条扫描线,该像素驱动方法更包括下列步骤:
(g)令该扫描驱动电路透过该第一传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线;以及
(h)令该扫描驱动电路透过该第二传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+2)条扫描线、该第(4p+3)条扫描线、该第(4p+6)条扫描线以及该第(4p+7)条扫描线;
其中,p为包括0至N/4-2之间的偶数。
该扫描驱动电路包括一第一传递路径以及一第二传递路径,该第一传递路径用以接收并传递该驱动信号,且包括一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;该第二传递路径用以接续于该第一传递路径的后传递该驱动信号,且包括一第(4p+7)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+7)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+7)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;以及一第(4p+2)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+2)条扫描线,该像素驱动方法更包括下列步骤:
(i)令该扫描驱动电路透过该第一传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线;以及
(j)令该扫描驱动电路透过该第二传递路径将该驱动信号依p值由大至小的顺序依序输出到该第(4p+7)条扫描线、该第(4p+6)条扫描线、该第(4p+3)条扫描线以及该第(4p+2)条扫描线;
其中,p为包括0至N/4-2之间的偶数。
本发明的液晶显示装置是用以依m值由小至大的顺序启动所述第一像素以及所述第四像素后,再依m值由小至大的顺序依序启动所述第二像素以及所述第三像素,或者,依m值由大至小的顺序依序启动所述第三像素以及所述第二像素,以及当所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号以使所述第一像素以及所述第四像素具有一第一极性,当所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号以使所述第二像素以及所述第三像素有一第二极性。从而,本发明是可克服公知技术的行反转驱动方式于画面呈现上会出现垂直方向显影不均(V-line Mura)的缺点,同时具有行反转驱动方式的省电优点。
在参阅图式及随后描述的实施方式后,该技术领域具有通常知识者便可了解本发明的其他目的,以及本发明的技术手段及实施态样。
附图说明
图1是为本发明第一实施例的示意图;
图2A是为本发明第一实施例的信号时序的示意图;
图2B是为本发明第二实施例的信号时序的示意图;
图3A是为本发明第一实施例的扫描驱动电路的示意图;
图3B是为本发明第二实施例的扫描驱动电路的示意图;
图4A是为本发明第三实施例的扫描驱动电路的示意图;
图4B是为本发明第四实施例的扫描驱动电路的示意图;以及
图5是为本发明第六实施例的流程图。
【主要元件符号说明】
1:液晶显示装置         11:像素阵列
111:第一像素           112:第二像素
113:第三像素           114:第四像素
115:第一像素           116:第二像素
117:第三像素           118:第四像素
12:数据驱动电路        13:扫描驱动电路
14:扫描驱动电路        15:扫描驱动电路
16:扫描驱动电路        200:驱动信号
202:正电压数据信号     204:负电压数据信号
D1:数据线              G1…G1200:扫描线
S1…S1200:移位寄存器
具体实施方式
以下将透过实施例来解释本发明的内容,本发明的实施例并非用以限制本发明须在如实施例所述的任何特定的环境、应用或特殊方式方能实施。因此,关于实施例的说明仅为阐释本发明的目的,而非用以限制本发明。须说明者,以下实施例及图式中,与本发明非直接相关的元件已省略而未绘示,且图式中各元件间的尺寸关系仅为求容易了解,非用以限制实际比例。
本发明的第一实施例为一液晶显示装置1,其示意图描绘于图1。液晶显示装置1包括一像素阵列11、一扫描驱动电路13以及一数据驱动电路12。像素阵列11中更包括多个像素、多条扫描线以及多条数据线,所述扫描线与扫描驱动电路13电性连接,所述数据线与数据驱动电路12电性连接。
于本实施例中,像素阵列11为一具有800×600像素的像素阵列,换言的,像素阵列11于水平方向的每一列像素中具有800个像素,于垂直方向的每一行像素中则具有600个像素。如图1所示,本实施例的像素阵列11为采用HSD(Half Source Driver)架构的接线方式,即每二个水平相邻像素是使用2条扫描线以及1条数据线驱动,因此,液晶显示装置1必须使用1200条扫描线以及400条数据线来驱动像素阵列11中的800×600个像素。于其它实施例中,像素阵列11亦可为其它任意尺寸的像素阵列,并不以像素阵列的尺寸限制本发明的范围。
为了便于说明本发明的技术特征,于本说明书中将以变数编号方式来表示该1200条扫描线。具体而言,像素阵列11中包括一第(4m+1)条扫描线、一第(4m+2)条扫描线、一第(4m+3)条扫描线以及一第(4m+4)条扫描线,且像素阵列11共具有N条扫描线,即N为像素阵列11的总扫描线数,其中,m的值为包括0至N/4-1之间的整数,于本实施例中,N=1200,m为包括0至299之间的整数,即0、1、2…298以及299。因此,当m=0时,第(4m+1)条扫描线即指第1条扫描线G1,第(4m+2)条扫描线即指第2条扫描线G2,第(4m+3)条扫描线即指第3条扫描线G3,第(4m+4)条扫描线即指第4条扫描线G4;当m=1时,第(4m+1)条扫描线即指第5条扫描线;当m=299时,第(4m+4)条扫描线即指第1200条扫描线,以此类推。
像素阵列11中更包括一数据线、多个第一像素、多个第二像素、多个第三像素以及多个第四像素,该第一像素以及该第二像素设置于该第(4m+1)条扫描线与该第(4m+2)条扫描线之间,该第一像素与该第(4m+1)条扫描线电性连接,该第二像素与该第(4m+2)条扫描线电性连接,该第三像素以及该第四像素设置于该第(4m+3)条扫描线与该第(4m+4)条扫描线之间,该第三像素与该第(4m+3)条扫描线电性连接,该第四像素与该第(4m+4)条扫描线电性连接,该数据线设置于所述第一像素与所述第二像素之间,以及所述第三像素与所述第四像素之间,且与所述第一像素、所述第二像素、所述第三像素以及所述第四像素电性连接。
具体而言,当m=1时,第一像素111以及第二像素112设置于第1条扫描线G1与第2条扫描线G2之间,第一像素111与第1条扫描线G1电性连接,第二像素112与第2条扫描线G2电性连接,第三像素113以及第四像素114设置于第3条扫描线G3与第4条扫描线G4之间,第三像素113与第3条扫描线G3电性连接,第四像素114与第4条扫描线G4电性连接,数据线D1设置于第一像素111与第二像素112之间,以及第三像素113与第四像素114之间,且分别与第一像素111、第二像素112、第三像素113以及第四像素114电性连接。
同理,当m=2时,第一像素115以及第二像素116设置于第5条扫描线G5与第6条扫描线G6之间,第一像素115与第5条扫描线G5电性连接,第二像素116与第6条扫描线G6电性连接,第三像素117以及第四像素118设置于第7条扫描线G7与第8条扫描线G8之间,第三像素117与第7条扫描线G7电性连接,第四像素118与第8条扫描线G8电性连接,数据线D1设置于第一像素115与第二像素116之间,以及第三像素117与第四像素118之间,且分别与第一像素115、第二像素116、第三像素117以及第四像素118电性连接。其余像素与扫描线及数据线间的配置与连结关系皆可以此类推,因此不加以赘述。
于说明本发明的液晶显示装置1如何驱动像素阵列11中的像素的前,首先简略说明液晶显示装置的驱动原理,以助于本发明核心技术的了解。一般而言,像素阵列中的每一个像素是透过一电晶体电性连接至一扫描线以及一数据线,该扫描线连接至该电晶体的闸极,用以控制该电晶体的开启与关闭,该电晶体的汲极及源极则分别连接该数据线与一像素,该数据线用以当该电晶体开启时,即该像素被启动(activate)时,提供一数据信号至该像素,俾该像素可因应该数据信号呈现一亮度。
于公知技术中,当一液晶显示装置中的像素阵列以点反转(dot inversion)驱动方式被驱动时,该液晶显示装置会依序提供一驱动电压至多条扫描线,以依序地启动像素阵列中的像素,数据线则相应地提供一数据信号至被启动的像素,而为了实现点反转驱动方式,该数据信号必须配合依序被启动的像素,持续不断地以高转换频率来转换极性,即由正电压转换至负电压或由负电压转换至正电压,如此一来,势必需要较多的能量,造成较高的功率损耗。
本发明的液晶显示装置1通过改变像素阵列中的像素启动顺序,进而使数据信号可以行反转(column inversion)驱动方式的转换频率来转换极性,使得本发明的液晶显示装置1不但具有点反转驱动方式的画面呈现效果,同时具有行反转驱动方式的省电优点。以下将详述本发明的液晶显示装置1如何驱动像素阵列11中的像素。
请参阅图1,扫描驱动电路13分别与该第(4m+1)条扫描线、该第(4m+2)条扫描线、该第(4m+3)条扫描线以及该第(4m+4)条扫描线电性连接,扫描驱动电路13用以提供一驱动电压至所述扫描线,以启动像素阵列11中的像素,于本实施例中,耦接像素与扫描线的电晶体为N型电晶体,因此该驱动电压为一正电压,于其它实施例中,耦接像素与扫描线的电晶体亦可采用P型电晶体,此时其驱动电压则为一负电压。
于第一实施例中,液晶显示装置1是以一第一顺序启动像素阵列11中的像素,以下将详述扫描驱动电路13如何以该第一顺序提供驱动信号至各扫描线。扫描驱动电路13首先依m值由小至大的顺序依序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素后,再依m值由小至大的顺序依序提供该驱动信号至该第(4m+2)条扫描线以及该第(4m+3)条扫描线以启动所述第二像素以及所述第三像素。
具体而言,扫描驱动电路13依序提供该驱动信号至第1条扫描线G1、第4条扫描线G4、第5条扫描线G5、第8条扫描线G8…第1117条扫描线以及第1120条扫描线,以分别启动第一像素111、第四像素114、第一像素115、第四像素118…等与上述扫描线电性连接的第一像素以及第四像素。接着,扫描驱动电路13再依序提供该驱动信号至第2条扫描线G2、第3条扫描线G3、第6条扫描线G6、第7条扫描线G7…第1118条扫描线G1118以及第1119条扫描线G1119,以分别启动第二像素112、第三像素113、第二像素116、第三像素117…等与上述扫描线电性连接的第二像素以及第三像素。
数据驱动电路12与数据线D1电性连接,用以当所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号至数据线D1以使所述第一像素以及所述第四像素具有一第一极性,以及当所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号至数据线D1以使所述第二像素以及所述第三像素有一第二极性。
具体而言,当第一像素111、第四像素114、第一像素115、第四像素118…等所述第一像素以及所述第四像素被启动时,数据驱动电路12提供该第一极性数据信号(例如一正电压数据信号)至数据线D1,此时,第一像素111、第四像素114、第一像素115、第四像素118…等所述第一像素以及所述第四像素便具有一正极性。接着,当第二像素112、第三像素113、第二像素116、第三像素117…等所述第二像素以及所述第三像素被启动时,数据驱动电路12提供该第二极性数据信号(例如一负电压数据信号)至数据线D1,此时,第二像素112、第三像素113、第二像素116、第三像素117…等所述第二像素以及所述第三像素便具有一负极性。如此一来,像素阵列11便具有点反转驱动的画面呈现方式,即任意二相邻像素的像素极性为相反,如图1所示。
请参阅图2A,其是为描绘本发明第一实施例的信号时序的示意图,横轴为时间,纵轴为电压。如图所示,于驱动信号200(即正电压信号)依序被提供至第1条扫描线G1、第4条扫描线G4、第5条扫描线G5、第8条扫描线G8…第1117条扫描线以及第1120条扫描线的时间周期内,数据线D1持续提供正电压数据信号202;而当驱动信号200依序被提供至第2条扫描线G2、第3条扫描线G3、第6条扫描线G6、第7条扫描线G7…第1118条扫描线G1118以及第1119条扫描线G1119的时间周期内,数据线D1才切换为负电压数据信号204。据此,本发明的液晶显示装置1通过改变像素阵列11中像素的启动顺序,使得数据线D1提供正电压数据信号202以及负电压数据信号204的时间周期增长,如此一来,将可大幅降低数据信号的正负极性转换频率,进而达到降低功率损耗的优点。
为了实现第一实施例的像素启动顺序,扫描驱动电路必须依照前述的顺序依序提供驱动信号至所述扫描线,以下将详述扫描驱动电路如何依序提供驱动信号。本实施例的扫描驱动电路包括一第1级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,以传递驱动信号。该第1级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+2)条扫描线以及该第(4m+3)条扫描线电性连接。该第1级移位寄存器用以接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由小至大的顺序依序提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线。
具体而言,请参阅图3A,其是为描绘本发明第一实施例的扫描驱动电路的示意图。于本实施例中,扫描驱动电路13包括一第1级移位寄存器S1至一第1200级移位寄存器S1200,且每一级移位寄存器电性连接至下一级移位寄存器,即第1级移位寄存器S1电性连接至第2级移位寄存器S2;第2级移位寄存器S2电性连接至第3级移位寄存器S3…第1119级移位寄存器S1119电性连接至第1200级移位寄存器S1200。其中,第1级移位寄存器S1的输出端与第1条扫描线G1电性连接;第2级移位寄存器S2的输出端与第4条扫描线G4电性连接…第599级移位寄存器S599的输出端与第1117条扫描线G1117电性连接;第600级移位寄存器S600的输出端与第1200条扫描线G1200电性连接。第601级移位寄存器S601的输出端与第2条扫描线G2电性连接;第602级移位寄存器S602的输出端与第3条扫描线G3电性连接…第1119级移位寄存器S1119的输出端与第1118条扫描线G1118电性连接;第1200级移位寄存器S1200的输出端与第1119条扫描线G1119电性连接。
第1级移位寄存器S1接收驱动信号200,输出驱动信号200至第1条扫描线G1,并将驱动信号200传递至第2级移位寄存器S2;第2级移位寄存器S2接收驱动信号200,输出驱动信号200至第4条扫描线G4,并将驱动信号200传递至第3级移位寄存器S3…第1119级移位寄存器S1119接收驱动信号200,输出驱动信号200至第1118条扫描线G1118,并将驱动信号200传递至第1200级移位寄存器S1200;最后,第1200级移位寄存器S1200接收驱动信号200,输出驱动信号200至第1119条扫描线G1119。
简言的,扫描驱动电路中的多个移位寄存器是依序电性连接并依序传递驱动信号,通过改变各移位寄存器的输出端与扫描线间的接线方式,扫描驱动电路便可以第一顺序启动像素阵列中的画。须特别说明者,于本实施例中,上述的接线方式是实现于扫描驱动电路内,如图3A所示;于其它实施例中,上述的接线方式亦可实现于扫描驱动电路的外,亦即实现于扫描驱动电路的多输出端与多扫描线之间,并不以此限制本发明的范围。
本发明的液晶显示装置1除了可以第一实施例所述的第一顺序启动像素阵列11中的像素外,于第二实施例中亦可以一第二顺序启动像素阵列11中的像素,以下将详述扫描驱动电路如何以该第二顺序提供驱动信号至各扫描线。第二实施例与第一实施例的差别在于,扫描驱动电路提供驱动信号至各扫描线的顺序不同,详细地说,扫描驱动电路首先依m值由小至大的顺序依序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素后,再依m值由大至小的顺序依序提供该驱动信号至该第(4m+3)条扫描线以及该第(4m+2)条扫描线以启动所述第二像素以及所述第三像素。
具体而言,请参阅图3B,其是为描绘本发明第二实施例的扫描驱动电路的示意图。于本实施例中,扫描驱动电路14依序提供该驱动信号至第1条扫描线G1、第4条扫描线G4、第5条扫描线G5、第8条扫描线G8…第1117条扫描线以及第1120条扫描线,以分别启动第一像素111、第四像素114、第一像素115、第四像素118…等与上述扫描线电性连接的第一像素以及第四像素。接着,扫描驱动电路14再依序提供该驱动信号至第1119条扫描线G1119、第1118条扫描线G1118、第1115条扫描线G1115、第1114条扫描线G1114…第3条扫描线G3以及第2条扫描线G2,以分别启动与上述扫描线电性连接的第二像素以及第三像素。
请参阅图2B,其是为描绘本发明第二实施例的信号时序的示意图,横轴为时间,纵轴为电压。如图所示,于驱动信号200(即正电压信号)依序被提供至第1条扫描线G1、第4条扫描线G4、第5条扫描线G5、第8条扫描线G8…第1117条扫描线以及第1120条扫描线的时间周期内,数据线D1持续提供正电压数据信号202;而当驱动信号200依序被提供至第1119条扫描线G1119、第1118条扫描线G1118、第1116条扫描线G1116、第1115条扫描线G1115…第3条扫描线G3以及第2条扫描线G2的时间周期内,数据线D1才切换为负电压数据信号204。
为了实现第二实施例的像素启动顺序,扫描驱动电路14的接线方式亦有所不同,其与第一实施例的扫描驱动电路13的差异在于:第601级移位寄存器S601的输出端与第1119条扫描线G1119电性连接;第602级移位寄存器S602的输出端与第1118条扫描线G1118电性连接…第1119级移位寄存器S1119的输出端与第3条扫描线G3电性连接;第1200级移位寄存器S1200的输出端与第2条扫描线G2电性连接。
除了上述差异,第二实施例亦能执行第一实施例所描述的操作及功能,所属技术领域具有通常知识者可直接了解第二实施例与第一实施例之间的差异,以及第二实施例如何基于上述第一实施例以执行此等操作及功能,故不赘述。
扫描驱动电路除了如第一实施例所述的架构外,亦可采用其它架构来实现第一实施例所述的像素启动顺序,以下将详述本发明第三实施例的扫描驱动电路如何依第一顺序提供驱动信号。第三实施例的扫描驱动电路包括一第一传递路径以及一第二传递路径,该第一传递路径用以接收并传递驱动信号,且包括:一第(4p+1)级移位寄存器,其输入端接收驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线。
该第二传递路径用以接续于该第一传递路径的后传递驱动信号,且包括:一第(4p+2)级移位寄存器,其输入端接收驱动信号,其输出端电性连接至该第(4p+2)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+2)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;以及一第(4p+7)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+7)条扫描线。
驱动信号透过该第一传递路径依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线,以及透过该第二传递路径依p值由小至大的顺序依序输出到该第(4p+2)条扫描线、该第(4p+3)条扫描线、该第(4p+6)条扫描线以及该第(4p+7)条扫描线,其中,p为包括0至N/4-2之间的偶数,于本实施例中,N=1200,p为包括0至298之间的偶数,即0、2、4…296以及298。举例来说,当p=0时,第(4p+1)条扫描线即指第1条扫描线,第(4p+8)条扫描线即指第8条扫描线;当p=2时,第(4p+1)条扫描线即指第9条扫描线;当p=298时,第(4p+8)条扫描线即指第1200条扫描线,以此类推。
具体而言,请参阅图4A,其是为描绘本发明第三实施例的扫描驱动电路的示意图。于本实施例中,扫描驱动电路15包括一第1级移位寄存器S1至一第1200级移位寄存器S1200,第1级移位寄存器S1的输出端与第1条扫描线G1电性连接;第2级移位寄存器S2的输出端与第2条扫描线G2电性连接;第3级移位寄存器S3的输出端与第3条扫描线G3电性连接;第4级移位寄存器S4的输出端与第4条扫描线G4电性连接…第1119级移位寄存器S1119的输出端与第1119条扫描线G1119电性连接;第1200级移位寄存器S1200的输出端与第1200条扫描线G1200电性连接。
与第一实施例的扫描驱动电路13不同的是,本实施例的扫描驱动电路15是透过改变各个移位寄存器之间的接线方式来实现前述的像素启动顺序,各个移位寄存器的输出端则电性连接至与其相对应的扫描线,以下接着说明扫描驱动电路15中各个移位寄存器之间的接线方式。如图4A所示,第一传递路径包括:第1级移位寄存器S1,其输入端接收驱动信号200;第4级移位寄存器S4,其输入端电性连接至第1级移位寄存器S1的输出端;第5级移位寄存器S5,其输入端电性连接至第4级移位寄存器S4的输出端;第8级移位寄存器S8,其输入端电性连接至第5级移位寄存器S5的输出端…第1200级移位寄存器S1200,其输入端电性连接至第1117级移位寄存器S1117的输出端。
接着,第二传递路径接续第一传递路径,且包括:第2级移位寄存器S2,其输入端电性连接至第1200级移位寄存器S1200的输出端;第3级移位寄存器S3,其输入端电性连接至第2级移位寄存器S2的输出端;第6级移位寄存器S6,其输入端电性连接至第3级移位寄存器S3的输出端;第7级移位寄存器S7,其输入端电性连接至第6级移位寄存器S6的输出端…第1119级移位寄存器S1119,其输入端电性连接至第1118级移位寄存器S1118的输出端。
通过上述各个移位寄存器间的接线方式,驱动信号200便可透过第一传递路径以及第二传递路径输出到各条扫描线:第1级移位寄存器S1的输入端接收驱动信号200,输出驱动信号200至第1条扫描线G1,并将驱动信号200传递至第4级移位寄存器S4;第4级移位寄存器S4自第1级移位寄存器S1接收驱动信号200,输出驱动信号200至第4条扫描线G4,并将驱动信号200传递至第5级移位寄存器S5;第5级移位寄存器S5自第4级移位寄存器S4接收驱动信号200,输出驱动信号200至第5条扫描线G5,并将驱动信号200传递至第8级移位寄存器S8…第1200级移位寄存器S1200自第1117级移位寄存器S1117接收驱动信号200,输出驱动信号200至第1200条扫描线G1200,并将驱动信号200传递至第2级移位寄存器S2;第2级移位寄存器S2自第1200级移位寄存器S1200接收驱动信号200,输出驱动信号200至第2条扫描线G2,并将驱动信号200传递至第3级移位寄存器S3;第3级移位寄存器S3自第2级移位寄存器S2接收驱动信号200,输出驱动信号200至第3条扫描线G3,并将驱动信号200传递至第6级移位寄存器S6…最后,第1119级移位寄存器S1119自第1118级移位寄存器S1118接收驱动信号200,输出驱动信号200至第1118条扫描线G4。
扫描驱动电路亦可采用如第三实施例所述的架构来实现第二实施例所述的像素启动顺序,以下将详述本发明第四实施例的扫描驱动电路如何依第二顺序提供驱动信号。第四实施例的扫描驱动电路包括一第一传递路径以及一第二传递路径,该第一传递路径用以接收并传递驱动信号,且包括:一第(4p+1)级移位寄存器,其输入端接收驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线。
该第二传递路径用以接续于该第一传递路径的后传递驱动信号,且包括:一第(4p+7)级移位寄存器,其输入端接收驱动信号,其输出端电性连接至该第(4p+7)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+7)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;以及一第(4p+2)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+2)条扫描线。
驱动信号透过该第一传递路径依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线,以及透过该第二传递路径依p值由大至小的顺序依序输出到该第(4p+7)条扫描线、该第(4p+6)条扫描线、该第(4p+3)条扫描线以及该第(4p+2)条扫描线,其中,p为包括0至N/4-2之间的偶数,于本实施例中,N=1200,p为包括0至298之间的偶数,即0、2、4…296以及298。
请参阅图4B,其是为描绘本发明第四实施例的扫描驱动电路的示意图。第四实施例的扫描驱动电路16与第三实施例的扫描驱动电路15的差异处在于第二传递路径,扫描驱动电路16中的第二传递路径是为:第1119级移位寄存器S119,其输入端电性连接至第1200级移位寄存器S1200的输出端;第1118级移位寄存器S1118,其输入端电性连接至第1119级移位寄存器S1119的输出端…第6级移位寄存器S6,其输入端电性连接至第7级移位寄存器S7的输出端;第3级移位寄存器S3,其输入端电性连接至第6级移位寄存器S6的输出端;第2级移位寄存器S2,其输入端电性连接至第3级移位寄存器S3的输出端。
通过第四实施例的各个移位寄存器间的接线方式,驱动信号200便可透过第一传递路径以及第二传递路径输出到各条扫描线:第1级移位寄存器S1的输入端接收驱动信号200,输出驱动信号200至第1条扫描线G1,并将驱动信号200传递至第4级移位寄存器S4;第4级移位寄存器S4自第1级移位寄存器S1接收驱动信号200,输出驱动信号200至第4条扫描线G4,并将驱动信号200传递至第5级移位寄存器S5;第5级移位寄存器S5自第4级移位寄存器S4接收驱动信号200,输出驱动信号200至第5条扫描线G5,并将驱动信号200传递至第8级移位寄存器S8…第1200级移位寄存器S1200自第1117级移位寄存器S1117接收驱动信号200,输出驱动信号200至第1200条扫描线G1200,并将驱动信号200传递至第1119级移位寄存器S1119;第1119级移位寄存器S1119自第1200级移位寄存器S1200接收驱动信号200,输出驱动信号200至第1119条扫描线G1119,并将驱动信号200传递至第1118级移位寄存器S1118;第1118级移位寄存器S1118自第1119级移位寄存器S1119接收驱动信号200,输出驱动信号200至第1118条扫描线G1118,并将驱动信号200传递至第1115级移位寄存器S1115…最后,第2级移位寄存器S2自第3级移位寄存器S3接收驱动信号200,输出驱动信号200至第2条扫描线G2。
此外,本发明更具有一第五实施例,于第五实施例中,液晶显示装置中包括一像素阵列、一第一扫描驱动电路、一第二扫描驱动电路以及一数据驱动电路,其中,该像素阵列具有如第一实施例所述的像素阵列11的电路结构,该第一扫描驱动电路用以依m值由小至大的顺序依序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素;该第二扫描驱动电路用以依m值由小至大的顺序或m值由大至歹的顺序依序提供该驱动信号至该第(4m+2)条扫描线以及该第(4m+3)条扫描线以启动所述第二像素以及所述第三像素。
第五实施例与第一实施例的差异在于,第五实施例是使用二个扫描驱动电路来分别控制欲呈现第一极性的像素以及欲呈现第二极性的像素的开启,第一扫描驱动电路依序提供驱动电压至所述第一像素以及所述第四像素,第二扫描驱动电路依序提供驱动电压至所述第二像素以及所述第三像素,俾使像素阵列中的像素以前述的第一顺序或第二顺序被启动。
除了上述差异,第五实施例亦能执行第一实施例所描述的操作及功能,所属技术领域具有通常知识者可直接了解第五实施例与第一实施例之间的差异,以及第五实施例如何基于上述第一实施例以执行此等操作及功能,故不赘述。
本发明的第六实施例如图5所示,其是为一种用于如第一实施例所述的液晶显示装置的像素驱动方法。该液晶显示装置包括一像素阵列、一扫描驱动电路以及一扫描驱动电路。该像素阵列包括一第(4m+1)条扫描线、一第(4m+2)条扫描线、一第(4m+3)条扫描线、一第(4m+4)条扫描线、一数据线、多个第一像素、多个第二像素、多个第三像素以及多个第四像素。
该第一像素以及该第二像素设置于该第(4m+1)条扫描线与该第(4m+2)条扫描线之间,该第一像素与该第(4m+1)条扫描线电性连接,该第二像素与该第(4m+2)条扫描线电性连接,该第三像素以及该第四像素设置于该第(4m+3)条扫描线与该第(4m+4)条扫描线之间,该第三像素与该第(4m+3)条扫描线电性连接,该第四像素与该第(4m+4)条扫描线电性连接,该数据线设置于所述第一像素与所述第二像素之间,以及所述第三像素与所述第四像素之间,且与所述第一像素、所述第二像素、所述第三像素以及所述第四像素电性连接。
该扫描驱动电路与该第(4m+1)条扫描线、该第(4m+2)条扫描线、该第(4m+3)条扫描线以及该第(4m+4)条扫描线电性连接。该数据驱动电路与该数据线电性连接。
图5是描绘第六实施例的像素驱动方法的流程图。首先,此像素驱动方法执行步骤501,令该扫描驱动电路依m值由小至大的顺序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素。接着,执行步骤502,令该扫描驱动电路依m值由小至大的顺序以及m值由大至小的顺序其中的一提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线以启动所述第二像素以及所述第三像素。其中,该像素阵列具有一总扫描线数N,m为包括0至N/4-1之间的整数。
该像素驱动方法接着执行步骤503,令该数据驱动电路于所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号至该数据线以使所述第一像素以及所述第四像素具有一第一极性。以及,执行步骤504,令该数据驱动电路于所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号至该数据线以使所述第二像素以及所述第三像素有一第二极性。其中,该第一极性与该第二极性的极性相反。
于本实施例中,该扫描驱动电路更包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器。该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接;该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+2)条扫描线以及该第(4m+3)条扫描线电性连接。
该像素驱动方法更可执行一步骤505(图5中未绘示),令该第一级移位寄存器接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由小至大的顺序依序该提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线。
于另一实施例中,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由大至小的顺序依序与该第(4m+3)条扫描线以及该第(4m+2)条扫描线电性连接。
该像素驱动方法更可执行一步骤506(图5中未绘示),令该第一级移位寄存器接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由大至小的顺序依序该提供该驱动信号至第(4m+3)条扫描线以及该第(4m+2)条扫描线。
于又一实施例中,该扫描驱动电路更包括一第一传递路径以及一第二传递路径。该第一传递路径用以接收并传递该驱动信号,且包括一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线。
该第二传递路径用以接续于该第一传递路径的后传递该驱动信号,且包括一第(4p+2)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+2)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+2)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;以及一第(4p+7)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+7)条扫描线。
该像素驱动方法更可执行一步骤507(图5中未绘示),令该扫描驱动电路透过该第一传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线。以及,执行步骤508(图5中未绘示),令该扫描驱动电路透过该第二传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+2)条扫描线、该第(4p+3)条扫描线、该第(4p+6)条扫描线以及该第(4p+7)条扫描线。其中,p为包括0至N/4-2之间的偶数。
于再一实施例中,该第二传递路径用以接续于该第一传递路径的后传递该驱动信号,且包括一第(4p+7)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+7)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+7)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;以及一第(4p+2)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+2)条扫描线。
该像素驱动方法更可执行一步骤509(图5中未绘示),令该扫描驱动电路透过该第二传递路径将该驱动信号依p值由大至小的顺序依序输出到该第(4p+7)条扫描线、该第(4p+6)条扫描线、该第(4p+3)条扫描线以及该第(4p+2)条扫描线。其中,p为包括0至N/4-2之间的偶数。
除了上述步骤,第六实施例亦能执行第一实施例至第五实施例所描述的操作及功能,所属技术领域具有通常知识者可直接了解第六实施例如何基于上述第一实施例至第五实施例以执行此等操作及功能,故不赘述。
综上所述,本发明是透过改变像素阵列中像素的启动顺序,亦即改变扫描驱动电路提供驱动信号至扫描线的顺序,以及于像素被启动时,数据驱动电路提供第一极性数据信号以及第二极性数据信号至数据线,以使像素阵列具有点反转驱动方式的画面呈现效果,且数据驱动电路不需快速地转换第一极性数据信号以及第二极性数据信号。从而,本发明是可克服公知技术的行反转驱动方式于画面呈现上会出现垂直方向显影不均(V-line Mura)的缺点,同时具有行反转驱动方式的省电优点。
上述的实施例仅用来例举本发明的实施态样,以及阐释本发明的技术特征,并非用来限制本发明的保护范畴。任何熟悉此技术者可轻易完成的改变或均等性的安排均属于本发明所主张的范围,本发明的权利保护范围应以申请专利范围为准。

Claims (11)

1.一种液晶显示装置,包括:
一像素阵列,包括一第(4m+1)条扫描线、一第(4m+2)条扫描线、一第(4m+3)条扫描线、一第(4m+4)条扫描线、一数据线、多个第一像素、多个第二像素、多个第三像素以及多个第四像素,该第一像素以及该第二像素设置于该第(4m+1)条扫描线与该第(4m+2)条扫描线之间,该第一像素与该第(4m+1)条扫描线电性连接,该第二像素与该第(4m+2)条扫描线电性连接,该第三像素以及该第四像素设置于该第(4m+3)条扫描线与该第(4m+4)条扫描线之间,该第三像素与该第(4m+3)条扫描线电性连接,该第四像素与该第(4m+4)条扫描线电性连接,该数据线设置于所述第一像素与所述第二像素之间,以及所述第三像素与所述第四像素之间,且与所述第一像素、所述第二像素、所述第三像素以及所述第四像素电性连接;
一扫描驱动电路,与该第(4m+1)条扫描线、该第(4m+2)条扫描线、该第(4m+3)条扫描线以及该第(4m+4)条扫描线电性连接,用以依m值由小至大的顺序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素后,再依m值由小至大的顺序依序提供该驱动信号至该第(4m+2)条扫描线以及该第(4m+3)条扫描线以启动所述第二像素以及所述第三像素,或m值由大至小的顺序依序提供该驱动信号至该第(4m+3)条扫描线以及该第(4m+2)条扫描线以启动所述第三像素以及所述第二像素;以及
一数据驱动电路,与该数据线电性连接,用以当所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号至该数据线以使所述第一像素以及所述第四像素具有一第一极性,以及当所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号至该数据线以使所述第二像素以及所述第三像素有一第二极性;
其中,该像素阵列具有一总扫描线数N,m为包括0至N/4-1之间的整数,该第一极性与该第二极性的极性相反。
2.如权利要求1所述的液晶显示装置,其特征在于:该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,以传递该驱动信号,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+2)条扫描线以及该第(4m+3)条扫描线电性连接,该第一级移位寄存器用以接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由小至大的顺序依序提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线。
3.如权利要求1所述的液晶显示装置,其特征在于:该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,以传递该驱动信号,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由大至小的顺序依序与该第(4m+3)条扫描线以及该第(4m+2)条扫描线电性连接,该第一级移位寄存器用以接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由大至小的顺序依序提供该驱动信号至第(4m+3)条扫描线以及该第(4m+2)条扫描线。
4.如权利要求1所述的液晶显示装置,其特征在于:该扫描驱动电路包括:
一第一传递路径,用以接收并传递该驱动信号,该第一传递路径包括:
一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;
一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;
一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及
一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;以及
一第二传递路径,用以接续于该第一传递路径的后传递该驱动信号,该第二传递路径包括:
一第(4p+2)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+2)条扫描线;
一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+2)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;
一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;以及
一第(4p+7)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+7)条扫描线;
其中,该驱动信号透过该第一传递路径依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线,以及透过该第二传递路径依p值由小至大的顺序依序输出到该第(4p+2)条扫描线、该第(4p+3)条扫描线、该第(4p+6)条扫描线以及该第(4p+7)条扫描线,p为包括0至N/4-2之间的偶数。
5.如权利要求1所述的液晶显示装置,其特征在于:该扫描驱动电路包括:
一第一传递路径,用以接收并传递该驱动信号,该第一传递路径包括:
一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;
一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;
一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及
一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;以及
一第二传递路径,用以接续于该第一传递路径的后传递该驱动信号,该第二传递路径包括:
一第(4p+7)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+7)条扫描线;
一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+7)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;
一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;以及
一第(4p+2)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+2)条扫描线;
其中,该驱动信号透过该第一传递路径依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线,以及透过该第二传递路径依p值由大至小的顺序依序输出到该第(4p+7)条扫描线、该第(4p+6)条扫描线、该第(4p+3)条扫描线以及该第(4p+2)条扫描线,p为包括0至N/4-2之间的偶数。
6.一种像素驱动方法,用于如权利要求1所述的液晶显示装置,该像素驱动方法包括下列步骤:
(a)令该扫描驱动电路依m值由小至大的顺序提供一驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线以启动所述第一像素以及所述第四像素;
(b)令该扫描驱动电路依m值由小至大的顺序依序提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线以启动所述第二像素以及所述第三像素,或m值由大至小的顺序依序提供该驱动信号至该第(4m+3)条扫描线以及该第(4m+2)条扫描线以启动所述第三像素以及所述第二像素;
其中,该像素阵列具有一总扫描线数N,m为包括0至N/4-1之间的整数。
7.如权利要求6所述的像素驱动方法,进一步包括下列步骤:
(c)令该数据驱动电路于所述第一像素以及所述第四像素被启动时,提供一第一极性数据信号至该数据线以使所述第一像素以及所述第四像素具有一第一极性;以及
(d)令该数据驱动电路于所述第二像素以及所述第三像素被启动时,提供一第二极性数据信号至该数据线以使所述第二像素以及所述第三像素有一第二极性;
其中,该第一极性与该第二极性的极性相反。
8.如权利要求6所述的像素驱动方法,其特征在于:该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+2)条扫描线以及该第(4m+3)条扫描线电性连接,该像素驱动方法更包括下列步骤:
(e)令该第一级移位寄存器接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由小至大的顺序依序该提供该驱动信号至第(4m+2)条扫描线以及该第(4m+3)条扫描线。
9.如权利要求6所述的像素驱动方法,其特征在于:该扫描驱动电路包括一第一级移位寄存器至一第N级移位寄存器,且每一级移位寄存器电性连接至下一级移位寄存器,该第一级移位寄存器的输出端至该第N/2级移位寄存器的输出端依m值由小至大的顺序依序与该第(4m+1)条扫描线以及该第(4m+4)条扫描线电性连接,该第(N/2+1)级移位寄存器的输出端至该第N级移位寄存器的输出端依m值由大至小的顺序依序与该第(4m+3)条扫描线以及该第(4m+2)条扫描线电性连接,该像素驱动方法更包括下列步骤:
(f)令该第一级移位寄存器接收该驱动信号,并将该驱动信号依序传递至该第N级移位寄存器,以依m值由小至大的顺序依序提供该驱动信号至该第(4m+1)条扫描线以及该第(4m+4)条扫描线后,再依m值由大至小的顺序依序该提供该驱动信号至第(4m+3)条扫描线以及该第(4m+2)条扫描线。
10.如权利要求6所述的像素驱动方法,其特征在于:该扫描驱动电路包括一第一传递路径以及一第二传递路径,该第一传递路径用以接收并传递该驱动信号,且包括一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;该第二传递路径用以接续于该第一传递路径的后传递该驱动信号,且包括一第(4p+2)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+2)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+2)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;以及一第(4p+7)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+7)条扫描线,该像素驱动方法更包括下列步骤:
(g)令该扫描驱动电路透过该第一传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线;以及
(h)令该扫描驱动电路透过该第二传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+2)条扫描线、该第(4p+3)条扫描线、该第(4p+6)条扫描线以及该第(4p+7)条扫描线;
其中,p为包括0至N/4-2之间的偶数。
11.如权利要求6所述的像素驱动方法,其特征在于:该扫描驱动电路包括一第一传递路径以及一第二传递路径,该第一传递路径用以接收并传递该驱动信号,且包括一第(4p+1)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+1)条扫描线;一第(4p+4)级移位寄存器,其输入端电性连接至该第(4p+1)级移位寄存器的输出端,其输出端电性连接至该第(4p+4)条扫描线;一第(4p+5)级移位寄存器,其输入端电性连接至该第(4p+4)级移位寄存器的输出端,其输出端电性连接至该第(4p+5)条扫描线;以及一第(4p+8)级移位寄存器,其输入端电性连接至该第(4p+5)级移位寄存器的输出端,其输出端电性连接至该第(4p+8)条扫描线;该第二传递路径用以接续于该第一传递路径的后传递该驱动信号,且包括一第(4p+7)级移位寄存器,其输入端接收该驱动信号,其输出端电性连接至该第(4p+7)条扫描线;一第(4p+6)级移位寄存器,其输入端电性连接至该第(4p+7)级移位寄存器的输出端,其输出端电性连接至该第(4p+6)条扫描线;一第(4p+3)级移位寄存器,其输入端电性连接至该第(4p+6)级移位寄存器的输出端,其输出端电性连接至该第(4p+3)条扫描线;以及一第(4p+2)级移位寄存器,其输入端电性连接至该第(4p+3)级移位寄存器的输出端,其输出端电性连接至该第(4p+2)条扫描线,该像素驱动方法更包括下列步骤:
(i)令该扫描驱动电路透过该第一传递路径将该驱动信号依p值由小至大的顺序依序输出到该第(4p+1)条扫描线、该第(4p+4)条扫描线、该第(4p+5)条扫描线以及该第(4p+8)条扫描线;以及
(j)令该扫描驱动电路透过该第二传递路径将该驱动信号依p值由大至小的顺序依序输出到该第(4p+7)条扫描线、该第(4p+6)条扫描线、该第(4p+3)条扫描线以及该第(4p+2)条扫描线;
其中,p为包括0至N/4-2之间的偶数。
CN 201110112218 2010-12-31 2011-04-25 液晶显示装置以及像素驱动方法 Pending CN102184718A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW099147292 2010-12-31
TW99147292A TWI421850B (zh) 2010-12-31 2010-12-31 液晶顯示裝置以及畫素驅動方法

Publications (1)

Publication Number Publication Date
CN102184718A true CN102184718A (zh) 2011-09-14

Family

ID=44570884

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201110112218 Pending CN102184718A (zh) 2010-12-31 2011-04-25 液晶显示装置以及像素驱动方法

Country Status (3)

Country Link
US (1) US8836627B2 (zh)
CN (1) CN102184718A (zh)
TW (1) TWI421850B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474044A (zh) * 2013-09-29 2013-12-25 北京京东方光电科技有限公司 一种栅极驱动电路、阵列基板、显示装置以及驱动方法
CN103474039A (zh) * 2013-08-20 2013-12-25 北京京东方光电科技有限公司 栅线驱动方法、栅极驱动电路以及显示装置
CN105527737A (zh) * 2016-02-01 2016-04-27 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105629606A (zh) * 2016-01-13 2016-06-01 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105654919A (zh) * 2016-04-13 2016-06-08 深圳市华星光电技术有限公司 液晶显示电路及液晶显示驱动方法
CN107507590A (zh) * 2017-09-04 2017-12-22 南京中电熊猫平板显示科技有限公司 液晶显示面板
CN109166544A (zh) * 2018-09-27 2019-01-08 京东方科技集团股份有限公司 栅极驱动电路及驱动方法、阵列基板、显示装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI486931B (zh) * 2013-01-18 2015-06-01 Raydium Semiconductor Corp 液晶顯示裝置及其驅動方法
US9209022B2 (en) * 2013-10-16 2015-12-08 Taiwan Semiconductor Manufacturing Company Limited Semiconductor structure including laterally disposed layers having different crystal orientations and method of fabricating the same
JP6780408B2 (ja) * 2016-09-26 2020-11-04 セイコーエプソン株式会社 走査線駆動回路、表示ドライバー、電気光学装置、電子機器及び駆動方法
CN113053307B (zh) * 2021-03-12 2022-08-09 京东方科技集团股份有限公司 一种显示基板及其控制方法、可穿戴显示设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060007094A1 (en) * 2004-07-01 2006-01-12 Samsung Electronics Co., Ltd. LCD panel including gate drivers
CN1985297A (zh) * 2004-07-06 2007-06-20 皇家飞利浦电子股份有限公司 显示装置及其驱动方法
CN101027713A (zh) * 2004-08-13 2007-08-29 皇家飞利浦电子股份有限公司 矩阵定址电路以及使用该矩阵定址电路之液晶显示器装置
CN101763837A (zh) * 2008-12-23 2010-06-30 乐金显示有限公司 液晶显示装置的驱动方法及装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3504496B2 (ja) * 1998-05-11 2004-03-08 アルプス電気株式会社 液晶表示装置の駆動方法および駆動回路
KR100945581B1 (ko) * 2003-06-23 2010-03-08 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR101048700B1 (ko) * 2004-04-30 2011-07-12 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
TWI410946B (zh) * 2008-06-27 2013-10-01 Himax Tech Ltd 多閘極液晶顯示器之驅動機制
KR101329438B1 (ko) * 2008-12-17 2013-11-14 엘지디스플레이 주식회사 액정표시장치
KR101330415B1 (ko) * 2009-04-30 2013-11-20 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
TWI483236B (zh) * 2009-06-15 2015-05-01 Au Optronics Corp 液晶顯示器及其驅動方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060007094A1 (en) * 2004-07-01 2006-01-12 Samsung Electronics Co., Ltd. LCD panel including gate drivers
CN1985297A (zh) * 2004-07-06 2007-06-20 皇家飞利浦电子股份有限公司 显示装置及其驱动方法
CN101027713A (zh) * 2004-08-13 2007-08-29 皇家飞利浦电子股份有限公司 矩阵定址电路以及使用该矩阵定址电路之液晶显示器装置
CN101763837A (zh) * 2008-12-23 2010-06-30 乐金显示有限公司 液晶显示装置的驱动方法及装置

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474039A (zh) * 2013-08-20 2013-12-25 北京京东方光电科技有限公司 栅线驱动方法、栅极驱动电路以及显示装置
CN103474044A (zh) * 2013-09-29 2013-12-25 北京京东方光电科技有限公司 一种栅极驱动电路、阵列基板、显示装置以及驱动方法
CN105629606A (zh) * 2016-01-13 2016-06-01 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
WO2017121072A1 (zh) * 2016-01-13 2017-07-20 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105527737A (zh) * 2016-02-01 2016-04-27 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105527737B (zh) * 2016-02-01 2019-01-22 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105654919A (zh) * 2016-04-13 2016-06-08 深圳市华星光电技术有限公司 液晶显示电路及液晶显示驱动方法
WO2017177491A1 (zh) * 2016-04-13 2017-10-19 深圳市华星光电技术有限公司 液晶显示电路及液晶显示驱动方法
CN107507590A (zh) * 2017-09-04 2017-12-22 南京中电熊猫平板显示科技有限公司 液晶显示面板
CN109166544A (zh) * 2018-09-27 2019-01-08 京东方科技集团股份有限公司 栅极驱动电路及驱动方法、阵列基板、显示装置
CN109166544B (zh) * 2018-09-27 2021-01-26 京东方科技集团股份有限公司 栅极驱动电路及驱动方法、阵列基板、显示装置

Also Published As

Publication number Publication date
TW201227702A (en) 2012-07-01
TWI421850B (zh) 2014-01-01
US20120169687A1 (en) 2012-07-05
US8836627B2 (en) 2014-09-16

Similar Documents

Publication Publication Date Title
CN102184718A (zh) 液晶显示装置以及像素驱动方法
CN103869565B (zh) 显示面板及其驱动方法
CN104795041B (zh) 一种阵列基板的驱动方法、阵列基板、显示面板和显示装置
CN101221716B (zh) 使用伽玛选择信号的数据驱动器及平面显示器与驱动方法
CN104808862B (zh) 阵列基板、触控显示面板和阵列基板的驱动方法
CN1881474B (zh) 移位寄存器和包括该移位寄存器的显示设备
CN101329484B (zh) 液晶显示装置之驱动电路及其驱动方法
CN102799036B (zh) 一种显示器及显示面板
TWI450007B (zh) 畫素結構
CN101404134B (zh) 使用半源极驱动架构的显示面板及其显示数据供应方法
CN103226928A (zh) 显示器及其中的信号传送方法
JP2008033312A (ja) 画像表示システムとその駆動方法
US10971091B2 (en) Array substrate, display panel and driving method thereof, and display device
CN105788549A (zh) 像素驱动结构、驱动方法及显示装置
CN101770755A (zh) 源极驱动器、显示装置与源极驱动器的驱动方法
JP2009122679A (ja) 表示パネル駆動回路
CN105390114A (zh) 液晶显示装置
CN103235431B (zh) 液晶显示面板及其驱动方法
CN103592800A (zh) 液晶显示面板和液晶显示装置
CN102955310A (zh) 一种像素驱动结构、驱动方法及显示装置
CN108761938A (zh) 像素排布结构、其驱动方法、显示面板及显示装置
CN103488016A (zh) 像素阵列
CN102411910B (zh) 显示装置及其画面显示方向的调节方法
CN106652952A (zh) 驱动方法、显示面板及对其进行点反转驱动的方法
CN116168656A (zh) 阵列基板和显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110914