CN103312343A - 发射器及其降低频率偏移的方法 - Google Patents

发射器及其降低频率偏移的方法 Download PDF

Info

Publication number
CN103312343A
CN103312343A CN201310018593XA CN201310018593A CN103312343A CN 103312343 A CN103312343 A CN 103312343A CN 201310018593X A CN201310018593X A CN 201310018593XA CN 201310018593 A CN201310018593 A CN 201310018593A CN 103312343 A CN103312343 A CN 103312343A
Authority
CN
China
Prior art keywords
phase
frequency
frequency offset
sampling
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310018593XA
Other languages
English (en)
Other versions
CN103312343B (zh
Inventor
高凯鹏
王琦学
罗伯·伯根·史塔斯魏奇
汪炳颖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN103312343A publication Critical patent/CN103312343A/zh
Application granted granted Critical
Publication of CN103312343B publication Critical patent/CN103312343B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/12Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/361Modulation using a single or unspecified number of carriers, e.g. with separate stages of phase and amplitude modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transmitters (AREA)

Abstract

本发明提供一种发射器及其降低频率偏移的方法。发射器包括相位/频率偏移输入、控制器以及频率调变路径。相位/频率偏移输入端接收多个相位/频率偏移取样。控制器因应相位/频率偏移取样及相位/频率偏移进位输出信号的先前取样,输出修正后相位/频率偏移信号并产生相位/频率偏移进位输出信号。频率调变路径因应修正后相位/频率偏移信号执行频率调变,输出频率调变后载波信号。本发明能改善全数字锁相回路输入端的峰频率问题、降低全数字锁相回路的设计复杂度、并维持全数字锁相回路的线性度,提升发射器的整体效能。

Description

发射器及其降低频率偏移的方法
【技术领域】
本发明关于一种发射器及其降低频率偏移的方法。
【背景技术】
请参照图1所示,其为传统的一种极坐标发射器(polar transmitter)示意图。极坐标发射器100包括一极坐标信号产生与处理电路110、一振幅调变单元120、一全数字锁相回路(all digital phase-locked loop,ADPLL)130及一合成单元(combining unit)140。极坐标信号产生与处理电路110产生一振幅成份α及一相位成份θ,并且对相位成份θ处理而得到一频率成份f。振幅调变单元120对振幅成份α调变而得到一调整后振幅成份A。全数字锁相回路130包括一频率调变单元132及一数字控制振荡器(digital controlled oscillator,DCO)134。频率调变单元132及数字控制振荡器134对频率成份f处理而得到一调整后频率成份F。合成单元140合成调整后振幅成份A及调整后频率成份F而输出一发射信号RF。对于一个宽频的极坐标发射器100,其频率成份f容易出现峰频率(peakfrequency)。频率成份f的频率越高,数字控制振荡器134的设计就必须越复杂。此外,过高的频率偏移会造成数字控制振荡器134的非线性问题,进而降低极坐标发射器100的整体效能。
【发明内容】
有鉴于此,有必要提供一种发射器及其降低频率偏移的方法。
根据本发明的第一实施例,提出一种发射器,包括相位/频率偏移输入、控制器、以及频率调变路径。相位/频率偏移输入接收多个相位/频率偏移取样。控制器因应相位/频率偏移取样及相位/频率偏移进位输出信号的先前取样(previoustime sample),输出修正后相位/频率偏移信号并产生相位/频率偏移进位输出信号。频率调变路径因应修正后相位/频率偏移信号执行频率调变,并输出频率调变后载波信号。
根据本发明的第二实施例,提出一种发射器的降低频率偏移方法,包括下列步骤:接收多个相位/频率偏移取样;因应相位/频率偏移取样及相位/频率偏移进位输出信号的先前取样,输出修正后相位/频率偏移信号并产生相位/频率偏移进位输出信号;因应修正后相位/频率偏移信号执行频率调变,输出频率调变后载波信号。
根据本发明的第三实施例,提出一种发射器,包括相位/频率偏移输入、控制器、频率调变路径、以及相位切换器。相位/频率偏移输入接收多个相位/频率偏移取样。控制器根据相位/频率偏移取样产生调整后相位/频率偏移信号及相位选择信号。频率调变路径因应调整后相位/频率偏移信号执行频率调变,并输出包含多个相位的频率调变后载波信号。相位切换器因应相位选择信号选择这些相位其中之一,形成频率调变后载波信号。
根据本发明的第四实施例,提出一种发射器的降低频率偏移方法,包括下列步骤:接收多个相位/频率偏移取样;根据这些相位/频率偏移取样产生调整后相位/频率偏移信号及相位选择信号;因应调整后相位/频率偏移信号执行频率调变,并输出包含多个相位的频率调变后载波信号;因应相位选择信号选择这些相位其中之一,以形成频率调变后载波信号。
根据本发明的第五实施例,提出一种发射器,包括相位/频率偏移输入、控制器、频率调变路径、以及相位切换器。相位/频率偏移输入接收多个相位/频率偏移取样。控制器根据相位/频率偏移取样产生调整后相位/频率偏移信号及相位选择信号,并且因应调整后相位/频率偏移信号的多个调整后相位/频率偏移取样及相位/频率偏移进位输出信号的先前取样,输出修正后相位/频率偏移信号并产生相位/频率偏移进位输出信号。频率调变路径因应修正后相位/频率偏移信号执行频率调变,输出包含多个相位的频率调变后载波信号。相位切换器因应相位选择信号选择这些相位其中之一,形成频率调变后载波信号。
根据本发明的第六实施例,提出一种发射器的降低频率偏移方法,包括下列步骤:接收多个相位/频率偏移取样;根据相位/频率偏移取样产生调整后相位/频率偏移信号及相位选择信号,并且因应调整后相位/频率偏移信号的多个调整后相位/频率偏移取样及相位/频率偏移进位输出信号的先前取样,输出修正后相位/频率偏移信号并产生相位/频率偏移进位输出信号;因应修正后相位/频率偏移信号执行频率调变,输出包含多个相位的频率调变后载波信号;因应该相位选择信号选择这些相位其中之一,形成该频率调变后载波信号。
上述发射器及其降低频率偏移的方法能改善全数字锁相回路输入端的峰频率问题、降低全数字锁相回路的设计复杂度、并维持全数字锁相回路的线性度,提升发射器的整体效能。
为了对本揭露之上述及其他方面有更佳的了解,下文特举实施例,并配合所附图式,作详细说明如下:
【附图说明】
图1绘示传统极坐标发射器的示意图。
图2绘示依照本发明实施例的发射器的示意图。
图3绘示依照本发明实施例的相位/频率信号处理电路的示意图,使用了本发明的相位切换与降低相位/频率偏移的方法,将相位信息转换成频率信息,并且降低了频率偏移。
图4A绘示依照本发明实施例的90度限制器的相位切换示意图。
图4B绘示依照本发明实施例的45度限制器的相位切换示意图。
图5绘示依照本发明实施例的45/90度限制器的电路图。
图6A~6D绘示依照本发明实施例的降低最大频率偏移单元在降低相位/频率偏移时的时序图。
图7绘示依照本发明实施例的降低最大频率偏移单元的电路图,包括三个用以储存相邻相位/频率偏移取样的寄存器,藉由有限状态机控制达到降低最大频率偏移以及维持调频信号品质的目的。
【具体实施方式】
本发明一实施例提出一种发射器与其降低频率偏移的方法,利用限制输入信号的有效相位变异量至一特定范围,达到改善峰频率现象以及降低锁相回路电路复杂度的目的。
本发明一实施例提出一种发射器,包括相位/频率偏移输入、控制器以及频率调变路径。相位/频率偏移输入接收多个相位/频率偏移取样。控制器因应相位/频率偏移取样及相位/频率偏移进位输出信号的先前取样,输出修正后相位/频率偏移信号并产生相位/频率偏移进位输出信号。频率调变路径因应修正后相位/频率偏移信号做频率调变,输出频率调变后载波信号。为方便说明,后续将此称为第一技术方案。
本发明一实施例也提出一种发射器,包括相位/频率偏移输入、控制器、频率调变路径以及相位切换器。相位/频率偏移输入接收多个相位/频率偏移取样。控制器根据相位/频率偏移取样产生调整后相位/频率偏移信号及相位选择信号。频率调变路径因应调整后相位/频率偏移信号做频率调变,输出由多个相位组成的频率调变后载波信号。相位切换器因应相位选择信号选择这些相位其中之一,形成频率调变后载波信号。
以下以使用上述两个技术方案的发射器为例,但不限于此。上述两个技术方案可分别应用于不同的发射器,不具任何限制。
请参照图2,图2绘示依照本发明一实施例的发射器的示意图。发射器200,比如为极坐标发射器,包括极坐标信号产生电路210、相位/频率信号处理电路220、全数字锁相回路230、振幅调变单元240及合成单元250。极坐标信号产生电路210根据I频道(I channel)基频信号及Q频道(Q channel)基频信号产生振幅成份α与相位成份θm。相位/频率信号处理电路220经处理相位成份θm而得到修正后相位/频率偏移信号Δθm以及相位选择信号SW。全数字锁相回路230包括数字控制振荡器232以及相位切换器234。举例来说,当发射器200只使用第一技术方案时,相位切换器234是可选择的,故可以省略。全数字锁相回路230输出频率调变后载波信号F。振幅调变单元240对振幅成份α调变后输出调整后振幅成份A。振幅调变路径上的振幅调变成份取样,与频率调变路径上的相位成份取样实质上为负相关,因此,在以下实施例中以检测频率调变路径上的取样为例,而在其他可能实施例中,则可以检测振幅调变路径上的取样来取代。合成单元250利用调整后振幅成份A对频率调变后载波信号F进行振幅调变,从而将调整后振幅成份A及频率调变后载波信号F合成,产生发射信号RF。合成单元250可用一数字控制功率放大器(digitally-controlled power amplifier)或一射频数字至模拟转换器(RF-DAC)来实现。
请参照图3,图3绘示依照本发明实施例的相位/频率信号处理电路的示意图。该电路使用了本发明的相位切换与降低相位/频率偏移的方法,将相位信息转换成频率信息,并且降低了频率偏移。相位/频率信号处理电路220包括延迟单元222、加法器224、相位/频率偏移输入Y及控制器226。加法器224实质上作为一减法器使用,延迟单元222与加法器224处理包括多个相位取样的相位成份θm以得到多个N比特的相位/频率偏移取样Δθm’,各相位/频率偏移取样Δθm’是相位成份θm的两个相邻相位取样的差值。控制器226包括45/90度限制器227及降低最大频率偏移(maximum frequency deviation(MFD))单元228。举例来说,当发射器200只使用第一技术方案时,45/90度限制器227是可选择的,故可以省略。45/90度限制器227根据相位/频率偏移取样Δθm’,产生调整后相位/频率偏移信号(其包括多个调整后相位/频率偏移取样Δθm”)以及相位选择信号SW。降低最大频率偏移单元228处理调整后相位/频率偏移信号,并且因应调整后相位/频率偏移信号的多个调整后相位/频率偏移取样Δθm’’以及经由降低最大频率偏移单元计算而来的相位/频率偏移进位信号的先前取样,输出修正后相位/频率偏移信号Δθm并产生相位/频率偏移进位输出信号。频率调变路径上为一全数字锁相回路230,因应修正后相位/频率偏移信号Δθm作频率调变,输出频率调变后载波信号F(其包含1、2、或多个相位,在此比如为4个相位)。相位切换器234因应相位选择信号SW而选择其中一个相位,形成频率调变后载波信号F。当发射器200只使用第一技术方案且未使用相位切换器234时,则可以仅使用数字控制振荡器的一或二个相位。
假设在图3中的45/90度限制器227是一个90度限制器,第一预定临界值定义为π/2。请参考图4A,绘示依照本发明实施例的90度限制器的相位切换示意图。当相位/频率偏移取样Δθm’未超过第一预定临界值π/2且落在第一相位范围R1,则调整后相位/频率偏移取样Δθm”与原值Δθm’相同;亦即,若|Δθm’|≦π/2,则Δθm”=Δθm’。当相位/频率偏移取样Δθm’超过第一预定临界值π/2而落在第二相位范围R2,则调整后相位/频率偏移取样Δθm”为Δθm’-π;亦即,若|Δθm’|>π/2,则Δθm”=Δθm’-π。如此,每个调整后相位/频率偏移取样Δθm”皆不会超过第一预定临界值π/2,因此调整后相位/频率偏移信号的频宽被限制在π/2,实质上比相位/频率偏移取样Δθm’的频宽来得狭窄。而当相位/频率偏移取样Δθm’超过第一预定临界值π/2时,相位选择信号SW会依照其先前的值改变,使得相位切换器234能依据改变的相位选择信号SW的值选择相位,例如图2中的I+、Q+、I-、或Q-。在此处,对于Δθm’、Δθm”、Δθm,“相位”与“频率”名词可以交替着使用,是因为取样频率fs为定值,而相位与频率间存在固定关系:Δf=Δθm/2π·fs,其中Δf单位为赫兹,Δθm单位为弧度。
假设在图3中的45/90度限制器227是一个45度限制器,第一预定临界值定义为π/4。请参考图4B,绘示依照本发明实施例的45度限制器的相位切换示意图。当相位/频率偏移取样Δθm’未超过第一预定临界值π/4且落在第一相位范围R1’,则调整后相位/频率偏移取样Δθm”与原值Δθm’相同;亦即,若|Δθm’|≦π/4,则Δθm”=Δθm’。当相位/频率偏移取样Δθm’超过第一预定临界值π/4且落在第二相位范围R2’,则调整后相位/频率偏移取样Δθm”为Δθm’–π/2;亦即,若π/4<Δθm’≦3π/4,则Δθm”=Δθm’–π/2。当相位/频率偏移取样Δθm’超过第一预定临界值π/4且落在第三相位范围R3’,则调整后相位/频率偏移取样Δθm”为Δθm’–π;亦即,若3π/4<Δθm’≦5π/4,则Δθm”=Δθm’–π。当相位/频率偏移取样Δθm’超过第一预定临界值π/4且落在第四相位范围R4’,则调整后相位/频率偏移取样Δθm”为Δθm’+π/2;亦即,若-3π/4<Δθm’≦-π/4,则Δθm”=Δθm’+π/2。如此,每个调整后相位/频率偏移取样Δθm”皆不会超过第一预定临界值π/4,因此调整后相位/频率偏移信号的频宽或峰值相位/频率偏移被限制在π/4,实质上比原本的相位/频率偏移取样Δθm’的频宽或峰值相位/频率偏移来得狭窄。而当相位/频率偏移取样Δθm’超过第一预定临界值π/4时,相位选择信号SW会依照其先前的值改变,使得相位切换器234能依据改变的相位选择信号SW的值来选择相位,例如图2中的I+、Q+、I-、或Q-。
经由45/90度限制器227处理后,调整后相位/频率偏移信号的频宽或峰值相位/频率偏移会被限制在第一预定临界值内。图5绘示依照本发明实施例的45/90度限制器的电路图,但不限于此。而由于相位选择信号SW相对于其先前的值而被改变,相位切换器234将以一特定的模式重新排列全数字锁相回路230输入端的信号并重新组合于全数字锁相回路230输出端,以因应相位选择信号SW对应的相位。不同的相位选择对应不同的输入端与输出端的模式。
控制器226的降低最大频率偏移单元228处理调整后相位/频率偏移信号后,因应调整后相位/频率偏移信号的多个调整后相位/频率偏移取样Δθm”以及经由降低最大频率偏移单元计算而来的相位/频率偏移进位信号的先前取样,降低最大频率偏移单元228输出修正后相位/频率偏移信号Δθm并产生相位/频率偏移进位输出信号。请参考图6A~6D,绘示依照本发明实施例的降低最大频率偏移单元在降低相位/频率偏移时的时序图。该降低相位/频率偏移的方法为反复执行的。在图6A中,降低最大频率偏移单元228计算出先前取样与现在改变后相位/频率偏移取样的平均值(因为总和值较平均值易计算,在图6A中使用总和值来表示),得到取样s1。根据第二预定临界值Th2,降低最大频率偏移单元228侦测取样s1是否超出第二预定临界值Th2,并计算取样s1超出第二预定临界值Th2的第一超出量e1。
在图6B中,降低最大频率偏移单元228将取样s1减去第一超出量e1而得到现在修正后相位/频率偏移取样ma1,并将第一超出量e1分配给先前(previous)修正后相位/频率偏移取样ma2以及下一(next)相位/频率偏移取样a3。以平均分配第一超出量e1为例,降低最大频率偏移单元228平均分配第一超出量e1给先前修正后相位/频率偏移取样ma2以及下一相位/频率偏移取样a3之后,得到先前过渡取样(intermediate sample)ca2(ca2=(ma2+e1/2))与下一过渡取样ca3(ca3=(a3+e1/2))。在图6B中,降低最大频率偏移单元228侦测下一过渡取样ca3是否超出第二预定临界值Th2,并计算下一过渡取样ca3超出第二预定临界值Th2的第二超出量e2。
在图6C中,降低最大频率偏移单元228从下一过渡取样ca3减去第二超出量e2而得到下一改变后相位/频率偏移取样cha3。降低最大频率偏移单元228计算出第二超出量e2与先前过渡取样ca2的平均值(在图6C中以总和值来表示),得到取样S2,S2=(e2+ca2)。降低最大频率偏移单元228侦测取样S2是否超出第二预定临界值Th2,并计算取样S2超出第二预定临界值Th2的第三超出量e3。在图6D中,降低最大频率偏移单元228从取样S2减去第三超出量e3,经由频率调变路径,将该第三超出量e3输出为相位/频率偏移进位输出信号的一部份。此外,第三超出量e3实质上是下一改变后相位/频率偏移取样cha3的先前取样。之后降低最大频率偏移单元228反复执行图6A~6D的步骤,接下来便会计算第三超出量e3与下一改变后相位/频率偏移取样cha3的平均值。
实际情况下,通常降低最大频率偏移单元228所处理的相位/频率偏移取样振幅都很小,因此只需要维持相邻时间点的相位总和为定值。经由降低最大频率偏移单元228处理,超出量会分配给邻近的相位/频率偏移取样,所以修正后相位/频率偏移信号F包括相应于相位/频率偏移取样Δθm’的多个修正后相位/频率偏移取样,其中每个修正后相位/频率偏移取样皆不会超过第二预定临界值Th2。图7绘示依照本发明实施例的降低最大频率偏移单元的电路图,该电路包括用以储存三个相邻相位/频率偏移取样的三个寄存器,藉由有限状态机(finitestate machine(FSM))处理达到降低最大频率偏移以及维持调频信号品质的目的,但不限于此。由有限状态机处理图6A~6D中反复执行的步骤,组合电路(combinational circuit)根据有限状态机输出的控制信号进行加法与减法的运算,并将结果存回寄存器,更新被减去或是被补偿的相位/频率偏移信息。
上述实施例所揭露的发射器与降低频率偏移的方法,限制了输入信号的相位变异量至一特定范围。发射器的频宽越宽,频率偏移就越大。由于频宽较宽,资料传输速率较快,而相位会接近180度,使得数字控制振荡器的设计更复杂。因此,本案揭露的技术采用技术特征「限制输入信号的相位变异量至一特定范围」,能改善全数字锁相回路输入端的峰频率问题、降低全数字锁相回路的设计复杂度、并维持全数字锁相回路的线性度,提升发射器的整体效能。
综上所述,虽然本发明已以具体实施例揭露如上,然其仅为了易于说明本发明的技术内容,而并非将本发明狭义地限定于该实施例,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视本发明的权利要求所界定者为准。

Claims (49)

1.一种发射器,其特征在于,该发射器包括:
一相位/频率偏移输入,用以接收多个相位/频率偏移取样;
一控制器,因应这些相位/频率偏移取样及一相位/频率偏移进位输出信号的一先前取样,输出一修正后相位/频率偏移信号并产生该相位/频率偏移进位输出信号;以及
一频率调变路径,因应该修正后相位/频率偏移信号,执行频率调变并输出一频率调变后载波信号。
2.如权利要求1所述的发射器,其特征在于,该控制器从该先前取样与一当前改变后相位/频率偏移取样的一平均值减去一第一超出量以得到一当前修正后相位/频率偏移取样,并将该第一超出量分配给一先前修正后相位/频率偏移取样以及一下一相位/频率偏移取样。
3.如权利要求2所述的发射器,其特征在于,该先前修正后相位/频率偏移取样是经由一时间延迟所产生。
4.如权利要求2所述的发射器,其特征在于,该控制器分配该第一超出量给该先前修正后相位/频率偏移取样以及该下一相位/频率偏移取样,以得到一先前过渡取样以及一下一过渡取样,该控制器从该下一过渡取样减去一第二超出量以得到一下一改变后相位/频率偏移取样,更从该第二超出量与该先前过渡取样的一平均值,减去一第三超出量。
5.如权利要求4所述的发射器,其特征在于,该第三超出量输出为该相位/频率偏移进位输出信号。
6.如权利要求1所述的发射器,其特征在于,该发射器更包括:
一合成单元,用以利用一振幅调变路径的一调变后振幅信号来对该频率调变后载波信号执行振幅调变,以产生一合成射频信号。
7.如权利要求6所述的发射器,其特征在于,该控制器更因应于该振幅调变路径的振幅调变信号来输出该修正后相位/频率偏移信号并产生该相位/频率偏移进位输出信号。
8.如权利要求1所述的发射器,其特征在于,该修正后相位/频率偏移信号包括相应于这些相位/频率偏移取样的多个修正后相位/频率偏移取样,而且该修正后相位/频率偏移取样不超过一预定临界值。
9.如权利要求8所述的发射器,其特征在于,该修正后相位/频率偏移信号的频宽,实质上较这些相位/频率偏移取样的频宽狭窄。
10.一种发射器的降低频率偏移方法,其特征在于,该降低频率偏移方法包括:
接收多个相位/频率偏移取样;
因应这些相位/频率偏移取样及一相位/频率偏移进位输出信号的一先前取样,输出一修正后相位/频率偏移信号并产生该相位/频率偏移进位输出信号;以及
因应该修正后相位/频率偏移信号,执行频率调变,输出一频率调变后载波信号。
11.如权利要求10所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
计算该先前取样与一现在改变后相位/频率偏移取样的一第一平均值,判断该第一平均值是否超出一预定临界值,超出的量为一第一超出量,并从该第一平均值减去该第一超出量以得到一现在修正后相位/频率偏移取样;以及
将该第一超出量分配给一先前修正后相位/频率偏移取样以及一下一相位/频率偏移取样。
12.如权利要求11所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
经由一时间延迟产生该先前修正后相位/频率偏移取样。
13.如权利要求11所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
分配该第一超出量给该先前修正后相位/频率偏移取样以及该下一相位/频率偏移取样,以得到一先前过渡取样以及一下一过渡取样;
判断该下一过渡取样是否超出该预定临界值,超出的量为一第二超出量,并从该下一过渡取样减去该第二超出量,以得到一下一改变后相位/频率偏移取样;以及
计算该第二超出量与该先前过渡取样的一第二平均值,判断该第二平均值是否超出该预定临界值,超出的量为一第三超出量,并从该第二平均值减去该第三超出量。
14.如权利要求13所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
输出该第三超出量为该相位/频率偏移进位输出信号。
15.如权利要求10所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
利用一振幅调变路径的一调变后振幅信号来对该频率调变后载波信号执行振幅调变以产生一合成射频信号。
16.如权利要求15所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:因应于该振幅调变信号来输出该修正后相位/频率偏移信号并产生该相位/频率偏移进位输出信号。
17.如权利要求10所述的降低频率偏移方法,其特征在于,该修正后相位/频率偏移信号包括相应于这些相位/频率偏移取样的多个修正后相位/频率偏移取样,而且该修正后相位/频率偏移取样不超过一预定临界值。
18.如权利要求17所述的降低频率偏移方法,其特征在于,该修正后相位/频率偏移信号的频宽,实质上较这些相位/频率偏移取样的频宽狭窄。
19.一种发射器,其特征在于,该发射器包括:
一相位/频率偏移输入,用以接收多个相位/频率偏移取样;
一控制器,用以根据这些相位/频率偏移取样产生一调整后相位/频率偏移信号及一相位选择信号;
一频率调变路径,因应该调整后相位/频率偏移信号,执行频率调变并输出一包含多个相位的频率调变后载波信号;以及
一相位切换器,因应该相位选择信号选择这些相位其中之一,形成该频率调变后载波信号。
20.如权利要求19所述的发射器,其特征在于,该调整后相位/频率偏移信号包括相应于这些相位/频率偏移取样的多个调整后相位/频率偏移取样,而且该调整后相位/频率偏移取样不超过一预定临界值。
21.如权利要求20所述的发射器,其特征在于,该调整后相位/频率偏移信号的频宽,实质上较这些相位/频率偏移取样的频宽狭窄。
22.如权利要求20所述的发射器,其特征在于,当该相位/频率偏移取样超出该预定临界值时,根据该相位选择信号先前的值改变该相位选择信号,使得该相位切换器选择该改变的相位选择信号对应的相位。
23.如权利要求19所述的发射器,其特征在于,该频率调变后载波信号包含四个相位。
24.一种发射器的降低频率偏移方法,其特征在于,该降低频率偏移方法包括:
接收多个相位/频率偏移取样;
根据这些相位/频率偏移取样产生一调整后相位/频率偏移信号及一相位选择信号;
因应该调整后相位/频率偏移信号,执行频率调变,并输出一包含多个相位的频率调变后载波信号;以及
因应该相位选择信号选择这些相位其中之一,形成该频率调变后载波信号。
25.如权利要求24所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
判断该相位/频率偏移取样是否超过一预定临界值;
计算该相位/频率偏移取样超出该预定临界值的一超出量,并根据该相位选择信号先前的值改变该相位选择信号;以及
选择该改变的相位选择信号对应的相位。
26.如权利要求24所述的降低频率偏移方法,其特征在于,该调整后相位/频率偏移信号包括相应于这些相位/频率偏移取样的多个调整后相位/频率偏移取样,而且该调整后相位/频率偏移取样不超过一预定临界值。
27.如权利要求26所述的降低频率偏移方法,其特征在于,该调整后相位/频率偏移信号的频宽,实质上较这些相位/频率偏移取样的频宽狭窄。
28.如权利要求24所述的降低频率偏移方法,其特征在于,该频率调变后载波信号包含四个相位。
29.一发射器,其特征在于,该发射器包括:
一相位/频率偏移输入,用以接收多个相位/频率偏移取样;
一控制器,用以根据这些相位/频率偏移取样产生一调整后相位/频率偏移信号及一相位选择信号,并用以因应该调整后相位/频率偏移信号的多个调整后相位/频率偏移取样及一相位/频率偏移进位输出信号的一先前取样,输出一修正后相位/频率偏移信号并产生该相位/频率偏移进位输出信号;
一频率调变路径,因应该修正后相位/频率偏移信号执行频率调变,输出包含多个相位的一频率调变后载波信号;以及
一相位切换器,因应该相位选择信号选择这些相位其中之一,形成该频率调变后载波信号。
30.如权利要求29所述的发射器,其特征在于,该修正后相位/频率偏移信号的频宽,实质上较这些相位/频率偏移取样的频宽狭窄。
31.如权利要求29所述的发射器,其特征在于,这些调整后相位/频率偏移取样相应于这些相位/频率偏移取样,而且该调整后相位/频率偏移取样不超过一第一预定临界值。
32.如权利要求31所述的发射器,其特征在于,当该相位/频率偏移取样超出该第一预定临界值时,根据该相位选择信号先前的值改变该相位选择信号,使得该相位切换器选择该改变的相位选择信号对应的相位。
33.如权利要求29所述的发射器,其特征在于,该频率调变后载波信号包含四个相位。
34.如权利要求29所述的发射器,其特征在于,该控制器从该先前取样与一当前改变后相位/频率偏移取样的一平均值,减去一第一超出量以得到一当前修正后相位/频率偏移取样,并将该第一超出量分配给一先前修正后相位/频率偏移取样以及一下一相位/频率偏移取样。
35.如权利要求34所述的发射器,其特征在于,该控制器分配该第一超出量给该先前修正后相位/频率偏移取样以及该下一相位/频率偏移取样,得到一先前过渡取样以及一下一过渡取样,该控制器从该下一过渡取样减去一第二超出量,以得到一下一改变后相位/频率偏移取样,更从该第二超出量与该先前过渡取样的一平均值,减去一第三超出量。
36.如权利要求35所述的发射器,其特征在于,该第三超出量输出为该相位/频率偏移进位输出信号。
37.如权利要求29所述的发射器,其特征在于,该发射器更包括:
一合成单元,用以利用一振幅调变路径的一调变后振幅信号来对该频率调变后载波信号执行振幅调变,以产生一合成射频信号。
38.如权利要求37所述的发射器,其特征在于,该控制器更因应该振幅调变路径的振幅调变信号来输出该修正后相位/频率偏移信号及该相位选择信号并产生该相位/频率偏移进位输出信号。
39.如权利要求29所述的发射器,其特征在于,该修正后相位/频率偏移信号包括相应于这些相位/频率偏移取样的多个修正后相位/频率偏移取样,而且该修正后相位/频率偏移取样不超过一第二预定临界值。
40.一种发射器的降低频率偏移方法,其特征在于,该降低频率偏移方法包括:
接收多个相位/频率偏移取样;
根据这些相位/频率偏移取样产生一调整后相位/频率偏移信号及一相位选择信号,并因应该调整后相位/频率偏移信号的多个调整后相位/频率偏移取样及一相位/频率偏移进位输出信号的一先前取样,输出一修正后相位/频率偏移信号并产生该相位/频率偏移进位输出信号;
因应该修正后相位/频率偏移信号,执行频率调变,输出包含多个相位的一频率调变后载波信号;以及
因应该相位选择信号选择这些相位其中之一,形成该频率调变后载波信号。
41.如权利要求40所述的降低频率偏移方法,其特征在于,该修正后相位/频率偏移信号的频宽,实质上较这些相位/频率偏移取样的频宽狭窄。
42.如权利要求40所述的降低频率偏移方法,其特征在于,这些调整后相位/频率偏移取样相应于这些相位/频率偏移取样,而且该调整后相位/频率偏移取样不超过一第一预定临界值。
43.如权利要求42所述的降低频率偏移方法,其特征在于,当该相位/频率偏移取样超出该第一预定临界值时,根据该相位选择信号先前的值改变该相位选择信号,使得该相位切换器选择该改变的相位选择信号对应的相位。
44.如权利要求40所述的降低频率偏移方法,其特征在于,该频率调变后载波信号包含四个相位。
45.如权利要求40所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
计算该先前取样与一现在改变后相位/频率偏移取样的一第一平均值,判断该第一平均值是否超出一第二预定临界值,超出的量为一第一超出量,并从该第一平均值减去该第一超出量以得到一现在修正后相位/频率偏移取样;以及
将该第一超出量分配给一先前修正后相位/频率偏移取样以及一下一相位/频率偏移取样。
46.如权利要求45所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
分配该第一超出量给该先前修正后相位/频率偏移取样以及该下一相位/频率偏移取样,以得到一先前过渡取样以及一下一过渡取样;
判断该下一过渡取样是否超出该第二预定临界值,超出的量为一第二超出量,并从该下一过渡取样减去该第二超出量,以得到一下一改变后相位/频率偏移取样;以及
计算该第二超出量与该先前过渡取样的一第二平均值,判断该第二平均值是否超出该第二预定临界值,超出的量为一第三超出量,并从该第二平均值减去该第三超出量。
47.如权利要求46所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
输出该第三超出量为该相位/频率偏移进位输出信号。
48.如权利要求40所述的降低频率偏移方法,其特征在于,该降低频率偏移方法更包括:
利用一振幅调变路径的一调变后振幅信号来对该频率调变后载波信号执行振幅调变以产生一合成射频信号。
49.如权利要求40所述的降低频率偏移方法,其特征在于,该修正后相位/频率偏移信号包括相应于这些相位/频率偏移取样的多个修正后相位/频率偏移取样,而且该修正后相位/频率偏移取样不超过一第二预定临界值。
CN201310018593.XA 2012-01-20 2013-01-18 发射器及其降低频率偏移的方法 Expired - Fee Related CN103312343B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201261589049P 2012-01-20 2012-01-20
US61/589,049 2012-01-20
US13/614,312 2012-09-13
US13/614,312 US8660209B2 (en) 2012-01-20 2012-09-13 Transmitter and frequency deviation reduction method thereof

Publications (2)

Publication Number Publication Date
CN103312343A true CN103312343A (zh) 2013-09-18
CN103312343B CN103312343B (zh) 2015-09-09

Family

ID=48797209

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310018593.XA Expired - Fee Related CN103312343B (zh) 2012-01-20 2013-01-18 发射器及其降低频率偏移的方法

Country Status (2)

Country Link
US (1) US8660209B2 (zh)
CN (1) CN103312343B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9030240B2 (en) * 2010-11-24 2015-05-12 Nec Corporation Signal processing device, signal processing method and computer readable medium
US9172570B1 (en) * 2014-06-13 2015-10-27 Intel IP Corporation Compensation of oscillator frequency pulling

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080080631A1 (en) * 2004-07-30 2008-04-03 Antonio Forenza System and method for ditributed input-distributed output wireless communications
CN101232485A (zh) * 2006-10-05 2008-07-30 马维尔国际贸易有限公司 带有载波偏移估计反馈的通信系统
CN101378378A (zh) * 2008-05-07 2009-03-04 维布络技术中心(新加坡)私人有限公司 估计及补偿采样时钟偏移的装置与方法
CN102013972A (zh) * 2010-11-10 2011-04-13 北京航天自动控制研究所 一种载波误锁修正方法
US20110164671A1 (en) * 2009-07-02 2011-07-07 Yoshinobu Matsumura Receiver device, integrated circuit, receiving method, and receiving program

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7675995B2 (en) 2005-11-14 2010-03-09 Panasonic Corporation Apparatus and method for conditioning a modulated signal in a communications device
US7932763B2 (en) * 2009-04-02 2011-04-26 Mediatek Inc. Signal processing circuit and signal processing method
US8804874B2 (en) * 2012-01-20 2014-08-12 Mediatek Inc. Polar transmitter having digital processing block used for adjusting frequency modulating signal for frequency deviation of frequency modulated clock and related method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080080631A1 (en) * 2004-07-30 2008-04-03 Antonio Forenza System and method for ditributed input-distributed output wireless communications
CN101232485A (zh) * 2006-10-05 2008-07-30 马维尔国际贸易有限公司 带有载波偏移估计反馈的通信系统
CN101378378A (zh) * 2008-05-07 2009-03-04 维布络技术中心(新加坡)私人有限公司 估计及补偿采样时钟偏移的装置与方法
US20110164671A1 (en) * 2009-07-02 2011-07-07 Yoshinobu Matsumura Receiver device, integrated circuit, receiving method, and receiving program
CN102013972A (zh) * 2010-11-10 2011-04-13 北京航天自动控制研究所 一种载波误锁修正方法

Also Published As

Publication number Publication date
US20130188754A1 (en) 2013-07-25
US8660209B2 (en) 2014-02-25
CN103312343B (zh) 2015-09-09

Similar Documents

Publication Publication Date Title
CN103219946B (zh) 极坐标发射器、调频路径及方法、参考相位产生器及方法
US10911054B2 (en) Digital-to-time converter (DTC) assisted all digital phase locked loop (ADPLL) circuit
CN102882519B (zh) 可调节延迟器、用于延迟输入信号的方法及极坐标传送器
US8826062B2 (en) Apparatus for synchronizing a data handover between a first clock domain and a second clock domain through phase synchronization
US20100295590A1 (en) Time to digital converter
US9007109B2 (en) Automatic loop-bandwidth calibration for a digital phased-locked loop
US20060028256A1 (en) Digital duty cycle corrector for multi-phase clock application
JP2012049863A (ja) 半導体装置
CN102111149A (zh) 数字锁相环
US7495496B2 (en) Method and circuit for producing spread spectrum and/or over clock signal
KR101581528B1 (ko) 가변 주파수 신호 합성 방법 및 이를 이용한 가변 주파수 신호 합성기
JP2005287022A (ja) 位相同期ループ、および、周波数制御可能な発振器の位相補正方法
CN103312343B (zh) 发射器及其降低频率偏移的方法
US11841738B2 (en) Multi-phase clock signal phase difference detection and calculation circuit and method and digital phase modulation system
WO2022001940A1 (zh) 相位抖动补偿方法及模块、数字锁相环
KR102169591B1 (ko) 주파수변조연속파 레이더시스템 및 그 운용방법
JP4735632B2 (ja) Pll回路
CN1909373B (zh) 产生扩频及/或超频时钟的方法及其电路
KR20090117118A (ko) 지연 고정 루프 회로 및 지연 고정 방법
CN104539288A (zh) 可调节分辨率的tdc及基于该tdc的adpll
US11881864B2 (en) All-digital phase-locked loop and calibration method thereof
US8773181B2 (en) Locked loop circuits and methods
TWI774485B (zh) 全數位鎖相迴路及其校正方法
US11588490B2 (en) Digital loop filter in all-digital phase-locked loop
Zhou et al. Parallel PWMs based fully digital transmitter with wide carrier frequency range

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150909

Termination date: 20190118

CF01 Termination of patent right due to non-payment of annual fee