发明内容
本发明解决的是现有技术中电荷泵调节电路的输出电压不稳定的问题。
为解决上述问题,本发明提供一种电荷泵输出电压的调节电路,包括:升压电路、斜率控制电路和输出晶体管,所述升压电路的输入端连接所述电荷泵的输出端,适于将所述电荷泵的输出电压升压至第一电压,所述第一电压与所述电荷泵的输出电压之间的电压差大于所述输出晶体管的阈值电压;所述斜率控制电路的输入端连接所述升压电路的输出端,所述斜率控制电路的输出端连接所述输出晶体管的栅极,所述斜率控制电路的输出电压随所述斜率控制电路的输入电压变化至所述第一电压,所述斜率控制电路的输出电压的电压变化速度小于所述斜率控制电路的输入电压的电压变化速度;所述输出晶体管的漏极和源极分别连接所述电荷泵的输出端和所述调节电路的输出端。
可选的,所述输出晶体管为NMOS管,所述NMOS管的漏极连接所述电荷泵的输出端,源极连接所述调节电路的输出端。
可选的,所述输出晶体管为原生MOS管。
可选的,所述原生MOS管的阈值电压为0.1V~0.5V。
可选的,所述升压电路为一级或多级电荷泵。
可选的,所述升压电路包括:第一升压单元;所述第一升压单元包括:第一电容、第二电容和第一传输晶体管;所述第一电容的第一端适于接收第一时钟信号,第二端连接所述第一传输晶体管的漏极;所述第二电容的第一端适于接收所述第二时钟信号,第二端连接所述第一传输晶体管的栅极;所述第一传输晶体管的栅极与漏极相连并作为所述第一升压单元的输入端,源极作为所述第一升压单元的输出端;所述第一时钟信号与第二时钟信号的频率和相位均相同。
可选的,所述升压电路还包括:第二升压单元,所述第二升压单元包括:第三电容、第四电容和第二传输晶体管;所述第三电容的第一端适于接收第三时钟信号,第二端连接所述第二传输晶体管的漏极;所述第四电容的第一端适于接收第四时钟信号,第二端连接所述第二传输晶体管的栅极;所述第二传输晶体管的栅极与漏极相连并连接所述第一升压单元的输出端,源极作为所述升压电路的输出端;所述第三时钟信号与所述第一时钟信号的相位相反,所述第四时钟信号与所述第二时钟信号的相位相反。
可选的,所述电荷泵的输出电压为10V~13V。
可选的,所述第一电压与所述电荷泵的输出电压之间的电压差为0.7V~2V。
本发明还提供一种存储器,包括:成阵列设置的存储单元、电荷泵以及上述任一项所述的电荷泵输出电压的调节电路;所述电荷泵的输出端连接所述调节电路,所述调节电路提供所述存储单元所需的擦除电压。
与现有技术相比,本发明的技术方案至少具有以下优点:
本发明技术方案中,通过增加升压电路使电荷泵的输出电压升压至第一电压,其中,所述第一电压与所述电荷泵的输出电压之间的电压差大于输出晶体管的阈值电压。所述输出晶体管的栅极接收所述第一电压,源极和漏极分别连接电荷泵的输出端和所述调节电路的输出端。在本发明技术方案中,所述输出晶体管的栅极与源极之间的的电压差Vgs大于阈值电压Vth,且漏极与源极之间的电压差Vds大于Vgs-Vth,因此,所述输出晶体管处于可变电阻区,所述输出晶体管可等效为一个很小的电阻,因此,所述输出晶体管的源极(或漏极)接收到的电荷泵的输出电压全部传输至所述输出晶体管的漏极(或源极)。换句话说,本技术方案中,所述调节电路输出的电压等于电荷泵的输出电压,是一个稳定电压,不会随输出晶体管的漏极电流发生变化。
可选方案中,输出晶体管可采用原生(Native)MOS管,从而减小了升压电路所需升压的电压差,进而减小了升压电路的面积。
本发明技术方案中,通过调节电路为存储器的存储单元提供擦除电压,由于所述调节电路的输出电压稳定,因此提高了存储单元擦除操作时的准确度。
具体实施方式
正如背景技术中所述,图1所示调节电路的输出电压并不稳定。本发明的发明人经过仔细研究发现:图1所述调节电路的输出电压VEP随着所述晶体管M1的漏极电流ID的变化而变化。当所述漏极电流ID越大时,所述输出电压VEP越小,而当所述漏极电流ID越小时,所述输出电压VEP越大。
这种不稳定的电压会直接影响后续存储单元的擦除操作,因此本技术方案的发明人提供了一种可以输出稳定电压的电荷泵输出电压的调节电路。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
参考图3,所述电荷泵输出电压调节电路包括:升压电路200、斜率控制电路300和输出晶体管MN1。
所述升压电路200的输入端连接电荷泵100的输出端,适于将所述电荷泵100的输出电压升压至第一电压。
如图4所示,所述电荷泵100的输出电压在t1时刻后稳定于电压值HV。那么,所述升压电路200的输出电压在t1时刻后稳定于第一电压(HV+ΔV),所述第一电压(HV+ΔV)与所述电荷泵100的输出电压HV之间的电压差ΔV大于所述输出晶体管MN1的阈值电压VTH。
在具体实施例中,所述升压电路可以根据实际需求设置为一级电荷泵或者多级电荷泵。
在本实施方式中,所述电荷泵100的输出电压HV可以为10V~13V。所述第一电压与所述电荷泵100的输出电压HV之间的电压差ΔV可以为0.7V~2V。
当然,上述关于电荷泵100的输出电压以及电压差ΔV的数值范围仅为举例说明,在具体应用中,可根据应用场景及电路特性进行相应的调整,本发明对此不做限制。
继续参考图3,所述斜率控制电路300的输入端连接所述升压电路200的输出端,所述斜率控制电路300的输出端连接所述输出晶体管MN1的栅极,所述斜率控制电路300的输出电压随所述斜率控制电路300的输入电压(即所述升压电路200的输出电压)变化至所述第一电压(HV+ΔV),所述斜率控制电路300的输出电压的电压变化速度小于所述斜率控制电路300的输入电压的电压变化速度。
参考图4,所述斜率控制电路300的输出电压随着其输入电压的变化而变化并最终于t2时刻之后稳定于所述第一电压(HV+ΔV),但是,所述输出电压在上升过程中的变化速度小于输入电压的电压变化速度。
具体的,参考图4,所述升压电路200的输出电压(即所述斜率控制电路300的输入电压)从0V上升至第一电压(HV+ΔV)所需的时间为(t1-t0);所述斜率控制电路300的输出电压从0V上升至所述第一电压(HV+ΔV)所需的时间为(t2-t0)。而(t2-t0)要远远大于(t1-t0),也就是说斜率控制电路300的输出电压由0V上升为第一电压(HV+ΔV)时的斜率要远小于其输入电压由0V上升为第一电压(HV+ΔV)时的斜率。
继续参考图3,所述输出晶体管MN1的漏极和源极分别连接所述电荷泵100的输出端和所述调节电路的输出端。
在本实施方式中,所述输出晶体管MN1为NMOS管。具体地,所述NMOS管的漏极连接所述电荷泵100的输出端,源极连接所述调节电路的输出端。所述调节电路的输出电压Vep用于对存储单元进行擦除操作。
在一个实施例中,所述输出晶体管MN1还可以为原生(Native)MOS管。所述原生MOS管的阈值电压为0.1V~0.5V。
由于原生MOS管的阈值电压较低,因此升压电路200可以对电荷泵100的输出电压进行更小幅度的升压,从而减小升压电路200的面积。
继续参考图4,本实施方式中,调节电路的输出电压Vep随着输出晶体管MN1的栅极电压(即斜率控制电路的输出电压)的缓慢变化而变化,并在t2时刻后趋于稳定,此时的电压值与电荷泵100的输出电压HV相同。
这是因为,在图3所示电路中,在t2时刻以后,所述输出晶体管MN1的栅极电压Vg等于第一电压HV+ΔV,所述输出晶体管MN1的漏极电压Vd为HV。并且由于第一电压(HV+ΔV)与所述电荷泵的输出电压HV之间的电压差ΔV大于输出晶体管的阈值电压VTH,那么所述输出晶体管MN1的栅极电压Vg与源极电压Vs之间的电压差Vgs=HV+ΔV-Vs>VTH。(1)
对上述公式(1)变换后得出:Vgs-VTH=HV+ΔV-Vs-VTH>0 (2)
其中,所述输出晶体管MN1的漏极电压Vd与源极电压Vs之间的电压差Vds=HV-Vs。由于ΔV>VTH,再结合公式(2)可以得出:Vds<Vgs-VTH (3)
由公式(1)和公式(3)得出,所述输出晶体管MN1稳定地处于可变电阻区。处于可变电阻区的输出晶体管MN1的漏极电压被全部传输至其源极,也就是说,本实施方式的调节电路的输出电压Vep相当于所述电荷泵100的输出电压HV。这样,所述调节电路的输出电压只与电荷泵的输出电压有关,即只固定输出一个稳定的电压值,从而减小了后续存储单元在擦除过程中的误操作。
图5示出了图3中升压电路一实施例的电路示意图。参考图5,所述升压电路可以包括:第一升压单元210。
所述第一升压单元210包括:第一电容C1、第二电容C2和第一传输晶体管M11。
所述第一电容C1的第一端适于接收第一时钟信号CK1,第二端连接所述第一传输晶体管M11的漏极。
所述第二电容C2的第一端适于接收所述第二时钟信号CK2,第二端连接所述第一传输晶体管M11的栅极;所述第一传输晶体管M11的栅极与漏极相连并作为第一升压单元210的输入端A,所述第一传输晶体管M11的源极作为所述第一升压单元210的输出端C。
所述第一时钟信号CK1和第二时钟信号CK2的频率和相位均相同。
在本实施例中,所述升压电路200还可以包括:第二升压单元220。所述第二升压单元220包括:第三电容C3、第四电容C4和第二传输晶体管M12。
所述第三电容C3的第一端适于接收第三时钟信号CK3,第二端连接所述第二传输晶体管M12的漏极。
所述第四电容C4的第一端适于接收第四时钟信号CK4,第二端连接所述第二传输晶体管M12的栅极。
所述第二传输晶体管M12的栅极与漏极相连并连接所述第一升压单元210的输出端C,所述第二传输晶体管M12的源极作为所述升压电路200的输出端B。
其中,所述第三时钟信号CK3与所述第一时钟信号CK1的频率相同、相位相反,所述第四时钟信号CK4与所述第二时钟信号CK2的频率相同、相位相反。这四个时钟信号的具体的时序图可参考图6。
需要说明的是,所述第一时钟信号CK1和第二时钟信号CK2的幅值可以相同也可以不同。同样的,所述第三时钟信号CK3和所述第一时钟信号CK1的幅值,以及所述第四时钟信号CK4和所述第二时钟信号CK2的幅值也可以相同或者不同。本发明对此不做限制。
在具体运用中,为简化电路,可以采用同一个时钟产生电路产生所述第一时钟信号CK1和所述第二时钟信号CK2;采用另一个时钟产生电路产生所述第三时钟信号CK3和第四时钟信号CK4。或者对所述第一时钟信号CK1进行反相后产生所述第三时钟信号CK3和第四时钟信号CK4,本发明对此不做限制。
参考图6,在T11时间段,第一时钟信号CK1和第二时钟信号CK2为高电平,因此,分别对所述第一电容C1和第二电容C2充电,所述升压电路200的输入端A点的电压升高,然后由所述第一传输晶体管M11传输至输出端C。
在T12时间段,所述第三时钟信号CK3和第四时钟信号CK4为高电平,因此,所述第三电容C3和第四电容C4充电,输出端C的电压继续升高,然后由所述第二传输晶体管M12传输至所述升压电路200的输出端B。
与上述过程相类似的,在所述第一时钟信号CK1、第二时钟信号CK2、第三时钟信号CK3和第四时钟信号CK4的控制下,输入端A点的电压经过第一升压单元210和第二升压单元220的升压后由升压电路200的输出端B进行输出。
图5所示的升压电路结构简单,易于实现,减小了本发明调节电路的面积和功耗。
本发明还提供了一种存储器,所述存储器包括:成阵列设置的存储单元、电荷泵以及前述的电荷泵输出电压的调节电路;所述调节电路为所述存储单元提供进行擦除操作时的擦除电压。
由前述内容可知,本发明技术方案的调节电路能够稳定的输出擦除电压,因此,可以有效地提高本发明存储器的存储单元在进行擦除操作时的准确度。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。