CN103137179B - 一种位线选通装置 - Google Patents
一种位线选通装置 Download PDFInfo
- Publication number
- CN103137179B CN103137179B CN201110391796.4A CN201110391796A CN103137179B CN 103137179 B CN103137179 B CN 103137179B CN 201110391796 A CN201110391796 A CN 201110391796A CN 103137179 B CN103137179 B CN 103137179B
- Authority
- CN
- China
- Prior art keywords
- unit
- gating
- bit line
- control signal
- units
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000010586 diagram Methods 0.000 description 3
- 238000003491 array Methods 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000002904 solvent Substances 0.000 description 1
Landscapes
- Static Random-Access Memory (AREA)
- Logic Circuits (AREA)
Abstract
一种位线选通装置,包括十七个选通单元、十个控制信号单元、九条位线、四个信号提供单元,所述选通单元有三个连接端口:控制信号单元连接端、位线连接端以及信号提供单元连接端,一个或两个所述选通单元的所述控制信号单元连接端连接至一个所述控制信号单元;多个所述选通单元的所述信号提供单元连接端连接至一个所述信号提供单元;一个或两个所述选通单元的所述位线连接端连接至同一条所述位线。本发明通过特定的电路连接关系,使得每次操作仅需要使用两个或三个选通控制信号开启四个选通单元即可实现任意连续四条位线的选通,简化了传统方案中每次操作需要使用四个选通控制信号开启四个选通单元才能实现选通连续四条位线的状况。
Description
技术领域
本发明涉及半导体技术领域,具体涉及一种位线选通装置。
背景技术
选通器是对存储阵列进行读取和测试操作的重要模块之一,选通器通常包括字线选通装置和位线选通装置,字线选通装置用于开启存储单元,位线选通装置用于对存储单元施加操作信号。随着高密度存储阵列需求的增加,虚地结构存储阵列被越来越广泛地应用于存储装置中。虚地结构存储阵列的主要特征是:虚地结构存储阵列中每列存储单元的位线连接端口与相邻列的存储单元的位线连接端口共享同一条位线。
在对存储阵列进行读取操作时,读取电路通过位线选通装置与存储单元的位线连接端口相连,从而向存储单元施加读取信号。通过变化施加于位线选通装置的选通控制信号控制对不同位线的选通。现有技术中,当需要对一个存储单元进行读取操作时,一般通过选通与此存储单元相邻的一条字线和两条位线(如图1所示的结构)。如图1所示,存储单元以M行N列的形式排列成一个存储器阵列101,每个存储单元包括多个连接端口,其中一个连接端口作为控制端口与字线选通装置102连接,还有两个连接端口作为位线连接端口与位线选通装置103相连,控制信号施加端连接选通单元,如果一个控制信号施加端收到位线选通控制信号,便开启与其相连接的选通单元,实现对与该选通单元相连的位线的选通,并使电平信号从电平提供装置传递至被选通的位线。以对存储单元00进行读取操作为例:位线选通控制信号0选通位线0,位线选通控制信号1选通位线1,而字线选通装置102选通字线0,通过对选通的位线0和位线1分别施加低电平电压和读取操作电压,获得读取电流Ibit,实现对存储单元00的读取操作。
但是仅仅通过两个选通控制信号开启两个选通单元并选通与这两个选通单元相连的两条位线,对存储单元进行读取操作可能会造成结果不准确。例如,仅选通两条位线并对其施加信号时,与这两条位线相邻的若干条位线没有进行选通处理,处于浮空状态,如果存在电势差,会造成泄漏电流的产生,影响操作结果,导致读取结果不够准确或者错误。
通常,可以通过选通连续的四条位线对一个存储单元进行读取操作,其中一个信号提供单元提供低电平信号,另外三个信号提供单元提供高电平信号。然而,鉴于一个选通控制信号只能选通一条位线,选通连续四条位线需要使用四个选通控制信号,使用较多的选通控制信号意味着增加译码器的设计复杂度,往往会造成选通效率不高。
发明内容
有鉴于此,本发明提供一种位线选通装置,以克服现有技术中选通连续多条位线时需要较多的选通控制信号单元的缺陷,减少选通连续多条位线时所需要的控制信号单元的数量,提高控制信号的选通效率。
为此,本发明实施例提供以下技术方案:
一种位线选通装置,包括十七个选通单元、十个控制信号单元、九条位线、四个信号提供单元,所述选通单元有三个连接端口:控制信号单元连接端、位线连接端以及信号提供单元连接端,其中,
一个或两个所述选通单元的所述控制信号单元连接端连接至一个所述控制信号单元;
多个所述选通单元的所述信号提供单元连接端连接至一个所述信号提供单元;
一个或两个所述选通单元的所述位线连接端连接至同一条所述位线;
所述控制信号单元连接端与相同所述控制信号单元相连的所述选通单元的所述信号提供单元连接端与不同的所述信号提供单元相连;
所述信号提供单元连接端与相同所述信号提供单元相连的所述选通单元的所述位线连接端连接至不同的所述位线;
所述位线连接端与相同所述位线相连的所述选通单元的所述控制信号单元连接端连接至不同的所述控制信号单元。
优选地,所述十七个选通单元中的第一选通单元和第五选通单元的所述控制单元连接端连接至所述十个控制信号单元中的第四控制信号单元;
所述第一选通单元的所述信号提供单元连接端与所述十七个选通单元中的第二选通单元、第九选通单元以及第十选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第三信号提供单元;
所述第一选通单元的所述位线连接端与所述十七个选通单元中的第四选通单元的所述位线连接端连接至所述九条位线中的第一位线;
所述第五选通单元的所述信号提供单元连接端与所述十七个选通单元中的第四选通单元、第五选通单元、第六选通单元、第十四选通单元以及第十五选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第四信号提供单元;
所述第五选通单元的所述位线连接端与所述第二选通单元的所述位线连接端连接至所述九条位线中的第三位线;
所述第六选通单元的所述位线连接端和所述第九选通单元的所述位线连接端连接至所述九条位线中的第五位线;
所述第十选通单元的所述位线连接端和所述第十四选通单元的所述位线连接端连接至所述九条位线中的第七位线;
所述第十五选通单元的所述位线连接端连接至所述九条位线中的第九位线。
优选地,所述第二选通单元与所述第六选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第三控制信号单元。
优选地,所述十七个选通单元中的第三选通单元与第八选通单元的所述控制单元连接端连接至所述十个控制信号单元中的第七控制信号单元;
所述第三选通单元的所述信号提供单元连接端与所述十七个选通单元中的第十一选通单元、第十二选通单元以及第十三选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第一信号提供单元;
所述第三选通单元的所述位线连接端与所述十七个选通单元中的第七选通单元的所述位线连接端连接至所述九条位线中的第二位线;
所述第八选通单元的所述信号提供单元连接端与所述十七个选通单元中的第七选通单元、第十六选通单元以及第十七选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第二信号提供单元;
所述第八选通单元的所述位线连接端与所述第十一选通单元的所述位线连接端连接至所述九条位线中的第四位线。
所述第十二选通单元的所述位线连接端与所述第十六选通单元的所述位线连接端连接至所述九条位线中的第六位线;
所述第十三选通单元的所述位线连接端与所述第十七选通单元的所述位线连接端连接至所述九条位线中的第八位线。
优选地,所述第四选通单元的所述控制信号单元连接端连接至所述十个控制单元中的第五控制信号单元。
优选地,所述第七选通单元的所述控制信号单元连接端连接至所述十个控制单元中的第六控制信号单元。
优选地,所述第九选通单元与所述第十四选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第二控制信号单元。
优选地,所述第十选通单元的所述控制信号单元连接端与所述第十五选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第一控制信号单元。
优选地,所述第十一选通单元的所述控制信号单元连接端与所述第十六选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第八控制信号单元。
优选地,所述第十二选通单元的所述控制信号单元连接端与所述第十七选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第九控制信号单元。
优选地,所述第十三选通单元的所述控制信号单元连接端连接至所述十个控制单元中的第十控制信号单元。
本发明实施例通过特定的电路连接关系,使得每次操作仅需要使用两个或三个选通控制信号开启四个选通单元即可实现任意连续四条位线的选通,简化了常规方案中每次操作需要使用四个选通控制信号开启四个选通单元才能实现选通连续四条位线的状况;另外,本发明实施例可以实现从与八列连续存储单元相关联的九条位线中选通任意连续四条位线,并且实现每次只通过选通单元的开启关闭将信号提供单元提供的主位线信号传递至被选通位线上,进而实现对存储单元的一系列操作,减少了选通连续多条位线时所需要的控制信号单元的数量,提高了控制信号的选通效率。本发明实施例的位线选通装置提高了选通和信号传递的任意性和灵活性。
附图说明
图1是现有技术中位线选通装置选通位线的示意图;
图2是本发明实施例位线选通装置的示意图。
具体实施方式
为了使本领域的技术人员更好地理解本发明实施例的方案,下面结合附图和实施方式对本发明实施例作进一步的详细说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图2所示,是本发明实施例位线选通装置的示意图,包括:包括十七个选通单元,分别为:第一选通单元201、第二选通单元202、第三选通单元203、第四选通单元204、第五选通单元205、第六选通单元206、第七选通单元207、第八选通单元208、第九选通单元209、第十选通单元210、第十一选通单元211、第十二选通单元212、第十三选通单元213、第十四选通单元214、第十五选通单元215、第十六选通单元216、第十七选通单元217,其中选通单元均有三个连接端口:控制信号单元连接端、位线连接端以及信号提供单元连接端;
十个控制信号单元,分别为:第一控制信号单元218、第二控制信号单元219、第三控制信号单元220、第四控制信号单元221、第五控制信号单元222、第六控制信号单元223、第七控制信号单元224、第八控制信号单元225、第九控制信号单元226、第十控制信号单元227;
四个信号提供单元,分别为:第一信号提供单元228、第二信号提供单元229、第三信号提供单元230、第四信号提供单元231;
以及九条位线,分别为:第一位线232、第二位线233、第三位线234、第四位线235、第五位线236、第六位线237、第七位线238、第八位线239、第九位线240;
其中,
一个或两个选通单元的控制信号单元连接端连接至一个控制信号单元;
多个选通单元的信号提供单元连接端连接至一个信号提供单元;
一个或两个选通单元的位线连接端连接至同一条位线;
控制信号单元连接端与相同控制信号单元相连的选通单元的信号提供单元连接端与不同的信号提供单元相连;
信号提供单元连接端与相同信号提供单元相连的选通单元的位线连接端连接至不同的位线;
位线连接端与相同位线相连的选通单元的控制信号单元连接端连接至不同的控制信号单元。
具体地,
第一选通单元201和第五选通单元205的控制单元连接端连接至的第四个控制信号单元221;
第一选通单元201的信号提供单元连接端与第二选通单元202、第九选通单元209以及第十选通单元210的信号提供单元连接端连接至第三信号提供单元230;
第一选通单元201的位线连接端与第四选通单元204的位线连接端连接至第一位线232;
第五选通单元205的信号提供单元连接端与第四选通单元204、第五选单元205、第六选通单元206、第十四选通单元214以及第十五选通单元215的信号提供单元连接端连接至第四信号提供单元231;
第五选通单元205的位线连接端与第二选通单元202的位线连接端连接至第三位线234;
第六选通单元206的位线连接端和第九选通单元209的位线连接端连接至第五位线236;
第十选通单元210的位线连接端和第十四选通单元214的位线连接端连接至第七条位线238;
第十五选通单元215的位线连接端连接至第九位线240。
具体地,第二选通单元202和第六选通单元206的控制信号单元连接端连接至第三控制信号单元230。
具体地,第三选通单元203和第八选通单元208的控制单元连接端连接至第七控制信号单元224;
第三选通单元203的信号提供单元连接端与第十一选通单元211、第十二选通单元212以及第十三选通单元213的信号提供单元连接端连接至所第一信号提供单元228;
第三选通单元203的位线连接端与第七选通单元207的位线连接端连接至第二位线233;
第八选通单元208的信号提供单元连接端与述第七选通单元207、第十六选通单元216以及第十七选通单元215的信号提供单元连接端连接至第二信号提供单元229;
第八选通单元208的位线连接端与第十一选通单元211的位线连接端连接至第四位线235。
第十二选通单元212的位线连接端和第十六选通单元216的位线连接端连接至第六位线237;
第十三选通单元213的位线连接端和第十七选通单元217的位线连接端连接至第八位线239。
具体地,第四选通单元204的控制信号单元连接端连接第五个控制信号单元222。
具体地,第七选通单元207的控制信号单元连接端连接至第六控制信号单元223。
具体地,第九选通单元209与第十四选通单元214的控制信号单元连接端连接至第二控制信号单元219。
具体地,第十选通单元210的控制信号单元连接端与第十五选通单元215的控制信号单元连接端连接至第一控制信号单元218。
具体地,第十一选通单元211的控制信号单元连接端与第十六选通单元216的控制信号单元连接端连接至第八控制信号单元225。
具体地,第十二选通单元212的控制信号单元连接端与第十七选通单元217的控制信号单元连接端连接至第九控制信号单元226。
具体地,第十三选通单元213的控制信号单元连接端连接至第十控制信号单元227。
在本发明的一个实施例中,可以通过以下方式选通第一位线232、第二位线233、第三位线234、第四位线235:
使用第四控制信号单元221开启第一选通单元201和第五选通单元205,分别将第三信号提供单元230提供的信号传递至第一位线232,将第四信号提供单元231提供的信号传递至第三位线234;
使用第七控制信号单元224开启第三选通单元203和第八选通单元208,分别将第一信号提供单元228传递至第二位线233,将第二信号提供单元229提供的信号传递至第四位线235。
分别在第一信号提供单元228、第二信号提供单元229、第三信号提供单元230、第四信号提供单元231施加低电平电压、读取操作电压、高电平电压和高电平电压,即可实现对位于第一位线232、第二位线233、第三位线234和第四位线235之间的存储单元进行读取操作,这样就避免了出现位线浮空状态,相邻的位线之间不存在电势差,不会造成漏电流的产生,保证了读取结果的准确度。
本发明实施例通过特定的电路连接关系,使得每次操作仅需要使用两个或三个选通控制信号开启四个选通单元即可实现任意连续四条位线的选通,简化了常规方案中每次操作需要使用四个选通控制信号开启四个选通单元才能实现选通连续四条位线的状况;另外,本发明实施例可以实现从与八列连续存储单元相关联的九条位线中选通任意连续四条位线,并且实现每次只通过选通单元的开启关闭将信号提供单元提供的主位线信号传递至被选通位线上,进而实现对存储单元的一系列操作,减少了选通连续多条位线时所需要的控制信号单元的数量,提高了控制信号的选通效率。本发明实施例的位线选通装置提高了选通和信号传递的任意性和灵活性。
以上对本发明实施例进行了详细介绍,本文中应用了具体实施方式对本发明进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及设备;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (11)
1.一种位线选通装置,其特征在于,包括十七个选通单元、十个控制信号单元、九条位线、四个信号提供单元,所述选通单元有三个连接端口:控制信号单元连接端、位线连接端以及信号提供单元连接端,其中,
一个或两个所述选通单元的所述控制信号单元连接端连接至一个所述控制信号单元;
多个所述选通单元的所述信号提供单元连接端连接至一个所述信号提供单元;
一个或两个所述选通单元的所述位线连接端连接至同一条所述位线;
所述控制信号单元连接端与相同所述控制信号单元相连的所述选通单元
的所述信号提供单元连接端与不同的所述信号提供单元相连;
所述信号提供单元连接端与相同所述信号提供单元相连的所述选通单元
的所述位线连接端连接至不同的所述位线;
所述位线连接端与相同所述位线相连的所述选通单元的所述控制信号单
元连接端连接至不同的所述控制信号单元。
2.根据权利要求1所述的装置,其特征在于,
所述十七个选通单元中的第一选通单元和第五选通单元的所述控制信号
单元连接端连接至所述十个控制信号单元中的第四控制信号单元;
所述第一选通单元的所述信号提供单元连接端与所述十七个选通单元中的第二选通单元、第九选通单元以及第十选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第三信号提供单元;
所述第一选通单元的所述位线连接端与所述十七个选通单元中的第四选通单元的所述位线连接端连接至所述九条位线中的第一位线;
所述第五选通单元的所述信号提供单元连接端与所述十七个选通单元中的第四选通单元、第五选通单元、第六选通单元、第十四选通单元以及第十五选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第四信号提供单元;
所述第五选通单元的所述位线连接端与所述第二选通单元的所述位线连接端连接至所述九条位线中的第三位线;
所述第六选通单元的所述位线连接端与所述第九选通单元的所述位线连接端连接至所述九条位线中的第五位线;
所述第十选通单元的所述位线连接端与所述第十四选通单元的所述位线连接端连接至所述九条位线中的第七位线;
所述第十五选通单元的所述位线连接端连接至所述九条位线中的第九位线。
3.根据权利要求2所述的装置,其特征在于,
所述第二选通单元和所述第六选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第三控制信号单元。
4.根据权利要求1所述的装置,其特征在于,
所述十七个选通单元中的第三选通单元和第八选通单元的所述控制信号
单元连接端连接至所述十个控制信号单元中的第七控制信号单元;
所述第三选通单元的所述信号提供单元连接端与所述十七个选通单元中的第十一选通单元、第十二选通单元以及第十三选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第一信号提供单元;
所述第三选通单元的所述位线连接端与所述十七个选通单元中的第七选通单元的所述位线连接端连接至所述九条位线中的第二位线;
所述第八选通单元的所述信号提供单元连接端与所述十七个选通单元中的第七选通单元、第十六选通单元以及第十七选通单元的所述信号提供单元连接端连接至所述四个信号提供单元中的第二信号提供单元;
所述第八选通单元的所述位线连接端与所述第十一选通单元的所述位线连接端连接至所述九条位线中的第四位线;
所述第十二选通单元的所述位线连接端与所述第十六选通单元的所述位线连接端连接至所述九条位线中的第六位线;
所述第十三选通单元的所述位线连接端与所述第十七选通单元的所述位线连接端连接至所述九条位线中的第八位线。
5.根据权利要求2所述的装置,其特征在于,
所述第四选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第五控制信号单元。
6.根据权利要求4所述的装置,其特征在于,
所述第七选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第六控制信号单元。
7.根据权利要求2所述的装置,其特征在于,
所述第九选通单元与所述第十四选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第二控制信号单元。
8.根据权利要求2所述的装置,其特征在于,
所述第十选通单元的所述控制信号单元连接端与所述第十五选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第一控制信号单元。
9.根据权利要求4所述的装置,其特征在于,
所述第十一选通单元的所述控制信号单元连接端与所述第十六选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第八控制信号单元。
10.根据权利要求4所述的装置,其特征在于,
所述第十二选通单元的所述控制信号单元连接端与所述第十七选通单元
所述控制信号单元连接端连接至所述十个控制信号单元中的第九控制信号单元。
11.根据权利要求4所述的装置,其特征在于,
所述第十三选通单元的所述控制信号单元连接端连接至所述十个控制信号单元中的第十控制信号单元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110391796.4A CN103137179B (zh) | 2011-11-30 | 2011-11-30 | 一种位线选通装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110391796.4A CN103137179B (zh) | 2011-11-30 | 2011-11-30 | 一种位线选通装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103137179A CN103137179A (zh) | 2013-06-05 |
CN103137179B true CN103137179B (zh) | 2015-06-10 |
Family
ID=48496898
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110391796.4A Active CN103137179B (zh) | 2011-11-30 | 2011-11-30 | 一种位线选通装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103137179B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0798727A1 (en) * | 1996-03-29 | 1997-10-01 | STMicroelectronics S.r.l. | Data reading path management architecture for a memory device, particularly for non-volatile memories |
CN1975922A (zh) * | 2005-11-04 | 2007-06-06 | 国际商业机器公司 | 半导体存储器件 |
CN101159166A (zh) * | 2006-10-06 | 2008-04-09 | 奇梦达闪存有限责任公司 | 存储器单元 |
-
2011
- 2011-11-30 CN CN201110391796.4A patent/CN103137179B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0798727A1 (en) * | 1996-03-29 | 1997-10-01 | STMicroelectronics S.r.l. | Data reading path management architecture for a memory device, particularly for non-volatile memories |
CN1975922A (zh) * | 2005-11-04 | 2007-06-06 | 国际商业机器公司 | 半导体存储器件 |
CN101159166A (zh) * | 2006-10-06 | 2008-04-09 | 奇梦达闪存有限责任公司 | 存储器单元 |
Also Published As
Publication number | Publication date |
---|---|
CN103137179A (zh) | 2013-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9257165B2 (en) | Assisted local source line | |
CN103077742B (zh) | 行译码电路及存储器 | |
TW200802364A (en) | Nonvolatile semiconductor memory device | |
WO2008002813A3 (en) | Current driven switching of magnetic storage cells utilizing spin transfer and magnetic memories using such cells having enhanced read and write margins | |
US20110289239A1 (en) | Device address assignment in a bus cascade system | |
US9536582B2 (en) | Enable/disable of memory chunks during memory access | |
US8837205B2 (en) | Multi-port register file with multiplexed data | |
KR20120043999A (ko) | 반도체 메모리 장치 및 그의 동작 방법 | |
CN105229745A (zh) | 在存储器中共享支持电路 | |
US20230215479A1 (en) | Low power memory device with column and row line switches for specific memory cells | |
CN102800364B (zh) | 测试系统 | |
CN103137179B (zh) | 一种位线选通装置 | |
CN104867517A (zh) | 低功率存储器 | |
CN106531218A (zh) | 位线电压转换驱动和电流测试电路 | |
US9928886B2 (en) | Low power memory device | |
US9218262B2 (en) | Dynamic memory cell replacement using column redundancy | |
TW200741730A (en) | Semiconductor memory device capable of writing different data in cells coupled to one word line during burn-in test | |
US8953390B2 (en) | Semiconductor memory device | |
CN109872749B (zh) | 电阻式存储器装置及其操作方法 | |
TW200745576A (en) | Power supply testing architecture | |
KR101062845B1 (ko) | 글로벌 라인 제어회로 | |
WO2020258822A1 (zh) | 测试结构与测试方法 | |
CN104280646A (zh) | 可靠性测试系统 | |
CN102622287A (zh) | 计算机主板sas测试电路 | |
CN102054536B (zh) | 使用alpg测试仪进行dp sram测试的装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |