CN103136163B - 可配置实现fc-ae-asm和fc-av协议的协议处理器芯片 - Google Patents
可配置实现fc-ae-asm和fc-av协议的协议处理器芯片 Download PDFInfo
- Publication number
- CN103136163B CN103136163B CN201110387764.7A CN201110387764A CN103136163B CN 103136163 B CN103136163 B CN 103136163B CN 201110387764 A CN201110387764 A CN 201110387764A CN 103136163 B CN103136163 B CN 103136163B
- Authority
- CN
- China
- Prior art keywords
- interface
- asm
- data
- bus
- protocol
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Bus Control (AREA)
Abstract
本发明涉及一种可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,该芯片包括处理器、PLB总线、OPB总线、DCR总线、外部寄存器接口以及由处理器内部提供的用于控制FC-AE-ASM和FC-AV协议的数据路径的内部寄存器;处理器、OPB总线以及内部寄存器分别接入PLB总线;处理器通过DCR总线与外部寄存器接口相连。本发明提供了一种资源利用得到有效提高以及可实现FC-AE-ASM和FC-AV的协议处理的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片。
Description
技术领域
本发明属于计算机硬件技术领域,涉及一种可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片。
背景技术
目前,在航空电子系统中多采用FC-AE-ASM和FC-AV协议用于不同的应用环境。FC-AE-ASM协议主要应用与出具传输、处理等系统中;FC-AV协议主要用于传输视频、音频等。通常,这两种应用都是分别进行设计实现。目前尚未有二者结合起来的芯片。
发明内容
为了解决背景技术中存在的上述技术问题,本发明提供了一种资源利用得到有效提高以及可实现FC-AE-ASM和FC-AV的协议处理的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片。
本发明的技术解决方案是:本发明提供了一种可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特殊之处在于:所述可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片包括处理器、PLB总线、OPB总线、DCR总线、外部寄存器接口以及由处理器内部提供的用于控制FC-AE-ASM和FC-AV协议的数据路径的内部寄存器;所述处理器、OPB总线以及内部寄存器分别接入PLB总线;所述处理器通过DCR总线与外部寄存器接口相连。
上述内部寄存器包括数据接口、主机接口仲裁控制器、芯片数据缓冲接口、PLB Master接口、协议处理引擎;所述数据接口依次通过PLB Master接口以及芯片数据缓冲接口接入协议处理引擎;所述数据接口通过主机接口仲裁控制器接入PLB Master接口。
上述数据接口包括PCIe接口、RapidIO接口以及RGB接口;所述主机接口仲裁控制器负责控制PCIe接口和RapidIO接口的控制以及数据信息。
上述配置实现处理FC-AE-ASM协议时,数据来自PCIe接口或者RapidIO接口;所述配置实现处理FC-AV协议时,数据来自RGB接口或者PCIe接口;所述协议处理引擎包括数据处理单元,所述数据处理单元处理与FC-AE-ASM协议和FC-AV协议相关的内容;所述数据处理单元处理FC-AV协议时,所述处理方式包括视频数据包的解包或打包、控制、视频数据在芯片数据缓冲的存放或读取以及余度消息处理;所述数据处理单元处理FC-AE-ASM协议时,所述处理方式包括FC帧的拆分或重组、优先级调度、消息应答处理以及余度消息处理。
上述外部寄存器接口包括QDR2Ctrl_Tmit寄存器接口、QDR2Ctrl_Recv寄存器接口以及EBC寄存器接口。
上述可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片还包括SRAM0从接口、PLB2OPB桥从接口、PCIE/RapidIO的从接口、QDR2Ctrl_Tmit的从接口,QDR2Ctrl_Recv的从接口,FC协议处理模块的从接口、Crossbar的主接口、片内SRAM1从接口和PLB2OPB桥从接口、VIC模块以及EBC模块;所述SRAM0从接口、PLB2OPB桥从接口、PCIE/RapidIO的从接口、QDR2Ctrl_Tmit的从接口,QDR2Ctrl_Recv的从接口,FC协议处理模块的从接口、Crossbar的主接口、片内SRAM1从接口和PLB2OPB桥从接口、VIC模块以及EBC模块分别接入PLB总线。
上述PLB总线的工作频率与处理器core的工作频率一致,地址总线宽度为32bit,数据总线宽度为128bit。
上述可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片还包括与OPB总线连接的看门狗定时器WDT、实时时钟RTC、两路定时器Timer1及Timer2、通用输入输出接口GPIO以及两路调试串口UART1及UART2;所述OPB总线的工作频率为PLB总线频率的一半,地址总线宽度为32bit,数据接口宽度为32bit。
上述DCR总线的工作频率与PLB总线一致,采用32位独立编址,数据接口宽度为32位。
上述处理器是PPC处理器。
本发明的优点是:
本发明提供了一种可以配置的FC-AE-ASM和FC-AV协议的协议处理器芯片,可以在一个设计中通过配置,实现FC-AE-ASM和FC-AV协议。本发明所提供的可以配置实现FC-AE-ASM和FC-AV协议的协议处理器的架构,可以在基于FPGA和ASIC进行实现,由于在具体实现过程中间,FC-AE-ASM和FC-AV协议处理引擎有很多可以复用的功能模块,主机接口部分也具有可复用的内容,通过本方案可以在很大程度上实现FC-AE-ASM和FC-AV的协议处理,同时资源的利用得到有效提高。
附图说明
图1是本发明所提供的可配置实现FC-AE-ASM和FC-AV协议的协议处理器架构示意图。
具体实施方式
参见图1,本发明提供了一种可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,该芯片包括
本协议处理器芯片片内使用高性能PPC处理器,片内使用CoreConnect总线进行连接,包括PLB总线、OPB总线和DCR总线(主要用于处理器访问片内IP的寄存器空间,图中未画出)。
芯片内部有一条PLB总线,工作频率与处理器core的工作频率一致,地址总线宽度为32bit,数据总线宽度为128bit,芯片内关键模块或对性能要求较高的模块连接在PLB总线上,包括SRAM0从接口、PLB2OPB桥从接口、PCIE/RapidIO的从接口、QDR2Ctrl_Tmit的从接口,QDR2Ctrl_Recv的从接口,FC协议处理模块的从接口、Crossbar的主接口、片内SRAM1从接口和PLB2OPB桥从接口、VIC模块、EBC(外部总线控制器接口)模块。
片外的QDR2存储器接口,可以选择其他高速的接口,例如DDR2、DDR3等接口;在处理FC-AE-ASM协议中,也可以不采用此接口,而使用片内缓冲的方式。
芯片内部有一条OPB总线,工作频率为PLB总线频率的一半,地址总线宽度为32bit,数据接口宽度为32bit。通用的或对性能要求较低的模块连接在OPB总线上。OPB使用和PLB统一的编址空间。OPB0总线上共计连接如下接口:看门狗定时器WDT、实时时钟RTC、两路定时器Timer1及Timer2、通用输入输出接口GPIO、两路调试串口UART1及UART2。
DCR总线是处理器访问各模块寄存器的一个专用总线,工作频率与PLB总线一致,采用32位独立编址,数据接口宽度为32位。目前确定使用DCR总线与CPU进行互联的设备接口有:QDR2Ctrl_Tmit寄存器接口、QDR2Ctrl_Recv寄存器接口、EBC寄存器接口。
协议处理器内部提供一个寄存器,用于控制FC-AE-ASM和FC-AV协议的数据路径。
主机接口仲裁控制负责控制PCIe和RapidIO主机接口的控制以及数据信息。
PLB Master接口负责控制进入芯片数据缓冲接口的数据接口。在处理FC-AE-ASM时,数据来自PCIe或者RapidIO接口;在处理FC-AV协议时,数据来自RGB接口或者PCIe接口。经过仲裁处理后的数据进入到芯片数据缓冲接口,图中以DDR2Ctrl表示。
在协议处理引擎一侧的协议处理引擎负责把数据从芯片数据缓冲接口读出或者写入。协议处理引擎部分的FC-MAC缓冲以及FC-MAC部分都是公用的,协议处理引擎处理完成的数据经过FC-MAC缓冲以及FC-MAC进入到FC网络或者来自FC网络的数据经过FC-MAC以及FC-MAC缓冲进入到协议处理引擎的数据处理部分。
协议处理引擎的数据处理部分主要处理与FC-AE-ASM和FC-AV协议相关的内容。处理FC-AV协议主要包括视频数据包的解包/打包、控制、视频数据在芯片数据缓冲的存放/读取以及余度消息处理等。处理FC-AE-ASM主要包括FC帧的拆分/重组、优先级调度、消息应答处理以及余度消息处理等。
Claims (7)
1.一种可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特征在于:所述可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片包括处理器、PLB总线、OPB总线、DCR总线、外部寄存器接口以及由处理器内部提供的用于控制FC-AE-ASM和FC-AV协议的数据路径的内部寄存器;所述处理器、OPB总线以及内部寄存器分别接入PLB总线;所述处理器通过DCR总线与外部寄存器接口相连;
所述内部寄存器包括数据接口、主机接口仲裁控制器、芯片数据缓冲接口、PLB Master接口、协议处理引擎;所述数据接口依次通过PLB Master接口以及芯片数据缓冲接口接入协议处理引擎;所述数据接口通过主机接口仲裁控制器接入PLB Master接口;
所述数据接口包括PCIe接口、RapidIO接口以及RGB接口;所述主机接口仲裁控制器负责控制PCIe接口和RapidIO接口的控制以及数据信息;
所述配置实现处理FC-AE-ASM协议时,数据来自PCIe接口或者RapidIO接口;所述配置实现处理FC-AV协议时,数据来自RGB接口或者PCIe接口;所述协议处理引擎包括数据处理单元,所述数据处理单元处理与FC-AE-ASM协议和FC-AV协议相关的内容;所述数据处理单元处理FC-AV协议时,所述处理方式包括视频数据包的解包或打包、控制、视频数据在芯片数据缓冲的存放或读取以及余度消息处理;所述数据处理单元处理FC-AE-ASM协议时,所述处理方式包括FC帧的拆分或重组、优先级调度、消息应答处理以及余度消息处理。
2.根据权利要求1所述的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特征在于:所述外部寄存器接口包括QDR2Ctrl_Tmit寄存器接口、QDR2Ctrl_Recv寄存器接口以及EBC寄存器接口。
3.根据权利要求1或2所述的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特征在于:所述可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片还包括SRAM0从接口、PLB2OPB桥从接口、PCIE/RapidIO的从接口、QDR2Ctrl_Tmit的从接口,QDR2Ctrl_Recv的从接口,FC协议处理模块的从接口、Crossbar的主接口、片内SRAM1从接口和PLB2OPB桥从接口、VIC模块以及EBC模块;所述SRAM0从接口、PLB2OPB桥从接口、PCIE/RapidIO的从接口、QDR2Ctrl_Tmit的从接口,QDR2Ctrl_Recv的从接口,FC协议处理模块的从接口、Crossbar的主接口、片内SRAM1从接口和PLB2OPB桥从接口、VIC模块以及EBC模块分别接入PLB总线。
4.根据权利要求3所述的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特征在于:所述PLB总线的工作频率与处理器core的工作频率一致,地址总线宽度为32bit,数据总线宽度为128bit。
5.根据权利要求4所述的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特征在于:所述可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片还包括与OPB总线连接的看门狗定时器WDT、实时时钟RTC、两路定时器Timer1及Timer2、通用输入输出接口GPIO以及两路调试串口UART1及UART2;所述OPB总线的工作频率为PLB总线频率的一半,地址总线宽度为32bit,数据接口宽度为32bit。
6.根据权利要求5所述的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特征在于:所述DCR总线的工作频率与PLB总线一致,采用32位独立编址,数据接口宽度为32位。
7.根据权利要求1所述的可配置实现FC-AE-ASM和FC-AV协议的协议处理器芯片,其特征在于:所述处理器是PPC处理器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110387764.7A CN103136163B (zh) | 2011-11-29 | 2011-11-29 | 可配置实现fc-ae-asm和fc-av协议的协议处理器芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110387764.7A CN103136163B (zh) | 2011-11-29 | 2011-11-29 | 可配置实现fc-ae-asm和fc-av协议的协议处理器芯片 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103136163A CN103136163A (zh) | 2013-06-05 |
CN103136163B true CN103136163B (zh) | 2015-06-24 |
Family
ID=48496005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110387764.7A Active CN103136163B (zh) | 2011-11-29 | 2011-11-29 | 可配置实现fc-ae-asm和fc-av协议的协议处理器芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103136163B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104598420B (zh) * | 2014-12-09 | 2017-11-24 | 中国航空工业集团公司第六三一研究所 | 一种1394总线SoC芯片架构 |
CN104469405A (zh) * | 2014-12-09 | 2015-03-25 | 中国航空工业集团公司第六三一研究所 | 一种fc-av通信控制方法 |
CN104469375A (zh) * | 2014-12-09 | 2015-03-25 | 中国航空工业集团公司第六三一研究所 | 一种fc-av协议处理电路结构 |
CN104615568A (zh) * | 2014-12-09 | 2015-05-13 | 中国航空工业集团公司第六三一研究所 | 一种GJB289总线接口SoC体系结构 |
CN105553765A (zh) * | 2015-12-11 | 2016-05-04 | 中国航空工业集团公司西安航空计算技术研究所 | 一种fc-av协议处理芯片网络通信鲁棒性测试方法 |
CN108614800A (zh) * | 2016-12-12 | 2018-10-02 | 中国航空工业集团公司西安航空计算技术研究所 | Fc-ae-asm协议处理芯片电路结构 |
CN106803816B (zh) * | 2017-03-27 | 2020-04-07 | 南京大学 | 一种可配置自适应负载平衡系统及方法 |
CN108259382B (zh) * | 2017-12-06 | 2021-10-15 | 中国航空工业集团公司西安航空计算技术研究所 | 3×256优先级调度电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7475182B2 (en) * | 2005-12-06 | 2009-01-06 | International Business Machines Corporation | System-on-a-chip mixed bus architecture |
CN201479316U (zh) * | 2009-09-03 | 2010-05-19 | 成都智畅信息科技发展有限公司 | 基于xupv2p平台的视频解码装置 |
CN101788931A (zh) * | 2010-01-29 | 2010-07-28 | 杭州电子科技大学 | 一种硬件实时容错的动态局部可重构系统 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7076595B1 (en) * | 2001-05-18 | 2006-07-11 | Xilinx, Inc. | Programmable logic device including programmable interface core and central processing unit |
US7627540B2 (en) * | 2005-06-28 | 2009-12-01 | Neurosciences Research Foundation, Inc. | Addressing scheme for neural modeling and brain-based devices using special purpose processor |
-
2011
- 2011-11-29 CN CN201110387764.7A patent/CN103136163B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7475182B2 (en) * | 2005-12-06 | 2009-01-06 | International Business Machines Corporation | System-on-a-chip mixed bus architecture |
CN201479316U (zh) * | 2009-09-03 | 2010-05-19 | 成都智畅信息科技发展有限公司 | 基于xupv2p平台的视频解码装置 |
CN101788931A (zh) * | 2010-01-29 | 2010-07-28 | 杭州电子科技大学 | 一种硬件实时容错的动态局部可重构系统 |
Also Published As
Publication number | Publication date |
---|---|
CN103136163A (zh) | 2013-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103136163B (zh) | 可配置实现fc-ae-asm和fc-av协议的协议处理器芯片 | |
CN103888293B (zh) | 多通道fc网络数据仿真系统的数据通道调度方法 | |
CN110347635B (zh) | 一种基于多层总线的异构多核微处理器 | |
CN110417780B (zh) | 定制化数据传输协议的多通道高速数据接口转化模块 | |
CN102169470B (zh) | 一种ahb总线到bvci总线的转换桥 | |
CN110297797B (zh) | 异构协议转换装置和方法 | |
CN107911391A (zh) | 一种基于fpga的axi协议与spi协议转换的方法 | |
CN104050133B (zh) | 一种基于fpga实现dsp与pc借助pcie总线进行通信的通信装置与通信方法 | |
CN102521190A (zh) | 一种应用于实时数据处理的多级总线系统 | |
CN104461979A (zh) | 基于环形总线的多核片上通信网络实现方法 | |
CN204423250U (zh) | 一种具有多路高速智能can的x86嵌入式cpu主板 | |
EP2699030B1 (en) | Route switching device, network switching system and route switching method | |
CN214586880U (zh) | 一种信息处理设备 | |
CN200944235Y (zh) | 数字信号处理器同步串口与异步串行设备的接口装置 | |
CN101140551B (zh) | 一种实现数字信号处理器异步串行通讯的装置 | |
WO2024131147A1 (zh) | 增强型串行外设接口实现方法、装置、转换器件及介质 | |
CN103944738B (zh) | 一种支持功能扩展的交换机 | |
CN104598420B (zh) | 一种1394总线SoC芯片架构 | |
US20060020725A1 (en) | Integrated fibre channel fabric controller | |
CN202059434U (zh) | 一种现场总线的数据复制装置 | |
CN109995679A (zh) | 基于任务驱动的芯片级多异构通讯核的NoC系统 | |
CN206258865U (zh) | 一种可重构的信号处理器asic架构 | |
CN103019997A (zh) | 星载电子系统接口转换模块 | |
CN103744817B (zh) | 用于Avalon总线向Crossbar总线的通讯转换桥设备及其通讯转换方法 | |
CN101593167A (zh) | 片上系统的桥接装置及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20221205 Address after: Room S303, Innovation Building, No. 25, Gaoxin 1st Road, Xi'an, Shaanxi 710075 Patentee after: XI'AN XIANGTENG MICROELECTRONICS TECHNOLOGY Co.,Ltd. Address before: 710068 No. 156 Taibai North Road, Shaanxi, Xi'an Patentee before: 631ST Research Institute OF AVIC |