CN110347635B - 一种基于多层总线的异构多核微处理器 - Google Patents
一种基于多层总线的异构多核微处理器 Download PDFInfo
- Publication number
- CN110347635B CN110347635B CN201910576144.4A CN201910576144A CN110347635B CN 110347635 B CN110347635 B CN 110347635B CN 201910576144 A CN201910576144 A CN 201910576144A CN 110347635 B CN110347635 B CN 110347635B
- Authority
- CN
- China
- Prior art keywords
- core
- bus
- axi
- memory
- processing cores
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17306—Intercommunication techniques
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Multi Processors (AREA)
Abstract
本发明公开的一种基于多层总线的异构多核微处理器,包括多个统一编址的处理核,多个处理核具有不同流水线结构,多个处理核之间通过带有桥接的AXI总线连接,带有桥接的AXI总线上连接有便笺式存储器,每两个处理核之间通过便笺式存储器进行数据包的发送与读取,并且每两个处理核之间还直接发送数据包首地址、长度以辅助完成两个处理核之间数据包的传递,带有桥接的AXI总线上还连接有外设接口,处理核通过外设接口对外部设备进行访问控制。本发明公开的一种基于多层总线的异构多核微处理器能够减少通信延迟。
Description
技术领域
本发明属于多核微处理器技术领域,具体涉及一种基于多层总线的异构多核微处理器。
背景技术
目前多核微处理器的核心结构主要有同构和异构两种。同构结构采用对称设计,原理简单,硬件上较易实现。与同构结构相比,异构的优势是通过组织不同特点的核心来优化处理器内部结构,各个内核分别针对不同需求,可以实现处理器性能的最佳化,而且能有效地降低功耗。由于异构多核微处理器中每个处理器核执行完全不同的指令流,因此处理器在同一时间的指令操作基本不相同,其繁忙情况和指令执行阶段也不同。在实现异构多核微处理器的低功耗设计中,不同核之间的互连通信结构是制约多核微处理器性能提高的关键因素,因为核间互连结构影响着功耗、延迟、性能等,目前异构多核微处理器中多核互连通信结构主要有总线共享结构、交叉开关互连和片上网络等方式。一般的总线共享结构的优点是结构简单,通信速度高,缺点是基于总线的结构可扩展性较差,减小通信延迟的效果不佳,而交叉开关互连和片上网络结构的优点是可扩展性好,数据带宽有保证,但硬件结构复杂,且软件改动较大,一般不适合微处理器。
因此,能够设计一款通信结构具有主从设备均可扩展的AXI总线结构的异构多核微处理器变得十分必要。
发明内容
本发明的目的在于提供一种基于多层总线的异构多核微处理器,能够减少通信延迟。
本发明所采用的技术方案是:一种基于多层总线的异构多核微处理器,包括多个统一编址的处理核,多个处理核具有不同流水线结构,多个处理核之间通过带有桥接的AXI总线连接,带有桥接的AXI总线上连接有便笺式存储器,每两个处理核之间通过便笺式存储器进行数据包发送与读取过程中的存储,并且每两个处理核之间还直接发送数据包首地址、长度以辅助完成两个处理核之间数据包的传递,带有桥接的AXI总线上还连接有外设接口,处理核通过外设接口对外部设备进行访问控制。
本发明的特点还在于,
多个处理核内均包括除自身外剩余处理核数量个数的异步FIFO存储器,在数据传递过程中,发送端处理核首先将数据包写入便笺式存储器的一段地址后,其次发送端处理核向接收端处理核的异步FIFO存储器中发送数据包首地址、长度,随即异步FIFO存储器自动产生中断,代表接收端处理核已接收到发送端处理核发送的数据包,随即接收端处理核便从便笺式存储器中完整读出发送端处理核所传递的数据包内容。
多个处理核包括具有六级流水线结构的第一核、五级流水结构的第二核、三级流水线结构的第三核,带有桥接的AXI总线包括AXI总线和与其桥接的AXI-Lite总线,第一核与AXI总线双向通信连接,便笺式存储器的一端与AXI总线双向通信连接,另一端与AXI-Lite总线双向通信连接,第二核的一端与AXI总线双向通信连接,另一端与AXI-Lite总线双向通信连接,第三核与AXI-Lite总线双向通信连接。
AXI-Lite总线上分别双向连接有UART外设接口、I/O外设接口、SPI外设接口,第三核通过AXI-Lite总线对外部设备进行访问控制。
第一核、第二核、第三核还均通过外部中断控制器与UART外设接口、I/O外设接口、SPI外设接口对应连接从而与外部设备单向通信连接,外部设备通过UART外设接口、I/O外设接口、SPI外设接口向外部中断控制器发送中断信号,外部中断控制器根据存储的中断优先级顺序确定此时中断信号产生的所有中断中优先级最高的中断,并根据外部中断控制器自身中存储的不同处理核的中断使能,将优先级最高的中断直接输出到一个或多个核中产生相应中断请求。
AXI总线上还连接有DMA控制器,DMA控制器在数据传输之前需要向处理核提交控制总线的申请并获得总线的控制权,在进行数据传输时总管AXI总线的控制权,在结束数据传输后立即将总线控制权交回给处理核进行数据传输。
AXI总线上还连接有内存控制器,内存控制器用来控制对外部存储器的读取和写入信息。
第一核为双发射处理器核,每一次发送两条指令,使得两路指令在程序执行时并行操作,以提高第一核中的部件利用率和第一核的处理速度。
第一核和第二核内包括指令存储器和数据存储器,指令存储器和数据存储器均分为两路,解决了结构冲突问题,降低两个存储器的冲突概率,提高块的利用率。
第一核内部采用Gshare分支预测器的两级分支预测机制,将分支指令的高位地址与历史寄存器的低位数据直接进行拼接组合来索引分支模式历史表以提高分支预测效率。
本发明的有益效果是:
(1)本发明一种基于多层总线的异构多核微处理器,通过采用多个异构多核处理器完成对指令的处理,不同的核具有不同的流水线结构为不同级别,可处理不同的指令,增强微处理器的处理效率,从而提高计算性能;
(2)本发明一种基于多层总线的异构多核微处理器,通过采用多个异构多核处理器通过便笺式存储器在总线共享的结构来实现不同处理核间数据的共享和同步,同时,处理器核都连接在同一总线上进行数据传递并且共享便笺式存储器,减少了微处理器的通信延迟。
附图说明
图1是本发明一种基于多层总线的异构多核微处理器的结构示意图;
图2是本发明一种基于多层总线的异构多核微处理器中第一核、第二核、第三核内部通信结构图;
图3是本发明一种基于多层总线的异构多核微处理器中通信信号传递图。
具体实施方式
下面结合附图和具体实施方式对本发明进行详细说明。
本发明一种基于多层总线的异构多核微处理器,以使用3个32位的RISC-CPU作为异构处理器内核:第一核、第二核、第三核为例对具体结构进行说明:如图1所示,本发明一种基于多层总线的异构多核微处理器,包括多个统一编址的处理核,多个处理核具有不同流水线结构,多个处理核之间通过带有桥接的AXI总线连接,带有桥接的AXI总线上连接有便笺式存储器,每两个处理核之间通过便笺式存储器进行数据包发送与读取过程中的存储,并且每两个处理核之间还直接发送数据包首地址、长度以辅助完成两个处理核之间数据包的传递,带有桥接的AXI总线上还连接有外设接口,处理核通过外设接口对外部设备进行访问控制。
如图2所示,第一核、第二核、第三核内均包括两个异步FIFO存储器,在数据传递过程中,如图3所示,发送端处理核首先将数据包写入便笺式存储器的一段地址后,其次发送端处理核向接收端处理核的异步FIFO存储器中发送数据包首地址、长度,随即异步FIFO存储器自动产生中断,代表接收端处理核已接收到发送端处理核发送的数据包,随即接收端处理核便从便笺式存储器中完整读出发送端处理核所传递的数据包内容。
第一核为六级流水线结构、第二核为五级流水结构、第三核为三级流水线结构,带有桥接的AXI总线包括AXI总线和与其桥接的AXI-Lite总线,第一核与AXI总线双向通信连接,便笺式存储器的一端与AXI总线双向通信连接,另一端与AXI-Lite总线双向通信连接,第二核的一端与AXI总线双向通信连接,另一端与AXI-Lite总线双向通信连接,第三核与AXI-Lite总线双向通信连接。
AXI-Lite总线上分别双向连接有UART外设接口、I/O外设接口、SPI外设接口,第三核通过AXI-Lite总线对外部设备进行访问控制。
第一核、第二核、第三核还均通过外部中断控制器与UART外设接口、I/O外设接口、SPI外设接口对应连接从而与外部设备单向通信连接,外部设备通过UART外设接口、I/O外设接口、SPI外设接口向外部中断控制器发送中断信号,外部中断控制器根据存储的中断优先级顺序确定此时中断信号产生的所有中断中优先级最高的中断,并根据外部中断控制器自身中存储的不同处理核的中断使能,将优先级最高的中断直接输出到一个或多个核中产生相应中断请求。
AXI总线上还连接有DMA控制器,DMA控制器在数据传输之前需要向处理核提交控制总线的申请并获得总线的控制权,在进行数据传输时总管AXI总线的控制权,在结束数据传输后立即将总线控制权交回给处理核进行数据传输。
AXI总线上还连接有内存控制器,内存控制器用来控制对外部存储器的读取和写入信息。
第一核为双发射处理器核,每一次发送两条指令,使得两路指令在程序执行时并行操作,以提高第一核中的部件利用率和第一核的处理速度。
第一核和第二核内包括指令存储器和数据存储器,指令存储器和数据存储器均分为两路,解决了结构冲突问题,降低两个存储器的冲突概率,提高块的利用率。
第一核内部采用Gshare分支预测器的两级分支预测机制,将分支指令的高位地址与历史寄存器的低位数据直接进行拼接组合来索引分支模式历史表以提高分支预测效率。
本发明一种基于多层总线的异构多核微处理器原理说明:
本发明一种带有多层总线的异构多核微处理器,使用3个32位的RISC-CPU作为异构处理器内核,负责对数据进行处理等操作,便笺式存储器负责三个处理核之间的通信并保存共享数据管理共享存储空间,处理核通过带有桥接的AXI总线和外部设备通信连接,该微处理器利用异构多核处理器的高效性和带有桥接的双层AXI总线的高效和低功耗特性,实现了多个处理核之间通信和高效的数据共享;使用便笺式存储器进行数据共享和异步FIFO实现数据单向流动从而实现了非阻塞消息传递。
第一核中含有高速存储器,第二核主要进行一些预处理操作,第三核主要进行对外设的控制,三个处理器内核统一编址,地址空间不相互重叠,并且相互之间通过带有桥接的AXI总线进行互连,互相不允许进行地址或数据的互相访问,数据通过共享的存储器——便笺式存储器进行通信。
第一核是一个双发射处理器核,一次发送两条指令,使得两路指令在程序执行时并行操作,以提高第一核中的部件利用率并提高第一核的处理速度。同时第一核中的存储器分为指令存储器和数据存储器均采用两路组相连的结构即将指令存储器和数据存储器均分为两路,索引一次可以对应两个存储器,解决结构冲突的问题,降低了存储器的冲突概率,降低了块失效率明显,提高了块的利用率。第一核中还采用了Gshare分支预测器的两级分支预测机制,将分支指令的高位地址与历史寄存器的低位数据直接进行拼接组合来索引分支模式历史表。由于Gshare综合考虑的分支指令的历史记录因此分支预测效率更高,另外还只在第一核中设有高速缓存器,而第一核、第二核、第三核共享便笺式存储器进行传递数据的存储,减少了存储资源的方式,减小了芯片的面积。
第二核是一个五级流水线处理器核,指令的运行被分成五个模块进行操作,分别为取指阶段、译码阶段、执行阶段、访存阶段、写回阶段并且加入五级流水线设计,当取指部件完成对第一条指令的操作后,将指令送译码部件中,同时第二条指令进入取指部件开始进行操作,于是五级流水线可以使得五条指令同时被执行,从而,实现了指令的并行执行,提高了第二核的处理效率和吞吐率。
第三核是一个三级流水线处理器核,按功能划分为取指、译码、执行、访存、写回五个部分,流水寄存器分别置于取指阶段和执行阶段之后,采用冯诺依曼体系结构,将指令和数据存储在同一个RAM中,其存储器的大小为64*1024,为避免取指令和读写数据时的冲突,在取指阶段增加指令队列InsQ,为简化处理器的控制,采用状态机维护指令的运行,该处理器支持基本指令子集(RV32I)共43条,各模块功能如下:取指阶段可在存储器不执行访存指令的读写操作时,一次取四条指令补充InsQ,并在InsQ中取出当前指令指令;译码模块负责判断当前指令类型,具体执行哪种操作;执行模块负责相应的功能运算;访存模块负责执行访存指令时,对存储器进行读写操作;写回模块负责把结果写回到通用寄存器中。
便笺式存储器是集成到芯片上的非存储器用途的SRAM存储器的统称,具有纯软件控制,占用芯片面积少,低功耗,高性能的特点,由SRAM存储部件和地址译码部件以及数据输出电路三个部分构成。处理器内核:第一核,第二核,第三核直接通过带有桥接的片上高速总线:AXI总线和AXI-lite总线与便笺式存储器相连接,便笺式存储器处于可以被处理器核直接访问的地址空间中,并且可以在单个时钟周期中完成数据的读写操作。通过软件控制的方式,将数据存放在便笺式存储器中,提供给第一核,第二核,第三核使用。由于第一核,第二核,第三核统一编址,每个核之中都有两个异步FIFO(异步FIFO为32bit,仅支持单向数据传输)分别负责存储另外两个核传送的数据包首地址,发送端的核将要发出的数据内容写入便笺式存储器的一段地址中,异步FIFO将便笺式存储器中所存数据内容的首地址读出,首地址的包头中包含的数据内容的长度。由于FIFO含有非空则产生中断的机制,在读取发送端传出的数据首地址后,FIFO中则自动产生中断,此时接收端的处理核就可以显式地判断出已经接收到数据了。收到数据后的核便去便笺式存储器相应的地址中取出所需的数据,根据包头信息,接收端的处理核就可以完整的取出数据内容,至此完成了一次核与核之间的通信,该通信的特点在于:接收端处理核可以明确地知道是否有数据到来,另外,发送端处理核不用等待接收端处理核就可接收数据,是一种非阻塞的消息传递方式。同时,片外的寄存器和片内的寄存器同一编址,以便于管理。
内存控制器负责控制内存,它产生必要的信号来控制从外部存储器的读取和写入信息,本设计中处理器内核并不集成内存控制器的原因是第一核上已经集成了缓存,并且,将内存控制器放在处理器内核外可以减小多核处理器的面积。
AXI总线主要面向高性能地址映射通信的需求,AXI-Lite总线是一个轻量级的地址映射单此传输接口,占用很少的逻辑单元。本设计采用桥接的方式将AXI总线和AXI-Lite连接起来。AXI总线协议的两端可以分为分为主(master)、从(slave)两端,任何一个处理器内核都可以作为master或者slave进行数据的传输。AXI总线和AXI-Lite总线之间用Bridge(桥)连接,作用包括转换总线的速率,使之与所流向总线的速率相同等。从桥作为一个从设备连接AXI-Lite处理一些AXI的读或者写请求操作以及外设的相应操作,主桥作为主设备连接AXI处理异构多核之间的数据通信,从而,异构多核作为Master不仅可以进行内存的访问,还能访问到外设接口等,内核与所有外设之间的通信就通过AXI总线和AXI-Lite总线连接起来。
本设计中外设接口有UART、I/O、SPI。当出现FIFO溢出或者奇偶校验错误时,URAT会产生中断,每当AXI总线上第一核或第二核或者拥有总线控制权的DMA控制器尝试访问AXI-Lite总线上的第三核或外设时,它需要完成与相应从设备的握手过程。当AXI想要在任何外设中同时启动写入和读取过程时,读取优先,写入过程可在读取事务完成后进行。对于URAT来讲数据是异步传输的,对传输数据的双方的时序要求比较严格,通信速度也不是很快;对于SPI来讲通信双方的时序要求不严格不同设备之间可以很容易结合,而且通信速度非常快。两个外设接口在数据传输时可以优劣互补,相辅相成。UART,I/O,SPI均可以产生中断信号,并且产生的中断包含有优先级,通过该中断信号可以控制核的工作状态。
DMA控制器在实现DMA传输时,是由DMA控制器直接掌管AXI总线,在需要DMA进行传输之前,处理器内核要把总线控制权交给DMA控制器,而在结束DMA传输后,DMA控制器应立即把总线控制权再交回给处理器内核。
本设计的核心电路结构为:第一核直接连接在AXI总线上,通过AXI总线进行读写数据的双向操作,完成数据的快速传递;第二核既连接在AXI总线上也连接在AXI-Lite总线上完成在多层总线上的数据双向传递,在对中断进行处理操作时,要求系统有较好的实时性,第二核就必须在高速的AXI总线上进行数据传递;由于第三核主要进行与外设的交互处理,其数据访问速度并不高,故第三核直接连接在AXI-Lite总线上,通过AXI-Lite总线实现第三核与外设的双向数据传递。而便笺式存储器需要完成保存共享数据,管理共享存储空间的任务,就使得每个处理核都可以访问到便笺式存储器,因此便笺式存储器需要与AXI总线和AXI-Lite均建立双向数据通路。AXI总线和AXI-Lite总线通过桥(Bridge)进行双向的数据传递,通过Bridge平衡了AXI总线和AXI-Lite总线速度上的差异,也正是由于AXI总线和AXI-Lite总线的存在,在需要高速传递数据时使数据通过AXI总线,在与外设进行低速访问是使用AXI-Lite总线进行低匹配,使得系统降低了功耗。
UART,I/O,SPI直接连接在AXI-Lite上进行数据的双向传递,UART,I/O,SPI作为外部中断控制器的输入,外部中断控制器的输出连接至第一核,第二核,第三核。根据外设所产生中断的优先级不同,通过外部中断控制器来控制第一核,第二核,第三核的响应。
本设计正常执行时的数据流为:任意两个核通过便笺式存储器进行数据的传递,发送端的核将数据通过AXI总线或者通过AXI总线和AXI-Lite总线将数据存放到便笺式存储器的某个地址中,接收端的核再通过AXI总线或者通过AXI总线和AXI-Lite总线将数据取出,如果核要对外设进行访问,则直接通过AXI-Lite总线或者通过AXI总线和AXI-Lite总线将数据发生或接收。
本设计中断时的数据流为:首先由UART,I/O,SPI外设接口中的某一个或某几个产生中断,将中断信号输入到外部中断控制器中,根据外部中断控制器中的中断优先级寄存器中存储的中断优先级顺序确定此时产生的所有中断中优先级最高的中断,并根据外部中断控制器中存储的核的中断使能,将优先级最高的中断直接输出到一个或多个核中,处理器核接收到中断请求后,可以执行中断也可以拒绝中断。如果核执行了中断,则将程序计数器转向中断地址处执行指令,如果核拒绝了中断,则继续完成中断请求发生前的指令执行。
Claims (9)
1.一种基于多层总线的异构多核微处理器,其特征在于,包括多个统一编址的处理核,多个所述处理核具有不同流水线结构,多个所述处理核之间通过带有桥接的AXI总线连接,所述带有桥接的AXI总线上连接有便笺式存储器,每两个处理核之间通过所述便笺式存储器进行数据包发送与读取中的存储,并且每两个处理核之间还直接发送数据包首地址、长度以辅助完成两个处理核之间数据包的传递,所述带有桥接的AXI总线上还连接有外设接口,所述处理核通过外设接口对外部设备进行访问控制;
多个所述处理核包括具有六级流水线结构的第一核、五级流水结构的第二核、三级流水线结构的第三核,所述带有桥接的AXI总线包括AXI总线和与其桥接的AXI-Lite总线,所述第一核与所述AXI总线双向通信连接,所述便笺式存储器的一端与AXI总线双向通信连接,另一端与AXI-Lite总线双向通信连接,所述第二核的一端与AXI总线双向通信连接,另一端与AXI-Lite总线双向通信连接,所述第三核与所述AXI-Lite总线双向通信连接。
2.如权利要求1所述的一种基于多层总线的异构多核微处理器,其特征在于,所述多个所述处理核内均包括除自身外剩余处理核数量个数的异步FIFO存储器,在数据传递过程中,发送端处理核首先将数据包写入便笺式存储器的一段地址后,其次发送端处理核向接收端处理核的异步FIFO存储器中发送数据包首地址、长度,随即异步FIFO存储器自动产生中断,代表接收端处理核已接收到发送端处理核发送的数据包,随即接收端处理核便从便笺式存储器中完整读出发送端处理核所传递的数据包内容。
3.如权利要求1所述的一种基于多层总线的异构多核微处理器,其特征在于,所述AXI-Lite总线上分别双向连接有UART外设接口、I/O外设接口、SPI外设接口,所述第三核通过AXI-Lite总线对外部设备进行访问控制。
4.如权利要求3所述的一种基于多层总线的异构多核微处理器,其特征在于,所述第一核、第二核、第三核还均通过外部中断控制器与UART外设接口、I/O外设接口、SPI外设接口对应连接从而与外部设备单向通信连接,所述外部设备通过UART外设接口、I/O外设接口、SPI外设接口向所述外部中断控制器发送中断信号,所述外部中断控制器根据存储的中断优先级顺序确定此时中断信号产生的所有中断中优先级最高的中断,并根据外部中断控制器自身中存储的不同处理核的中断使能,将优先级最高的中断直接输出到一个或多个核中产生相应中断请求。
5.如权利要求1所述的一种基于多层总线的异构多核微处理器,其特征在于,所述AXI总线上还连接有DMA控制器,所述DMA控制器在数据传输之前需要向处理核提交控制总线的申请并获得总线的控制权,在进行数据传输时总管AXI总线的控制权,在结束数据传输后立即将总线控制权交回给处理核进行数据传输。
6.如权利要求1所述的一种基于多层总线的异构多核微处理器,其特征在于,所述AXI总线上还连接有内存控制器,所述内存控制器用来控制对外部存储器的读取和写入信息。
7.如权利要求1所述的一种基于多层总线的异构多核微处理器,其特征在于,所述第一核为双发射处理器核,每一次发送两条指令,使得两路指令在程序执行时并行操作,以提高第一核中的部件利用率和第一核的处理速度。
8.如权利要求1所述的一种基于多层总线的异构多核微处理器,其特征在于,所述第一核和第二核内包括指令存储器和数据存储器,所述指令存储器和数据存储器均分为两路,解决了结构冲突问题,降低两个存储器的冲突概率,提高块的利用率。
9.如权利要求1所述的一种基于多层总线的异构多核微处理器,其特征在于,所述第一核内部采用Gshare分支预测器的两级分支预测机制,将分支指令的高位地址与历史寄存器的低位数据直接进行拼接组合来索引分支模式历史表以提高分支预测效率。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910576144.4A CN110347635B (zh) | 2019-06-28 | 2019-06-28 | 一种基于多层总线的异构多核微处理器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910576144.4A CN110347635B (zh) | 2019-06-28 | 2019-06-28 | 一种基于多层总线的异构多核微处理器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110347635A CN110347635A (zh) | 2019-10-18 |
CN110347635B true CN110347635B (zh) | 2021-08-06 |
Family
ID=68177088
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910576144.4A Active CN110347635B (zh) | 2019-06-28 | 2019-06-28 | 一种基于多层总线的异构多核微处理器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110347635B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111045980A (zh) * | 2019-12-24 | 2020-04-21 | 广东嘉泰智能技术有限公司 | 一种多核处理器 |
CN111427826B (zh) * | 2020-06-11 | 2020-11-03 | 杭州万高科技股份有限公司 | 一种总线连接调整的异构多核处理器 |
CN111427837B (zh) * | 2020-06-11 | 2020-11-13 | 杭州万高科技股份有限公司 | 一种总线设备连接调整的异构多核处理器 |
CN111427836B (zh) * | 2020-06-11 | 2020-11-13 | 杭州万高科技股份有限公司 | 一种总线资源配置调整的异构多核处理器 |
CN111813526A (zh) * | 2020-07-10 | 2020-10-23 | 深圳致星科技有限公司 | 用于联邦学习的异构处理系统、处理器及任务处理方法 |
CN112035389B (zh) * | 2020-08-28 | 2022-08-23 | 西安微电子技术研究所 | 一种plb-axi总线转换桥及其工作方法 |
CN111930676B (zh) * | 2020-09-17 | 2020-12-29 | 湖北芯擎科技有限公司 | 多处理器间的通信方法、装置、系统及存储介质 |
CN112286860A (zh) * | 2020-11-18 | 2021-01-29 | 华东计算技术研究所(中国电子科技集团公司第三十二研究所) | 嵌入式操作系统确定性核间通信方法及系统 |
CN112506851B (zh) * | 2020-12-02 | 2022-02-11 | 广东电网有限责任公司佛山供电局 | 一种解决多核访问冲突的soc芯片架构构建方法 |
CN113268447A (zh) * | 2021-06-10 | 2021-08-17 | 海光信息技术股份有限公司 | 计算机架构及其内的访问控制、数据交互及安全启动方法 |
CN113704169B (zh) * | 2021-08-12 | 2024-05-28 | 北京时代民芯科技有限公司 | 一种面向嵌入式的可配置众核处理器 |
CN114564420B (zh) * | 2022-01-19 | 2023-08-18 | 中国电子科技集团公司第十研究所 | 多核处理器共享并行总线的方法 |
CN117389928A (zh) * | 2023-10-27 | 2024-01-12 | 中科驭数(北京)科技有限公司 | 数据传输方法、装置、设备及存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101930422A (zh) * | 2010-08-26 | 2010-12-29 | 浪潮电子信息产业股份有限公司 | 一种基于多层ahb总线的多核cpu互连结构 |
US8803903B2 (en) * | 2011-03-16 | 2014-08-12 | Samsung Electronics Co., Ltd. | Color space determination devices and display devices and systems including the same |
CN104063331A (zh) * | 2014-07-03 | 2014-09-24 | 龙芯中科技术有限公司 | 处理器、共享存储区域访问方法和锁管理器 |
CN108196953A (zh) * | 2017-12-28 | 2018-06-22 | 北京航空航天大学 | 一种面向异构多源大数据的异构多核并行处理装置及方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101841173B1 (ko) * | 2010-12-17 | 2018-03-23 | 삼성전자주식회사 | 리오더 버퍼를 이용한 메모리 인터리빙 장치 및 그 메모리 인터리빙 방법 |
-
2019
- 2019-06-28 CN CN201910576144.4A patent/CN110347635B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101930422A (zh) * | 2010-08-26 | 2010-12-29 | 浪潮电子信息产业股份有限公司 | 一种基于多层ahb总线的多核cpu互连结构 |
US8803903B2 (en) * | 2011-03-16 | 2014-08-12 | Samsung Electronics Co., Ltd. | Color space determination devices and display devices and systems including the same |
CN104063331A (zh) * | 2014-07-03 | 2014-09-24 | 龙芯中科技术有限公司 | 处理器、共享存储区域访问方法和锁管理器 |
CN108196953A (zh) * | 2017-12-28 | 2018-06-22 | 北京航空航天大学 | 一种面向异构多源大数据的异构多核并行处理装置及方法 |
Non-Patent Citations (3)
Title |
---|
"Design and implementation of Performance Analysis Unit (PAU) for AXI-based multi-core System on Chip (SOC)";Hyun-minKyung等;《Microprocessors and Microsystems》;20100630;第34卷;第102-116页 * |
"基于交叉队列型Crossbar的多层AXI总线涉及";胡春林 等;《电子技术应用》;20170306;第43卷(第03期);第29-32页 * |
"多核试验平台的片上总线设计";饶云华 等;《长江大学学报(自然科学版)》;20110131;第8卷(第1期);第108页 * |
Also Published As
Publication number | Publication date |
---|---|
CN110347635A (zh) | 2019-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110347635B (zh) | 一种基于多层总线的异构多核微处理器 | |
CN110741356B (zh) | 多处理器系统中的中继一致存储器管理 | |
US6526462B1 (en) | Programmable multi-tasking memory management system | |
US10210117B2 (en) | Computing architecture with peripherals | |
CN102135950B (zh) | 基于星型互联架构的片上异构多核系统及其通信方法 | |
CN104699631A (zh) | Gpdsp中多层次协同与共享的存储装置和访存方法 | |
US20080307422A1 (en) | Shared memory for multi-core processors | |
CN109308283B (zh) | 一种SoC片上系统及其外设总线切换方法 | |
CN102521201A (zh) | 多核数字信号处理器片上系统及数据传输方法 | |
JP2012252490A (ja) | マルチプロセッサおよびそれを用いた画像処理システム | |
CN111290986B (zh) | 一种基于神经网络的总线互联系统 | |
US10601723B2 (en) | Bandwidth matched scheduler | |
CN118114615B (zh) | 一种控制与计算分离的系统芯片结构 | |
CN104503948A (zh) | 支持多核网络处理架构的紧耦合自适应协处理系统 | |
CN117215989B (zh) | 一种异构加速设备、系统、方法、装置及存储介质 | |
WO2020062305A1 (zh) | 运算加速器、交换器、任务调度方法及处理系统 | |
CN117435251A (zh) | 一种后量子密码算法处理器及其片上系统 | |
CN115328832A (zh) | 一种基于pcie dma的数据调度系统与方法 | |
CN116757132A (zh) | 异构多核fpga电路架构、构建方法及数据传输方法 | |
CN202033745U (zh) | 基于星型互联架构的片上异构多核系统 | |
CN216848527U (zh) | 一种基于dsp内部总线接口的处理系统 | |
CN116186793B (zh) | 一种基于risc-v的安全芯片架构及其工作方法 | |
WO2024045580A1 (zh) | 用于调度任务的方法及其相关产品 | |
CN117908959A (zh) | 用于执行原子操作的方法及其相关产品 | |
Kim et al. | A 118.4 GB/s multi-casting network-on-chip for real-time object recognition processor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |