CN103021353A - 一种图像处理装置及液晶显示设备 - Google Patents
一种图像处理装置及液晶显示设备 Download PDFInfo
- Publication number
- CN103021353A CN103021353A CN2012104615542A CN201210461554A CN103021353A CN 103021353 A CN103021353 A CN 103021353A CN 2012104615542 A CN2012104615542 A CN 2012104615542A CN 201210461554 A CN201210461554 A CN 201210461554A CN 103021353 A CN103021353 A CN 103021353A
- Authority
- CN
- China
- Prior art keywords
- negative
- circuit
- reading
- positive
- connects
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例提供了一种图像处理装置及液晶显示设备,用以解决现有技术中连接图像放大芯片和读写工具的读写电路通常只能单一实现对整个寄存器进行读写或者对某一段寄存器进行读写问题。该装置包括图像放大芯片、传输电路、直连电路、反相电路、控制电路和读写工具;所述控制电路,用于控制图像放大芯片的图像信号端口连接或断开直连电路,并控制图像放大芯片的时钟信号端口连接或断开直连电路,并控制图像放大芯片的图像信号端口连接或断开反相电路,以及控制图像放大芯片的时钟信号端口连接或断开反相电路。
Description
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种图像处理装置及液晶显示设备。
背景技术
液晶显示设备中的图像放大芯片可以将一张全高清的图像放大,即将包含1920×1080个像素的图像放大为包含3840×2160个像素的图像。在对该芯片进行读写时,可以利用读写工具通过与该芯片连接的读写电路对该芯片进行读写操作。其中,读写工具第一端口输出第一电平信号,该第一电平信号是电压为3.3V的信号,该读写工具的第二端口为应答信号端口,该读写工具的第三端口为图像信号端口,该读写工具的第四端口为时钟信号端口,读写工具的第五端口接地,图像放大芯片的图像信号端口既用于接收或输出配置图像信号的数据,还用于输出应答信号,该应答信号用于指示对图像放大芯片的读写操作是否成功。
由于控制图像放大芯片读写数据的控制软件中包含两套程序,其中一套程序用于对图像放大芯片中的整个寄存器中的数据进行读写,在这种情况下,图像放大芯片将寄存器中的数据直接输出或者将接收到的数据直接存储在寄存器中,因此,连接图像放大芯片和读写工具的读写电路直接读取图像放大芯片中的寄存器中的数据并发送给读写工具,或者将从读写工具接收到的数据直接写入图像放大芯片中的寄存器;而另外一套程序用于对图像放大芯片中的某一段寄存器中的数据进行读写,由于在这种情况下,读写工具在信号写入寄存器前会经过反相处理,因此,与图像放大芯片和读写工具相连的读写电路在向图像放大芯片中读写数据时需要将该数据代表的信号反相,由于图像放大芯片中 的寄存器中的数据是以二进制形式存储的,即,寄存器中的数据不是“0”,就是“1”,数据中的“0”用电压为0V~0.8V的信号表示,数据中的“1”用电压为3.3v~5v的信号表示,因此反相是指将数据中的“0”转化为“1”,或者将该数据中的“1”转化为“0”。
然而,目前与图像放大芯片和读写工具连接的读写电路通常只能单一实现直接读写数据或者反相后再读写数据的功能。但是,在实际中对图像放大芯片进行读写时,有时会对整个寄存器进行读写,即图像放大芯片和读写工具要通过直接读写数据的读写电路来连接,而有时只需要对某一段寄存器进行读写,即图像放大芯片和读写工具要通过实现反相后再读写功能的读写电路来连接。
综上所述,目前连接图像放大芯片和读写工具的读写电路通常只能单一实现对整个寄存器进行读写或者对某一段寄存器进行读写。
发明内容
本发明实施例提供了一种图像处理装置及液晶显示设备,用以解决现有技术中连接图像放大芯片和读写工具的读写电路通常只能单一实现对整个寄存器进行读写或者对某一段寄存器进行读写问题。。
基于上述问题,本发明实施例提供的一种图像处理装置,包括图像放大芯片、读写工具、传输电路、直连电路、反相电路和控制电路;
所述传输电路,用于将从图像放大芯片获取的应答信号发送给读写工具,并将从图像放大芯片读取的配置图像信号的数据和时钟信号的数据发送给直连电路和反相电路,并将直连电路或反相电路发送的配置图像信号的数据和时钟信号的数据发送给图像放大芯片,以及根据读写工具输出的第一电平信号提供第一参考信号和第二参考信号;
所述直连电路,用于将传输电路发送的配置图像信号的数据和时钟信号的数据发送给读写工具,并将从读写工具接收到的配置图像信号的数据和时钟信号数据发送给传输电路;
所述反相电路,用于根据所述第一参考信号获取从读写工具中读取的配置图像信号的反相之后的信号的数据并发送给传输电路,并根据所述第二参考信号获取从读写工具中读取的时钟信号的反相之后的信号的数据并发送给传输电路,以及将从传输电路接收到的配置图像信号的数据和时钟信号的数据发送给读写工具;
所述控制电路,用于控制读写工具的图像信号端口连接或断开直连电路,并控制读写工具的时钟信号端口连接或断开直连电路,并控制读写工具的图像信号端口连接或断开反相电路,以及控制读写工具的时钟信号端口连接或断开反相电路。
本发明实施例提供的一种液晶显示设备,包括本发明实施例提供的图像处理装置。
本发明实施例的有益效果包括:
本发明实施例提供的图像处理装置及液晶显示设备,在控制电路控制读写工具的图像信号端口连接直连电路,且读写工具的时钟信号端口连接直连电路,并控制读写工具的图像信号端口断开反相电路,且读写工具的时钟信号端口断开反相电路时,读写工具连接由传输电路和直连电路构成的读写电路,此时,在对图像放大芯片进行读写操作时,该读写电路不会对读写的配置图像信号进行反相处理,而是直接读写配置图像信号的数据,同时,也不会对读取的时钟信号做反相处理,而是直接读取时钟信号数据,此时可以对整个寄存器进行读写操作;而在控制电路控制读写工具的图像信号端口断开直连电路,且读写工具的时钟信号端口断开直连电路,并控制读写工具的图像信号端口连接反相电路,且读写工具的时钟信号端口连接反相电路时,读写工具连接由传输电路和反相电路构成的读写电路,此时,在对图像放大芯片进行读取操作时,该读写电路会对读取的配置图像信号进行反相处理,同时,也会对读取的时钟信号做反相处理,此时可以对某一段寄存器进行读写操作。因此,在实际应用中,在需要对整个寄存器进行读写时,通过控制电路控制读写工具连接直连电路与 传输电路,在需要对某一段寄存器进行读写时,通过控制电路控制读写工具连接反相电路和传输电路,实现了与读写工具连接的读写电路可以在对图像放大芯片中的整个寄存器进行读写和对某一段寄存器进行读写之间进行功能切换。
附图说明
图1为本发明实施例提供的图像处理装置的结构示意图之一;
图2为本发明实施例提供的图像处理装置的结构示意图之二;
图3为本发明实施例提供的图像处理装置的结构示意图之三;
图4为本发明实施例提供的图像处理装置的电路图之一;
图5a为本发明实施例提供的图像处理装置用于读写整个寄存器中的数据时的电路图;
图5b为本发明实施例提供的图像处理装置用于读写某一段寄存器中的数据时的电路图;
图6为本发明实施例提供的图像处理装置的电路图之二;
图7为本发明实施例提供的图像处理装置的电路图之三;
图8为本发明实施例提供的图像处理装置的电路图之四。
具体实施方式
本发明实施例提供了一种图像处理装置及液晶显示设备,通过控制电路控制读写工具连接直连电路与传输电路,或者,通过控制电路控制读写工具连接反相电路和传输电路,从而克服了现有技术中连接图像放大芯片和读写工具的读写电路通常只能单一实现对整个寄存器进行读写或者对某一段寄存器进行读写问题。
下面结合说明书附图,对本发明实施例提供的一种图像处理装置及液晶显示设备的具体实施方式进行说明。
本发明实施例提供的一种图像处理装置,如图1所示,包括图像放大芯片 11、传输电路12、直连电路13、反相电路15、控制电路14和读写工具16;
传输电路12,用于将从图像放大芯片11获取的应答信号发送给读写工具16,并将从图像放大芯片11读取的配置图像信号的数据和时钟信号的数据发送给直连电路13和反相电路15,并将直连电路13或反相电路15发送的配置图像信号的数据和时钟信号的数据发送给图像放大芯片11,以及根据读写工具16输出的第一电平信号提供第一参考信号和第二参考信号;
直连电路13,用于将传输电路12发送的配置图像信号的数据和时钟信号的数据发送给读写工具16,并将从读写工具16接收到的配置图像信号的数据和时钟信号数据发送给传输电路12;
反相电路15,用于根据所述第一参考信号获取从读写工具16中读取的配置图像信号的反相之后的信号的数据并发送给传输电路12,并根据所述第二参考信号获取从读写工具16中读取的时钟信号的反相之后的信号的数据并发送给传输电路12,以及将从传输电路12接收到的配置图像信号的数据和时钟信号的数据发送给读写工具16;
控制电路14,用于控制读写工具16的图像信号端口连接或断开直连电路13,并控制读写工具16的时钟信号端口连接或断开直连电路13,并控制读写工具的图像信号端口连接或断开反相电路15,以及控制读写工具的时钟信号端口连接或断开反相电路15。
当控制读写工具的图像信号端口与时钟信号端口均连接直连电路,且控制读写工具的图像信号端口和时钟信号端口均与反相电路断开时,传输电路与直连电路共同构成与读写工具相连的读写电路,该读写电路可以对图像放大芯片中的整个寄存器进行读写操作;当控制读写工具的图像信号端口与时钟信号端口均连接反相电路,且控制读写工具的图像信号端口和时钟信号端口均与直连电路断开时,传输电路与反相电路共同构成与读写工具相连的读写电路,该读写电路可以对图像放大芯片中的寄存器中的某一段进行读写操作。
另外,采用本发明实施例提供的图像处理装置,由于在更换读写工具所连 接的读写电路的过程中不需要重新焊接电路,因此,不但可以提高更换读写电路的速度,同时也可以避免通过重新焊接电路的方式更换读写电路时可能造成的电路焊接错误,从而造成读写不正确的问题。
进一步地,如图2所示,传输电路12包括电阻R1、电阻R2和电阻R3;读写工具16的应答信号端口依次连接电阻R1、电阻R2和读写工具16中用于输出第一电平信号的端口,即读写工具16的第二端口连接电阻R1的一端,电阻R1的另一端连接电阻R2的一端,电阻R2的另一端连接读写工具16中的第一端口;电阻R1和电阻R2相连的一端分别连接直连电路、反相电路和图像放大芯片11的图像信号端口VDATA;电阻R3的一端连接读写工具16中用于输出第一电平信号的端口,电阻R3的另一端分别连接直连电路13、反相电路15和图像放大芯片11的时钟信号端口VCLK。
其中,电阻R1,用于从图像放大芯片11的图像信号端口接收应答信号,并通过读写工具16的应答信号端口,即第二端口,发送给读写工具16;电阻R2,用于根据接收到的读写工具16输出的第一电平信号得到第一参考信号并输出给反相电路15;电阻R3,用于根据接收到的读写工具16输出的第一电平信号得到第二参考信号并输出给反相电路15。
进一步地,如图3所示,直连电路13包括第一导线和第二导线;其中,第一导线的一端连接控制电路14,第一导线的另一端连接电阻R1与R2相连的一端;第二导线的一端连接控制电路14,另一端连接电阻R3中与直连电路13相连的一端。
本发明实施例提供的控制电路可以有多种实现方式,下面分别对控制电路的不同实现方式进行说明。
实现方式一
如图4所示,控制电路14可以为双刀双掷开关K1,其中,双刀双掷开关K1的第一端连接第一导线中与控制电路14相连的一端,双刀双掷开关K1的第二端连接读写工具16的图像信号端口,即第三端口,双刀双掷开关K1的第 三端和双刀双掷开关K1的第六端连接反相电路15,双刀双掷开关K1的第四端连接第二导线中与控制电路相连的一端,双刀双掷开关K1的第五端连接读写工具16的时钟信号端口,即第四端口;
双刀双掷开关K1,用于在第二端与第一端接通且第五端与第四端接通时,控制读写工具16的图像信号端口与时钟信号端口均连接直连电路,且读写工具16的图像信号端口与时钟信号端口均与反相电路断开,并在第二端与第三端接通且第五端与第六端接通时,控制读写工具16的图像信号端口与时钟信号端口均连接反相电路,且控制读写工具16的图像信号端口与时钟信号端口与直连电路断开。
当控制电路采用这种实现方式时,相应的反相电路如图4所示。该反相电路15包括电阻R4、电阻R5、电阻R6、电阻R7、三极管T1和三极管T2;三极管T1的集电极连接电阻R1与电阻R2相连的一端,三极管T1的基极依次连接电阻R4和双刀双掷开关K1的第三端,即三极管T1的基极连接电阻R4的一端,电阻R4的另一端连接双刀双掷开关K1的第三端,三极管T1的基极连接电阻R6的一端,电阻R6的另一端接地,三极管T1的发射极接地;三极管T2的集电极连接电阻R3与反相电路15相连的一端,三极管T2的基极依次连接电阻R5和双刀双掷开关K1的第六端,即,三极管T2的基极连接电阻R5的一端,电阻R5的另一端连接双刀双掷开关K1的第六端,三极管T2的基极连接电阻R7的一端,电阻R7的另一端接地,三极管T2的发射极接地。
当双刀双掷开关K1的第二端与第一端接通且第五端与第四端接通时,控制读写工具16的图像信号端口与时钟信号端口均连接直连电路,且读写工具16的图像信号端口与时钟信号端口均与反相电路断开,此时直连电路与传输电路构成与读写工具16相连的读写电路,该读写电路如图5a所示,该读写电路可以实现对图像放大芯片中的整个寄存器中的数据进行读写的功能。当双刀双掷开关K1的第二端与第三端接通且第五端与第六端接通时,控制读写工具16的图像信号端口与时钟信号端口均连接反相电路,且控制读写工具16的图像 信号端口与时钟信号端口与直连电路断开,此时反相电路与传输电路构成与读写工具16相连的读写电路,该读写电路如图5b所示,该读写电路可以实现对图像放大芯片中的某一段寄存器中的数据进行读写的功能。
在这种实现方式中,三极管T1和三极管T2既可以是PNP型的三极管,也可以是NPN型的三极管。
实现方式二
如图6所示,控制电路14包括晶体管T3、晶体管T4、晶体管T5、晶体管T6和双刀双掷开关K2;晶体管T3的源极连接读写工具16的图像信号端口,即第三端口,晶体管T3的漏极连接第一导线与控制电路14相连的一端,晶体管T3的栅极连接双刀双掷开关K2的第二端;晶体管T4的源极连接读写工具16的时钟信号端口,即第四端口,晶体管T4的漏极连接第二导线与控制电路14相连的一端,晶体管T4的栅极连接双刀双掷开关K2的第二端;晶体管T5的源极连接反相电路15,晶体管T5的漏极接地,晶体管T5的栅极连接双刀双掷开关K2的第五端;晶体管T6的源极连接反相电路15,晶体管T6的漏极接地,晶体管T6的栅极连接双刀双掷开关K2的第五端;双刀双掷开关K2的第一端和第六端均接收第二电平信号,双刀双掷开关K2的第三端和第四端均接收第三电平信号。
在这种实现方式中,反相电路15包括电阻R4、电阻R5、电阻R6、电阻R7、PNP型三极管T1和PNP型三极管T2;PNP型三极管T1的集电极连接电阻R1与电阻R2连接的一端,PNP型三极管T1的基极依次连接电阻R4和读写工具16的图像信号端口,即PNP型三极管T1的基极连接电阻R4的一端,电阻R4的另一端连接读写工具16的第三端口,PNP型三极管T1的基极连接电阻R6的一端,电阻R6的另一端连接晶体管T5的源极,PNP型三极管T1的发射极接地;PNP型三极管T2的集电极连接电阻R3与反相电路15相连的一端,PNP型三极管T2的基极依次连接电阻R5和读写工具16的时钟信号端口,即PNP型三极管T2的基极连接电阻R5的一端,电阻R5的另一端连接读 写工具16的第四端口,PNP型三极管T2的基极连接电阻R7的一端,电阻R7的另一端连接晶体管T6的源极,PNP型三极管T2的发射极接地。
另外,对于液晶显示领域的晶体管来说,漏极和源极没有明确的区别,因此第二种实现方式中的晶体管的源极可以为晶体管的漏极,晶体管的漏极也可以为晶体管的源极。在这种实现方式中,晶体管既可以是p型的晶体管,也可以是n型的晶体管。
当晶体管T3、晶体管T4、晶体管T5、晶体管T6为p型晶体管,且第二电平信号为高电平信号,第三电平信号为低电平信号时,若双刀双掷开关K2的第二端与第一端导通、第五端与第四端导通,此时晶体管T3的栅极和晶体管T4的栅极接收高电平信号,晶体管T3的漏极和源极断开,晶体管T4的漏极和源极断开,晶体管T5的栅极和晶体管T6的栅极接收低电平信号,晶体管T5的漏极和源极导通,晶体管T6的漏极和源极导通,因此,读写工具16连接传输电路和反相电路构成的读写电路能够实现对图像放大芯片中的某一段寄存器中的数据进行读写操作的功能,此时,该读写电路如图5b所示;若双刀双掷开关K2的第二端与第三端导通、第五端与第六端导通,此时晶体管T3的栅极和晶体管T4的栅极接收低电平信号,晶体管T3的漏极和源极导通,晶体管T4的漏极和源极断导通,晶体管T5的栅极和晶体管T6的栅极接收高电平信号,晶体管T5的漏极和源极断开,晶体管T6的漏极和源极断开。此时,直连电路中第一导线将三极管T1的集电极和基极连在一起,三极管T1成为类似二极管的接法,且二极管中阳极接地,阴极连接VDATA端口,由于VDATA端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式的二极管处于截止状态,即三极管T1与传输电路是断开的;同样地,直连电路中第二导线将三极管T2的集电极和基极连在一起,三极管T2成为类似二极管的接法,且二极管的阳极接地,阴极连接VCLK端口,由于VCLK端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式的二极管处于截止状态,即三极管T2与传输电路是断开的,因此,反相电路和传输电路断开,而 直连电路和传输电路连接,直连电路和传输电路构成的读写电路能够实现对图像放大芯片中的整个寄存器进行读写操作的功能,此时,该读写电路如图5a所示。
当晶体管T3、晶体管T4、晶体管T5、晶体管T6为n型晶体管,且第二电平信号为高电平信号,第三电平信号为低电平信号时,若双刀双掷开关K2的第二端与第一端导通、第五端与第四端导通,此时晶体管T3的栅极和晶体管T4的栅极接收高电平信号,晶体管T3的漏极和源极导通,晶体管T4的漏极和源极导通,晶体管T5的栅极和晶体管T6的栅极接收低电平信号,晶体管T5的漏极和源极断开,晶体管T6的漏极和源极断开,此时,直连电路中第一导线将三极管T1的集电极和基极连在一起,三极管T1成为类似二极管的接法,且二极管的阳极接地,阴极连接VDATA端口,由于VDATA端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式的二极管处于截止状态,即三极管T1与传输电路是断开的;同样地,直连电路中第二导线将三极管T2的集电极和基极连在一起,三极管T2成为类似二极管的接法,且二极管阳极接地,阴极连接VCLK端口,由于VCLK端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式的二极管处于截止状态,即三极管T2与传输电路是断开的,因此,反相电路和传输电路断开,而直连电路和传输电路连接,直连电路和传输电路构成的读写电路能够实现对图像放大芯片中的整个寄存器进行读写操作的功能,此时,该读写电路如图5a所示;若双刀双掷开关K2的第二端与第三端导通、第五端与第六端导通,此时晶体管T3的栅极和晶体管T4的栅极接收低电平信号,晶体管T3的栅极和源极断开,晶体管T4的栅极和源极断断开,晶体管T5的栅极和晶体管T6的栅极接收高电平信号,晶体管T5的栅极和源极导通,晶体管T6的栅极和源极导通,因此,读写工具16连接传输电路和反相电路构成的读写电路能够实现对图像放大芯片中的寄存器中的某一段进行读写操作的功能,此时,该读写电路如图5b所示。
该实现方式中的高电平信号可以是电压为+3.3V~+5V的电压信号,低电平 信号可以是电压为0~0.8V的电压信号
实现方式三
如图7所示,控制电路14包括单刀单掷开关K3、单刀单掷开关K4、单刀单掷开关K5和单刀单掷开关K6;单刀单掷开关K3的一端连接读写工具16的图像信号端口,即第三端口,单刀单掷开关K3的另一端连接第一导线与控制电路14相连的一端;单刀单掷开关K5的一端连接读写工具16的时钟信号端口,即第四端口,单刀单掷开关K5的另一端连接第二导线与控制电路14相连的一端;单刀单掷开关K4的一端连接反相电路15,单刀单掷开关K4的另一端接地;单刀单掷开关K6的一端连接反相电路15,单刀单掷开关K6的另一端接地。
如图7所示,反相电路15包括电阻R4、电阻R5、电阻R6、电阻R7、PNP型三极管T1和PNP型三极管T2;PNP型三极管T1的集电极连接电阻R1与电阻R2连接的一端,PNP型三极管T1的基极依次连接电阻R4和读写工具16的图像信号端口,即PNP型三极管T1的基极连接电阻R4的一端,电阻R4的另一端连接读写工具16的第三端口,PNP型三极管T1的基极连接电阻R6的一端,电阻R6的另一端连接单刀单掷开关K4与反相电路15相连的一端,PNP型三极管T1的发射极接地;PNP型三极管T2的集电极连接电阻R3与反相电路15相连的一端,PNP型三极管T2的基极依次连接电阻R5和读写工具16的时钟信号端口,即PNP型三极管T2的基极连接电阻R5的一端,电阻R5的另一端连接读写工具16的第四端口,PNP型三极管T2的基极连接电阻R7的一端,电阻R7的另一端连接单刀单掷开关K6与反相电路相连的一端,PNP型三极管T2的发射极接地。
当单刀单掷开关K4导通、单刀单掷开关K6导通、单刀单掷开关K3断开、单刀单掷开关K5断开时,读写工具16连接传输电路和反相电路构成的读写电路能够实现对图像放大芯片中的寄存器中的某一段进行读写操作的功能,此时,该读写电路如图5b所示;当单刀单掷开关K4断开、单刀单掷开关K6断 开、单刀单掷开关K3导通、单刀单掷开关K5导通时,直连电路中第一导线将三极管T1的集电极和基极连在一起,三极管T1成为类似二极管的接法,且二极管阳极接地,阴极连接VDATA端口,由于VDATA端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式的二极管处于截止状态,即三极管T1与传输电路是断开的;同样地,直连电路中第二导线将三极管T2的集电极和基极连在一起,三极管T2成为类似二极管的接法,且二极管阳极接地,阴极连接VCLK端口,由于VCLK端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式二极管处于截止状态,即三极管T2与传输电路是断开的,因此,反相电路和传输电路断开,而直连电路和传输电路连接,直连电路和传输电路构成的读写电路能够实现对图像放大芯片中的整个寄存器进行读写操作的功能,此时,该读写电路如图5a所示。
实现方式四
如图8所示,控制电路14包括电位器RV1、电位器RV2、电位器RV3和电位器RV4;电位器RV1的第一端连接读写工具16的图像信号端口,即第三端口,电位器RV1的第二端连接电位器RV1的第三端,电位器RV1的第三端连接第一导线与控制电路14相连的一端;电位器RV3的第一端连接读写工具16的时钟信号端口,即第四端口,电位器RV3的第二端连接电位器RV3的第三端,电位器RV3的第三端连接第二导线与控制电路14相连的一端;电位器RV2的第一端连接反相电路15,电位器RV2的第二端连接电位器RV2的第三端,电位器RV2的第三端接地;电位器RV4的第一端连接反相电路15,电位器RV4的第二端连接电位器RV4的第三端,电位器RV4的第三端接地。
电位器RV1的最大阻值不小于第一阈值,该第一阈值需要满足当电位器RV1的阻值调不小于第一阈值时,第一导线与读写工具16的第三端口之间虽然通过电位器RV1连接,但是由于此时电位器RV1的阻值太大,第一导线与读写工具16的第三端口之间可以看做是断开的;电位器RV2的最大阻值不小于第二阈值,该第二阈值需要满足当电位器RV2的阻值调不小于第二阈值时, 晶体管T1的基极与接地线之间虽然通过电位器RV2连接,但是由于此时电位器RV2的阻值太大,晶体管T1的基极与接地线之间可以看做是断开的,即晶体管T1的基极无法接收接地信号;电位器RV3的最大阻值不小于第三阈值,该第三阈值需要满足当电位器RV3的阻值调不小于第三阈值时,第二导线与读写工具16的第四端口之间虽然通过电位器RV3连接,但是由于此时电位器RV3的阻值太大,第二导线与读写工具16的第四端口之间可以看做是断开的;电位器RV4的最大阻值不小于第四阈值,该第四阈值需要满足当电位器RV4的阻值调不小于第四阈值时,晶体管T2的基极与接地线之间虽然通过电位器RV4连接,但是由于此时电位器RV4的阻值太大,晶体管T2的基极与接地线之间可以看做是断开的,即晶体管T2的基极无法接收接地信号。
如图8所示,反相电路15包括电阻R4、电阻R5、PNP型三极管T1和PNP型三极管T2;PNP型三极管T1的集电极连接电阻R1与电阻R2连接的一端,PNP型三极管T1的基极依次连接电阻R4和读写工具16的图像信号端口,即PNP型三极管T1的基极连接电阻R4的一端,电阻R4的另一端连接读写工具16的第三端口,PNP型三极管T1的基极连接电位器RV2的第一端,PNP型三极管T11的发射极接地;PNP型三极管T2的集电极连接电阻R3与反相电路15相连的一端,PNP型三极管T2的基极依次连接电阻R5和读写工具16的时钟信号端口,即PNP型三极管T2的基极连接电阻R5的一端,电阻R5的另一端连接读写工具16的第四端口,PNP型三极管T2的基极连接电位器RV4的第一端,PNP型三极管T2的发射极接地。
若将电位器RV1的阻值调到不小于第一阈值,电位器RV3的阻值调到不小于第三阈值,电位器RV2的阻值调到某一个值,例如,调到4.7K,此时,电位器RV2等效于电阻R6,电位器RV4的阻值调到某一个值,例如,也调到4.7K,此时,电位器RV4等效于电阻R7,读写工具16连接的传输电路和反相电路构成的读写电路能够实现对图像放大芯片中的寄存器中的某一段进行读写操作的功能,此时,该读写电路如图5b所示;若将电位器RV1的阻值调到 最小值,即调到0,电位器RV3的阻值调到最小值,即调到0,电位器RV2的阻值调到不小于第二阈值,电位器RV4的阻值调到不小于第四阈值时,直连电路中第一导线将三极管T1的集电极和基极连在一起,三极管T1成为类似二极管的接法,且二极管阳极接地,阴极连接VDATA端口,由于VDATA端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式的二极管处于截止状态,即三极管T1与传输电路是断开的;同样地,直连电路中第二导线将三极管T2的集电极和基极连在一起,三极管T2成为类似二极管的接法,且二极管阳极接地,阴极连接VCLK端口,由于VCLK端口的信号的电平总是不小于地信号的电平,因此,采用这种连接方式的二极管处于截止状态,即三极管T2与传输电路是断开的,因此,反相电路和传输电路断开,而直连电路和传输电路连接,直连电路和传输电路构成的读写电路能够实现对图像放大芯片中的整个寄存器进行读写操作的功能,此时,该读写电路如图5a所示。
需要说明的是,本发明实施例的控制电路并不局限于上述四种实现方式,其他能够实现读写工具16的第三端口在直连电路和反相电路之间切换,且第四端口在直连电路和反相电路之间切换的电路都适用于本发明实施例。
本发明实施例还提供一种液晶显示设备,包括本发明实施例提供的图像处理装置。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (12)
1.一种图像处理装置,包括图像放大芯片和读写工具,其特征在于,该装置还包括传输电路、直连电路、反相电路和控制电路;
所述传输电路,用于将从图像放大芯片获取的应答信号发送给读写工具,并将从图像放大芯片读取的配置图像信号的数据和时钟信号的数据发送给直连电路和反相电路,并将直连电路或反相电路发送的配置图像信号的数据和时钟信号的数据发送给图像放大芯片,以及根据读写工具输出的第一电平信号提供第一参考信号和第二参考信号;
所述直连电路,用于将传输电路发送的配置图像信号的数据和时钟信号的数据发送给读写工具,并将从读写工具接收到的配置图像信号的数据和时钟信号数据发送给传输电路;
所述反相电路,用于根据所述第一参考信号获取从读写工具中读取的配置图像信号的反相之后的信号的数据并发送给传输电路,并根据所述第二参考信号获取从读写工具中读取的时钟信号的反相之后的信号的数据并发送给传输电路,以及将从传输电路接收到的配置图像信号的数据和时钟信号的数据发送给读写工具;
所述控制电路,用于控制读写工具的图像信号端口连接或断开直连电路,并控制读写工具的时钟信号端口连接或断开直连电路,并控制读写工具的图像信号端口连接或断开反相电路,以及控制读写工具的时钟信号端口连接或断开反相电路。
2.如权利要求1所述的装置,其特征在于,所述传输电路包括电阻R1、电阻R2和电阻R3;
读写工具的应答信号端口依次连接电阻R1、电阻R2和读写工具中用于输出第一电平信号的端口,电阻R1和电阻R2相连的一端分别连接直连电路、反相电路和图像放大芯片的图像信号端口,电阻R3的一端连接读写工具中用于输出第一电平信号的端口,电阻R3的另一端分别连接直连电路、反相电路和图像放大芯片的时钟信号端口;
电阻R1,用于从图像放大芯片的图像信号端口接收应答信号并通过读写工具的应答信号端口发送给读写工具;
电阻R2,用于根据接收到的读写工具输出的第一电平信号得到第一参考信号并输出;
电阻R3,用于根据接收到的读写工具输出的第一电平信号得到第二参考信号并输出。
3.如权利要求2所述的装置,其特征在于,所述直连电路包括第一导线和第二导线;
所述第一导线的一端连接控制电路,另一端连接电阻R1与电阻R2相连的一端;
所述第二导线的一端连接控制电路,另一端连接电阻R3中连接直连电路的一端。
4.如权利要求3所述的装置,其特征在于,所述控制电路为双刀双掷开关K1;
所述双刀双掷开关K1的第一端连接第一导线中与控制电路相连的一端,所述双刀双掷开关K1的第二端连接读写工具的图像信号端口,所述双刀双掷开关的第三端和所述双刀双掷开关的第六端连接所述反相电路,所述双刀双掷开关的第四端连接第二导线中与控制电路相连的一端,所述双刀双掷开关K1的第五端连接读写工具的时钟信号端口;
所述双刀双掷开关K1,用于在第二端与第一端接通且第五端与第四端接通时,控制读写工具的图像信号端口与时钟信号端口均连接直连电路,且读写工具的图像信号端口与时钟信号端口均与反相电路断开,并在第二端与第三端接通且第五端与第六端接通时,控制读写工具的图像信号端口与时钟信号端口均连接反相电路,且控制读写工具的图像信号端口与时钟信号端口与直连电路断开。
5.如权利要求4所述的装置,其特征在于,所述反相电路包括电阻R4、电阻R5、电阻R6、电阻R7、三极管T1和三极管T2;
所述三极管T1的集电极连接电阻R1与电阻R2连接的一端,所述三极管T1的基极依次连接电阻R4和双刀双掷开关K1的第三端,所述三极管T1的基极连接电阻R6的一端,电阻R6的另一端接地,所述三极管T1的发射极接地;
所述三极管T2的集电极连接电阻R3与反相电路相连的一端,所述三极管T2的基极依次连接电阻R5和双刀双掷开关K1的第六端,所述三极管T2的基极连接电阻R7的一端,电阻R7的另一端接地,所述三极管T2的发射极接地。
6.如权利要求3所述的装置,其特征在于,所述控制电路包括晶体管T3、晶体管T4、晶体管T5、晶体管T6和双刀双掷开关K2;
所述晶体管T3的源极连接读写工具的图像信号端口,所述晶体管T3的漏极连接第一导线与控制电路相连的一端,所述晶体管T3的栅极连接双刀双掷开关K2的第二端;
所述晶体管T4的源极连接读写工具的时钟信号端口,所述晶体管T4的漏极连接第二导线与控制电路相连的一端,所述晶体管T4的栅极连接双刀双掷开关K2的第二端;
所述晶体管T5的源极连接反相电路,所述晶体管T5的漏极接地,所述晶体管T5的栅极连接双刀双掷开关K2的第五端;
所述晶体管T6的源极连接反相电路,所述晶体管T6的漏极接地,所述晶体管T6的栅极连接双刀双掷开关K2的第五端;
所述双刀双掷开关K2的第一端和第六端均接收第二电平信号,所述双刀双掷开关K2的第三端和第四端均接收第三电平信号;
所述控制电路,用于控制晶体管T3的漏极和源极导通、晶体管T4的漏极和源极导通、晶体管T5的源极和漏极断开、晶体管T6的源极和漏极断开,或者控制晶体管T3的漏极和源极断开、晶体管T4的漏极和源极断开、晶体管T5的源极和漏极导通、晶体管T6的源极和漏极导通。
7.如权利要求6所述的装置,其特征在于,所述反相电路包括电阻R4、电阻R5、电阻R6、电阻R7、PNP型三极管T1和PNP型三极管T2;
所述PNP型三极管T1的集电极连接电阻R1与电阻R2连接的一端,所述PNP型三极管T1的基极依次连接电阻R4和读写工具的图像信号端口,所述PNP型三极管T1的基极连接电阻R6的一端,电阻R6的另一端连接晶体管T5的源极,所述PNP型三极管T1的发射极接地;
所述PNP型三极管T2的集电极连接电阻R3与反相电路相连的一端,所述PNP型三极管T2的基极依次连接电阻R5和读写工具的时钟信号端口,所述PNP型三极管T2的基极连接电阻R7的一端,电阻R7的另一端连接晶体管T6的源极,所述PNP型三极管T2的发射极接地。
8.如权利要求3所述的装置,其特征在于,所述控制电路包括单刀单掷开关K3、单刀单掷开关K4、单刀单掷开关K5和单刀单掷开关K6;
所述单刀单掷开关K3的一端连接读写工具的图像信号端口,所述单刀单掷开关K3的另一端连接第一导线与控制电路相连的一端;
所述单刀单掷开关K5的一端连接读写工具的时钟信号端口,所述单刀单掷开关K5的另一端连接第二导线与控制电路相连的一端;
所述单刀单掷开关K4的一端连接反相电路,所述单刀单掷开关K4的另一端接地;
所述单刀单掷开关K6的一端连接反相电路,所述单刀单掷开关K6的另一端接地。
9.如权利要求8所述的装置,其特征在于,所述反相电路包括电阻R4、电阻R5、电阻R6、电阻R7、PNP型三极管T1和PNP型三极管T2;
所述PNP型三极管T1的集电极连接电阻R1与电阻R2连接的一端,所述PNP型三极管T1的基极依次连接电阻R4和读写工具的图像信号端口,所述PNP型三极管T1的基极连接电阻R6的一端,电阻R6的另一端连接单刀单掷开关K4与反相电路相连的一端,所述PNP型三极管T1的发射极接地;
所述PNP型三极管T2的集电极连接电阻R3与反相电路相连的一端,所述PNP型三极管T2的基极依次连接电阻R5和读写工具的时钟信号端口,所述PNP型三极管T2的基极连接电阻R7的一端,电阻R7的另一端连接单刀单掷开关K6与反相电路相连的一端,所述PNP型三极管T2的发射极接地。
10.如权利要求3所述的装置,其特征在于,所述控制电路包括电位器RV1、电位器RV2、电位器RV3和电位器RV4;
所述电位器RV1的第一端连接读写工具的图像信号端口,所述电位器RV1的第二端连接电位器RV1的第三端,所述电位器RV1的第三端连接第一导线与控制电路相连的一端;
所述电位器RV3的第一端连接读写工具的时钟信号端口,所述电位器RV3的第二端连接电位器RV3的第三端,所述电位器RV3的第三端连接第二导线与控制电路相连的一端;
所述电位器RV2的第一端连接反相电路,所述电位器RV2的第二端连接电位器RV2的第三端,所述电位器RV2的第三端接地;
所述电位器RV4的第一端连接反相电路,所述电位器RV4的第二端连接电位器RV4的第三端,所述电位器RV4的第三端接地;
电位器RV1的最大阻值大于第一阈值,电位器RV2的最大阻值大于第二阈值,电位器RV3的最大阻值大于第三阈值,电位器RV4的最大阻值大于第四阈值。
11.如权利要求10所述的装置,其特征在于,所述反相电路包括电阻R4、电阻R5、PNP型三极管T1和PNP型三极管T2;
所述PNP型三极管T1的集电极连接电阻R1与电阻R2连接的一端,所述PNP型三极管T1的基极依次连接电阻R4和读写工具的图像信号端口,所述PNP型三极管T1的基极连接电位器RV2的第一端,所述PNP型三极管T11的发射极接地;
所述PNP型三极管T2的集电极连接电阻R3与反相电路相连的一端,所述PNP型三极管T2的基极依次连接电阻R5和读写工具的时钟信号端口,所述PNP型三极管T2的基极连接电位器RV4的第一端,所述PNP型三极管T2的发射极接地。
12.一种液晶显示设备,其特征在于,包括权利要求1-11任一所述的图像处理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210461554.2A CN103021353B (zh) | 2012-11-15 | 2012-11-15 | 一种图像处理装置及液晶显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210461554.2A CN103021353B (zh) | 2012-11-15 | 2012-11-15 | 一种图像处理装置及液晶显示设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103021353A true CN103021353A (zh) | 2013-04-03 |
CN103021353B CN103021353B (zh) | 2014-09-10 |
Family
ID=47969890
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210461554.2A Active CN103021353B (zh) | 2012-11-15 | 2012-11-15 | 一种图像处理装置及液晶显示设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103021353B (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0323586A2 (en) * | 1988-01-04 | 1989-07-12 | Gte Laboratories Incorporated | Transmission system |
JPH06113346A (ja) * | 1992-05-01 | 1994-04-22 | Grass Valley Group Inc:The | 伝送ライン駆動回路 |
CN1324478A (zh) * | 1998-11-10 | 2001-11-28 | 富士通将军股份有限公司 | 图象放大处理电路 |
CN1766863A (zh) * | 2004-10-26 | 2006-05-03 | 华为技术有限公司 | 一种具有接收单元的电子设备 |
US20100013957A1 (en) * | 2007-02-22 | 2010-01-21 | Daigo Miyasaka | Image processing apparatus, method and program, and display apparatus |
WO2010060804A1 (en) * | 2008-11-25 | 2010-06-03 | Arcelik Anonim Sirketi | A level translation circuit |
JP2011164190A (ja) * | 2010-02-05 | 2011-08-25 | Kawasaki Microelectronics Inc | 画像処理装置および画像表示装置 |
CN102339266A (zh) * | 2011-10-28 | 2012-02-01 | 中国兵器工业集团第二一四研究所苏州研发中心 | 单数据线双向双电压通信接口电路 |
CN102695002A (zh) * | 2011-03-24 | 2012-09-26 | 索尼公司 | 图像处理装置和图像处理方法 |
-
2012
- 2012-11-15 CN CN201210461554.2A patent/CN103021353B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0323586A2 (en) * | 1988-01-04 | 1989-07-12 | Gte Laboratories Incorporated | Transmission system |
JPH06113346A (ja) * | 1992-05-01 | 1994-04-22 | Grass Valley Group Inc:The | 伝送ライン駆動回路 |
CN1324478A (zh) * | 1998-11-10 | 2001-11-28 | 富士通将军股份有限公司 | 图象放大处理电路 |
CN1766863A (zh) * | 2004-10-26 | 2006-05-03 | 华为技术有限公司 | 一种具有接收单元的电子设备 |
US20100013957A1 (en) * | 2007-02-22 | 2010-01-21 | Daigo Miyasaka | Image processing apparatus, method and program, and display apparatus |
WO2010060804A1 (en) * | 2008-11-25 | 2010-06-03 | Arcelik Anonim Sirketi | A level translation circuit |
JP2011164190A (ja) * | 2010-02-05 | 2011-08-25 | Kawasaki Microelectronics Inc | 画像処理装置および画像表示装置 |
CN102695002A (zh) * | 2011-03-24 | 2012-09-26 | 索尼公司 | 图像处理装置和图像处理方法 |
CN102339266A (zh) * | 2011-10-28 | 2012-02-01 | 中国兵器工业集团第二一四研究所苏州研发中心 | 单数据线双向双电压通信接口电路 |
Also Published As
Publication number | Publication date |
---|---|
CN103021353B (zh) | 2014-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20220036805A1 (en) | Timing control board, drive device and display device | |
CN208477536U (zh) | Rfid电子标签的读写装置 | |
US9979114B2 (en) | Connector, socket, method for providing signals to connector by socket, electronic equipment | |
CN104704445B (zh) | 电子装置、通信系统以及热拔插控制方法 | |
CN202930011U (zh) | 一种显示信息存储装置和液晶显示设备 | |
CN109932647B (zh) | 一种拨动开关状态检测电路、方法及装置 | |
CN110928823A (zh) | 一种电平转换电路 | |
US20180106834A1 (en) | Test fixture and test system applicable to electronic device having universal serial bus type-c receptacle, and method for performing testing on electronic device with aid of test fixture | |
JP2017097688A (ja) | ポート接続回路、ポート接続制御方法、電子機器 | |
CN103268744A (zh) | 一种显示装置的测试电路 | |
CN105607692A (zh) | 显示模块切换电路、应用该电路的主板及计算机 | |
CN103021353B (zh) | 一种图像处理装置及液晶显示设备 | |
CN202134195U (zh) | 一种液晶电视机及其edid存储与lvds转接装置 | |
US11171633B2 (en) | Circuit for generating protection signal and protection apparatus | |
CN103501173A (zh) | 防止反向电流传输的上拉电阻电路与输入输出端口电路 | |
CN104345794A (zh) | 电子装置、底座及切换连接器接脚功能的方法 | |
CN102854964A (zh) | 电子设备 | |
CN108053795B (zh) | 一种覆晶薄膜电路板、显示装置和信号处理方法 | |
CN101436425B (zh) | 一种控制功能模块供电的电路和无线数据终端设备 | |
CN105589823A (zh) | Usb接口复用mhl的方法、装置和电路 | |
CN109658898A (zh) | 防止读取数据出错的电路、方法及显示装置 | |
CN107492934B (zh) | 一种具有供电电路的电子装置 | |
CN110675790B (zh) | 切割点腐蚀防护电路、栅极驱动电路及显示装置 | |
CN210274443U (zh) | 一种耳机制式切换控制电路和装置 | |
CN111082638B (zh) | 一种电压切换器与其控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |