CN102891138A - 用于堆叠晶片封装体的多晶片构造块及其制造方法 - Google Patents
用于堆叠晶片封装体的多晶片构造块及其制造方法 Download PDFInfo
- Publication number
- CN102891138A CN102891138A CN2012101502364A CN201210150236A CN102891138A CN 102891138 A CN102891138 A CN 102891138A CN 2012101502364 A CN2012101502364 A CN 2012101502364A CN 201210150236 A CN201210150236 A CN 201210150236A CN 102891138 A CN102891138 A CN 102891138A
- Authority
- CN
- China
- Prior art keywords
- wafer
- building block
- bent strip
- group
- electric traces
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/4985—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5387—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/50—Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/86—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using tape automated bonding [TAB]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0652—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06572—Auxiliary carrier between devices, the carrier having an electrical connection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06579—TAB carriers; beam leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01023—Vanadium [V]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/0781—Adhesive characteristics other than chemical being an ohmic electrical conductor
- H01L2924/07811—Extrinsic, i.e. with electrical conductive fillers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30105—Capacitance
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Wire Bonding (AREA)
- Packaging Frangible Articles (AREA)
Abstract
说明了用于堆叠晶片封装体的多晶片构造块及其制造方法。该多晶片构造块包括具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线。第一晶片,其通过第一组多个互连耦合到所述弯曲条带的所述第一表面的所述多个电迹线。第二晶片,其通过第二组多个互连耦合到所述弯曲条带的所述第二表面的所述多个电迹线。
Description
本申请是申请号为200910222337.6、申请日为2009年11月13日、名称为“用于堆叠晶片封装体的多晶片构造块”的中国发明专利申请的分案申请。
技术领域
本发明的实施方式属于半导体封装领域,并且更特别地,属于用于堆叠晶片(die)封装体(package)的多晶片构造块领域。
背景技术
当今的消费电子市场经常会需要要求非常繁复的电路的复杂功能。随着基本构造块的尺寸越来越小(例如晶体管),每次改良换代都会使单个镜片上能够集成更为繁复的电路。另一方面,虽然这种缩放通常被视为尺寸的减小,但从另一个角度来讲,希望被包含在半导体封装体中的半导体晶片的数量实际上可以不断增大,从而在单个封装体内能够包括多功能组件或增大的容量。
C4焊球(solder ball)连接多年来被用于提供半导体器件和衬底之间的倒装芯片互连。倒装芯片或受控塌陷芯片连接(C4)是用于半导体器件的一种安装类型,所述半导体器件例如集成电路(IC)芯片、MEMS或利用焊锡块来连接而不是引线接合(wire bonding)的组件。焊锡块被熔敷在C4位于衬底封装体的顶侧上的焊盘上。为了将半导体器件安装到衬底上,将其翻转——使有源侧朝向安装区域。焊锡块用于将半导体器件直接连接到衬底。然而,这种方法可能会受到安装区域的尺寸的限制并且可能不易适用于堆叠晶片。
另一方面,传统的引线接合方法可能限制可以合理地包含在单个半导体封装体中的半导体晶片的数量。此外,当试图将大量半导体晶片封装到半导体封装体中时,可能引起一般的结构问题。因此,还需要对半导体封装体的演进进行额外改进。
发明内容
本发明提供了一种用于堆叠晶片封装体的多晶片构造块,该多晶片构造块包括:具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线;第一晶片,其通过第一组多个互连耦合到所述弯曲条带的所述第一表面的所述多个电迹线;以及第二晶片,其通过第二组多个互连耦合到所述弯曲条带的所述第二表面的所述多个电迹线。
本发明提供了一种半导体封装体,该半导体封装体包括:衬底;被堆叠的多个多晶片构造块,耦合到所述衬底的表面,其中每个多晶片构造块包括:具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线;第一晶片,其通过第一组多个互连耦合到所述弯曲条带的所述第一表面的所述多个电迹线;第二晶片,其通过第二组多个互连耦合到所述弯曲条带的所述第二表面的所述多个电迹线;以及模塑件,其被置于所述衬底之上,并且包裹所述被堆叠的多个多晶片构造块。
一种用于制造堆叠晶片封装体的多晶片构造块的方法,该方法包括:提供具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线;通过第一组多个互连将第一晶片耦合到所述弯曲条带的第一表面的多个电迹线;以及通过第二组多个互连将第二晶片耦合到所述弯曲条带的第二表面的多个电迹线。
附图说明
图1说明了根据本发明的实施方式的用于堆叠晶片封装体的双晶片构造块的剖面图;
图2说明了根据本发明的实施方式包括一对双晶片构造块的堆叠晶片封装体的剖面图;
图3说明了表示根据本发明的实施方式使用制造用于堆叠晶片封装体的双晶片构造块的方法来进行操作的流程图;
图4说明了根据本发明的实施方式用于堆叠晶片封装体的四晶片构造块的剖面图。
具体实施方式
本文说明用于堆叠晶片封装体的多晶片构造块。在以下说明中,提出了多个具体细节(例如具体尺寸),以便提供对本发明的实施方式的充分理解。本领域技术人员应该清楚本发明的实施方式可以在不具有这些具体细节的情况下被实施。在其他实例中,并没有对公知的功能(例如具体的半导体晶片的功能等)进行详细说明,以免使本发明的实施方式显得不必要地模糊。此外,应该理解到,附图中所示的各实施方式是示例性表示并且不必按比例绘制。
本文公开的是用于堆叠晶片封装体的多晶片构造块。在一个实施方式中,多晶片构造块包括具有第一表面和第二表面的弯曲条带(flex tape),每个表面包括多个电迹线(electrical trace)。第一晶片通过第一组多个互连耦合到所述弯曲条带的第一表面的多个电迹线。第二晶片通过第二组多个互连耦合到所述弯曲条带的第二表面的多个电迹线。在一个实施方式中,提出了一种用于制造堆叠晶片封装体的多晶片构造块的方法,该方法包括提供具有第一表面和第二表面的弯曲条带,其中每个表面包括多个电迹线。第一晶片通过第一组多个互连耦合到所述弯曲条带的第一表面的多个电迹线。第二晶片通过第二组多个互连耦合到所述弯曲条带的第二表面的多个电迹线。
根据本发明的实施方式,形成多晶片构造块以及随后堆叠多晶片构造块使得堆叠晶片封装体具有更大的灵活度。例如,在一个实施方式中,每一个多晶片构造块中均具有其自身的中央弯曲条带,该中央弯曲条带将所述晶片接合到一起。弯曲条带和多晶片构造块的使用使得绝大多数甚至全部通常用于封装这种晶片的引线接合能够被替代。因此,在一个实施方式中,当将许多晶片一起堆叠到单个封装体中时,消除了复杂的引线接合阵列的问题。此外,在一个实施方式中,弯曲条带和多晶片构造块的使用使得存储器和逻辑晶片两者能够更简单的集成在一起。在另一个实施方式中,弯曲条带和多晶片构造块的使用使得具有不同尺寸的晶片能够更简单的集成。
多晶片构造块可以被制造以用于半导体封装体中。图1说明了根据本发明的实施方式的用于堆叠晶片封装体的双晶片构造块的剖面图。
参考图1,用于堆叠晶片封装体的双晶片构造块100包括第一晶片104和第二晶片106。第一晶片104和第二晶片106中的每一个均包括位于其上的多个互连108。双晶片构造块100还包括具有第一表面和第二表面的弯曲条带110。每个表面均包括多个电迹线112。根据本发明的实施方式,第一晶片104通过第一组多个互连108耦合到弯曲条带110的第一表面的多个电迹线112。此外,第二晶片106通过第二组多个互连耦合到弯曲条带110的第二表面的多个电迹线。
在一个实施方式中,弯曲条带110包括聚酰亚胺材料并且多个电迹线112由铜来构成。在一个实施方式中,铜表面涂覆有镍和金。在一个实施方式中,在第一晶片104和第二晶片106之间具有弯曲条带110,其在第一晶片104和第二晶片106之间的厚度大约在15-75微米的范围内,在第一晶片104和第二晶片106之间还具有每一组所述多个电迹线112,其在第一晶片104和第二晶片106之间的厚度大约在10-20微米的范围内。多个电迹线112的实际布局可以基于特定应用而不同。例如,在一个实施方式中,每一组所述多个电迹线112均包括连续的导电线路,该导电线路按图1中所示沿与剖面中显示的多个互连中的每个互连的方向平行的方向延伸。在另一个实施方式中,每一组所述多个电迹线112均包括连续的导电线路,该导电线路按图2中所示沿与剖面中显示的多个互连中的每个互连的方向垂直的方向延伸(见例如下述图2中的元件212)。
根据本发明的实施方式,如图1所示,每一组所述多个互连108均由金属凸块阵列构成,并且导电粘合剂130散布在每个金属凸块之间。在一个实施方式中,每个金属凸块阵列中的每个金属凸块由金属(例如,但不限于,铜、金或镍)构成。导电粘合剂130可以是适于凸块与迹线粘合的材料。在一个实施方式中,导电粘合剂130由各向异性导电粘合剂构成。在一个实施方式中,导电粘合剂130包括的材料可以是例如,但不限于,各向异性导电环氧丙烯酸酯料剂(paste)或薄膜。
第一晶片104和第二晶片106可以是在电子工业中使用的任何适当的独立半导体芯片,并且不必在形式或功能上相同。在一个实施方式中,第一芯片104或第二芯片106是形成在一片单晶硅上的存储单元阵列或微处理器。在另一个实施方式中,第一晶片104或第二晶片106是形成在III-V材料片上的二极管。第一晶片104或第二晶片106可以具有表面,该表面具有形成于其上的微电子集成电路。在一个实施方式中,第一晶片104或第二晶片106的表面可以包括与多个互连108位于晶片的同一侧上的CMOS晶体管阵列。在一个实施方式中,第一晶片104或第二晶片106的厚度约在350-800微米范围内。
在半导体封装体中可以包括多个多晶片构造块。图2说明了根据本发明的实施方式包括一对双晶片构造块的堆叠晶片封装体的剖面图。
参考图2,半导体封装体200包括衬底220。堆叠的多个双晶片构造块(如图2所示,例如双晶片构造块202A+双晶片构造块202B)耦合到衬底220的表面。双晶片构造块202A或202B中的每一个均包括具有第一表面和第二表面的弯曲条带210,每个表面包括多个电迹线212。第一晶片204通过第一组多个互连208耦合到弯曲条带210的第一表面的多个电迹线212。第二晶片206通过第二组多个互连耦合到弯曲条带210的第二表面的多个电迹线。模塑件(molding)218被置于衬底220之上并且包裹堆叠的多个双晶片构造块202A+202B。
根据本发明的实施方式,双晶片构造块202A或202B中的每一个的弯曲条带110的端部通过导电粘合剂214耦合到衬底220的表面。导电粘合剂214可以是适于迹线与迹线粘合的材料。在一个实施方式中,导电粘合剂214包括的材料可以是例如,但不限于,各向异性导电环氧丙烯酸酯料剂或薄膜。
在一个实施方式中,半导体封装体200进一步在衬底220的相反的第二表面上包括焊锡块222阵列。因此,在一个实施方式中,半导体封装体200是球栅阵列(BGA)封装体,如图2所示。然而,应理解本发明的实施方式不限于BGA半导体封装体。根据具体应用的不同,衬底220可以是柔性衬底或刚性衬底。在一个实施方式中,衬底220具有置于其中的多个电迹线,所述多个电迹线用于经由导电粘合剂214与每个弯曲条带210电耦合。
根据本发明的实施方式,双晶片构造块202A或202B中的每一个的弯曲条带110由聚酰亚胺材料构成,并且双晶片构造块202A或202B中的每一个的多个电迹线212由铜构成。在一个实施方式中,铜表面涂覆有镍和金。在一个实施方式中,在双晶片构造块202A或202B中的每一个的第一晶片204和第二晶片206之间存在双晶片构造块202A或202B中的每一个的弯曲条带210,其在双晶片构造块202A或202B中的每一个的第一晶片204和第二晶片206之间的厚度大约在15-75微米的范围内。在该实施方式中,在双晶片构造块202A或202B中的每一个的第一晶片204和第二晶片206之间存在双晶片构造块202A或202B中的每一个的多组所述多个电迹线212中的每一组,其在双晶片构造块202A或202B中的每一个的第一晶片204和第二晶片206之间的厚度大约在10-20微米的范围内。多个电迹线212的实际布局可以基于特定应用而不同。例如,在一个实施方式中,每一组所述多个电迹线112均包括连续的导电线路,该导电线路按图2中所示沿与剖面中显示的多个互连中的每个互连的方向垂直的方向延伸。在另一个实施方式中,每一组所述多个电迹线212均包括连续的导电线路,该导电线路按图1中所示沿与剖面中显示的多个互连中的每个互连的方向平行的方向延伸(见例如上述图1中的元件112)。
在一个实施方式中,如图2所示,双晶片构造块202A或202B中的每一个的多组多个互连208中的每一组均由金属凸块阵列构成,并且导电粘合剂230散布在每个金属凸块之间,如图2所示。在一个实施方式中,每个金属凸块阵列中每个阵列中的每个金属凸块由金属(例如,但不限于,铜、金或镍)构成。导电粘合剂230可以是适于凸块与迹线粘合的材料。在一个实施方式中,导电粘合剂230由各向异性导电粘合剂构成。在一个实施方式中,导电粘合剂230包括的材料可以是例如,但不限于,各向异性导电环氧丙烯酸酯料剂或薄膜。
第一晶片204和第二晶片206可以是例如结合图1中的第一晶片104和第二晶片106进行描述的半导体晶片。每个双晶片构造块(例如202A和202B)可以在堆叠晶片的后表面相互接合,如图2所示。例如,根据本发明的实施方式,双晶片构造块202A和202B在界面216堆叠并耦合。在一个实施方式中,绝缘晶片接合料剂或薄膜(例如环氧树脂)被用于在界面216上耦合双晶片构造块202A和202B。还可以用类似的材料将双晶片构造块202B粘附到衬底220的顶表面。模塑件218还可以由绝缘材料构成。在一个实施方式中,构成模塑件218的材料可以是例如,但不限于,由硅橡胶填充剂构成的环氧树脂。
应理解在本发明的各实施方式的精神和范围内的半导体封装体不限于结合图2进行描述的特定配置。例如,根据本发明的实施方式,多于两个的双晶片构造块彼此互相堆叠以便被封装在单个半导体封装体中。在一个实施方式中,双晶片构造块的一些堆叠被彼此大致邻近地置于单个衬底上以便被封装在单个半导体封装体中。根据本发明的另一实施方式,来自双晶片构造块中的至少一个构造块的弯曲条带的一部分延伸在半导体封装体的外部以用于外部连接。
可以通过耦合工艺来制造多晶片构造块,以便在半导体封装体中使用。图3说明了根据本发明的实施方式的用于表示在制造堆叠晶片封装体的双晶片构造块的方法中使用的操作的流程图300。
参考流程图300的操作302,用于制造堆叠的晶片封装体的双晶片构造块的方法包括提供具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线。根据本发明的一个实施方式,提供弯曲条带包括提供包含多个铜电迹线的聚酰亚胺材料。在一个实施方式中,铜表面涂覆有镍和金。在一个实施方式中,弯曲条带具有厚度约在15-75微米范围内的区域,所述区域是半导体晶片将被附连到该弯曲条带的位置。在该实施方式中,在所述区域中,每一组所述多个电迹线均具有约10-20微米范围内的厚度。
参考流程图300的操作304,通过第一组多个互连,第一晶片耦合到弯曲条带的第一表面的多个电迹线。根据本发明的实施方式,第一组多个互连包括金属凸块阵列,并且导电粘合剂散布在每个金属凸块之间。在一个实施方式中,金属凸块阵列中的每个金属凸块由金属(例如但不限于铜、金或镍)构成。
参考流程图300的操作306,通过第二组多个互连,第二晶片耦合到弯曲条带的第二表面的多个电迹线。在一个实施方式中,第二组多个互连包括金属凸块阵列,并且导电粘合剂散布在每个金属凸块之间。在一个实施方式中,金属凸块阵列中的每个金属凸块由金属(例如但不限于铜、金或镍)构成。根据本发明的实施方式,将第一晶片和第二晶片耦合到弯曲条带的多个电迹线包括在约1-10MPa范围内的压力下持续约5-20秒加热到约150-200摄氏度范围内的温度。在一个实施方式中,在第一和第二晶片已耦合到弯曲条带后,加热操作执行一次。在可替换的实施方式中,加热操作被执行两次,先是在第一晶片被耦合到弯曲条带后,然后在第二晶片被耦合到弯曲条带后。同样,操作304和306可以按不同的次序执行或者大致同时执行。
在一个实施方式中,在根据操作302、304和306形成双晶片构造块后,双晶片构造块被耦合到衬底的表面。在一个实施方式中,模塑件随后被形成在衬底之上以包裹双晶片构造块。在特定实施方式中,在形成模塑件之前,一个或多个额外的双晶片构造块被堆叠在所述双晶片构造块之上,并且模塑件包裹全部堆叠的双晶片构造块。在一个实施方式中,每个双晶片构造块的弯曲条带的端部通过导电粘合剂耦合到衬底的表面。在另一个实施方式中,焊锡块的阵列形成在衬底的第二表面上,并且所述半导体封装体是BGA封装体。
本发明的实施方式不限于用于半导体封装体中的双晶片构造块。例如,图4说明了根据本发明的实施方式的用于堆叠晶片封装体的四晶片构造块的剖面图。参考图4,用于堆叠晶片封装体的四晶片构造块400包括一对第一晶片404和第二晶片406以及一对第三晶片405和第四晶片407。四晶片构造块400包括用于耦合第一晶片404、第二晶片406、第三晶片405和第四晶片407的弯曲条带410。
因此,公开了用于堆叠晶片封装体的多晶片构造块。根据本发明的实施方式,双晶片构造块包括具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线。第一晶片通过第一组多个互连耦合到所述弯曲条带的第一表面的多个电迹线。第二晶片通过第二组多个互连耦合到所述弯曲条带的第二表面的多个电迹线。在一个实施方式中,弯曲条带由聚酰亚胺材料构成并且所述多个电迹线由铜构成。在一个实施方式中,多组所述多个互连中的每一组包括金属凸块阵列并且导电粘合剂散布在每个金属凸块之间。
Claims (15)
1.一种用于堆叠晶片封装体的多晶片构造块,该多晶片构造块包括:
具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线;
第一晶片,该第一晶片通过第一组多个互连耦合到所述弯曲条带的所述第一表面的所述多个电迹线;以及
第二晶片,该第二晶片通过第二组多个互连耦合到所述弯曲条带的所述第二表面的所述多个电迹线。
2.根据权利要求1所述的多晶片构造块,其中所述弯曲条带包括聚酰亚胺材料并且所述多个电迹线包括铜。
3.根据权利要求2所述的多晶片构造块,其中在所述第一晶片和所述第二晶片之间具有所述弯曲条带,所述弯曲条带在所述第一晶片和所述第二晶片之间的厚度约在15-75微米的范围内,并且其中在所述第一晶片和所述第二晶片之间具有多组所述多个电迹线中的每一组,该多组所述多个电迹线中的每一组在所述第一晶片和所述第二晶片之间的厚度约在10-20微米的范围内。
4.根据权利要求1所述的多晶片构造块,其中多组所述多个互连中的每一组包括金属凸块阵列,并且导电粘合剂散布在所述阵列中的至少一些所述金属凸块之间。
5.根据权利要求4所述的多晶片构造块,其中所述导电粘合剂包括各向异性导电粘合剂。
6.根据权利要求4所述的多晶片构造块,其中至少一些所述金属凸块包括从包含铜、金和镍的组中选择的金属。
7.一种用于制造堆叠晶片封装体的多晶片构造块的方法,该方法包括:
提供具有第一表面和第二表面的弯曲条带,每个表面包括多个电迹线;
通过第一组多个互连将第一晶片耦合到所述弯曲条带的第一表面的多个电迹线;以及
通过第二组多个互连将第二晶片耦合到所述弯曲条带的第二表面的多个电迹线。
8.根据权利要求7所述的方法,该方法还包括:
将所述多晶片构造块耦合到衬底的表面;以及
在所述衬底之上形成模塑件以包裹所述多晶片构造块。
9.根据权利要求8所述的方法,该方法还包括:
在形成所述模塑件前,将一个或多个额外的多晶片构造块堆叠在所述多晶片构造块之上,其中所述模塑件包裹所有堆叠的多晶片构造块。
10.根据权利要求7所述的方法,其中将所述第一晶片和所述第二晶片耦合到所述弯曲条带的多组所述多个电迹线包括在约1-10MPa范围内的压力下,在约5-20秒的持续时间内,加热到约150-200摄氏度范围内的温度。
11.根据权利要求7所述的方法,其中提供所述弯曲条带包括提供包含铜电迹线的聚酰亚胺材料。
12.根据权利要求11所述的方法,其中在所述第一晶片和所述第二晶片之间具有所述弯曲条带,该弯曲条带在所述第一晶片和所述第二晶片之间的厚度约在15-75微米的范围内,并且其中在所述第一晶片和所述第二晶片之间具有至少一些所述铜电迹线,该至少一些所述铜电迹线在所述第一晶片和所述第二晶片之间的厚度约在10-20微米的范围内。
13.根据权利要求7所述的方法,其中多组所述多个互连中的每一组包括金属凸块阵列,并且导电粘合剂散布在所述阵列中的至少一些所述金属凸块之间。
14.根据权利要求13所述的方法,其中所述导电粘合剂包括各向异性导电粘合剂。
15.根据权利要求13所述的方法,其中至少一些所述金属凸块包括从包含铜、金和镍的组中选择的金属。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/347,738 US8344491B2 (en) | 2008-12-31 | 2008-12-31 | Multi-die building block for stacked-die package |
US12/347,738 | 2008-12-31 | ||
CN2009102223376A CN101771026B (zh) | 2008-12-31 | 2009-11-13 | 用于堆叠晶片封装体的多晶片构造块 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009102223376A Division CN101771026B (zh) | 2008-12-31 | 2009-11-13 | 用于堆叠晶片封装体的多晶片构造块 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102891138A true CN102891138A (zh) | 2013-01-23 |
CN102891138B CN102891138B (zh) | 2016-10-19 |
Family
ID=42221043
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210150236.4A Active CN102891138B (zh) | 2008-12-31 | 2009-11-13 | 用于堆叠晶片封装体的多晶片构造块及其制造方法 |
CN2009102223376A Active CN101771026B (zh) | 2008-12-31 | 2009-11-13 | 用于堆叠晶片封装体的多晶片构造块 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009102223376A Active CN101771026B (zh) | 2008-12-31 | 2009-11-13 | 用于堆叠晶片封装体的多晶片构造块 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8344491B2 (zh) |
JP (2) | JP2010157694A (zh) |
KR (1) | KR101531153B1 (zh) |
CN (2) | CN102891138B (zh) |
DE (1) | DE102009050744A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8344491B2 (en) | 2008-12-31 | 2013-01-01 | Micron Technology, Inc. | Multi-die building block for stacked-die package |
TWI406376B (zh) * | 2010-06-15 | 2013-08-21 | Powertech Technology Inc | 晶片封裝構造 |
US20180175005A1 (en) * | 2016-12-21 | 2018-06-21 | Intel Corporation | Thermal dissipation using anisotropic conductive material |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5438224A (en) | 1992-04-23 | 1995-08-01 | Motorola, Inc. | Integrated circuit package having a face-to-face IC chip arrangement |
JPH06232327A (ja) * | 1993-02-01 | 1994-08-19 | Nec Corp | フレキシブルプリンティングサーキットテープとこれを用いた半導体装置用パッケージ |
KR0137826B1 (ko) | 1994-11-15 | 1998-04-28 | 문정환 | 반도체 디바이스 패키지 방법 및 디바이스 패키지 |
JP3012184B2 (ja) * | 1996-01-12 | 2000-02-21 | 富士通株式会社 | 実装装置 |
US6137164A (en) | 1998-03-16 | 2000-10-24 | Texas Instruments Incorporated | Thin stacked integrated circuit device |
JP4213281B2 (ja) * | 1999-02-25 | 2009-01-21 | ローム株式会社 | チップオンチップ型半導体装置 |
JP2001085605A (ja) * | 1999-09-14 | 2001-03-30 | Toshiba Corp | 半導体装置及びその製造方法 |
WO2001026155A1 (fr) * | 1999-10-01 | 2001-04-12 | Seiko Epson Corporation | Dispositif a semi-conducteur, procede et dispositif permettant d'obtenir ce dernier, carte de circuit imprime et equipement electronique |
JP4447143B2 (ja) * | 2000-10-11 | 2010-04-07 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
JP2002158326A (ja) * | 2000-11-08 | 2002-05-31 | Apack Technologies Inc | 半導体装置、及び製造方法 |
US7081373B2 (en) * | 2001-12-14 | 2006-07-25 | Staktek Group, L.P. | CSP chip stack with flex circuit |
US7071547B2 (en) | 2002-09-11 | 2006-07-04 | Tessera, Inc. | Assemblies having stacked semiconductor chips and methods of making same |
US7173325B2 (en) * | 2003-08-29 | 2007-02-06 | C-Core Technologies, Inc. | Expansion constrained die stack |
JP2005093551A (ja) * | 2003-09-12 | 2005-04-07 | Genusion:Kk | 半導体装置のパッケージ構造およびパッケージ化方法 |
JP4193702B2 (ja) * | 2004-01-14 | 2008-12-10 | 株式会社デンソー | 半導体パッケージの実装構造 |
JP2005340588A (ja) * | 2004-05-28 | 2005-12-08 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
JP2005347513A (ja) * | 2004-06-03 | 2005-12-15 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
US7511968B2 (en) | 2004-09-03 | 2009-03-31 | Entorian Technologies, Lp | Buffered thin module system and method |
TWI249796B (en) * | 2004-11-08 | 2006-02-21 | Siliconware Precision Industries Co Ltd | Semiconductor device having flip chip package |
US7291907B2 (en) | 2005-02-28 | 2007-11-06 | Infineon Technologies, Ag | Chip stack employing a flex circuit |
JP4237160B2 (ja) * | 2005-04-08 | 2009-03-11 | エルピーダメモリ株式会社 | 積層型半導体装置 |
JP2008311263A (ja) * | 2007-06-12 | 2008-12-25 | Panasonic Corp | 半導体チップの実装構造体 |
US8344491B2 (en) | 2008-12-31 | 2013-01-01 | Micron Technology, Inc. | Multi-die building block for stacked-die package |
-
2008
- 2008-12-31 US US12/347,738 patent/US8344491B2/en active Active
-
2009
- 2009-10-27 DE DE102009050744A patent/DE102009050744A1/de not_active Ceased
- 2009-10-29 JP JP2009264356A patent/JP2010157694A/ja active Pending
- 2009-11-11 KR KR1020090108548A patent/KR101531153B1/ko active IP Right Grant
- 2009-11-13 CN CN201210150236.4A patent/CN102891138B/zh active Active
- 2009-11-13 CN CN2009102223376A patent/CN101771026B/zh active Active
-
2014
- 2014-11-06 JP JP2014225783A patent/JP2015046626A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
CN101771026B (zh) | 2012-07-18 |
CN101771026A (zh) | 2010-07-07 |
KR101531153B1 (ko) | 2015-06-25 |
CN102891138B (zh) | 2016-10-19 |
JP2010157694A (ja) | 2010-07-15 |
US20100164085A1 (en) | 2010-07-01 |
US8344491B2 (en) | 2013-01-01 |
DE102009050744A1 (de) | 2010-07-01 |
JP2015046626A (ja) | 2015-03-12 |
KR20100080347A (ko) | 2010-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9269695B2 (en) | Semiconductor device assemblies including face-to-face semiconductor dice and related methods | |
TWI429050B (zh) | 堆疊式晶片封裝 | |
TWI528522B (zh) | 具有中央接觸及改良式接地或功率分佈之增強型堆疊式微電子總成以及系統 | |
TW201248812A (en) | Flip-chip, face-up and face-down centerbond memory wirebond assemblies | |
CN106328632A (zh) | 电子封装件及其制法 | |
CN110021557A (zh) | 半导体装置封装及相关方法 | |
US11869829B2 (en) | Semiconductor device with through-mold via | |
CN102646663B (zh) | 半导体封装件 | |
US8803185B2 (en) | Light emitting diode package and method of fabricating the same | |
US20080237833A1 (en) | Multi-chip semiconductor package structure | |
US8164189B2 (en) | Multi-chip semiconductor device | |
CN103915405A (zh) | 半导体器件和制造半导体器件的方法 | |
CN101771026B (zh) | 用于堆叠晶片封装体的多晶片构造块 | |
US20080179726A1 (en) | Multi-chip semiconductor package and method for fabricating the same | |
US20080237831A1 (en) | Multi-chip semiconductor package structure | |
US7154171B1 (en) | Stacking structure for semiconductor devices using a folded over flexible substrate and method therefor | |
CN101226929B (zh) | 半导体封装结构及其制造方法 | |
US20150115437A1 (en) | Universal encapsulation substrate, encapsulation structure and encapsulation method | |
CN101315921A (zh) | 芯片堆栈封装结构及其制造方法 | |
CN117747565A (zh) | 一种堆叠的芯片单元中用于导电散热的结构及其制作方法 | |
CN114050138A (zh) | 半导体封装结构及其制造方法 | |
US7847396B2 (en) | Semiconductor chip stack-type package and method of fabricating the same | |
CN112713126A (zh) | 多裸片封装结构、芯片及方法 | |
CN107958898A (zh) | 一种多芯片框架封装结构及其制造方法 | |
CN105679739A (zh) | 封装结构及其制法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |