CN102890525A - 功率控制电路和功率控制方法 - Google Patents

功率控制电路和功率控制方法 Download PDF

Info

Publication number
CN102890525A
CN102890525A CN2012102494967A CN201210249496A CN102890525A CN 102890525 A CN102890525 A CN 102890525A CN 2012102494967 A CN2012102494967 A CN 2012102494967A CN 201210249496 A CN201210249496 A CN 201210249496A CN 102890525 A CN102890525 A CN 102890525A
Authority
CN
China
Prior art keywords
power
standby
governor
mode
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012102494967A
Other languages
English (en)
Other versions
CN102890525B (zh
Inventor
彼得·罗伯逊
安德·冈瑟
凯文·马胡提
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN102890525A publication Critical patent/CN102890525A/zh
Application granted granted Critical
Publication of CN102890525B publication Critical patent/CN102890525B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明涉及功率控制电路和功率控制方法。促进了供电。根据一个或多个实施例,功率调节器电路包括第一调节器、第二调节器以及用于在待机操作模式和正常操作模式下对功率调节器的操作加以控制的控制器。第一调节器和第二调节器分别以主功率级和待机功率级提供经调节的功率,所述待机功率级低于主功率级。对于待机模式,控制器操作第二调节器以待机功率级向集成电路供电。对于向正常模式的转变,控制器将第一调节器接通而同时继续操作第二调节器在启动周期期间向集成电路供电。在启动周期之后(例如,当第一调节器达到全功率时),控制器操作第一调节器进行供电,以在高频模式下操作处理器。

Description

功率控制电路和功率控制方法
技术领域
本发明涉及电源电路和方法。
背景技术
在许多电子电路应用中,多种电路在某些时候是不被供电的,在这期间可以使电路处于待机模式,在待机模式下电路汲取少于全功率的功率。例如,许多低功率微控制器包括混合信号模块,如,包括数据转换器、温度传感器、比较器或电压基准的混合信号模块。在许多实施方式中,并不是始终需要所有模块,通常可以将所有电路模块都断电直到需要该电路时。这种方法可以节省功率,这在电池供电的应用中是尤为有用的。
通常,待机模式是以下这样的模式:在该模式下,应用外部电源,但是通过将内部模块和/或其他电路组件断电降低了电流消耗。当需要访问功能模块时,从待机中恢复包括:将内部模块上电,使得内部模块可以恢复其处理功能。然而,内部模块的快速上电实现起来可能具有挑战性,因为许多电力供应需要时间来提升(ramp up)以提供全功率,被供电的功能电路模块也是如此。这些和其他问题对于消耗低功率但是操作以对请求快速响应的电路的实现而言仍然具有挑战性。
发明内容
多种示例实施例涉及电源电路和方法,以及涉及解决包括上述挑战在内的各种挑战。
根据示例实施例,一种功率调节器电路包括第一功率调节器和第二功率调节器、以及控制器。第一功率调节器和第二功率调节器分别以主功率级和待机功率级来提供经调节的功率,所述待机功率级小于主功率级(例如小于主功率级的二分之一)。对于待机操作,控制器输出用于操作第二功率调节器以待机功率级向集成电路供电的控制待机信号。对于启动(startup)操作,控制器输出用于将第一功率调节器接通而同时继续操作第二功率调节器在启动周期期间向集成电路供电的启动控制信号,并且还输出用于经由第二功率调节器在低频模式下操作集成电路中的处理器的起始(start)信号。在启动周期之后(例如,当第一调节器操作提供全功率时),控制器操作第一功率调节器以主功率级供电以在高频模式下操作处理器,并且可以可选地将第二调节器关断。
另一示例实施例涉及一种对具有第一功率调节器和第二功率调节器的集成电路供电的方法,所述第一功率调节器和第二功率调节器分别以主功率级和待机功率级来提供经调节的功率,所述待机功率级小于主功率级的二分之一。在待机模式下,输出用于操作第二功率调节器以待机功率级向集成电路供电的控制待机信号。在启动模式下,输出用于将第一功率调节器接通而同时继续操作第二功率调节器在启动周期期间向集成电路供电的启动控制信号,并且输出用于经由第二功率调节器在低频模式下操作集成电路中的处理器的起始信号。在启动周期之后,输出用于操作第一功率调节器进行供电以在高频模式下操作处理器的主操作控制信号(第二功率调节器和/或其他功率调节器可以被关断)。
另一示例实施例涉及一种集成电路芯片,所述集成电路芯片操作在主功率模式和待机功率模式下。芯片包括:多个功能电路模块,产生时钟信号的时钟产生电路,以及在基于接收到的时钟信号的频率下操作的微处理器电路。芯片还包括:第一功率调节器、第二功率调节器和功率控制电路。第一功率调节器和第二功率调节器分别以主功率级和待机功率级来提供经调节的功率,所述待机功率级小于主功率级的二分之一。功率控制电路通过输出用于操作第二功率调节器以待机功率级向电路供电的待机信号,来进入待机模式,其中在待机模式下集成电路芯片不服务于请求。功率控制电路响应于用于访问集成电路芯片的请求,通过输出用于将第一功率调节器接通而同时继续操作第二功率调节器在启动周期期间向集成电路供电的启动控制信号,并且还输出用于经由第二功率调节器在低频模式下操作微处理器电路的起始信号,来进入启动模式。响应于第一功率调节器达到全功率级,功率控制电路通过操作第一功率调节器以主功率级进行供电以在高频模式下操作处理器,来进入主操作模式。
附图说明
以上论述不旨在描述本公开的每一个实施例或者每一种实现方式。附图以及以下描述也例证了不同实施例。
结合附图,通过以下详细描述,可以更全面地理解各个示例实施例,附图中:
图1示出了根据本发明示例实施例的功率调节器;
图2示出了根据本发明另一示例实施例的另一功率调节器;以及
图3示出了根据本发明另一示例实施例在待机模式和正常模式下对集成电路供电的数据流图。
具体实施方式
本发明可以具有多种修改和备选形式,附图中通过示例示出了其中特定的一些,以下将对其进行详细描述。然而应理解,本发明不知在限于所描述的具体实施例。而是旨在覆盖本发明范围之内的所有修改、等同和替换,本发明的范围包括由权利要求所限定的方面。
本发明可以应用到用于和/或涉及电源和电源控制的多种不同类型的电路、设备和系统。尽管本发明不必须限于该上下文,然而通过论述有关示例可以理解本发明的各个方面。
根据多种示例实施例,一种功率调节器电路包括:至少两个功率控制电路(例如,电压调节器),分别提供通常所谓的待机功率和主功率,待机功率和主功率与低功率操作状态和高功率操作状态相对应。第一主功率控制电路提供用于正常操作的高功率输出,第二待机功率控制电路提供用于待机操作的低功率输出。因此,在待机模式期间,待机功率控制电路对采用了该功率调节器电路的集成电路中的待机功能供电。当功率调节器电路处于待机模式时,主功率控制电路响应于刺激(例如,对主功率控制电路所供电的电路的调用)而激活,以提供高功率输出。
当从待机模式进入正常操作模式时,待机功率控制电路还通过提供功率来对刺激做出响应,以在从待机模式向正常操作模式转变期间对电路进行初始供电。例如,当对微处理器供电时,待机功率控制电路可以在主功率控制电路向全功率提升的同时以低频率操作控制电路。这相对于等待主功率控制电路达到全功率而言,促进了处理电路的快速启动。在多种实现方式中,待机功率控制电路所提供的这种转变功率可以由低复杂度的待机电路(例如,相对于主功率控制电路而言)来提供。这种方法可以提供一致性或精度相对较低但是足以初始地对微处理器供电的功率。此外,待机功率控制电路可以操作以在该转变期间的短时间段上以高于待机功率的功率级供电。
在多种实现方式中,功率调节器耦合至集成电路,以使集成电路能够从待机模式中快速地恢复,便于被供电的电路对外部刺激做出快速响应(如,在大约2微秒内)。多种实施例涉及得益于这种快速恢复方法的应用。例如,个人电子设备(如,手表或玩具)、手持设备、计算机设备或媒体设备可以得益于这种方法。因此,本文所指的有关进入启动模式的刺激可以包括用户发起的输入(如,按压按钮或触摸屏交互)或自动输入(包括对具体功能的调用)。
在主功率电路上电的同时,待机功率电路对集成电路的组件供电。例如可以使用待机功率控制电路来实现这种方法,所述待机功率控制电路相对于主功率控制电路而言提供较低并且不精确的电流,但是比主功率控制电路消耗明显更少的功率(例如,消耗的功率是主功率控制电路消耗的功率的大约1%,而提供的电流是主功率提供的电流的大约10%)。在一些实现方式中,主功率控制电路使用复制反馈(replica feedback)方法,所述复制反馈方法消耗附加的功率,但是相对于低功率待机调节器而言,能够以更高级别的电压精度来传递更大量的电流。可以在不用复制反馈的情况下来实现待机功率控制电路,以在低功率(低频率)下操作微处理器。在这些情况下,可以使用高精度反馈型调节器来实现主功率控制电路,待机功率控制电路可以使用低精度(基本上未经调节的)电路,从而在具体应用中以一定的级别(例如,小于微安)来提供功率,该级别被选择为刚好足够运行微处理器。
本发明的不同方面涉及解决对需要恢复到全功率的外部刺激或内部时间事件的响应时间长的问题。其他方面涉及传统功率调节器在待机时不关断的实现方式,以在降低的功率级上操作。
在不同实施例中,本文所述的包括主电压调节器和待机电压调节器的功率调节器被实现为电路模块,所述电路模块可以实现在混合信号集成电路中,如,具有数字接口的微处理器或数据转换器,并将外部电压转换为内部电压电平。可以按照与集成电路的其他模块类似的方式对功率调节器进行布局和布线(route),并且功率调节器使用集成电路的外部电源作为输入,集成电路的内部电源轨作为输出。功率调节器还具有数字控制输入和状态输出,用于控制和以信号形式通知在操作模式之间的转变,所述操作模式例如包括本文所述的正常(例如,高功率或全功率)操作和待机(低功率或待机功率)操作。在待机模式期间,集成电路的所有或大多数处理功率不被使用,大多数功能模块被关断,内部电源轨由待机调节器来供电。
此外,本文所述的功率调节器可以用在具有数字接口的模拟前端模块中,其中模拟模块并不始终被使用。该方法可以被实现为在并非所有模块均被使用的情况下实现降低的功耗。例如,当待机调节器足以对正在使用的模拟模块供电时,或者当所有模块都空闲时,可以实现向待机的转变。可以如本文另外论述的那样实现向正常功率操作的转变。
在许多实现方式中,本文所述的待机电压调节器操作以小于正常功率级二分之一(在一些实例中,小于正常功率级的大约10%)的级别来提供功率。在一些应用中,待机电压调节器被配置为在提供相对高的电流级别的同时消耗非常低的功率(消耗的功率是主调节器消耗的功率的大约1%,而提供的电流是主调节器提供的电流的大约10%)。对于多种应用,相对于主功率调节器而言,待机调节器所提供的功率可能不一致或不精确,但足以在从待机操作向正常操作转变时在启动模式期间对功能模块和/或处理器初始地供电。例如,待机调节器可以以低到足以便于长期操作(例如,对于玩具、手表、手持设备或其他电子组件来说是几年)的消耗速率,来提供实质上未经调节的功率。
一些实施例涉及对于微控制器芯片而言如下控制功率。芯片上的软件确定何时完成了处理任务并且可以使芯片处于待机模式。基于该确定,将处理器时钟关断,并信号通知功率调节器转变到待机模式。将待机调节器接通,当验证了该接通时,将主调节器关断。待机调节器被设计为相对于主调节器(例如,如上所述的)而言仅消耗非常少量的功率。
响应于外部刺激,如计时器中断或来自芯片外部的信号,待机调节器输出足够的电流以将芯片从待机模式转变到正常模式(例如,所述转变与本文所述的启动模式相对应),控制逻辑向微处理器的时钟产生单元发送起始信号。由于已经经由待机调节器接通了电力,所以振荡器立即开始对微控制器供电。此外,响应于刺激,通知主调节器接通,所述接通通常包括将内部调节机构上电,所述上电可以包括延迟,直到提供了足以操作微处理器的全功率级。在该延迟期间,待机调节器对微处理器提供足够的电流,以开始低频模式。在将主调节器上电以对微处理器提供足够的电流来以全频率操作之后,可以将待机调节器关断(如果需要的话,或者考虑到相对低的功率使用,保留其接通),设备可以以正常模式操作。
在一些实施例中,如上所述,待机调节器提供足够的处理功率来服务外部刺激。在一些实施例中,待机调节器操作为对处理器供电以服务这些刺激,然后保持在待机模式,由此主调节器不一定要启动。在其他实施例中,待机调节器还提供足够的处理功率以用于服务外部刺激,或至少用于开始服务外部刺激,然后一旦主调节器被充分供电以至于能够提供功率以服务外部刺激,主调节器就接管功率的提供以服务外部刺激。
现在转向附图,图1示出了根据本发明另一示例实施例的用于向集成电路提供功率的功率调节器100。调节器100可以向多个不同类型的集成电路供电,例如,集成电路150。功率调节器100包括第一(主)功率调节器110和第二(待机)功率调节器120,分别以主功率级和待机功率级提供经调节的功率,如从电源130接收的功率。通常,待机功率级显著小于主功率级,可以是主功率调节器110提供的主功率级的电流的二分之一或很小的百分比(例如,小于10%)。
功率调节器100还包括控制器140,控制器140操作为控制主功率调节器110和待机功率调节器120以在正常模式和待机模式下操作并在这两个模式之间转变。在待机模式下,控制器140输出用于操作待机功率调节器以待机功率级向集成电路供电的控制待机信号。可以例如响应于空闲周期,或者响应于集成电路完成了与具体请求相对应的任务,来触发该待机模式。可以由控制器140使用各种方法中的一种或多种来检测这样的情况,例如通过监视集成电路或者接收表示集成电路状态的信号。
控制器140还通过输出用于将主功率调节器接通而同时继续操作第二功率调节器在启动周期期间向集成电路供电的启动控制信号,来在启动模式下操作,以从待机模式转变到正常操作模式。此外,在启动模式期间,控制器140输出用于经由待机功率调节器在低频模式下操作集成电路中的处理器的起始信号(例如,通过在低频率下操作振荡器)。该低频模式可以例如与功率级相对应,所述功率级提供的电流是由主功率调节器提供的电流的大约10%。
在启动周期之后,在完成向正常操作模式的转变时,控制器140操作主功率调节器以主功率级供电,以在高频模式下操作处理器(例如,通过控制振荡器)。这种转变可以例如响应于以下情况而发生:监视并检测到主功率调节器以全功率级操作,或者以足以对集成电路供电以执行一个或多个任务的功率级操作。在一些实施例中,控制器140还在进入正常操作模式时输出用于将待机调节器关断的控制信号。
控制器140可以使用适于不同应用的各种方法中的一种或多种来控制向启动模式的进入。在一种实现方式中,控制器140响应于用于访问集成电路的请求而进入启动模式,例如以实施由集成电路执行的特定功能。在其他实现方式中,控制器140被配置为评估这种请求以确定服务所述请求所需的功率,并基于评估来控制向正常操作模式的进入以及主功率调节器110的启动。例如,如果可以通过以待机功率调节器能够提供的低功率级操作集成电路来服务请求,则控制器140控制待机功率调节器120操作集成电路并提供其他合适的信号(例如,用于启动振荡器以操作处理器的信号),而不必启动主功率调节器110。在另外的实现方式中,控制器140在启动模式期间使用待机功率调节器120来初始地对集成电路供电以开始服务请求,并在主功率调节器110上电之后将电源转换到主功率调节器110,以完成所请求的服务。此外,在启动周期期间,可以相对于待机功率级而言以更高的级别来控制由待机功率调节器120提供给集成电路的启动功率级。
在其他实现方式中,控制器140被配置为输出用于对集成电路中电路的操作加以控制的一个或多个控制信号,如状态信号。例如,控制器140可以输出所述控制信号以将集成电路中的功能模块断电,从而进入待机模式,并同时以待机功率级操作其他电路(例如,可以使处理器保持在待机功率级,而将操作处理器的时钟关断,以便于快速启动)。
多个实施例涉及与功能电路集成在一起的功率调节器,例如功率调节器电路100可以与集成电路150相结合。集成电路150包括多个功能电路模块152-N、时钟产生电路154和微处理器156,微处理器156耦合用于接收时钟信号,并且被配置为操作在基于所接收时钟信号的频率下。如本文描述的方式,控制器140输出用于操作功能电路模块、时钟产生电路和微处理器的信号。
图2示出了根据本发明另一示例实施例的另一功率调节器200。调节器200包括主调节器210、待机调节器220和控制逻辑电路230。功率调节器200还包括上电复位(POR)电路240和250以及使能电路260,所述使能电路260提供由所上电的电路使用的输出,该输出指示在主功率调节器或待机功率调节器处电压的存在。外部功率耦合至主调节器210和待机调节器220以及POR电路240。控制逻辑电路230和POR电路250由内部的主调节器210和待机调节器220来供电。
POR电路240监视外部电源,并提供上电脉冲信号,所述上电脉冲信号将针对主功率调节器210处的控制信号的电平移位器复位。POR电路250针对由功率调节器200供电的集成电路产生上电脉冲信号。如本文所述的(例如,如以上参考图1描述的以及以下参考图3描述的),使用一个或多个方法来操作相应的主功率调节器210和待机功率调节器220,以在将主调节器上电的同时在启动模式期间使用待机调节器对电路供电。在上电之后,待机调节器可以保持接通(例如,始终接通)或者可以关断以节能。
控制逻辑电路230接收vdd_ok和porpulse信号,并针对集成电路提供状态信号输出和控制信号输出,以分别指示功率调节器的状态(例如,正常模式或待机模式)并控制其中一个或多个电路的操作,以用于(例如,经由本文所述的启动模式)从正常向待机的模式转变以及从待机向正常的模式转变。
图3示出了根据本发明另一示例实施例在待机模式和正常模式下对集成电路供电的数据流图。在方框310处,输出待机信号以操作待机功率调节器以待机功率级向集成电路供电。在方框320处,响应于刺激,在方框330处输出启动信号,以将主功率调节器接通,而同时继续操作待机功率调节器在启动周期期间向集成电路供电,并且在方框340处输出处理器起始信号以经由待机功率调节器在低频模式下操作集成电路中的处理器。方框330和340的各个步骤可以组合成单一步骤,其中针对这两个操作输出相同的信号和/或在一个步骤中输出多个信号。
在启动周期之后,例如,为了进入集成电路的全功率操作模式/正常操作模式,在方框350操作主功率调节器进行供电以在高频模式下操作处理器。可选地,在方框360输出控制信号以将待机调节器关断。
基于以上论述和说明,本领域技术人员容易想到,可以对本发明进行各种修改和改变,而不必严格遵循本文示出和描述的示例实施例。例如,可以以类似于本文所述的主功率调节器和待机功率调节器之一或两者的方式来实现其他功率调节器。这种修改并不脱离本发明的真实精神和范围,本发明的精神和范围包括权利要求中阐述的精神和范围。此外,贯穿本文使用的术语“示例”仅仅旨在举例说明而并不旨在限制。

Claims (20)

1.一种功率调节器电路,包括:
第一功率调节器和第二功率调节器,分别被配置和布置为以主功率级和待机功率级来提供经调节的功率,所述待机功率级小于主功率级的二分之一;以及
控制器,被配置和布置为:
在待机模式下,输出待机信号,所述待机信号用于操作第二功率调节器以待机功率级向集成电路供电,
在启动模式下,输出启动信号和起始信号,所述启动信号用于将第一功率调节器接通,同时继续操作第二功率调节器在启动周期期间向集成电路供电,所述起始信号用于经由第二功率调节器在低频模式下操作集成电路中的处理器,以及
在启动周期之后,操作第一功率调节器以主功率级供电,以在高频模式下操作处理器。
2.根据权利要求1所述的电路,其中,在启动模式下:
控制器被配置为输出用于操作振荡器在低频模式下对处理器供电的信号,以及
第二功率调节器被配置为以启动功率级向振荡器提供经调节的功率。
3.根据权利要求1所述的电路,其中,在启动模式下:
控制器被配置为输出用于操作振荡器在低频模式下对处理器供电的信号,
第二功率调节器被配置为向振荡器提供经调节的功率,以在低频率下操作振荡器,从而在低频模式下对处理器供电,并且
控制器被配置为响应于第一功率调节器提供阈值功率级,控制第一功率调节器向振荡器提供经调节的功率,以在高频率下操作振荡器,从而在高频模式下对处理器供电。
4.根据权利要求1所述的电路,其中,控制器被配置和布置为监视第一功率调节器的功率级,并响应于第一功率调节器提供处于功率阈值的功率,通过将第二功率调节器关断并控制第一功率调节器进行供电以在高频模式下操作处理器,来终止启动模式。
5.根据权利要求1所述的电路,其中,控制器被配置和布置为响应于接收到用于访问集成电路的请求,输出所述启动信号以控制第一功率调节器从待机模式进入启动模式。
6.根据权利要求1所述的电路,其中,控制器被配置和布置为响应于接收到用于访问集成电路的请求:
输出用于控制第二功率调节器向集成电路供电的控制信号,并输出所述起始信号以在低频模式下操作处理器来服务该请求,以及
在服务了该请求之后,输出所述待机信号以操作第二功率调节器以待机功率级向集成电路供电,并输出用于关断处理器的控制信号。
7.根据权利要求1所述的电路,其中,控制器被配置和布置为在待机模式下,操作第二功率调节器以高于待机功率级的启动功率级向集成电路供电。
8.根据权利要求1所述的电路,其中,第二功率调节器被配置和布置为以高于待机功率级的功率级在启动模式下向集成电路供电,以在低频模式下操作处理器。
9.根据权利要求1所述的电路,其中,控制器被配置为输出控制信号,所述控制信号用于将集成电路中的多个电路断电以进入待机模式,并控制集成电路中的至少一个电路以待机功率级操作。
10.根据权利要求1所述的电路,其中,控制器被配置为通过输出表示待机模式和启动模式的状态信号,来输出相应的所述待机信号和所述启动信号。
11.根据权利要求1所述的电路,其中,控制器被配置为通过输出用于操作时钟产生电路在低频率下振荡以操作处理器的信号,来输出用于在低频模式下操作集成电路中的处理器的起始信号。
12.一种对具有第一功率调节器和第二功率调节器的集成电路供电的方法,所述第一功率调节器和第二功率调节器分别被配置和布置为以主功率级和待机功率级来提供经调节的功率,所述待机功率级小于主功率级的二分之一,所述方法包括:
在待机模式下,输出用于操作第二功率调节器以待机功率级向集成电路供电的待机信号,
在启动模式下,输出用于将第一功率调节器接通并同时继续操作第二功率调节器在启动周期期间向集成电路供电的启动信号,并且输出用于经由第二功率调节器在低频模式下操作集成电路中的处理器的起始信号,以及
在启动周期之后,操作第一功率调节器进行供电,以在高频模式下操作处理器。
13.根据权利要求12所述的电路,其中,输出用于在低频模式下操作集成电路中的处理器的起始信号包括:输出用于操作振荡器在低频模式下对处理器供电的起始信号。
14.根据权利要求12所述的方法,其中,
输出用于在低频模式下操作集成电路中的处理器的起始信号包括:输出用于操作振荡器在低频模式下对处理器供电的信号,
继续操作第二功率调节器在启动周期期间向集成电路供电包括:操作第二功率调节器向振荡器提供经调节的功率,以在低频率下操作振荡器,从而在低频模式下对处理器供电,
操作第一功率调节器进行供电以在高频模式下操作处理器包括:响应于第一功率调节器提供阈值功率级,输出用于控制第一功率调节器向振荡器提供经调节的功率以在高频率下操作振荡器从而在高频模式下对处理器供电的控制信号。
15.根据权利要求12所述的方法,还包括:
在启动模式下,监视第一功率调节器的功率级,以及
响应于所监视的第一功率调节器的功率级达到功率阈值,输出用于将第二功率调节器关断的控制信号。
16.根据权利要求12所述的方法,还包括:
响应于接收到用于访问集成电路的请求,输出所述待机信号以控制第二功率调节器向集成电路供电,以及输出所述起始信号以在低频模式下操作处理器来服务该请求,以及
在服务了该请求之后,输出所述待机信号以操作第二功率调节器以待机功率级向集成电路供电,并输出用于将处理器关断的信号。
17.根据权利要求12所述的方法,其中,在启动模式下,继续操作第二功率调节器在启动周期期间向集成电路供电包括:以高于待机功率级的启动功率级来操作处理器。
18.根据权利要求12所述的方法,其中,输出用于经由第二功率调节器在低频模式下操作集成电路中的处理器的起始信号包括:输出用于操作时钟产生电路在低频率下振荡以操作处理器的信号。
19.根据权利要求12所述的方法,其中,输出用于将第一功率调节器接通并同时继续操作第二功率调节器在启动周期期间向集成电路供电的启动信号并且输出用于操作集成电路中的处理器的起始信号包括:响应于接收到用于访问集成电路的请求,输出所述启动信号和所述起始信号并操作第二功率调节器。
20.一种集成电路芯片,包括:
多个功能电路模块;
时钟产生电路,被配置为产生时钟信号;
微处理器电路,被耦合为接收时钟信号,并且被配置为在基于接收到的时钟信号的频率下操作;
第一功率调节器和第二功率调节器,分别被配置和布置为以主功率级和待机功率级来提供经调节的功率,所述待机功率级小于主功率级的二分之一;以及
功率控制电路,被配置和布置为:
通过输出用于操作第二功率调节器以待机功率级向电路供电的待机信号,来进入待机模式,其中在待机模式下集成电路芯片不服务于请求,
响应于用于访问集成电路芯片的请求,通过输出用于将第一功率调节器接通并同时继续操作第二功率调节器在启动周期期间向集成电路供电的启动信号,并且输出用于经由第二功率调节器在低频模式下操作微处理器电路的起始信号,来进入启动模式,以及
响应于第一功率调节器达到全功率级,通过操作第一功率调节器以主功率级进行供电以在高频模式下操作处理器,来进入主操作模式。
CN201210249496.7A 2011-07-20 2012-07-18 功率控制电路和功率控制方法 Active CN102890525B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/187,274 US9444456B2 (en) 2011-07-20 2011-07-20 Circuit and method for powering an integrated circuit having first and second power regulators respectively configured and arranged to provide regulated power at main and standby power levels
US13/187,274 2011-07-20

Publications (2)

Publication Number Publication Date
CN102890525A true CN102890525A (zh) 2013-01-23
CN102890525B CN102890525B (zh) 2014-08-20

Family

ID=47010178

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210249496.7A Active CN102890525B (zh) 2011-07-20 2012-07-18 功率控制电路和功率控制方法

Country Status (3)

Country Link
US (1) US9444456B2 (zh)
EP (1) EP2549653B1 (zh)
CN (1) CN102890525B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107193319A (zh) * 2016-03-15 2017-09-22 德克萨斯仪器股份有限公司 用于振荡器驱动器的设定点调节器
CN111033437A (zh) * 2017-08-29 2020-04-17 德克萨斯仪器股份有限公司 多芯片集成功率管理解决方案

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101682779B1 (ko) * 2011-12-27 2016-12-05 인텔 코포레이션 게이팅된 도메인의 부하 조건들에 기초하여 게이팅된 도메인의 활성 상태 동안 전력 게이트들을 제어하기 위한 방법들 및 시스템들
US8958948B2 (en) * 2012-09-27 2015-02-17 GM Global Technology Operations LLC Methods and systems for controlling an actuator of a vehicle latch
JP6057665B2 (ja) * 2012-10-25 2017-01-11 ローム株式会社 半導体装置、電子機器、車両
US9606558B2 (en) * 2014-03-04 2017-03-28 Qualcomm Technologies International. Ltd. Lower power switching linear regulator
GB2531394B (en) * 2014-03-04 2021-01-27 Qualcomm Technologies Int Ltd Low-power switching linear regulator
US9634486B2 (en) * 2014-07-09 2017-04-25 Qualcomm Incorporated Dynamic power rail control for clusters of loads
US9348346B2 (en) 2014-08-12 2016-05-24 Freescale Semiconductor, Inc. Voltage regulation subsystem
US9380664B2 (en) 2014-10-21 2016-06-28 General Electric Company Microcontroller burst mode to maintain voltage supply during standby mode of a lighting system
US9343966B1 (en) 2015-03-02 2016-05-17 Freescale Semiconductor, Inc. Voltage switching system for integrated circuit
US10158292B2 (en) * 2017-01-23 2018-12-18 Nxp B.V. Power configuration
US11092988B2 (en) * 2018-09-25 2021-08-17 Invensense, Inc. Start-up speed enhancement circuit and method for lower-power regulators
US11424741B2 (en) 2020-09-30 2022-08-23 Nxp B.V. Active N-well switching circuit for power switches
US11073857B1 (en) 2020-09-30 2021-07-27 Nxp B.V. Maximum voltage selector for power management applications

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4614880A (en) * 1982-11-05 1986-09-30 Pioneer Electronic Corporation Power supply circuitry for a microcomputer system
US6798086B2 (en) * 2000-05-24 2004-09-28 Seiko Instruments Inc. Electronic apparatus having dual-mode load circuit
US20050144492A1 (en) * 2003-12-24 2005-06-30 Samsung Electronics Co., Ltd Processor system and method for reducing power consumption in idle mode
CN101042561A (zh) * 2006-03-22 2007-09-26 三星电子株式会社 用于控制定影单元的功率的装置和方法
CN101278459A (zh) * 2005-09-30 2008-10-01 莫塞德技术公司 低功率睡眠模式运行的启动电路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1031531A (ja) * 1996-07-12 1998-02-03 Ricoh Co Ltd 電子装置
US6601176B1 (en) * 1999-09-08 2003-07-29 Visteon Global Technologies, Inc. Automotive computer system and method whereby responsive to detecting engine cranking main processor enters a suspend mode and current state of devices are stored in volatile memory
JP2001154844A (ja) * 1999-11-30 2001-06-08 Nec Corp シングルチップマイクロコンピュータ
US6721892B1 (en) * 2000-05-09 2004-04-13 Palmone, Inc. Dynamic performance adjustment of computation means
CN100470656C (zh) * 2003-10-31 2009-03-18 宇田控股有限公司 摆动时钟信号的产生方法和产生装置
US7362079B1 (en) 2004-03-03 2008-04-22 Cypress Semiconductor Corporation Voltage regulator circuit
US7397226B1 (en) 2005-01-13 2008-07-08 National Semiconductor Corporation Low noise, low power, fast startup, and low drop-out voltage regulator
US8638161B2 (en) 2011-07-20 2014-01-28 Nxp B.V. Power control device and method therefor

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4614880A (en) * 1982-11-05 1986-09-30 Pioneer Electronic Corporation Power supply circuitry for a microcomputer system
US6798086B2 (en) * 2000-05-24 2004-09-28 Seiko Instruments Inc. Electronic apparatus having dual-mode load circuit
US20050144492A1 (en) * 2003-12-24 2005-06-30 Samsung Electronics Co., Ltd Processor system and method for reducing power consumption in idle mode
KR101136036B1 (ko) * 2003-12-24 2012-04-18 삼성전자주식회사 유휴 모드에서의 전력 소모가 감소된 프로세서 시스템 및그 방법
CN101278459A (zh) * 2005-09-30 2008-10-01 莫塞德技术公司 低功率睡眠模式运行的启动电路
CN101042561A (zh) * 2006-03-22 2007-09-26 三星电子株式会社 用于控制定影单元的功率的装置和方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107193319A (zh) * 2016-03-15 2017-09-22 德克萨斯仪器股份有限公司 用于振荡器驱动器的设定点调节器
CN111033437A (zh) * 2017-08-29 2020-04-17 德克萨斯仪器股份有限公司 多芯片集成功率管理解决方案
CN111033437B (zh) * 2017-08-29 2024-03-08 德克萨斯仪器股份有限公司 多芯片集成功率管理解决方案

Also Published As

Publication number Publication date
EP2549653A3 (en) 2016-09-28
US9444456B2 (en) 2016-09-13
CN102890525B (zh) 2014-08-20
EP2549653A2 (en) 2013-01-23
EP2549653B1 (en) 2018-11-14
US20130021091A1 (en) 2013-01-24

Similar Documents

Publication Publication Date Title
CN102890525B (zh) 功率控制电路和功率控制方法
US20210286421A1 (en) Synchronous power state control scheme for multi-chip integrated power management solution in embedded systems
US11237620B2 (en) Hierarchical power management unit for low power and low duty cycle devices
US8779734B2 (en) Integrated circuit device with two voltage regulators
US8415994B2 (en) Integrated circuit and standby controlling method thereof
JP2007306646A (ja) 起動回路、方法ならびにそれを用いた低電圧誤動作防止回路、電源回路および電子機器
JP3150567U (ja) コンピューターマザーボードのシャットダウン時の電力消費を減少させる電子装置
US9436255B2 (en) DC-powered system side control of AC-DC adapter primary side switching circuitry
EP2701297B1 (en) Electronic apparatus and power controlling method thereof
CN102890524B (zh) 功率控制设备及其方法
CN114647296A (zh) 多级存储器系统功率管理装置和方法
KR101741225B1 (ko) Sio를 이용한 컴퓨터 시스템의 전력 절감 장치 및 방법
TW201334384A (zh) 具有整合式電壓控制器之積體電路裝置
KR100672989B1 (ko) 파워다운 모드에서 레귤레이터에 의한 전력 소모를방지하는 전자장치 및 전력 소모 방지 방법
KR100942922B1 (ko) 웨이크업 시퀀스 제어가능 전원 관리 장치 및 방법
CN107231038B (zh) 电子设备以及电子设备的电力供给控制方法
CN113467285A (zh) 一种低功耗控制系统、升降系统及升降桌
CN113778210A (zh) 一种基于mcu的acpi管理方法、系统及设备
JP2004114319A (ja) 電源供給装置
TW201421227A (zh) 電壓調節裝置
CN116545247B (zh) 一种带定时唤醒的xEV功能集成式电机控制器的上下电方法
US20020041199A1 (en) Electronic circuit
Wang et al. Design and Implementation of a USB Device Controller with the Power Management Unit
KR20040027242A (ko) 컴퓨터시스템
KR20080093199A (ko) 센서 네트워크에서 다중 전압을 지원하는 저전력 전원 모듈및 제어 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant