CN102882524A - 多输入多输出系统及其形成方法 - Google Patents

多输入多输出系统及其形成方法 Download PDF

Info

Publication number
CN102882524A
CN102882524A CN2012101081454A CN201210108145A CN102882524A CN 102882524 A CN102882524 A CN 102882524A CN 2012101081454 A CN2012101081454 A CN 2012101081454A CN 201210108145 A CN201210108145 A CN 201210108145A CN 102882524 A CN102882524 A CN 102882524A
Authority
CN
China
Prior art keywords
analog
digital converter
input
eucaryotic cell
output system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012101081454A
Other languages
English (en)
Other versions
CN102882524B (zh
Inventor
艾曼·夏柏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Singapore Pte Ltd
Original Assignee
MediaTek Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Singapore Pte Ltd filed Critical MediaTek Singapore Pte Ltd
Publication of CN102882524A publication Critical patent/CN102882524A/zh
Application granted granted Critical
Publication of CN102882524B publication Critical patent/CN102882524B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/324Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
    • H03M3/326Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/0413MIMO systems
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Analogue/Digital Conversion (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Radio Transmission System (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

本发明揭示多输入多输出系统及形成多输入多输出系统的方法。多输入多输出系统包括:第一输入信号与第二输入信号;多个模数转换器细胞结构,每一模数转换器细胞结构接收第一输入信号与第二输入信号的组合以及相对每一模数转换器细胞结构的其他模数转换器细胞结构的多个量化噪声信号的组合作为输入,产生多个第一输出信号及量化噪声信号;多个加法器模块,接收第一输出信号,并且对第一输出信号的选择组合执行加法或者减法,产生多个第二输出信号;以及多个除法模块,接收第二输出信号,并且以预定因子对第二输出信号执行除法操作,产生多个最终输出信号。上述多输入多输出系统,既降低多输入多输出模数转换器的大小与功率消耗,又不会改变信噪比。

Description

多输入多输出系统及其形成方法
技术领域
本发明有关于模数转换器(analog-to-digital converter),特别是有关于支持多输入多输出系统(multi-input multi-output system)的模数转换器。
背景技术
多输入多输出系统为无线接收器提供诸多优势,例如提高数据速率或提高信道可靠性。多输入多输出系统依赖于具有特别分离功能的多个天线的使用,这些天线有效地在发送器与接收器之间产生多个通讯信道。接着,这些信道被用以达到上述优势。
使用多个天线一般意味着从RF前端直到模数转换器之间一直使用多个接收器建造块(receiver building block)。这将导致接收器的大小、成本及功率消耗增加。业界已提出多种方法来降低上述增加的影响,这些方法皆围绕多工(multiplexing)的想法产生。多工技术允许一个接收器由多个天线共享。多工的想法包含分时多工、分频多工及分码多工。尽管多工技术的确降低了接收器的大小,但多工技术也降低了信噪比(signal-to-noise)效能。
发明内容
由此,本发明提供一种解决方案,既降低多输入多输出模数转换器的大小与功率消耗,又不会改变信噪比(signal-to-noise ratio)。具体地,本发明提供一种多输入多输出系统及形成多输入多输出系统的方法。
根据本发明一实施方式,提供一种多输入多输出系统,包括:第一输入信号与第二输入信号;多个模数转换器细胞结构,每一模数转换器细胞结构接收该第一输入信号与该第二输入信号的组合以及相对该每一模数转换器细胞结构的其他模数转换器细胞结构的多个量化噪声信号的组合作为输入,该多个模数转换器细胞结构产生多个第一输出信号及该多个量化噪声信号;多个加法器模块,接收该多个第一输出信号,并且通过对该多个第一输出信号进行选择所得到的组合执行加法或者减法,该多个加法器模块产生多个第二输出信号;以及多个除法模块,接收该多个第二输出信号,并且以预定因子对该多个第二输出信号执行除法操作,该除法模块产生该多输入多输出系统的多个最终输出信号。
根据本发明的另一实施方式,提供一种形成多输入多输出系统的方法,包括:提供第一输入信号与第二输入信号;提供多个模数转换器细胞结构,每一模数转换器细胞结构接收该第一输入信号与该第二输入信号的组合以及相对该每一模数转换器细胞结构的其他模数转换器细胞结构的多个量化噪声信号的组合作为输入,该多个模数转换器细胞结构产生多个第一输出信号及该多个量化噪声信号;使用多个加法器模块,接收该多个第一输出信号,并且对通过对该多个第一输出信号进行选择所得到的组合执行加法或者减法,该多个加法器模块产生多个第二输出信号;以及使用多个除法模块,接收该多个第二输出信号,并且以预定因子对该多个第二输出信号执行除法操作,该除法模块产生该多输入多输出系统的多个最终输出信号。
本发明所提出的多输入多输出系统及形成多输入多输出系统的方法,能够降低多输入多输出模数转换器的大小与功率消耗,又不会改变信噪比。
附图说明
图1为依本发明一实施方式的单个模数转换器细胞的示意图。
图2为依本发明另一实施方式所形成多输入多输出系统的示意图。
具体实施方式
本发明提供一种多输入多输出安排,既减少多输入多输出模数转换器的大小与功率,又保持信噪比不变。达到上述效果是基于使用多个噪声耦合Δ∑模数转换器(noise coupled delta-sigma analog-to-digital converter)的本发明的多输入多输出设计,其中一定数量的单个(single)Δ∑模数转换器细胞(delta-sigmaanalog-to-digital converter cell)被排列以接收两个模拟输入信号的组合以及相关于本发明的多输入多输出系统中相对各单个Δ∑模数转换器细胞的其他单个Δ∑模数转换器细胞的各种相关噪声量化输出信号的组合作为输入。
图1为依本发明一实施方式的单个模数转换器细胞的示意图。模数转换器细胞2接收模拟输入信号U作为输入。加法器模块34接收信号U以及来自数模转换器8的输出信号26作为输入。加法器模块34对信号U以及输出信号26执行加法,并且输出信号28。电路转换函数模块4接收信号28作为输入,并且利用特定因子H对信号28执行相关(correlation)操作。电路转换函数模块4输出信号18。加法器模块12从信号18中减去信号U。加法器模块12将上述从信号18中减去信号U得到的信号以及耦合噪声输入信号32相加,并且输出信号20。耦合噪声输入信号32为本发明MIMO中其他不同模数转换器细胞的量化噪声信号的相关信号。加法器模块14接收信号20以及信号U作为输入,并且对上述两个信号做加法。此外,加法器模块14输出信号22,并将信号22发送至量化器6及加法器模块16。量化器6对信号22执行其各自(respective)的量化操作,并输出信号V作为模数转换器细胞2的总体输出。数模转换器8接收信号V作为输入,并且对信号V执行其各自的数模转换,以及输出信号26。信号26为模拟信号。加法器模块16接收信号22与信号26作为输入,并且对这些信号执行减法操作。加法器模块16输出信号24。量化噪声转换函数10接收信号24作为输入并且执行其各自的噪声相关操作,以及输出量化噪声信号30作为量化噪声输出。
模数转换器细胞2可由各种Δ∑模数转换器来实施。本范例所示的单个环路实作中,前馈路径由电路转换函数模块4以及量化器6组成,同时反馈路径由数模转换器8组成。
图2为依本发明另一实施方式所形成的多输入多输出系统(也可视为多输入多输出模数转换器)42的示意图。多输入多输出系统42包含第一模数转换器细胞44、第二模数转换器细胞46、以及第三模数转换器细胞48。第一模数转换器细胞44、第二模数转换器细胞46、第三模数转换器细胞48中每一者皆包含量化噪声转换函数,各量化噪声转换函数H1、H2、H3分别产生如图2所示的量化噪声信号Q1、Q2、Q3。本实施方式中,量化噪声转换函数H1、H2、H3为等同的(equal)。多输入多输出系统42包含两个输入信号U1、U2以及两个输出信号V1、V2。第一模数转换器细胞44接收信号U1+U2(即输入信号U1与U2之和)以及量化噪声输入信号Q2+Q3(即量化噪声信号Q2与Q3之和)作为输入,并且产生量化噪声信号Q1以及量化器信号V1’。第二模数转换器细胞46接收信号U1-U2(即输入信号U1减去输入信号U2之差)以及量化噪声输入信号Q1-Q3(即量化噪声信号Q1减去量化噪声信号Q3之差)作为输入,并且产生量化噪声信号Q2以及量化器信号V2’。第三模数转换器细胞48接收信号U1+U2(即输入信号U1与U2之和)以及量化噪声输入信号Q1-Q2(即量化噪声信号Q1减去量化噪声信号Q2之差)作为输入,并且产生量化噪声信号Q3以及量化器信号V3’。第一模数转换器细胞44、第二模数转换器细胞46、第三模数转换器细胞48与图1所示的模数转换器细胞2相似。其中,第一模数转换器细胞44、第二模数转换器细胞46、第三模数转换器细胞48皆可视为多输入多输出系统42所包含的模数转换器细胞结构。
加法器模块50接收量化器信号V1’以及量化器信号V2’作为输入,并且对上述信号做加法。加法器模块50输出信号58。除法模块54接收信号58作为输入,并且以预定因子(本实施方式中为2)执行除法操作。除法模块54输出信号V1,作为多输入多输出系统42的两个输出信号之一。
加法器模块52接收量化器信号V2’以及量化器信号V3’作为输入,并且对上述信号做减法。加法器模块52输出信号60。除法模块56接收信号60作为输入,并且以预定因子(本实施方式中为2)执行除法操作。除法模块56输出信号V2,作为多输入多输出系统42的两个输出信号之一。
输出信号V1等于量化器信号V1’与量化器信号V2’之和的一半,如公式1所示:
V 1 = V 1 ′ + V 2 ′ 2 = 2 U 1 + NTF ( 1 - H 2 ) ( Q 1 + Q 2 ) 2 (公式1)
其中NTF为模数转换器细胞的噪声转换函数。
输出信号V2等于从量化器信号V2’减去量化器信号V3’之差的一半,如公式2所示:
V 2 = V 2 ′ - V 3 ′ 2 = 2 U 1 + NTF ( 1 - H 2 ) ( - Q 2 + Q 3 ) 2 (公式2)
如上述等式所示,量化噪声整形(quantization noise shaping)的有效性增加了(1-H2)倍。
本发明允许将每一模数转换器细胞实作为允许测量量化器输入的具任何拓扑结构(topology)的Δ∑模数转换器。这将允许除去基于压控振荡器(voltage-controlled oscillator,VCO)的量化器之外,所有Δ∑拓扑结构的使用。由于单环路设计对总体组件改变相对不敏感(insensitivity),使用单环路设计比使用级联(cascaded)或多阶(mash)设计更佳。Δ∑模数转换器的实作可为离散时间的或连续时间的。离散时间的实作具更加的抖动不敏感性(jitterinsensitivity),而连续时间提供固有的抗锯齿性(anti-aliasing)。量化噪声转换函数(或者量化噪声耦合转换函数)H2可简化为延迟(z-1)以增加一阶的解调器阶次(1-H2=(1-z-1))。量化噪声转换函数H2可为更高阶转换函数,以使得(1-H2=(1-z-1)n)增加n阶的解调器阶次,并且可选择量化噪声转换函数H2以在单位圆上产生复数共轭零点。此外,本发明允许将量化噪声转换函数H2定义为(2-1/k)z-1-z-2(其中k为整数),来产生直流零点(zeros at direct current)或产生在多个频率的单位圆上的复数共轭零点而不是直流零点。本发明的多输入多输出系统42也可使用两个、四个或者更多个模数转换器细胞实作,较佳地,使用至少三个模数转换器细胞实作。
依本发明又一实施方式,提供一种形成多输入多输出系统的方法。上述方法包含下列步骤:提供两个输入信号;提供多个模数转换器细胞结构(即模数转换器细胞,例如图2所示的第一模数转换器细胞44、第二模数转换器细胞46、第三模数转换器细胞48),每一模数转换器细胞结构接收第一输入信号与第二输入信号的组合以及其他模数转换器细胞结构的多个量化噪声信号的组合作为输入,模数转换器细胞结构产生多个第一输出信号及量化噪声信号;使用多个加法器模块(例如图2所示之加法器模块50、52)来接收第一输出信号,并且对第一输出信号进行选择所得到的组合执行加法或者减法,加法器模块产生多个第二输出信号;以及使用多个除法模块(例如图2所示之除法模块54、56)来接收第二输出信号,并且以预定因子对第二输出信号执行除法操作,除法模块产生多输入多输出系统的多个最终输出信号。
本发明具有多种优点,例如对应相同的信噪比效能而减小面积,以及对应相同的信噪比效能降低耗能。同时,由于使用了噪声耦合,所以会增加量化噪声整形的阶次。
本发明虽以较佳实施方式揭露如上,然其并非用以限定本发明的范围,任何本领域的技术人员,在不脱离本发明的精神和范围内,当可做些许的更动与润饰,因此本发明的保护范围当视权利要求所界定者为准。

Claims (20)

1.一种多输入多输出系统,包含:
第一输入信号与第二输入信号;
多个模数转换器细胞结构,每一模数转换器细胞结构接收该第一输入信号与该第二输入信号的组合以及相对该每一模数转换器细胞结构的其他模数转换器细胞结构的多个量化噪声信号的组合作为输入,该多个模数转换器细胞结构产生多个第一输出信号及该多个量化噪声信号;
多个加法器模块,接收该多个第一输出信号,并且对通过对该多个第一输出信号进行选择所得到的组合执行加法或者减法,该多个加法器模块产生多个第二输出信号;以及
多个除法模块,接收该多个第二输出信号,并且以预定因子对该多个第二输出信号执行除法操作,该除法模块产生该多输入多输出系统的多个最终输出信号。
2.如权利要求1所述的多输入多输出系统,其特征在于,该第一输入信号与该第二输入信号的组合包括将该第一输入信号与该第二输入信号相加或者从该第一输入信号减去该第二输入信号。
3.如权利要求1所述的多输入多输出系统,其特征在于,该多个模数转换器细胞结构中每一模数转换器细胞结构皆包含量化噪声转换函数,来产生该多个量化噪声信号。
4.如权利要求3所述的多输入多输出系统,其特征在于,该多个模数转换器细胞结构所包含的量化噪声转换函数是等同的。
5.如权利要求3所述的多输入多输出系统,其特征在于,该多个量化噪声转换函数包含多个直流零点。
6.如权利要求3所述的多输入多输出系统,其特征在于,该多个量化噪声转换函数包含在多个频率的单位圆上的多个复数共轭零点,而不包含直流零点。
7.如权利要求1所述的多输入多输出系统,其特征在于,该多个模数转换器细胞结构包含至少三个模数转换器细胞结构。
8.如权利要求1所述的多输入多输出系统,其特征在于,该多个模数转换器细胞结构包含Δ∑模数转换器结构。
9.如权利要求1所述的多输入多输出系统,其特征在于,该多个模数转换器细胞结构被排列,以使得每一模数转换器细胞结构皆包含具有电路转换函数模块以及量化器的前馈路径。
10.如权利要求1所述的多输入多输出系统,其特征在于,该多个模数转换器细胞结构被排列,以使得每一模数转换器细胞结构皆包含具有数模转换器的反馈路径。
11.一种形成多输入多输出系统的方法,包含:
提供第一输入信号与第二输入信号;
提供多个模数转换器细胞结构,每一模数转换器细胞结构接收该第一输入信号与该第二输入信号的组合以及相对该每一模数转换器细胞结构的其他模数转换器细胞结构的多个量化噪声信号的组合作为输入,该多个模数转换器细胞结构产生多个第一输出信号及该多个量化噪声信号;
使用多个加法器模块来接收该多个第一输出信号,并且对通过对该多个第一输出信号进行选择所得到的组合执行加法或者减法,该多个加法器模块产生多个第二输出信号;以及
使用多个除法模块来接收该多个第二输出信号,并且以预定因子对该多个第二输出信号执行除法操作,该除法模块产生该多输入多输出系统的多个最终输出信号。
12.如权利要求11所述的形成多输入多输出系统的方法,其特征在于,该第一输入信号与该第二输入信号的组合包括将该第一输入信号与该第二输入信号相加或者从该第一输入信号减去该第二输入信号。
13.如权利要求11所述的形成多输入多输出系统的方法,其特征在于,该多个模数转换器细胞结构中每一模数转换器细胞结构皆包含量化噪声转换函数,来产生该多个量化噪声信号。
14.如权利要求13所述的形成多输入多输出系统的方法,其特征在于,该多个模数转换器细胞结构所包含的量化噪声转换函数是等同的。
15.如权利要求13所述的形成多输入多输出系统的方法,其特征在于,该多个量化噪声转换函数包含多个直流零点。
16.如权利要求13所述的形成多输入多输出系统的方法,其特征在于,该多个量化噪声转换函数包含在多个频率的单位圆上的多个复数共轭零点,而不包含直流零点。
17.如权利要求11所述的形成多输入多输出系统的方法,其特征在于,该多个模数转换器细胞结构包含至少三个模数转换器细胞结构。
18.如权利要求11所述的形成多输入多输出系统的方法,其特征在于,该多个模数转换器细胞结构包含Δ∑模数转换器结构。
19.如权利要求11所述的形成多输入多输出系统的方法,其特征在于,该多个模数转换器细胞结构被排列,以使得每一模数转换器细胞结构皆包含具有电路转换函数模块以及量化器的前馈路径。
20.如权利要求11所述的形成多输入多输出系统的方法,其特征在于,该多个模数转换器细胞结构被排列,以使得每一模数转换器细胞结构皆包含具有数模转换器的反馈路径。
CN201210108145.4A 2011-07-15 2012-04-13 多输入多输出系统及其形成方法 Active CN102882524B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/183,438 2011-07-15
US13/183,438 US8390495B2 (en) 2011-07-15 2011-07-15 MIMO delta-sigma delta analog-to-digital converter using noise canceling

Publications (2)

Publication Number Publication Date
CN102882524A true CN102882524A (zh) 2013-01-16
CN102882524B CN102882524B (zh) 2015-07-22

Family

ID=47483709

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210108145.4A Active CN102882524B (zh) 2011-07-15 2012-04-13 多输入多输出系统及其形成方法

Country Status (7)

Country Link
US (1) US8390495B2 (zh)
EP (1) EP2732554B1 (zh)
JP (1) JP5519080B2 (zh)
KR (1) KR101479151B1 (zh)
CN (1) CN102882524B (zh)
TW (1) TWI466475B (zh)
WO (1) WO2013012390A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106374986A (zh) * 2016-11-16 2017-02-01 中国科学技术大学 一种信号接收机、信号接收方法及多用户多天线系统

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5809590B2 (ja) * 2012-03-21 2015-11-11 株式会社アドバンテスト 信号発生装置および信号発生方法
KR102384362B1 (ko) 2015-07-17 2022-04-07 삼성전자주식회사 노이즈를 성형하기 위한 델타 시그마 변조기 그리고 이를 포함하는 오디오 코덱
CN106888019A (zh) * 2015-12-15 2017-06-23 西安富成防务科技有限公司 一种adc有效位检测系统
US9929742B2 (en) * 2016-08-17 2018-03-27 Mediatek Inc. Feed-forward operational amplifier noise cancellation technique and associated filter and delta-sigma modulator

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1612485A (zh) * 2003-10-28 2005-05-04 松下电器产业株式会社 德耳塔-西格玛调制装置
CN1647404A (zh) * 2002-04-22 2005-07-27 Ipr许可公司 多输入多输出无线电收发机
US20070080844A1 (en) * 2005-10-06 2007-04-12 Denso Corporation Analog-to-digital conversion method and analog to digital converter

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7136430B2 (en) * 2003-03-31 2006-11-14 Nortel Networks Limited Digital receiver and method
US6987953B2 (en) * 2003-03-31 2006-01-17 Nortel Networks Limited Digital transmitter and method
US7190288B2 (en) * 2003-06-27 2007-03-13 Northrop Grumman Corp. Look-up table delta-sigma conversion
CN1826730A (zh) * 2003-07-24 2006-08-30 皇家飞利浦电子股份有限公司 具有改进无损压缩和高保真度音频优良音频品质的噪声-整形装置和方法
US7049990B2 (en) * 2003-09-05 2006-05-23 Broadcom Corporation Single loop feed-forward modulator with summing flash quantizer and multi-bit feedback
US6880262B1 (en) 2003-09-30 2005-04-19 Broadcom Corporation Continuous time ΔΣ ADC with dithering
GB2408858B (en) * 2003-12-05 2006-11-29 Wolfson Ltd Word length reduction circuit
JP3785175B2 (ja) * 2004-03-30 2006-06-14 株式会社東芝 多入力a/d変換装置及びこれを用いた無線受信機
US7924909B2 (en) * 2004-06-02 2011-04-12 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for interference cancellation in wireless receivers
US7277032B2 (en) * 2005-10-21 2007-10-02 Realtek Semiconductor Corp. Low-pass filter based delta-sigma modulator
US8411788B2 (en) * 2005-11-18 2013-04-02 Qualcomm, Incorporated Digital transmitters for wireless communication
US7479911B2 (en) * 2006-08-24 2009-01-20 Board Of Trustees Of Michigan State University Multiple input multiple output analog-to-digital converter
FI20065832A0 (fi) * 2006-12-21 2006-12-21 Nokia Corp Laite käsittäen taajuusselektiivisen piirin ja menetelmä
US7525464B2 (en) * 2007-05-29 2009-04-28 National Semiconductor Corporation Sigma-delta modulator with DAC resolution less than ADC resolution
US7411534B1 (en) 2007-06-20 2008-08-12 Cirrus Logic, Inc. Analog-to-digital converter (ADC) having integrator dither injection and quantizer output compensation
KR100976725B1 (ko) * 2007-12-17 2010-08-19 한국전자통신연구원 다중 안테나를 이용한 고속 무선통신 시스템용 송신 및수신 장치와, 그 방법 및 이에 이용되는 디지털 중간주파수송신 신호 처리 방법
US8537745B2 (en) 2008-06-02 2013-09-17 Qualcomm Incorporated Multiplexing arrangements for multiple receive antennas
EP2522077B1 (en) * 2010-01-05 2019-05-29 Syntropy Systems, LLC Sampling/quantization converters
JP5636226B2 (ja) * 2010-08-16 2014-12-03 ルネサスエレクトロニクス株式会社 半導体集積回路およびその動作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1647404A (zh) * 2002-04-22 2005-07-27 Ipr许可公司 多输入多输出无线电收发机
CN1612485A (zh) * 2003-10-28 2005-05-04 松下电器产业株式会社 德耳塔-西格玛调制装置
US20070080844A1 (en) * 2005-10-06 2007-04-12 Denso Corporation Analog-to-digital conversion method and analog to digital converter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106374986A (zh) * 2016-11-16 2017-02-01 中国科学技术大学 一种信号接收机、信号接收方法及多用户多天线系统

Also Published As

Publication number Publication date
WO2013012390A1 (en) 2013-01-24
US20130015987A1 (en) 2013-01-17
CN102882524B (zh) 2015-07-22
EP2732554A1 (en) 2014-05-21
US8390495B2 (en) 2013-03-05
TW201304442A (zh) 2013-01-16
EP2732554A4 (en) 2015-06-03
KR101479151B1 (ko) 2015-01-05
JP5519080B2 (ja) 2014-06-11
EP2732554B1 (en) 2018-08-01
JP2013541252A (ja) 2013-11-07
KR20130136531A (ko) 2013-12-12
TWI466475B (zh) 2014-12-21

Similar Documents

Publication Publication Date Title
CN102882524B (zh) 多输入多输出系统及其形成方法
US20130101074A1 (en) Programmable, frequency agile direct conversion digital receiver with high speed oversampling
CN109167623B (zh) 一种应用于毫米波多天线系统的混合波束成形系统及其毫米波多天线系统
CN104115406A (zh) 连续时间的mashς-δ模数转换
CN101601185A (zh) 包括频率选择电路的装置和方法
CN105763210A (zh) 低功率谐波唤醒无线电
US20140314178A1 (en) Digital wireless transmitter having parallel structure and wireless communication system including the same
Choi et al. Antenna selection for large-scale MIMO systems with low-resolution ADCs
CN102891682A (zh) 可重构模数转换器调制器结构及其排列、使用方法
US9998138B1 (en) Time-multiplexed successive approximation register (SAR) analog-to-digital converter (ADC) circuits for multi-channel receivers
US9118423B1 (en) Optical conversion system and method with multiple amplitude processing
CN110176950B (zh) 一种低精度adc大规模mimo系统上行链路最优量化比特数目计算方法
CN104067522A (zh) 模数转换器
US9391631B1 (en) Processing system with encoding for processing multiple analog signals
CN101395880A (zh) 用于产生正交采样时钟信号的方法和设备
CN107968659A (zh) 用于软件定义无线电中的联合均衡和噪声整形的方法和设备
Ahmed et al. An optimal low-complexity energy-efficient ADC bit allocation for massive MIMO
CN104054312B (zh) 基于多相调制生成输出信号的发射机前端装置
CN106899523B (zh) 用于多输入多输出通信系统的接收器装置及其控制方法
CN109660285B (zh) 一种mimo体制中基于共参考的波束赋形实现方法
CN101977020B (zh) 数字上、下变频系统及其实现方法
CN107070451B (zh) 一种大规模mimo系统中设备adc精度配置方法
WO2015195183A2 (en) Narrowband bitstream beam-former with an integrated array of continuous-time bandpass sigma-delta modulators
CN109088641B (zh) 一种基于fpga的数字接收机系统及射频模数转换方法
CN211018810U (zh) 一种基于delta-sigma的相位调制电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant