CN102854458A - 一种兼容高速和低速布局的验证设计方法 - Google Patents

一种兼容高速和低速布局的验证设计方法 Download PDF

Info

Publication number
CN102854458A
CN102854458A CN2012102978630A CN201210297863A CN102854458A CN 102854458 A CN102854458 A CN 102854458A CN 2012102978630 A CN2012102978630 A CN 2012102978630A CN 201210297863 A CN201210297863 A CN 201210297863A CN 102854458 A CN102854458 A CN 102854458A
Authority
CN
China
Prior art keywords
speed
electric capacity
low speed
layout
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012102978630A
Other languages
English (en)
Other versions
CN102854458B (zh
Inventor
宗艳艳
李鹏翀
张柯柯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201210297863.0A priority Critical patent/CN102854458B/zh
Publication of CN102854458A publication Critical patent/CN102854458A/zh
Application granted granted Critical
Publication of CN102854458B publication Critical patent/CN102854458B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明提供一种兼容高速和低速布局的验证设计方法,是把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,本发明的方法能够更好的兼容高速和低速设计,这样既节约了成本和缩短了设计周期,也不会在运行高速链路的情况时,由于存在多余的焊盘,增加了信号的反射,从而产生了对高速信号传输性能的影响。

Description

一种兼容高速和低速布局的验证设计方法
技术领域
本发明涉及一种PCB设计以及制作技术领域, 具体地说是一种兼容高速和低速布局的验证设计方法。
背景技术
根据FPGA具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。我们在设计一款新的大型服务器等大型设备时,尤其涉及到需要我们自己独立设计芯片的时候,往往需要使用FPGA接口设计来进行验证。因为自己设计芯片时,流一次片就需要花费几百万美金。并且芯片设计也不是一次两次就能够设计成功的。其中流片也需要花费时间。为了节约资金以及缩短设计周期。我们都会使用FPGA接口设计来做验证。现在的FPGA芯片一般都是兼容高速和低速设计的。一般的情况针我们都是对高速部分与低速部分分别进行设计验证。为了节约成本和缩短设计周期,我们也会把高速设计和低速设计兼容在一个设计里。这样不仅在原理图的连接关系上有变化,在PCB的设计上也需要特殊的布局方式,才能够更好的兼容两种设计。在这个技术背景下,我们研究出一个既能运行低速设计又能运行高速设计,而且运行高速设计时,不会由于存在多余的焊盘,增加了信号的反射,从而产生了对高速信号传输性能的影响的布局的方法。
发明内容
本发明的目的是提供一种兼容高速和低速布局的验证设计方法。
本发明的目的是按以下方式实现的,把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,验证原理图设计上的变化步骤如下:
1)在运行低速时,CPU一对差分管脚输出链路分别并联两个电阻,四个电阻的另一端分别连接FPGA的四个低速管脚,电容链路断开,即让电容不起作用;
2)运行高速的时候,CPU的一对差分管脚输出链路连接FPGA的一对高速管脚脚,中间分别串联一个电容,即让电阻不起作用;
3)将步骤1)、2)这两种方式做到一块PCB板上,通过摆放器件和通断走线进行布局的验证,就能更好的实现布局的高低速兼容。
本发明的兼容高速和低速布局的验证设计方法优异效果如下:
现在的FPGA接口设计往往都是兼容高速和低速的,我们一般的情况针对高速部分与低速部分分别进行设计验证,但是有时为了项目开发的时间和节约成本,我们会考虑接口高低速兼容的设计。这样不仅在原理图的设计上有所变化,在PCB的设计上我们更应该思考如何设计才能够更好的实现高低速兼容。本文提出的这种布局的方法能够更好的兼容高速和低速设计。这样既节约了成本和缩短了设计周期,也不会在运行高速链路的情况时,由于存在多余的焊盘,增加了信号的反射,从而产生了对高速信号传输性能的影响。
附图说明
 图1是图1高低速兼容设计链路拓扑结构示意图;
图2是传统的拓扑的结构示意图;
图3是把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠的结构示意图;
图4是在运行高低速链路时电容和电阻分别不上件的结构示意图;
图5是断开走线位置的示意图。
具体实施方式
 参照说明书附图对本发明的兼容高速和低速布局的验证设计方法作以下详细地说明。
如下图1高低速兼容设计链路拓扑说明图所示,原理图设计上的变化,在运行低速时,CPU一对差分管脚输出链路分别并联两个电阻,四个电阻的另一端分别连接FPGA的四个低速管脚,电容链路断开,即电容不起作用。
运行高速的时候,CPU的一对差分管脚输出链路连接FPGA的一对高速管脚脚,中间分别串联一个电容,即电阻不起作用。电阻和电容的封装是相同的。
下列图2示,斜填充线的的部分为电容,交叉填充线的的部分为电阻。如图2所示是我们一般常使用的拓扑形势。运行低速的时候,对信号要求的质量不是很高,所以在不上电容的情况下运行良好,但是运行高速的时候,这时我们对信号的质量要求比较高,尤其阻抗和损耗对信号的影响。运行高速链路时,电阻不上件,只焊接电容。这样链路上的两个焊盘将影响链路的阻抗,产生阻抗不连续,从而产生信号反射。
本发明提到的这种布局方法可以有效的控制由于多余焊盘引起的信号反射,同时也节约焊盘和空间。
 如图3所示,把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠。这样在运行低速链路的时候,如图4所示电容不上件。运行高速链路的时候,电阻不上件。如图5所示,电容两个焊盘由于走线短路,所以需要我们手动,使用工具刀把图5绿色部分的线割开,然后再焊接上我们需要的电容。这样就可以验证我们高速链路。不存在多余的焊盘。不会产生因存在多余焊盘导致的信号反射。
实施例
1)按照图3所示,把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠;
2)运行低速的时候,如图4所示电容是不上件的;
3)运行高速的时候,电阻不上件。如图5所示,电容两个焊盘这时是短路的,所以需要我们手动,使用工具刀把图5断线点部分的线割开,然后再焊上我们需要的电容。
除说明书所述的技术特征外,均为本专业技术人员的已知技术。

Claims (1)

1.一种兼容高速和低速布局的验证设计方法, 其特征在于把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然后再焊接上需要的电容,通过这样的方式验证高速链路,这样不存在多余的焊盘,不会产生因存在多余焊盘导致的信号反射,验证原理图设计上的变化步骤如下:
1)在运行低速时,CPU一对差分管脚输出链路分别并联两个电阻,四个电阻的另一端分别连接FPGA的四个低速管脚,电容链路断开,即让电容不起作用;
2)运行高速的时候,CPU的一对差分管脚输出链路连接FPGA的一对高速管脚脚,中间分别串联一个电容,即让电阻不起作用;
3)将步骤1)、2)这两种方式做到一块PCB板上,通过摆放器件和通断走线进行布局的验证,就能更好的实现布局的高低速兼容。
CN201210297863.0A 2012-08-21 2012-08-21 一种兼容高速和低速布局的验证设计方法 Active CN102854458B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210297863.0A CN102854458B (zh) 2012-08-21 2012-08-21 一种兼容高速和低速布局的验证设计方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210297863.0A CN102854458B (zh) 2012-08-21 2012-08-21 一种兼容高速和低速布局的验证设计方法

Publications (2)

Publication Number Publication Date
CN102854458A true CN102854458A (zh) 2013-01-02
CN102854458B CN102854458B (zh) 2016-01-20

Family

ID=47401209

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210297863.0A Active CN102854458B (zh) 2012-08-21 2012-08-21 一种兼容高速和低速布局的验证设计方法

Country Status (1)

Country Link
CN (1) CN102854458B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106484641A (zh) * 2016-10-08 2017-03-08 郑州云海信息技术有限公司 一种可切换高低速端口的fpga板卡及服务器
CN107194093A (zh) * 2017-05-27 2017-09-22 郑州云海信息技术有限公司 一种高速板卡互联链路的设计方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1175837A (zh) * 1996-08-30 1998-03-11 中国人民解放军保密委员会技术安全研究所 高速、低速码率变换电路
US6208161B1 (en) * 1998-01-09 2001-03-27 Advantest Corp. Differential signal transmission circuit
CN101191819A (zh) * 2006-11-21 2008-06-04 国际商业机器公司 Fpga、fpga配置、调试系统和方法
CN1980062B (zh) * 2005-12-09 2011-08-10 中兴通讯股份有限公司 一种降低fpga芯片功耗的电路和方法
CN102495354A (zh) * 2011-12-30 2012-06-13 常州工学院 电路板测试系统的测试工作方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1175837A (zh) * 1996-08-30 1998-03-11 中国人民解放军保密委员会技术安全研究所 高速、低速码率变换电路
US6208161B1 (en) * 1998-01-09 2001-03-27 Advantest Corp. Differential signal transmission circuit
CN1980062B (zh) * 2005-12-09 2011-08-10 中兴通讯股份有限公司 一种降低fpga芯片功耗的电路和方法
CN101191819A (zh) * 2006-11-21 2008-06-04 国际商业机器公司 Fpga、fpga配置、调试系统和方法
CN102495354A (zh) * 2011-12-30 2012-06-13 常州工学院 电路板测试系统的测试工作方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106484641A (zh) * 2016-10-08 2017-03-08 郑州云海信息技术有限公司 一种可切换高低速端口的fpga板卡及服务器
CN106484641B (zh) * 2016-10-08 2019-08-02 郑州云海信息技术有限公司 一种可切换高低速端口的fpga板卡及服务器
CN107194093A (zh) * 2017-05-27 2017-09-22 郑州云海信息技术有限公司 一种高速板卡互联链路的设计方法

Also Published As

Publication number Publication date
CN102854458B (zh) 2016-01-20

Similar Documents

Publication Publication Date Title
CN103344791B (zh) 一种测试基板及采用该测试基板制造的探针卡
CN107766213A (zh) 一种实现nvme硬盘点灯的方法及系统
CN104348673A (zh) 一种调测的方法、主控板和业务板
CN102739472B (zh) 一种服务器高频数据传输的稳定性测试方法
CN104246521A (zh) 智能变电站继电保护功能自动测试的方法及装置
CN102427663A (zh) 高速pcb设计信号阻抗的控制方法
CN102854458B (zh) 一种兼容高速和低速布局的验证设计方法
CN202151006U (zh) 一种印刷电路板在制板
CN201917293U (zh) Pcb板通孔检测夹具
CN102880583B (zh) 一种多路服务器动态链路配置装置和方法
CN103675653A (zh) 一种卫星移动终端机中cpld的测试方法
CN107729277B (zh) 一种多功能复用高速信号co-lay走线结构及走线方法
CN204116387U (zh) 一种液晶显示模块短路测试适配器
CN104065664A (zh) 一种云服务器验证系统
CN104239171A (zh) 测试装置及其操作方法
TWM618100U (zh) 測試機之結構改良
CN105740119A (zh) 一种芯片及芯片内多核的调试方法
CN209132718U (zh) 一种标准pcie子卡及ocp子卡的供电治具
CN203027591U (zh) 一种pcb板
CN103308844B (zh) 测试样板、故障定位方法、控制板和夹具的调试方法
TW201310559A (zh) 半導體元件堆疊結構測試方法
CN102065185B (zh) 数字用户线dsl电路板链路故障检测方法及装置
CN206627797U (zh) 一种基于Modbus的多路数据采集系统
CN200976011Y (zh) 高压真空断路器测试治具
CN213715352U (zh) 一种验证高速serdes眼图受地平面跨分割影响的夹具

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant