CN102842577B - 高压电阻半导体装置与制造高压电阻半导体装置的方法 - Google Patents
高压电阻半导体装置与制造高压电阻半导体装置的方法 Download PDFInfo
- Publication number
- CN102842577B CN102842577B CN201110170369.3A CN201110170369A CN102842577B CN 102842577 B CN102842577 B CN 102842577B CN 201110170369 A CN201110170369 A CN 201110170369A CN 102842577 B CN102842577 B CN 102842577B
- Authority
- CN
- China
- Prior art keywords
- cathode electrode
- semiconductor device
- resistance
- polysilicon resistance
- anode electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了一种高压电阻半导体装置与制造高压电阻半导体装置的方法。半导体装置包括半导体衬底、横向半导体二极管、场绝缘结构与多晶硅电阻。二极管形成在半导体衬底的表面区域中,且包含阴极电极与阳极电极。场绝缘结构配置阴极电极与阳极电极之间。多晶硅电阻形成在场绝缘结构上,并介于阴极电极与阳极电极之间。多晶硅电阻电性连接至阴极电极,并电性绝缘于阳极电极。
Description
技术领域
本发明是有关于半导体技术,特别是有关于适合用以提供高压电阻的半导体装置及其制造方法。
背景技术
半导体高压(HV)二极管例如图1中所示的HV二极管100是已知的,举例而言,是用于半导体装置中的驱动器或类似的元件中。二极管100包含阴极102与阳极104。一般的方法是排列阴极与多晶硅电阻110并联以达隔离目的。图1B显示图1A中二极管100与电阻110的等效电路图。高压输入112是典型地提供至阴极102与电阻110之间的二极管100的阴极102。
如图1A中所示,多晶硅电阻110是典型地形成包含伸长的条纹的图案。伸长的条纹被连接在一起以形成多晶硅结构。多晶硅结构具有根据期望的电阻而选择出的长度。结果,图1A中显示的一般的电阻110占据半导体装置的布局面积的一些部分114,额外于二极管100的布局面积。因此期望减少电阻110占据的布局面积114,以缩减包含HV二极管的半导体布局的尺寸。
发明内容
一种半导体装置与半导体装置相关的方法。根据本发明的一方面,半导体装置可包括半导体衬底与横向半导体二极管,横向半导体二极管形成在半导体衬底的表面区域中。二极管可具有阴极电极与阳极电极。场绝缘结构可设置在阴极电极与阳极电极之间。多晶硅电阻可形成在场绝缘结构上或在阴极电极与阳极电极之间。多晶硅电阻可电性连接至阴极电极并电性绝缘于阳极电极。
于一些实施例中,多晶硅电阻可形成在场绝缘结构的上表面上以至少部分围绕阴极电极。多晶硅电阻可包括多个半环区块,同心排列在阴极电极与阳极电极之间。区块可包含至少一最内区块,电性连接至阴极电极。邻近的区块被电性连接以从阴极电极至半导体二极管外部的末端形成连续的多晶硅电阻结构。
于一些实施例中,阳极电极包含环状结构,围绕阴极电极。
于一些实施例中,多晶硅电阻包含多个半环区块排列成一同心图案,阳极电极围绕半环区块。
根据本发明的另一方面,制造半导体装置的方法可包括提供半导体衬底,与形成横向半导体二极管于半导体衬底的表面区域中。横向半导体二极管的形成可包含形成阴极电极与形成阳极电极。方法也可包含形成场绝缘结构于阴极电极与阳极电极之间,与形成多晶硅电阻于场绝缘结构上,与阴极电极与阳极电极之间。多晶硅电阻的形成可包含形成多晶硅电阻电性连接至阴极电极并电性绝缘于阳极电极。
于一些实施例中,多晶硅电阻的形成可包含形成多晶硅电阻于场绝缘结构的上表面上以至少部分围绕阴极电极。多晶硅电阻的形成可包含形成多晶硅电阻以包含多个半环区块,半环区块同心排列在阴极电极与阳极电极之间。多晶硅电阻的形成可包含形成区块以包含至少一最内区块,最内区块电性连接至阴极电极。多晶硅电阻的形成可包含形成邻近的区块以电性连接,以从阴极电极至半导体二极管外部的末端形成连续的多晶硅电阻结构。
于一些实施例中,阳极电极的形成包含形成环状结构,如阳极电极围绕阴极电极。
于一些实施例中,多晶硅电阻的形成可包含形成多晶硅电阻以包含多个半环区块排列成一同心图案。阳极电极可围绕半环区块。
下文特举较佳实施例,并配合所附图式,作详细说明如下:
附图说明
图1A显示一般HV二极管与多晶硅电阻装置的平面图。
图1B显示对应图1A中显示的装置的电路图。
图2显示根据本发明的HV二极管与多晶硅电阻装置的平面图。
图3A与图3B显示对应于图2中所示的装置的电路图。
图4A显示沿图2中剖面线A-A绘制的剖面图。
图4B显示沿图2中剖面线B-B绘制的剖面图。
图5显示一实施例的多晶硅电阻的部分平面图。
图6A-图6O显示半导体装置的工艺。
【主要元件符号说明】
先前技术:
102阴极
104阳极
100二极管
110多晶硅电阻
112高压输入
114部分
实施方式:
200:半导体装置
202:二极管
204:多晶硅电阻
204a:电阻结构
204a_1、204a_2:电阻结构
204b:区块
204c:电阻次结构
204d:电阻次区块
204e:接触区域
206:半导体衬底
208:阴极电极
210:阳极电极
212:漂移通道
212a:表面区域
212b:衬层
214:场氧化结构
216:接触
218、220:末端
230:高压n型阱区域
232:第一P型阱
234:第二P型阱
236:P+埋藏扩散区域
238:N+埋藏扩散区域
240:P+刺激区域
242:N+埋藏扩散区域
244:栅极结构
246:栅氧化层
246a:氧化层
247:多晶硅层
248:层间介电结构
249:硅化钨层
250:阳极接触区域
252:阴极接触区域
254:电阻接触区域
260:掩模层
262:氧化层
264:多晶硅层
266:掩模材料
268:间隙壁
270、272:掩模层
a1、a2:宽度
c1、c2、d1、e1:尺寸
具体实施方式
本申请的实施例请参照图2至图6L作详细说明。
图2显示半导体装置200的平面图。半导体装置200包含HV二极管202与多晶硅电阻204。图3A-图3B显示半导体装置200的等效电路图。图4A显示半导体装置200沿着图2中剖面线A-A所绘制的剖面图。图4B显示半导体装置200沿着图2中剖面线B-B所绘制的剖面图。
请参照图2,二极管202是横向半导体装置,形成在半导体衬底206(显示在图4A与图4B中)的表面区域中。二极管202包含中心的阴极电极208。阳极电极210围绕阴极电极208。阴极电极208可为环状的盘形电极,且阳极电极210可为环状电极其同心地围绕阴极电极208。阴极电极208与阳极电极210是通过漂移区域212(显示在图4A与图4B中)分开,漂移区域212以一般符合二极管的方法控制阴极电极208与阳极电极210之间的电流流动。
电阻204配置在阴极电极208与阳极电极210之间的空间中的漂移区域212上。更明确地来说,如显示图4A与图4B所示,电阻204可以一组配置在场氧化(FOX)结构214上的多晶硅结构204a形成,FOX结构214被配置在漂移区域212上。注意虽然图显示电阻204是直接形成在FOX结构214的上表面上,然也能使用其它的排列方式,举例来说,一或更多额外的薄膜被配置在FOX结构214与电阻204之间。电阻204电性连接至在接触216的阴极电极208。电阻204电性绝缘于阳极电极210,然而延伸至阳极电极210上至末端218以连接其它装置。
电阻204可因此形成在FOX结构214的上表面上。电阻204至少部分围绕阴极电极208,且阳极电极210也至少部分围绕电阻204。此排列有利地允许提供装置200电阻204,而不占据二极管202外部的额外布局区域,这与图1A所示的占据额外布局面积114的电阻110不同。
图3A显示半导体装置200的等效电路图。二极管202是与电阻204并联,如此电阻204是提供于阴极电极208与外部的末端218之间。阴极电极208也电性连接至高压(HV)末端220。
在图2显示的布局中,电阻204是由一对多晶硅电阻结构204a构成,多晶硅电阻结构204a在阴极电极208与外部的末端218之间平行地互相连接。每个多晶硅电阻结构204a是由一组同心的环状电阻区块204b构成,每个区块204b在图3A中是绘示成个别的电阻。在图2显示的实施例中,最内的电阻区块204b可连接至阴极电极208,而最外的电阻区块204b可连接至外部的末端218。最内的与最外的区块204b之间的邻近的电阻区块204b被连接在一起以在阴极电极208与外部的末端218之间形成两组平行的电阻。
图3B中所示,一或更多区块204b可通过改变布局设计任选地进一步分成一组两或更多平行的电阻次结构204c,电阻次结构204c各由一些电阻次区块204d构成。熟悉本技艺的人士将了解此改变将允许微调电阻204的总电阻。应注意电阻结构204a、区块204b、次结构204c与次区块204d的确实数目可从图示所绘示的实施例提供的数目改变。
图5显示部分电阻204的平面图。更明确地来说,图5显示一对电阻结构204a(在图5中分开表示成204a_1与204a_2)各个的一对区块204b。图5更清楚绘示区块204b能怎样排列成一组同心的环状多晶硅结构。各结构可具有预定的宽度a1或a2。根据电阻204期望的总电阻值与其它考虑例如布局限制,宽度a1可等于宽度a2,或宽度a1可异于宽度a2。同心邻近的区块204b之间的空间可根据设计限制,例如为了避免在制造过程中短路来做选择。区块204b是通过金属接触区域204e互相连接。
尺寸c1与c2表示形成部分接触区域204e的金属结构的各别长度。尺寸d1表示电阻区块204b的邻近末端之间的距离。尺寸e1表示电阻区块204b的邻近的接触结构204e之间的距离。电阻结构204a_1与204a_2是等距离自阴极电极208,因此构成相对的对应电阻结构204a。较佳的,每个此相对的对应电阻结构204a对是对称的,如此相对的对应电阻结构204a对的各个的尺寸是相同的。
请参照图4A与图4B,之后将说明可用来制造半导体装置200的工艺(显示在图6A-图6O中)的实施例。
图4A显示半导体装置200沿图2中剖面线A-A绘制的剖面图。图4B显示半导体装置200沿图2中剖面线B-B绘制的剖面图。
半导体装置200可形成在半导体衬底206上。半导体衬底206典型地为硅,具有第一导电型,典型地为P导电型。漂移通道212具有第二导电型,典型地为N导电型。漂移通道212被形成在衬底206的高压n型阱(HVNW)区域230中。漂移信道212可包含n型表面区域212a,通过p型衬层212b自HVNW区域230分开。
阳极区域210包含第一P型阱232与第二P型阱234。第一P型阱232形成在衬底206中,且第二P型阱234形成在HVNW区域230中。P+埋藏扩散区域236形成在第一P型阱232中。N+埋藏扩散区域238形成在第二P型阱234中。此外,P+刺激(pickup)区域240形成在邻近于N+埋藏扩散区域238的第二P型阱234中。阴极区域208包含N+埋藏扩散区域242,形成在HVNW区域230中。
多层栅极结构244包含栅氧化层246与一或更多额外的栅极层,其可包含,举例来说,多晶硅层247位于栅氧化层246上,与硅化钨(WSi)层249于多晶硅层247上。部分栅极结构244称为场板,延伸于FOX结构214上。FOX结构214是相当厚的绝缘区域延伸在阴极208与阳极210之间。举例来说,也在装置200的角落与第一P阱232及第二P阱234之间形成额外的FOX区域214以作为隔离结构。
图4A与图4B也显示电阻区块204b,形成在阴极208与阳极210之间的FOX结构214的上表面上。电阻区块204b可为单或多层多晶硅结构。电阻区块204在图4A中通过层间介电(ILD)结构248互相电性绝缘。图4B显示金属结构用作接触区域204e,电性连接至邻近的电阻区块204b。
图4A显示阳极接触区域250与阴极接触区域252。阳极接触区域250是导电材料,典型地为金属,提供电性连接至埋藏扩散区域236、238与240,与栅极结构244。阴极接触区域252也为导电材料,典型地为金属,提供电性连接至埋藏扩散区域242。
图4B显示阴极接触区域252如何也通过连接埋藏扩散区域242至最内电阻区块204b而在阴极208与电阻204之间提供电性连接。图4B也显示电阻接触区域254,在最外的电阻区块204b与外部的末端218(显示在图2中)之间提供电性连接。
请参照图6A-图6O,其绘示一实施例中适合用以制造半导体装置200的工艺。图6A-图6K显示的图标与沿着图2中剖面线A-A与剖面线B-B绘制的剖面图相同。图6L与图6M显示沿剖面线A-A的金属化过程,而图6N与图6O显示沿剖面线B-B的金属化过程。
从图6A的P型硅衬底206开始,举例来说,首先使用已知的光刻与HVNW注入工艺形成HVNW区域230。然后,在图6B,再次通过已知的光刻与离子注入工艺形成第一P型阱232与第二P型阱234。在图6C,根据已知的光刻与离子注入工艺形成n型表面区域212a与p型衬层212b。然后,图6D显示可用以形成FOX区域214的光刻、氧化与刻蚀工艺的结果。
然后,通过如图6E与图6F所示的工艺形成栅极结构244。图6E显示将变成栅氧化层246的氧化层246a。氧化层246a可利用牺牲氧化(sacrificial oxidation;SAC)工艺形成。然后),使用沉积工艺在氧化层246a上沉积多晶硅层247,然后在多晶硅层247上沉积WSi层249。然后在WSi层249上选择性地沉积掩模层260,且随后进行的刻蚀结果显示在图6F所示的结构中。
在图6G,接着开始形成电阻204的工艺。电阻区块204b可为多层结构结构包含,举例来说,下氧化层与上多晶硅层。为形成这样的结构,可使用例如典型地用以形成PIP电容结构的高温氧化(HTO)工艺来形成下氧化层262,然后后续的PIP多晶硅沉积工艺可用来在氧化层262上沉积多晶硅层264。如图6G中所绘示,多晶硅层264的导电性可通过用以掺杂多晶硅层264的离子注入工艺调变。然后利用光刻工艺刻蚀最终结构以形成如图6H中所示的电阻区块204b。图6H也显示掩模材料266。图6I中显示的间隙壁268也可使用四氧烷基硅(tetra-ethyl-ortho silicate;TEOS)沉积然后进行光刻与刻蚀工艺来形成在电阻区块204b的侧壁上与栅极结构244的侧壁上。
然后,图6J与图6K显示用以形成埋藏扩散区域236、238、240与242的工艺。图6J显示使用光刻法选择性地形成的掩模层270。然后,使用离子注入法扩散露出的区域以形成N+埋藏扩散区域238与242。类似地,图6K显示首先使用光刻法选择性地形成的掩模层272,然后进行离子注入以扩散露出的区域以形成P+埋藏扩散区域236与240。
图6L与图6M显示沿剖面线A-A的金属化工艺,而图6N与图6O显示沿剖面线B-B的金属化工艺。金属化工艺可包含沉积ILD、光刻与刻蚀以制得图6L与图6N中显示的结构。然后进行金属沉积、光刻与刻蚀以制得图6M与图6O中所示的结构。
虽然本发明已以各种实施例发明如上,然其并非用以限定本发明。任何熟悉此项技艺者,在不脱离本发明的精神和范围内,当可做些许更动与润饰,因此本发明的保护范围当视随附的权利要求范围所界定的为准。
Claims (10)
1.一种半导体装置,包括:
一半导体衬底;
一横向半导体二极管,形成在该半导体衬底的一表面区域中,该二极管具有一阴极电极与一阳极电极;
一场绝缘结构,配置在该阴极电极与该阳极电极之间;
多个多晶硅电阻,形成在该场绝缘结构上,并介于该阴极电极与该阳极电极之间,其中该多个多晶硅电阻中的至少一个由一组两个或更多个平行的电阻次结构组成,且该多个多晶硅电阻之间分别有金属结构用作接触区域;以及
该多晶硅电阻被电性连接至该阴极电极,并电性绝缘于该阳极电极。
2.根据权利要求1所述的半导体装置,其中该多晶硅电阻被形成在该场绝缘结构的一上表面上以至少部分围绕该阴极电极。
3.根据权利要求2所述的半导体装置,其中该多晶硅电阻包含多个半环区块,同心排列在该阴极电极与该阳极电极之间。
4.根据权利要求3所述的半导体装置,其中该些半环区块包含至少一最内区块,电性连接至该阴极电极。
5.根据权利要求4所述的半导体装置,其中邻近的该些半环区块被电性连接以从该阴极电极至该半导体二极管外部的一末端形成一连续的多晶硅电阻结构。
6.根据权利要求1所述的半导体装置,其中该阳极电极包含一环状结构,围绕该阴极电极。
7.根据权利要求1所述的半导体装置,其中该多晶硅电阻包含多个半环区块排列成一同心图案,该阳极电极围绕该半环区块。
8.一种制造半导体装置的方法,该方法包括:
提供一半导体衬底;
形成一横向半导体二极管于该半导体衬底的一表面区域中,该横向半导体二极管的形成包含形成一阴极电极与形成一阳极电极;
形成一场绝缘结构于该阴极电极与该阳极电极之间;以及
形成一多晶硅电阻于该场绝缘结构上,与该阴极电极与该阳极电极之间,该多晶硅电阻的形成包含形成该多晶硅电阻电性连接至该阴极电极并电性绝缘于该阳极电极,且该多晶硅电阻由一组两个或更多个平行的电阻次结构组成。
9.根据权利要求8所述的制造半导体装置的方法,其中该多晶硅电阻的形成包含形成该多晶硅电阻于该场绝缘结构的一上表面上以至少部分围绕该阴极电极。
10.根据权利要求9所述的制造半导体装置的方法,其中该多晶硅电阻的形成包含形成该多晶硅电阻以包含多个半环区块,该些半环区块同心排列在该阴极电极与该阳极电极之间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110170369.3A CN102842577B (zh) | 2011-06-20 | 2011-06-20 | 高压电阻半导体装置与制造高压电阻半导体装置的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110170369.3A CN102842577B (zh) | 2011-06-20 | 2011-06-20 | 高压电阻半导体装置与制造高压电阻半导体装置的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102842577A CN102842577A (zh) | 2012-12-26 |
CN102842577B true CN102842577B (zh) | 2015-09-09 |
Family
ID=47369795
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110170369.3A Expired - Fee Related CN102842577B (zh) | 2011-06-20 | 2011-06-20 | 高压电阻半导体装置与制造高压电阻半导体装置的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102842577B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103681662B (zh) * | 2012-09-04 | 2017-07-21 | 旺宏电子股份有限公司 | 半导体结构及其制造方法与操作方法 |
US8785988B1 (en) * | 2013-01-11 | 2014-07-22 | Macronix International Co., Ltd. | N-channel metal-oxide field effect transistor with embedded high voltage junction gate field-effect transistor |
CN104167435B (zh) * | 2014-08-08 | 2017-01-11 | 无锡市晶源微电子有限公司 | 一种带分压环结构的片上高压电阻 |
CN113964118B (zh) * | 2020-07-20 | 2022-12-20 | 无锡华润上华科技有限公司 | 半导体器件 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5455439A (en) * | 1992-01-16 | 1995-10-03 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device which moderates electric field concentration caused by a conductive film formed on a surface thereof |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6750506B2 (en) * | 1999-12-17 | 2004-06-15 | Matsushita Electric Industrial Co., Ltd. | High-voltage semiconductor device |
JP2005005443A (ja) * | 2003-06-11 | 2005-01-06 | Toshiba Corp | 高耐圧半導体装置 |
JP4973238B2 (ja) * | 2007-02-28 | 2012-07-11 | 三菱電機株式会社 | 半導体装置 |
-
2011
- 2011-06-20 CN CN201110170369.3A patent/CN102842577B/zh not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5455439A (en) * | 1992-01-16 | 1995-10-03 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device which moderates electric field concentration caused by a conductive film formed on a surface thereof |
Also Published As
Publication number | Publication date |
---|---|
CN102842577A (zh) | 2012-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10396065B2 (en) | Semiconductor device having a temperature-detecting diode | |
TWI520310B (zh) | 背面通道蝕刻金屬氧化物薄膜電晶體及製程 | |
TWI722390B (zh) | 橫向擴散金屬氧化物半導體裝置及其製造方法 | |
US11588040B2 (en) | LDMOS device and method for forming the same | |
CN108682689B (zh) | 横向扩散金属氧化物半导体结构和其形成方法 | |
TWI695512B (zh) | 橫向擴散金屬氧化物半導體裝置和其製造方法 | |
JP2010245281A (ja) | 半導体装置およびその製造方法 | |
CN102842577B (zh) | 高压电阻半导体装置与制造高压电阻半导体装置的方法 | |
CN108701713A (zh) | 在垂直功率半导体装置中的源极-栅极区域架构 | |
CN108091573A (zh) | 屏蔽栅沟槽mosfet esd结构及其制造方法 | |
CN214797420U (zh) | 逆导型绝缘栅双极型晶体管 | |
US11462615B2 (en) | Semiconductor device | |
US20120292740A1 (en) | High voltage resistance semiconductor device and method of manufacturing a high voltage resistance semiconductor device | |
US20210036150A1 (en) | Lateral double-diffused metal oxide semiconductor component and manufacturing method therefor | |
CN112768447A (zh) | 逆导型绝缘栅双极型晶体管及其制造方法 | |
CN110098124A (zh) | 功率半导体器件和用于制造功率半导体器件的方法 | |
US8513733B2 (en) | Edge termination region of a semiconductor device | |
CN108511341B (zh) | 屏蔽栅沟槽功率器件及其制造方法 | |
CN104347719B (zh) | 半导体装置 | |
CN104465628A (zh) | 一种沟槽功率mosfet器件及其制作方法和静电保护结构 | |
CN113035944A (zh) | 半导体装置 | |
US9041142B2 (en) | Semiconductor device and operating method for the same | |
KR20150107567A (ko) | 반도체 장치 | |
CN106558615B (zh) | 被保护抵抗闩锁的垂直导电集成电子器件和相关制造工艺 | |
JP2022085307A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150909 Termination date: 20190620 |
|
CF01 | Termination of patent right due to non-payment of annual fee |