CN102637924A - 印刷电路板 - Google Patents
印刷电路板 Download PDFInfo
- Publication number
- CN102637924A CN102637924A CN2012100268730A CN201210026873A CN102637924A CN 102637924 A CN102637924 A CN 102637924A CN 2012100268730 A CN2012100268730 A CN 2012100268730A CN 201210026873 A CN201210026873 A CN 201210026873A CN 102637924 A CN102637924 A CN 102637924A
- Authority
- CN
- China
- Prior art keywords
- wavelength
- transmission line
- circuit
- signal
- pcb
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01P—WAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
- H01P1/00—Auxiliary devices
- H01P1/20—Frequency-selective devices, e.g. filters
- H01P1/201—Filters for transverse electromagnetic waves
- H01P1/203—Strip line filters
- H01P1/2039—Galvanic coupling between Input/Output
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01P—WAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
- H01P1/00—Auxiliary devices
- H01P1/20—Frequency-selective devices, e.g. filters
- H01P1/201—Filters for transverse electromagnetic waves
- H01P1/203—Strip line filters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/0239—Signal transmission by AC coupling
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/0248—Skew reduction or using delay lines
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Structure Of Printed Boards (AREA)
Abstract
本发明涉及印刷电路板。提供一种被配置为去除在传输线路中产生的不希望的信号的印刷电路板,这些信号具有作为基本频率的整数倍的频率。沿用于传输数字信号的传输线路3,各自具有为与编码的数字信号的数据速率对应的基本频率的1/4的长度的两个1/4波长线路(5和6)被布置在作为基板(8)的表面层之一的信号布线层处。第一1/4波长线路(5)的一端(15a)开放,并且,另一端(15b)通过地(7)接地。第二1/4波长线路(6)的两端(16a和16b)开放。
Description
技术领域
本发明涉及包含传输数字信号的传输线路的印刷电路板。
背景技术
由于存在对于高速和高清晰度的要求,因此,需要近年来的数字复合机(digital complex machine)和数字照相机高速地传输具有大容量数字信号的信号。为了高速地传输这种大容量数据,需要增加传输线路的数量或提高传输速度。其尺寸减小了并且其密度增大了的印刷电路板在增加传输线路的数量方面具有限制。此外,在对于传输使用电缆的情况下,电缆芯的数量的增加直接导致成本的增加。此外,随着传输速度提高,由于斜行而出现显著的信号定时差异,从而导致难以提供建立时间(setup time)和保持时间(hold time)。因此,广泛地使用使得能够以少量的传输线路实现大容量数据的高速传输的串行传输。
串行传输是这样的传输方法:在该传输方法中,诸如数据信号、地址信号和控制信号的低速并行信号在传输线路中被串行化以提供差分输出(differential output),并且传输的串行信号在接收侧被解串行化(deserialize)为并行信号。在该串行传输方法中,其中嵌有时钟信号的串行化数据串(string)被传输,并且,在接收侧再现时钟和数据。
同时,在诸如电缆的长的有损失的传输线路中传输高速信号的情况下,信号成分的一部分可能以电缆为天线被辐射,从而影响其它装置的操作。因此,需要抑制来自相关装置的EMI(电磁干扰)。
在有时钟嵌入的串行传输中,数据和同步化时钟一起被串行化,被编码以对于高电平和低电平中的每一个表现约50%的逻辑迁移率(logical transition ratio)的数据被传输。因此,在传输的串行数据中,不存在停留(remain)在低电平或高电平的连贯的多个比特,并且,主要出现具有一个比特的基本循环的重复波形。因此,在作为串行数据的一比特循环的整数倍的频率的域中观察到来自串行传输系统的强的EMI。此外,已知的是,通过矩形波传输的数据具有由sinc函数表示的谱,并且不具有作为一比特循环的整数倍的频率的域中的谱。换句话说,在不存在传输的信号的谱的频率的域中出现EMI。例如,在传输速率为500Mbps的情况下,一比特的循环为0.5GHz(基本频率),在作为一比特循环的整数倍的频率的域中不存在传输的信号的谱,并且,在这些域中出现强的EMI。在利用该嵌入了时钟的串行传输方法的情况下,在不存在传输的信号的谱的频率的域中出现EMI,并因此可对于差分传输线路使用带阻滤波器(band elimination filter)或陷波滤波器(notch filter)。这是由于,这种带阻滤波器或陷波滤波器滤除(filter out)不存在传输的信号的谱的频率附近的带(band),从而使得能够积极地在不对传输的信号施加影响的情况下去除EMI。
因此,常规上已知的是,带阻滤波器具有线圈和电容器的串联电路与传输线路并联连接的配置、或者线圈和电容器的并联电路与传输线路串联连接的配置。但是,在这种带阻滤波器中,各电路元件包含诸如芯片部件的集总元件(lumped element),因此,在诸如GHz带的高频域中,该部件的常数值具有非常小的值。因此,难以通过其标准部件提供希望的频率滤除。此外,由于部件的元件值的变化,也难以提供希望的频率滤除。
作为对于以上问题的解决方案,为了在高频域中提供希望的特性并且解决部件的元件值的变化的问题,使用分布元件电路形成带阻滤波器的技术是已知的。对于诸如GHz带的高频带,常用的是通过使用在基板上形成的条带线(stripe line)作为分布元件来形成分布元件电路。在通过使用分布元件形成分布元件电路的情况下,与集总元件的元件值对应的值由诸如条带线的宽度和条带线的长度的物理尺寸确定,并且,可通过要被提供的尺寸来控制要被滤除的希望的频率,从而使得能够容易地获得希望的特性。
日本专利申请公开No.H09-232804公开了包含分布元件的带阻滤波器,其中,与要被去除的频率的电气长度相关的线路被布置为靠近主要传输线路以去除不希望的频率成分。在图12A中示出该配置。在该配置中,一端与地连接的线路105被布置为靠近主要传输线路103。
作为如上面描述的那样被配置的传输线路的通过(passage)特性,其一端与地连接并且具有与基本频率的λ/4(λ:波长)对应的电气长度的线路衰减基本频率和作为基本频率的奇数倍的频率。
但是,图12A所示的配置能够去除作为基本频率的奇数倍的频率的域中的EMI,不过不能衰减作为基本频率的偶数倍的频率,因此,具有不对于作为基本频率的偶数倍的频率提供EMI去除效果的问题。图12B示出图12A所示的常规配置的传输线路衰减特性。该特性是以0.5GHz为基本频率的带除(band rejection)特性,并且对于作为基本频率的奇数倍的1.5GHz和2.5GHz表现衰减,但是对于作为基本频率的偶数倍的1GHz和2GHz不表现衰减。因此,在嵌入了时钟串行传输中,在作为与数据传输速率对应的基本频率的整数倍的频率的域中出现强的EMI,并且,具有作为基本频率的偶数倍的频率的成分不能被去除。
发明内容
因此,本发明的一个目的是,提供能够对于传输线路衰减具有作为与数字信号的数据速率对应的基本频率的整数倍的频率的成分的印刷电路板。
为了实现该目的,根据本发明的一个方面,一种印刷电路板包括:用于输出数字信号的信号输出端口;用于输入数字信号的信号输入端口;向信号输入端口传输从信号输出端口输出的数字信号的传输线路;上面布置有所述信号输出端口、所述信号输入端口和所述传输线路的基板;与所述传输线路平行地布置于基板上的第一1/4波长线路,其中,第一1/4波长线路的一端开放并且其另一端接地,并且,第一1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4;以及与所述传输线路平行地布置于基板上的第二1/4波长线路,其中,第二1/4波长线路的两端均开放,并且,第二1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4。
为了实现该目的,根据本发明的另一方面,一种印刷电路板包括:用于输出数字信号的信号输出端口;用于输入数字信号的信号输入端口;向信号输入端口传输从信号输出端口输出的数字信号的传输线路;上面布置有所述信号输出端口、所述信号输入端口和所述传输线路的基板;与所述传输线路平行地布置于基板上的第一1/4波长线路,其中,第一1/4波长线路的一端开放并且其另一端接地,并且,第一1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4;以及与所述传输线路平行地布置于基板上的第二1/4波长线路,其中,第二1/4波长线路的两端均接地,并且,第二1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4。
为了实现该目的,根据本发明的再一方面,一种印刷电路板包括:用于输出数字信号的信号输出端口;用于输入数字信号的信号输入端口;向信号输入端口传输从信号输出端口输出的数字信号的传输线路;上面布置有所述信号输出端口、所述信号输入端口和所述传输线路的基板;与所述传输线路平行地布置于基板上的第一1/4波长线路;以及与所述传输线路平行地布置于基板上的第二1/4波长线路,其中,电容元件被连接在第一1/4波长线路的一端和第二1/4波长线路的一端之间,第一1/4波长线路的另一端接地,并且,第二1/4波长线路的另一端开放。
本发明使得能够对于传输线路衰减具有作为与数字信号的数据速率对应的基本频率的整数倍的频率的成分。
参照附图阅读示例性实施例的以下描述,本发明的其它特征将变得清晰。
附图说明
图1A、图1B和图1C是分别示出根据本发明的第一实施例的印刷电路板的示意性配置的概念图。
图2是示出本发明的第一实施例中的基本频率成分的衰减的曲线图。
图3是示出本发明的第一实施例中的传输线路衰减特性的曲线图。
图4是根据本发明的第二实施例的印刷电路板的平面图。
图5是示出根据本发明的第三实施例的印刷电路板的电路配置的示意图。
图6A和图6B是分别示出根据本发明的第四实施例的印刷电路板的示意性配置的概念图。
图7A和图7B是分别示出根据本发明的第五实施例的印刷电路板的示意性配置的概念图。
图8A是示出本发明的第五实施例中的阻抗特性的计算模型的示图,图8B是表示其计算结果的曲线图。
图9A和图9B是分别示出本发明的第五实施例中的特性的曲线图。
图10是示出本发明的第五实施例的传输线路衰减特性计算的结果的曲线图。
图11是根据本发明的第六实施例的印刷电路板的平面图。
图12A是常规印刷电路板的概念图,图12B是表示传输线路衰减特性计算的结果的曲线图。
具体实施方式
现在将根据附图详细描述本发明的优选实施例。
(第一实施例)
图1A、图1B和图1C是分别示出根据本发明的第一实施例的印刷电路板的示意性配置的概念图:图1A是印刷电路板的平面图;图1B是印刷电路板的电路配置的示意图;图1C是示出印刷电路板的基板的示意性断面图。
如图1A所示,印刷电路板100包含信号源1和终端电阻器4,信号源1是用于输出数字信号的信号输出端口,终端电阻器4是用于输入从信号源1输出的数字信号的信号输入端口。印刷电路板100还包含连接在信号源1和终端电阻器4之间的传输线路3,传输线路3将从信号源1输出的数字信号传输到终端电阻器4。信号源1、终端电阻器4和传输线路3被布置在图1C所示的基板8的信号布线层8a上。基板8是多层基板,其中,信号布线层8a和8b被设置为相对的表面层,并且接地层8c和电源层8d被设置为内层,并且信号布线层8a、接地层8c、电源层8d和信号布线层8b通过绝缘层8e、8f和8g被层叠。在图1B中,电阻2表现对于信号源1的阻抗,并且,具有与传输线路3的阻抗值相同的阻抗值。
这里,数字信号是其中数据和同步化时钟一起被串行化的信号,该信号被编码以对于高电平和低电平中的每一个表现约50%的逻辑迁移率。以下的描述将假定数字信号具有例如500Mbps的数据速率,并且与该数据速率对应的基本频率为0.5GHz。
在第一实施例中,印刷电路板100包含第一1/4波长线路5,第一1/4波长线路5与传输线路3平行地被布置在基板8的信号布线层8a处,并且在与传输线路3平行的方向上的长度被设为基本频率的波长的1/4。第一1/4波长线路5的在与传输线路3平行的方向上的一端5a开放,并且,在与传输线路3平行的方向上的另一端5b通过地7接地。
此外,印刷电路板100包含第二1/4波长线路6,第二1/4波长线路6与传输线路3平行地被布置在基板8的信号布线层8a处,并且在与传输线路3平行的方向上的长度被设为基本频率的波长的1/4。第二1/4波长线路6的在与传输线路3平行的方向上的两端6a和6b均开放。第一1/4波长线路5和第二1/4波长线路6被布置为彼此邻近。
这里,传输线路3、第一1/4波长线路5和第二1/4波长线路6被布置于作为基板8的表面层之一的信号布线层8a(同一层)处。第一1/4波长线路5和第二1/4波长线路6被布置为与传输线路3邻近。
地7被布置在作为基板8的表面层之一的信号布线层8a处。地7被布置为包围线路3、5和6,并且用作保护地。地7通过通孔10与基板8的接地层8c电连接。
在上述的配置中,第一1/4波长线路5使作为与通过传输线路3的数字信号的数据速率对应的基本频率的奇数倍的1.5GHz、2.5GHz、...的频率衰减。换句话说,第一1/4波长线路5具有使在开放端5a处表现为正弦电压的波腹(anti-node)并在通过地7接地的另一端5b处表现为其波节(node)的频率成分衰减的功能。
同时,第二1/4波长线路6相对于基本频率是两端开放的1/4波长线路。第二1/4波长线路6使作为通过传输线路3的数字信号的基本频率的偶数倍的1GHz、2GHz、...的频率衰减。换句话说,第二1/4波长线路6具有使在两端6a和6b处均表现为正弦电压的波腹的频率成分衰减的功能。
图2是示出对于第一1/4波长线路5的电气长度的基本频率成分的衰减的曲线图。这里,横轴将电气长度表示为角度,并且,90度的电气长度与1/4波长对应。基于该曲线图,只要电气长度处于不小于85度且不大于95度的范围中,就可提供3dB或更大的衰减。因此,在第一实施例中,相应的长度被设为基本频率的波长的1/4的1/4波长线路5和6包含各自在电气长度上具有处于不小于85度且不大于95度的范围内的容限(tolerance)的线路。
图3是示出传输线路衰减特性计算的结果的曲线图。在假定基本频率为0.5GHz并且在厚度为1.6mm的双面玻璃环氧树脂基板的一侧形成第一1/4波长线路5和第二1/4波长线路6的条件下,执行计算。假定第一1/4波长线路5具有84mm的长度并且第二1/4波长线路6具有86mm的长度。1/4波长线路5和6的长度被设为对于0.5GHz在电气长度上为90度。从图3可以清楚地看出,对于作为基本频率(0.5GHz)的整数倍的频率提供衰减效果。
如上所述,在第一实施例中,分别与传输线路3邻近地布置第一1/4波长线路5和第二1/4波长线路6。因此,对于主要传输线路3,具有作为基本频率的奇数倍和偶数倍的频率的成分,即具有作为基本频率的整数倍的频率的成分可被衰减。
(第二实施例)
下面,将描述根据本发明的第二实施例的印刷电路板。尽管已关于作为数字信号传输单端信号的情况描述了第一实施例,但是,在第二实施例中,将描述传输差分信号的情况。图4是根据本发明的第二实施例的印刷电路板的平面图。
近年来,伴随数字数据速度的提高,为了减小EMI和去除干扰而经常使用差分传输。在第二实施例中,印刷电路板100A包含设置在作为基板18的表面层之一的信号布线层处的一对差分传输线路12和13。需要将一对差分传输线路12和13形成为使得差分传输线路12和13彼此紧密地耦合,因此,差分传输线路12和13被布置为彼此靠近并且相互并行。
此外,印刷电路板100A包含作为信号输出端口的信号源11和作为信号输入端口的终端电阻器14。具有不同极性的数字信号被传输到相应的差分传输线路12和13。
在第二实施例中,印刷电路板100A包含与传输线路12邻近地布置的第一1/4波长线路15A和第二1/4波长线路16A。印刷电路板100A还包含与传输线路13邻近地布置的第一1/4波长线路15B和第二1/4波长线路16B。为了减少从线路泄漏的电磁辐射,在地(保护地)17之间插入这些线路12、13、15A、16A、15B和16B。地17通过通孔20与作为内层的接地层连接。
1/4波长线路15A、16A、15B和16B中的每一个被设为具有作为与数字信号对应的基本频率的1/4的长度。第一1/4波长线路15A和15B中的每一个的一端15a开放,并且,其另一端15b通过地17接地。同时,第二1/4波长线路16A和16B中的每一个的两端16a和16b均开放。被设为具有作为基本频率的1/4的长度的1/4波长线路15A、16A、15B和16B包含各自在电气长度上具有处于不小于85度且不大于95度的范围中的容限的线路。
上述的配置使得能够去除差分传输线路12和13中的数字信号的传输所不需要的、作为基本频率的整数倍的信号。
(第三实施例)
下面将描述根据本发明的第三实施例的印刷电路板。虽然第一实施例和第二实施例已关于第二1/4波长线路的两端均开放的情况进行了描述,但是,第三实施例将关于第二1/4波长线路的两端均通过地接地的情况进行描述。图5是根据本发明的第三实施例的印刷电路板的电路配置的示意图。如第一实施例中那样,图5示出了传输单端信号作为数字信号的电路。与第一实施例中的组件类似的组件具有与第一实施例中的附图标记相同的附图标记。
如图5所示,在第三实施例中,第二1/4波长线路6的两端6a和6b均通过地7接地。因此,第二1/4波长线路6具有衰减在相应的端6a和6b处表现正弦电压的波节的频率成分的功能。
因此,在第三实施例中,第一1/4波长线路5和第二1/4波长线路6被布置为与传输线路3邻近。因此,对于主要传输线路3,具有作为基本频率的奇数倍和偶数倍的频率的成分,即具有作为基本频率的整数倍的频率的成分可被衰减。
应当注意,通过使相应的第二1/4波长线路中的每一个的两端均通过地接地,包含用于传输差分信号的一对差分传输线路的印刷电路板可施加与第二实施例的效果类似的效果。
(第四实施例)
下面将描述根据本发明的第四实施例的印刷电路板。第一到第三实施例已关于在基板的与布置传输线路的层为同一层的层处布置一个或多个第一1/4波长线路和一个或多个第二1/4波长线路的情况进行了描述。第四实施例将关于在基板的与布置传输线路的层为不同的层的层处布置第一1/4波长线路和第二1/4波长线路的情况进行描述。
图6A和图6B是分别示出根据本发明的第四实施例的印刷电路板100C的示意性配置的示图:图6A是印刷电路板100C的平面图;图6B是印刷电路板100C的基板19的示意性断面图。在第四实施例中,印刷电路板100C的基板19是包含作为表面层的信号布线层19a、作为另一表面层的另一信号布线层19b、以及作为内层的接地层19c和电源层19d的多层基板。
这里,在第四实施例中,印刷电路板100C包含与一对差分传输线路12和13相对的一个第一1/4波长线路15和一个第二1/4波长线路16。
信号源11、该对差分传输线路12和13、以及终端电阻器14被布置在基板19的信号布线层19a处,而第一1/4波长线路15和第二1/4波长线路16被布置在基板19的另一信号布线层19b处。该对差分传输线路12和13、以及第一1/4波长线路15和第二1/4波长线路16经由绝缘层19e、19f和19g被布置为彼此相对。基板19的接地层19c和电源层19d在差分传输线路12和13以及第一1/4波长线路15和第二1/4波长线路16彼此相对的位置处包含开口部分19h和19i。换句话说,该对差分传输线路12和13以及第一1/4波长线路15和第二1/4波长线路16以其间夹着绝缘层19e、19f和19g的方式经由开口部分19h和19i被布置为相互靠近。应当注意,如果布置有传输线路12和13的布线层以及布置有第一1/4波长线路15和第二1/4波长线路16的布线层经由绝缘层被布置为彼此邻近,则不需要在接地层和电源层中形成开口部分。
如上所述,即使传输线路12和13以及1/4波长线路15和16被布置在不同的层,也可去除差分传输线路12和13中的数字信号的传输所不需要的、具有作为基本频率的整数倍的频率的信号。
应当注意,虽然第四实施例关于印刷电路板100C提供用于传输差分信号的电路的情况进行了描述,但是,在被布置为传输单端信号的印刷电路板中,同样可以在不同的层布置传输线路和1/4波长线路。
(第五实施例)
下面将描述根据本发明的第五实施例的印刷电路板。图7A和图7B是分别示出根据本发明的第五实施例的印刷电路板的示意性配置的示图:图7A是印刷电路板的平面图;图7B是印刷电路板的电路配置的示意图。
如上面的第一实施例那样,根据第五实施例的印刷电路板100D包含作为信号输出端口的信号源1、作为信号输入端口的终端电阻器4、以及连接在信号源1和终端电阻器4之间的传输线路3。同样如上面的第一实施例那样,印刷电路板100D包含第一1/4波长线路5和第二1/4波长线路6。
根据第五实施例的印刷电路板100D包含连接在第一1/4波长线路5的一端5a和第二1/4波长线路6的一端6a之间的作为电容元件的电容器51。第一1/4波长线路5的另一端5b通过地7接地,并且,第二1/4波长线路6的另一端6b开放。
信号源1、终端电阻器4、线路3、5和6、以及电容器51被布置在作为基板8的表面层之一的信号布线层处。
在上述的配置中,第一1/4波长线路5对于基本频率(0.5GHz)用作另一端5b通过地接地的1/4波长线路,并且提供使基本频率衰减的特性。第一1/4波长线路5还对于为基本频率的N倍(N为奇数)的频率用作另一端5b通过地接地的N/4波长线路,并且,使得为基本频率的奇数倍的频率衰减。
同时,第二1/4波长线路6对于为基本频率的两倍的频率用作两端开放的1/2波长线路,并因此使得为基本频率的两倍的频率衰减。第二1/4波长线路6还对于为基本频率的M倍(M为偶数)的频率用作两端开放的M/2波长线路,并且,使得为基本频率的偶数倍的频率衰减。
此外,经由电容器51与第二1/4波长线路6连接的第一1/4波长线路5对于为基本频率的M倍(M为偶数)的频率是两端通过地接地的线路,并且对于为基本频率的M倍的频率用作两端通过地接地的M/2波长线路。
在对于图8A中所示的配置执行计算时,如图8B所示,与电容器51串联连接的第二1/4波长线路6表现出使得具有为基本频率的M倍的频率的成分接地的传输性质(S21),由此可以看出,电容器51用作延长(extension)电容器。
如上所述,第一1/4波长线路5和第二1/4波长线路6均对于主要传输线路3使作为基本频率的偶数倍的频率衰减,并且可提供比第一到第四实施例的衰减大的衰减。
图9A示出连接第一1/4波长线路5和第二1/4波长线路6的电容器51的电抗(reactance)值与具有基本频率的两倍的频率的成分的衰减量之间的关系。从图9A可以看出,在电容器51的电抗值对于基本频率不大于3000Ω的情况下,具有基本频率的两倍的频率的成分的衰减量增加。
同时,在第五实施例中,第一1/4波长线路5和第二1/4波长线路6经由电容器51被连接,因此,线路5和6的最佳电气长度均受到电容器51的电抗值影响,因此,最佳电气长度变化。
图9B是示出线路5和6相对于电容器51的电抗值的最佳电气长度的曲线图。在图9B中,实线表示第一1/4波长线路5的最佳电气长度,虚线表示第二1/4波长线路6的最佳电气长度。在图9B中,在电容器51的电抗值不大于300Ω的情况下,线路5和6的最佳电气长度开始彼此不同,因此,线路5和6的最佳电气长度不能被确定。
出于上述的原因,电容器51可对于基本频率具有在300~3000Ω的范围中的电抗值。
此外,线路5和6的电气长度可在79~91度的范围中被设定。换句话说,被设为具有作为基本频率的1/4的长度的1/4波长线路5和6包含各自在电气长度上具有处于不小于79度且不大于91度的范围内的容限的线路。
图10是示出传输线路衰减特性计算的结果的曲线图。在假定基本频率为0.5GHz并且在厚度为1.6mm的双面玻璃环氧树脂基板的一侧形成第一1/4波长线路5和第二1/4波长线路6的条件下,执行计算。还假定第一1/4波长线路5具有83mm的长度并且第二1/4波长线路6具有83mm的长度。此外,在假定在线路5和6之间连接0.5pF的电容器51的情况下执行计算。从图10可以清楚地看出,与第一实施例中的图3相比,可对于为基本频率的偶数倍的频率提供更大量的衰减。
如上所述,第五实施例使得能够对于主要传输线路3衰减具有为基本频率的奇数倍和偶数倍的频率的成分,即具有为基本频率的整数倍的频率的成分。此外,具有为与在传输线路3中传输的数字信号的比特率对应的基本频率的偶数倍的频率的成分可被更有效地衰减。
(第六实施例)
下面将描述根据本发明的第六实施例的印刷电路板。虽然已关于传输单端信号作为数字信号的情况描述了第五实施例,但是,将关于传输差分信号的情况描述第六实施例。图11是根据本发明的第六实施例的印刷电路板的平面图。
在第六实施例中,印刷电路板100E包含设置在作为基板18的表面层之一的信号布线层处的一对差分传输线路12和13。需要将该对差分传输线路12和13形成为使得差分传输线路12和13相互紧密地耦合,因此,差分传输线路12和13被布置为相互靠近并且相互并行。
印刷电路板100E包含作为信号输出端口的信号源11和作为信号输入端口的终端电阻器14。具有不同极性的数字信号被传输到相应的差分传输线路12和13。
在第六实施例中,印刷电路板100E包含与传输线路12邻近地布置的第一1/4波长线路15A和第二1/4波长线路16A。印刷电路板100E还包含与传输线路13邻近地布置的第一1/4波长线路15B和第二1/4波长线路16B。为了减少从线路泄漏的电磁辐射,在地(保护性地)17之间插入这些线路12、13、15A、16A、15B和16B。地17通过通孔20与作为内层的接地层连接。
此外,在第六实施例中,印刷电路板100E包含作为电容元件的电容器51A和51B,电容器51A和51B连接在第一1/4波长线路15A和15B的相应端15a与第二1/4波长线路16A和16B的相应端16a之间。
1/4波长线路15A、16A、15B和16B分别被设为具有为与数字信号的比特率对应的基本频率的1/4的长度。第一1/4波长线路15A和15B中的每一个的另一端15b通过地17接地。第二1/4波长线路16A和16B中的每一个的两端16a和16b均开放。
如第五实施例那样,分别被设为具有为基本频率的1/4的长度的1/4波长线路15A、16A、15B和16B包含各自在电气长度上具有处于不小于79度且不大于91度的范围内的容限的线路。
上述的配置使得能够对于差分传输线路12和13去除数字信号的传输所不需要的具有为基本频率的整数倍的频率的信号,并且使得能够进一步有效地去除具有为基本频率的偶数倍的频率的信号。
虽然已参照示例性实施例说明了本发明,但应理解,本发明不限于公开的示例性实施例。以下的权利要求的范围应被赋予最宽的解释以包含所有这样的变更方式以及等同的结构和功能。
Claims (9)
1.一种印刷电路板,包括:
用于输出数字信号的信号输出端口;
用于输入数字信号的信号输入端口;
向信号输入端口传输从信号输出端口输出的数字信号的传输线路;
上面布置有所述信号输出端口、所述信号输入端口和所述传输线路的基板;
与所述传输线路平行地布置于基板上的第一1/4波长线路,其中,第一1/4波长线路的一端开放并且其另一端接地,并且,第一1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4;和
与所述传输线路平行地布置于基板上的第二1/4波长线路,其中,第二1/4波长线路的两端均开放,并且,第二1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4。
2.根据权利要求1的印刷电路板,其中,
所述基板是多层基板,并且,所述传输线路以及第一和第二1/4波长线路在同一层中被形成,使得第一和第二1/4波长线路与所述传输线路邻近。
3.根据权利要求1的印刷电路板,其中,
所述基板是多层基板,并且,所述传输线路在与第一和第二1/4波长线路所在的那个或那些层不同的层中被形成,使得第一和第二1/4波长线路与所述传输线路相对。
4.一种印刷电路板,包括:
用于输出数字信号的信号输出端口;
用于输入数字信号的信号输入端口;
向信号输入端口传输从信号输出端口输出的数字信号的传输线路;
上面布置有所述信号输出端口、所述信号输入端口和所述传输线路的基板;
与所述传输线路平行地布置于基板上的第一1/4波长线路,其中,第一1/4波长线路的一端开放并且其另一端接地,并且,第一1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4;和
与所述传输线路平行地布置于基板上的第二1/4波长线路,其中,第二1/4波长线路的两端均接地,并且,第二1/4波长线路的在与所述传输线路平行的方向上的长度被设为与数字信号的数据速率对应的基本频率的波长的1/4。
5.根据权利要求4的印刷电路板,其中,
所述基板是多层基板,并且,所述传输线路以及第一和第二1/4波长线路在同一层中被形成,使得第一和第二1/4波长线路与所述传输线路邻近。
6.根据权利要求4的印刷电路板,其中,
所述基板是多层基板,并且,所述传输线路在与第一和第二1/4波长线路所在的那个层或那些层不同的层中被形成,使得第一和第二1/4波长线路与所述传输线路相对。
7.一种印刷电路板,包括:
用于输出数字信号的信号输出端口;
用于输入数字信号的信号输入端口;
向信号输入端口传输从信号输出端口输出的数字信号的传输线路;
上面布置有所述信号输出端口、所述信号输入端口和所述传输线路的基板;
与所述传输线路平行地布置于基板上的第一1/4波长线路;和
与所述传输线路平行地布置于基板上的第二1/4波长线路,其中,
电容元件连接在第一1/4波长线路的一端和第二1/4波长线路的一端之间,
第一1/4波长线路的另一端接地,并且,
第二1/4波长线路的另一端开放。
8.根据权利要求7的印刷电路板,其中,
所述基板是多层基板,并且,所述传输线路以及第一和第二1/4波长线路在同一层中被形成,使得第一和第二1/4波长线路与所述传输线路邻近。
9.根据权利要求7的印刷电路板,其中,
所述基板是多层基板,并且,所述传输线路在与第一和第二1/4波长线路所在的那个或那些层不同的层中被形成,使得第一和第二1/4波长线路与所述传输线路相对。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011026762A JP5773677B2 (ja) | 2011-02-10 | 2011-02-10 | プリント回路板 |
JP2011-026762 | 2011-02-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102637924A true CN102637924A (zh) | 2012-08-15 |
CN102637924B CN102637924B (zh) | 2014-07-16 |
Family
ID=45655327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210026873.0A Expired - Fee Related CN102637924B (zh) | 2011-02-10 | 2012-02-08 | 印刷电路板 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8957746B2 (zh) |
EP (1) | EP2487749B1 (zh) |
JP (1) | JP5773677B2 (zh) |
CN (1) | CN102637924B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115023905A (zh) * | 2020-03-19 | 2022-09-06 | 索尼互动娱乐股份有限公司 | 通信设备 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6452332B2 (ja) * | 2014-07-14 | 2019-01-16 | キヤノン株式会社 | プリント回路板 |
US10771291B2 (en) * | 2016-01-29 | 2020-09-08 | Hewlett Packard Enterprise Development Lp | Communication channel with tuning structure |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4467296A (en) * | 1982-08-23 | 1984-08-21 | Loral Corporation | Integrated electronic controlled diode filter microwave networks |
CN1284797A (zh) * | 1999-08-16 | 2001-02-21 | Kmw株式会社 | 对所输入信号进行移相和对信号进行衰减的信号处理设备 |
CN2798334Y (zh) * | 2005-04-26 | 2006-07-19 | 华为技术有限公司 | 一种印制电路板集成分支线耦合器 |
WO2008022144A2 (en) * | 2006-08-14 | 2008-02-21 | Embedded Control Systems | Triple redundant data bus and aircraft employing the same |
CN101764276A (zh) * | 2009-11-16 | 2010-06-30 | 南京邮电大学 | 微带共面波导混合结构四分之一波长谐振腔带通滤波器 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5816587A (ja) * | 1981-06-08 | 1983-01-31 | 富士通株式会社 | 回路装置 |
US4733209A (en) * | 1986-06-27 | 1988-03-22 | Augat Inc. | Ceramic Scrambler module |
FI88442C (fi) * | 1991-06-25 | 1993-05-10 | Lk Products Oy | Foerfarande foer foerskjutning av den karakteristika kurvan av en resonator i frekvensplanet och en resonatorkonstruktion |
JP3065752B2 (ja) | 1991-12-02 | 2000-07-17 | キヤノン株式会社 | 光空間通信装置 |
JP3351551B2 (ja) | 1992-07-09 | 2002-11-25 | マツダ株式会社 | エンジンの制御装置 |
JPH09232804A (ja) * | 1996-02-22 | 1997-09-05 | Kokusai Electric Co Ltd | 分布結合型狭帯域除去フィルタ |
JP3434982B2 (ja) * | 1996-08-30 | 2003-08-11 | 京セラ株式会社 | 帯域阻止フィルタ |
KR20000075389A (ko) | 1999-05-19 | 2000-12-15 | 김덕용 | 입력된 신호의 위상천이 및 감쇄를 위한 신호 처리장치 |
US7671707B2 (en) * | 2003-07-30 | 2010-03-02 | Mitsubishi Denki Kabushiki Kaisha | Bandstop filter having a main line and ¼ wavelength resonators in proximity thereto |
JP2006126120A (ja) | 2004-11-01 | 2006-05-18 | Canon Inc | 地中探査装置 |
JP4650897B2 (ja) * | 2006-09-19 | 2011-03-16 | 三菱電機株式会社 | 周波数可変rfフィルタ |
KR100866636B1 (ko) | 2007-01-18 | 2008-11-04 | 김성일 | 전송선 조각을 사용한 마이크로파/밀리미터파용 가변소자 |
KR101373010B1 (ko) * | 2007-11-12 | 2014-03-14 | 삼성전자주식회사 | 멀티레이어 cpw 필터유니트 및 그 제조방법 |
JP2010123640A (ja) * | 2008-11-17 | 2010-06-03 | Opnext Japan Inc | プリント基板及び光伝送装置 |
-
2011
- 2011-02-10 JP JP2011026762A patent/JP5773677B2/ja active Active
-
2012
- 2012-01-17 US US13/352,318 patent/US8957746B2/en active Active
- 2012-01-31 EP EP12153271.7A patent/EP2487749B1/en not_active Not-in-force
- 2012-02-08 CN CN201210026873.0A patent/CN102637924B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4467296A (en) * | 1982-08-23 | 1984-08-21 | Loral Corporation | Integrated electronic controlled diode filter microwave networks |
CN1284797A (zh) * | 1999-08-16 | 2001-02-21 | Kmw株式会社 | 对所输入信号进行移相和对信号进行衰减的信号处理设备 |
CN2798334Y (zh) * | 2005-04-26 | 2006-07-19 | 华为技术有限公司 | 一种印制电路板集成分支线耦合器 |
WO2008022144A2 (en) * | 2006-08-14 | 2008-02-21 | Embedded Control Systems | Triple redundant data bus and aircraft employing the same |
CN101764276A (zh) * | 2009-11-16 | 2010-06-30 | 南京邮电大学 | 微带共面波导混合结构四分之一波长谐振腔带通滤波器 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115023905A (zh) * | 2020-03-19 | 2022-09-06 | 索尼互动娱乐股份有限公司 | 通信设备 |
US12041711B2 (en) | 2020-03-19 | 2024-07-16 | Sony Interactive Entertainment Inc. | Communication device |
Also Published As
Publication number | Publication date |
---|---|
US8957746B2 (en) | 2015-02-17 |
EP2487749B1 (en) | 2014-07-16 |
JP2012169320A (ja) | 2012-09-06 |
US20120206218A1 (en) | 2012-08-16 |
EP2487749A1 (en) | 2012-08-15 |
JP5773677B2 (ja) | 2015-09-02 |
CN102637924B (zh) | 2014-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7446624B2 (en) | Transmission line and wiring forming method | |
JP4142992B2 (ja) | GHz帯伝送の伝送線路構造およびGHz帯伝送に用いるコネクタ | |
KR100651414B1 (ko) | 동축 비아홀을 구비한 인쇄회로기판 | |
TWI407461B (zh) | 共模雜訊濾波電路、共模雜訊濾波元件及共模雜訊濾波結構 | |
TWI548227B (zh) | Inter-module communication device | |
CN103430457B (zh) | 高频模块 | |
US7013452B2 (en) | Method and apparatus for intra-layer transitions and connector launch in multilayer circuit boards | |
US20080227311A1 (en) | Adjacent plated through holes with staggered couplings for crosstalk reduction in high speed printed circuit boards | |
CN104051425A (zh) | 用于减少通道串扰的耦合通孔 | |
DE112007000510T5 (de) | Aktive, nicht-lineare Übertragungsleitung | |
CN105226360A (zh) | 基片集成同轴波导互连阵列结构 | |
CN106532212A (zh) | 一种基于陶瓷微带线的射频垂直过渡结构 | |
TW201208276A (en) | Difference mode signal lines structure | |
CN102637924A (zh) | 印刷电路板 | |
CN1319424C (zh) | 数字网络 | |
US9888560B2 (en) | Differential transmission line having quarter wavelength differential coupler to reduce common mode noise | |
EP1568099B1 (en) | A circuit that taps a differential signal | |
MX2010013267A (es) | Estructura de diseño, estructura y metodo para proporcionar una linea de transmision con retardo variable en la microplaqueta con impedancia caracteristica fija. | |
Azhagumurugan et al. | Far-end crosstalk suppression using complementary split-ring resonators in printed circuit boards | |
CN113287225A (zh) | 信号传输装置 | |
US20150130553A1 (en) | Crosstalk reduction in signal lines by crosstalk introduction | |
US7151421B2 (en) | Coupler | |
US7147514B2 (en) | Connector providing capacitive coupling | |
TWI501711B (zh) | 印刷電路板及其佈線方法 | |
Rowlands et al. | Simulation and measurement of high speed serial link performance in a dense, thin core flip chip package |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140716 Termination date: 20220208 |
|
CF01 | Termination of patent right due to non-payment of annual fee |