CN102566155B - Tft-lcd的阵列基板及其制造方法 - Google Patents

Tft-lcd的阵列基板及其制造方法 Download PDF

Info

Publication number
CN102566155B
CN102566155B CN201010611650.1A CN201010611650A CN102566155B CN 102566155 B CN102566155 B CN 102566155B CN 201010611650 A CN201010611650 A CN 201010611650A CN 102566155 B CN102566155 B CN 102566155B
Authority
CN
China
Prior art keywords
pixel electrode
electrode layer
pixel
width
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201010611650.1A
Other languages
English (en)
Other versions
CN102566155A (zh
Inventor
孙荣阁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201010611650.1A priority Critical patent/CN102566155B/zh
Priority to US13/337,665 priority patent/US8704231B2/en
Publication of CN102566155A publication Critical patent/CN102566155A/zh
Application granted granted Critical
Publication of CN102566155B publication Critical patent/CN102566155B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/122Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode having a particular pattern
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/15Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 periodic

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明实施例公开了一种TFT-LCD的阵列基板及其制造方法,涉及液晶显示器技术领域,能够在对位精度不高时,减小存储电容。该阵列基板包括:基板,基板上的栅线和数据线;栅线和数据线交叉定义一个像素单元,每一个像素单元包括薄膜晶体管、公共电极、通过绝缘层隔开的第一像素电极层和第二像素电极层;第一像素电极层与公共电极连接,包括被第一像素电极层开口间隔开的数个第一像素电极;第二像素电极层与薄膜晶体管的漏极连接,包括被第二像素电极层开口间隔开的数个第二像素电极;第二像素电极包括完全重叠于第一像素电极的重叠处像素电极和其边缘完全落入第一像素电极层开口内的开口处像素电极。

Description

TFT-LCD的阵列基板及其制造方法
技术领域
本发明涉及液晶显示器领域,尤其涉及薄膜晶体管液晶显示器(Thin FilmTransistor-Liquid Crystal Display,简称TFT-LCD)阵列基板及其制造方法。 
背景技术
在TN、IPS、VA和平面电场等模式的液晶显示器中,平面电场模式具有广视角、低色差、穿透率高等优点,越来越多地被各大面板厂商所采用。 
但平面电场模式薄膜晶体管液晶显示器在阵列工艺段的工艺顺序不同于其他几种模式的液晶显示器。如图1和图2所示的阵列基板结构,栅线1和数据线2交叉定义一个像素单元,在制作过程中,第一层为第一像素电极层(通常为ITO,或称1ITO)包括第一像素电极8,如图2所示;其后为包括栅线1和栅电极,以及公共电极的图形;第一层绝缘层;源漏金属电极层(包括薄膜晶体管的漏极4和源极3)、数据线2;第二层绝缘层,并刻蚀出漏极接触孔5;第二像素电极层(称为2ITO),包括第二像素电极6和第二像素电极层开口7。图2所示的平面电场模式TFT-LCD阵列基板中,由于两层ITO正对,即2ITO与1ITO重叠正对,因此存储电容非常大,造成了像素充电速度慢的结果,在对应大尺寸高解析度产品和倍频驱动产品的时候,该问题尤其明显。 
针对上述问题,现有技术提出了一种阵列基板,如图3所示,该阵列基板要求第一像素电极层也制作有开口,该开口为第一像素电极层开口9,第二像素电极层的开口为第二像素电极层开口7,第一像素电极层的像素电极为第一像素电极8、第二像素电极层的像素电极为第二像素电极6,第一像素电极8与第二像素电极6交错排列,使得第一像素电极层和第二像素电极层没有电极重叠。 这种阵列基板可以大幅度降低存储电容。但由于第一像素电极层为透明层,因此该层和后续几层的对位比较困难,对位精度比较差,通常对位精度在3μm以上。如果因对位误差造成两层像素电极之间的重叠,那么存储电容会有很大的变化,影响像素的充电特性偏移,造成面板的显示画面缺陷。因此在实际制作过程中,为避免因对位误差造成的两层像素电极的重叠,第二像素电极层的开口要足够宽,通常要在10μm以上。这种阵列基板设计的结果是像素透过率大幅降低。 
现有技术还提出了另一种阵列基板,如图4所示,该阵列基板要求第一像素电极层也制作有开口,该开口为第一像素电极层开口9,第二像素电极层的开口为第二像素电极层开口7,第一像素电极层的像素电极为第一像素电极8、第二像素电极层的像素电极为第二像素电极6,第一像素电极8与第二像素电极6交错排列,使得第一像素电极层和第二像素电极层仅有部分电极重叠,这种结构也可大幅度降低存储电容。该阵列基板的第一像素电极层的开口宽度小于第二像素电极层的电极宽度。通常的平面电场模式TFT-LCD阵列基板设计中,第二像素电极层的电极宽度仅有3~4μm,因此第一像素电极层的开口宽度更小,仅有2~3μm,现有工艺条件实现该开口宽度非常困难,同样这种阵列基板设计也存在对位精度较差会影响存储电容变化的问题,因此工艺可实现性较差。如果为避免对位误差影响存储电容变化,第二像素电极层的电极宽度要大大加宽,会造成像素透过率大幅降低。 
发明人在实现本发明的技术方案时发现,现有技术提供的平面电场模式的TFT-LCD的阵列基板,皆存在要求较高的对位精度时,工艺实现性差和像素透过率低的缺陷。 
发明内容
本发明所要解决的技术问题在于提供一种TFT-LCD阵列基板及其制造方法,能够在对位精度不高时,保持通过率的前提下,减小TFT-LCD像素的存储电容,且工艺实现性较好。 
为解决上述技术问题,本发明TFT-LCD阵列基板及其制造方法采用如下技术方案: 
一种TFT-LCD阵列基板,包括: 
基板,形成在基板上的栅线和数据线;栅线和数据线交叉定义一个像素单元,每一个像素单元包括薄膜晶体管、公共电极、第一像素电极层和第二像素电极层; 
所述第一像素电极层与所述第二像素电极层通过绝缘层隔开;所述第一像素电极层与公共电极连接,包括被第一像素电极层开口间隔开的数个第一像素电极;所述第二像素电极层与所述薄膜晶体管的漏极连接,包括被第二像素电极层开口间隔开的数个第二像素电极;所述第一像素电极与所述第二像素电极交错排列;所述第二像素电极包括完全重叠于第一像素电极的重叠处像素电极和其边缘完全落入第一像素电极层开口内的开口处像素电极;所述重叠处像素电极与所述开口处像素电极间隔分布。 
所述两个相邻的开口处像素电极之间至少有一个重叠处像素电极。 
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c+n(c+d)<a<c+2d+n(c+d),c<b<c+2d,a+b=2c+2d+n(c+d),其中,n为大于等于零的整数。 
所述两个相邻的开口处像素电极之间有一个重叠处像素电极,则第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层 的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c<a<c+2d,c<b<c+2d,a+b=2c+2d。 
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:a=b=c+d。 
一种TFT-LCD阵列基板的制造方法,包括: 
沉积第一像素电极层薄膜,通过构图工艺形成包括第一像素电极层的图形,所述第一像素电极层的图形包括被第一像素电极层开口间隔开的数个第一像素电极,所述第一像素电极层的图形与公共电极连接; 
沉积第二像素电极层薄膜,通过构图工艺形成包括第二像素电极层的图形,所述第二像素电极的图形通过漏极连接孔与薄膜晶体管的漏极连接,包括被第二像素电极层开口间隔开的数个第二像素电极; 
其中,所述第一像素电极与所述第二像素电极交错排列;所述第二像素电极包括完全重叠于第一像素电极的重叠处像素电极和其边缘完全落入第一像素电极层开口内的开口处像素电极;所述重叠处像素电极与所述开口处像素电极间隔分布。 
所述两个相邻的开口处像素电极之间至少有一个重叠处像素电极。 
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c+n(c+d)<a<c+2d+n(c+d),c<b<c+2d,a+b=2c+2d+n(c+d),其中,n为大于等于零的整数。 
所述两个相邻的开口处像素电极之间有一个重叠处像素电极,则第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层 的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c<a<c+2d,c<b<c+2d,a+b=2c+2d。 
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:a=b=c+d。 
在本发明实施例的技术方案中,使得第一像素电极与所述第二像素电极交错排列,并且所述第二像素电极包括重叠处像素电极和开口处像素电极,重叠处像素电极完全重叠于第一像素电极,而开口处像素电极的边缘完全落入第一像素电极层开口内,并且该重叠处像素电极与开口处像素电极间隔分布,从而优化了第一像素电极层和第二像素电极层的像素电极的排列方式;而且第一像素电极层和第二像素电极层对位精度要求降低,工艺可实现性好;同时,由于不需改变第二像素电极层的电极宽度和开口宽度,像素的透过率没有损失,更易对应大尺寸高解析度产品和倍频驱动产品。 
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。 
图1为现有技术平面电场模式TFT-LCD的阵列基板的像素结构示意图; 
图2为图1中A-A’向的剖面示意图之一; 
图3为图1中A-A’向的剖面示意图之二; 
图4为图1中A-A’向的剖面示意图之三; 
图5为本发明实施例TFT-LCD的阵列基板的像素结构示意图; 
图6为图5中B-B’向的剖面示意图之一; 
图7为图5中B-B’向的剖面示意图之二; 
图8为本发明实施例TFT-LCD的阵列基板的制造方法的流程图。 
附图标记说明: 
1-栅线;               2-数据线;       3-源极; 
4-漏极;               5-漏极接触孔;   6-第二像素电极; 
7-第二像素电极层开口;                  8-第一像素电极; 
9-第一像素电极层开口;                  10-绝缘层; 
61-重叠处像素电极;    62-开口处像素电极。 
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。 
本发明实施例提供一种TFT-LCD的阵列基板及其制造方法,能够在对位精度不高时,保持通过率的前提下,减小TFT-LCD像素的存储电容,且工艺实现性较好。 
实施例一 
本发明实施例提供一种TFT-LCD的阵列基板,如图5和图6所示,该阵列基板包括:基板,形成在基板上的栅线1和数据线2;栅线1和数据线2交叉定义一个像素单元,每一个像素单元包括薄膜晶体管、公共电极、第一像素电极层和第二像素电极层; 
所述第一像素电极层与所述第二像素电极层通过绝缘层10隔开;所述第一像素电极层与公共电极连接,包括被第一像素电极层开口9间隔开的数个第一 像素电极8;所述第二像素电极层通过漏极接触孔5与所述薄膜晶体管的漏极4连接,包括被第二像素电极层开口7间隔开的数个第二像素电极6;所述第一像素电极8与所述第二像素电极6交错排列;所述第二像素电极6包括完全重叠于第一像素电极8的重叠处像素电极61和其边缘完全落入第一像素电极层开口9内的开口处像素电极62;所述重叠处像素电极61与所述开口处像素电极62间隔分布。 
在本发明实施例的技术方案中,使得第一像素电极与所述第二像素电极交错排列,并且所述第二像素电极包括重叠处像素电极和开口处像素电极,重叠处像素电极完全重叠于第一像素电极,而开口处像素电极的边缘完全落入第一像素电极层开口内,并且该重叠处像素电极与开口处像素电极间隔分布,从而优化了第一像素电极层和第二像素电极层的像素电极的排列方式;而且第一像素电极层和第二像素电极层对位精度要求降低,工艺可实现性好;同时,由于不需改变第二像素电极层的电极宽度和开口宽度,像素的透过率没有损失,更易对应大尺寸高解析度产品和倍频驱动产品。 
进一步地,所述两个相邻的开口处像素电极之间至少有一个重叠处像素电极。以下以具体的实施方式来说明本发明的技术方案。 
实施例一 
如图6所示,为第二像素电极层的两个相邻的开口处像素电极之间有一个重叠处像素电极的情况。第一像素电极层上形成第一像素电极8,其具备宽度a,第一像素电极层上形成开口部,为第一像素电极层开口9,其具备宽度b。第二像素电极层形成第二像素电极6,其具备宽度c,第二像素电极层上形成开口部,为第二像素电极层开口7,其具备宽度d。使得第二像素电极层的一条第一像素电极8的两个边缘完全落在第一像素电极层的一条开口之内。则第一像素电极 层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c<a<c+2d,c<b<c+2d,a+b=2c+2d。设置第一像素电极的宽度a和第一像素电极层开口宽度b都大于第二像素电极的宽度c,并且小于两个第二像素电极层开口宽度d与第一像素电极的宽度a的和,这样,开口处像素电极62与与其对应位置的第一像素电极层开口9的边缘存在一定的距离,在对位存在偏差时,开口处像素电极62仍然能够位于第一像素电极层开口9区域内,不会与第一像素电极8发生重叠,同样地,重叠处像素电极61与与其重叠的第一像素电极8的边缘存在一定的距离,在对位存在偏差时,重叠处像素电极61也能够保持完全重叠于第一像素电极8位置,而不会偏移到第一像素电极层开口9处,从而避免了在存在对位偏差时,由于上下两层像素电极的重叠变化带来的存储电容的大幅度变化。 
优选地,在本实施例中,可以使第一像素电极与第一像素电极层开口宽度相等,则所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系可以为:a=b=c+d。此种情况下,与图2所示的结构相比较,像素存储电容可减小一半左右。在本实施例中,优选第二像素电极的宽度c取值在2um~4um范围内,第二像素电极层开口宽度d取值在3um~6um范围内。 
在本实施例的技术方案中,在存储电容方面,可以显而易见的看到,相对于图2所示的现有技术,由于两层像素电极层的正对重叠面积减小了一半,所以存储电容可减小一半左右;在图形对位要求方面,相对于图4所示的现有技术,对位精度要求降低,从图4所示的图形来看,第一像素电极层开口9必须完全落在第二像素电极6的宽幅之内。众所周知,一般来说广泛应用的第二像素电极6的宽幅仅有3~4μm,因此,第一像素电极层开口9的宽幅小于或等于 这个数值,假如二者相等,那么两层像素电极层的图形对位偏移会引起存储电容的大幅变化;假如第一像素电极层开口9的宽幅小于第二像素电极6的宽幅,首先工艺上很难实现这么小的电极开口尺寸,其次可容许的对位偏差也很小,最多也仅有1μm左右。这在阵列工艺上同样也是很难实现的。本实施方案中,如图6所示,第一像素电极层开口9的宽度b的值在9μm左右,工艺上很容易实现;在对位方面,只要第二像素电极6完全落在第一像素电极8的范围内就不会引起存储电容变化,因此可容许对位偏差可达3μm左右,阵列工艺很容易实现;在穿透率方面,本实施方案与图2和图4所示的现有技术的穿透率表现持平,而图3所示的现有技术穿透率表现较差,比以上几个方案有约10%的穿透率降低。 
实施例二 
如图7所示,为第二像素电极层的两个相邻的开口处像素电极62之间有两个重叠处像素电极61的情况。第一像素电极层上形成第一像素电极8,其具备宽度a,第一像素电极层上形成开口部,为第一像素电极层开口9,其具备宽度b。第二像素电极层形成第二像素电极6,其具备宽度c,第二像素电极层上形成开口部,为第二像素电极层开口7,其具备宽度d。使得第二像素电极层的一条第一像素电极8的两个边缘完全落在第一像素电极层的一条开口之内。则第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:a=2c+2d并且b=c+d。此种情况下,像素存储电容可减小三分之一左右。 
对于本实施例的方案,在存储电容方面表现不如优选实施方案一,存储电容只减小三分之一左右,但图形对位方面和穿透率表现方面与实施例一相同。 
同理,可以得出,所述两个相邻的开口处像素电极之间可以设置一个至多个重叠处像素电极。只要第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系满足关系式:c+n(c+d)<a<c+2d+n(c+d),c<b<c+2d,a+b=2c+2d+n(c+d),其中,n为大于等于零的整数。则都可以实现兼顾减小存储电容、图形对位和穿透率方面的要求。 
实施例三 
本发明实施例还提供了一种制备上述实施例所述的TFT-LCD的阵列基板的制造方法,如图8所示,该方法包括: 
步骤101、沉积第一像素电极层薄膜,通过构图工艺形成包括第一像素电极层的图形,所述第一像素电极层包括被第一像素电极层开口间隔开的数个第一像素电极,所述第一像素电极层的图形与公共电极连接; 
进一步地,沉积栅线金属层薄膜,通过构图工艺形成包括栅线和栅电极,以及公共电极的图形,所述第一像素电极层的图形与公共电极连接;沉积第一层绝缘层,并沉积源漏金属层薄膜,通过构图工艺形成包括薄膜晶体管和数据线的图形;沉积第二层绝缘层,通过构图工艺分别在薄膜晶体管的漏极处形成漏极接触孔,其中漏极接触孔开至漏极。 
在本实施例中,可以在基板上先形成栅线和栅电极,以及公共电极的图形后,再形成第一像素电极层的图形。 
需要说明的是,形成上述图形的工艺步骤的次序仅为举例,本实施例不加以限制。
步骤102、沉积第二像素电极层薄膜,通过构图工艺形成包括第二像素电极层的图形,所述第二像素电极的图形通过漏极连接孔与薄膜晶体管的漏极连接, 包括被第二像素电极层开口间隔开的数个第二像素电极; 
其中,所述第一像素电极与所述第二像素电极交错排列;所述第二像素电极包括完全重叠于第一像素电极的重叠处像素电极和其边缘完全落入第一像素电极层开口内的开口处像素电极;所述重叠处像素电极与所述开口处像素电极间隔分布。 
在本实施例中,所述构图工艺包括:光刻胶涂覆、曝光、显影、刻蚀、剥离等工序。 
进一步地,所述两个相邻的开口处像素电极之间至少有一个重叠处像素电极。 
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c+n(c+d)<a<c+2d+n(c+d),c<b<c+2d,a+b=2c+2d+n(c+d),其中,n为大于等于零的整数。 
所述两个相邻的开口处像素电极之间有一个重叠处像素电极,则第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c<a<c+2d,c<b<c+2d,a+b=2c+2d。 
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:a=b=c+d。 
在本发明实施例的技术方案中,使得第一像素电极与所述第二像素电极交错排列,并且所述第二像素电极包括重叠处像素电极和开口处像素电极,重叠处像素电极完全重叠于第一像素电极,而开口处像素电极的边缘完全落入第一 像素电极层开口内,并且该重叠处像素电极与开口处像素电极间隔分布,从而优化了第一像素电极层和第二像素电极层的像素电极的排列方式,并进一步优化了第一像素电极层的开口宽度的像素电极的宽度,使得像素存储电容大幅降低;而且第一像素电极层和第二像素电极层对位精度要求降低,工艺可实现性好;同时,由于不需改变第二像素电极层的电极宽度和开口宽度,像素的透过率没有损失,更易对应大尺寸高解析度产品和倍频驱动产品。 
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到本发明可借助软件加必需的通用硬件的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在可读取的存储介质中,如计算机的软盘,硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。 
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。 

Claims (6)

1.一种TFT-LCD的阵列基板,其特征在于,包括:
基板,形成在基板上的栅线和数据线;栅线和数据线交叉定义一个像素单元,每一个像素单元包括薄膜晶体管、公共电极、第一像素电极层和第二像素电极层;
所述第一像素电极层与所述第二像素电极层通过绝缘层隔开;所述第一像素电极层与公共电极连接,包括被第一像素电极层开口间隔开的数个第一像素电极;所述第二像素电极层与所述薄膜晶体管的漏极连接,包括被第二像素电极层开口间隔开的数个第二像素电极;所述第一像素电极与所述第二像素电极交错排列;所述第二像素电极包括完全重叠于第一像素电极的重叠处像素电极和其边缘完全落入第一像素电极层开口内的开口处像素电极;所述重叠处像素电极与所述开口处像素电极间隔分布;
所述两个相邻的开口处像素电极之间至少有一个重叠处像素电极;
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c+n(c+d)<a<c+2d+n(c+d),c<b<c+2d,a+b=2c+2d+n(c+d),其中,n为大于等于零的整数。
2.根据权利要求1所述的阵列基板,其特征在于,所述两个相邻的开口处像素电极之间有一个重叠处像素电极,则第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c<a<c+2d,c<b<c+2d,a+b=2c+2d。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:a=b=c+d。
4.一种TFT-LCD的阵列基板的制造方法,其特征在于,包括:
沉积第一像素电极层薄膜,通过构图工艺形成包括第一像素电极层的图形,所述第一像素电极层的图形包括被第一像素电极层开口间隔开的数个第一像素电极,所述第一像素电极层的图形与公共电极连接;
沉积第二像素电极层薄膜,通过构图工艺形成包括第二像素电极层的图形,所述第二像素电极的图形通过漏极连接孔与薄膜晶体管的漏极连接,包括被第二像素电极层开口间隔开的数个第二像素电极;
其中,所述第一像素电极与所述第二像素电极交错排列;所述第二像素电极包括完全重叠于第一像素电极的重叠处像素电极和其边缘完全落入第一像素电极层开口内的开口处像素电极;所述重叠处像素电极与所述开口处像素电极间隔分布;
所述两个相邻的开口处像素电极之间至少有一个重叠处像素电极;
所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c+n(c+d)<a<c+2d+n(c+d),c<b<c+2d,a+b=2c+2d+n(c+d),其中,n为大于等于零的整数。
5.根据权利要求4所述的制造方法,其特征在于,所述两个相邻的开口处像素电极之间有一个重叠处像素电极,则第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:c<a<c+2d,c<b<c+2d,a+b=2c+2d。
6.根据权利要求5所述的制造方法,其特征在于,所述第一像素电极层的第一像素电极的宽度a、第一像素电极层开口宽度b与第二像素电极层的第二像素电极的宽度c、第二像素电极层开口宽度d之间的关系为:a=b=c+d。
CN201010611650.1A 2010-12-28 2010-12-28 Tft-lcd的阵列基板及其制造方法 Active CN102566155B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201010611650.1A CN102566155B (zh) 2010-12-28 2010-12-28 Tft-lcd的阵列基板及其制造方法
US13/337,665 US8704231B2 (en) 2010-12-28 2011-12-27 Array substrate of TFT-LCD and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010611650.1A CN102566155B (zh) 2010-12-28 2010-12-28 Tft-lcd的阵列基板及其制造方法

Publications (2)

Publication Number Publication Date
CN102566155A CN102566155A (zh) 2012-07-11
CN102566155B true CN102566155B (zh) 2014-07-02

Family

ID=46315556

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010611650.1A Active CN102566155B (zh) 2010-12-28 2010-12-28 Tft-lcd的阵列基板及其制造方法

Country Status (2)

Country Link
US (1) US8704231B2 (zh)
CN (1) CN102566155B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102866543B (zh) * 2012-09-13 2015-05-06 京东方科技集团股份有限公司 像素单元、阵列基板以及液晶显示装置
CN104062814B (zh) 2013-03-19 2016-08-10 北京京东方光电科技有限公司 一种像素电极层、阵列基板、显示面板和显示装置
CN105068348B (zh) * 2015-09-11 2018-03-27 京东方科技集团股份有限公司 一种阵列基板及其制造方法、显示面板及其驱动方法
CN107015406B (zh) * 2017-06-09 2020-03-13 京东方科技集团股份有限公司 阵列基板及其制造方法、显示面板
CN107529627A (zh) * 2017-08-14 2018-01-02 南京中电熊猫液晶显示科技有限公司 一种液晶显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6577368B1 (en) * 1997-11-03 2003-06-10 Samsung Electronics Co., Ltd. IPS-LCD having a third electrode having aperture and formed on counter substrate
CN1837907A (zh) * 2005-03-25 2006-09-27 三洋爱普生映像元器件有限公司 液晶装置及电子设备
CN1881050A (zh) * 2005-06-14 2006-12-20 京东方显示器科技公司 边缘场开关模式液晶显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3788259B2 (ja) * 2001-03-29 2006-06-21 株式会社日立製作所 液晶表示装置
JP2004109794A (ja) * 2002-09-20 2004-04-08 Hitachi Displays Ltd 液晶表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6577368B1 (en) * 1997-11-03 2003-06-10 Samsung Electronics Co., Ltd. IPS-LCD having a third electrode having aperture and formed on counter substrate
CN1837907A (zh) * 2005-03-25 2006-09-27 三洋爱普生映像元器件有限公司 液晶装置及电子设备
CN1881050A (zh) * 2005-06-14 2006-12-20 京东方显示器科技公司 边缘场开关模式液晶显示装置

Also Published As

Publication number Publication date
US20120161142A1 (en) 2012-06-28
CN102566155A (zh) 2012-07-11
US8704231B2 (en) 2014-04-22

Similar Documents

Publication Publication Date Title
CN102566155B (zh) Tft-lcd的阵列基板及其制造方法
CN108228004B (zh) 显示面板以及显示装置
CN102169260B (zh) Tft-lcd像素电极层结构、制备方法及其掩膜板
US10156925B2 (en) Array substrate, method for fabricating the same, and display apparatus
US9099356B2 (en) Array substrate with hollowed common electrode above data line and manufacturing method thereof and display device
CN102881688B (zh) 一种阵列基板、显示面板及阵列基板的制造方法
CN102566156B (zh) Tft-lcd的阵列基板及其制造方法
CN103345093B (zh) 像素单元、阵列基板及其制造、修复方法和显示装置
US10989971B2 (en) Array substrate and maintenance method therefor, and display apparatus
CN103268042B (zh) 液晶显示装置
US20170269446A1 (en) Array substrate, display apparatus and method for repairing fault of array substrate
EP3705935B1 (en) Array substrate and manufacturing method therefor, and display device and manufacturing method therefor
CN104685556A (zh) 电路基板和显示装置
CN102566170B (zh) 像素基板及其制作方法、液晶显示面板、液晶显示装置
CN104880867A (zh) 显示面板
JP2022516388A (ja) アレイ基板及びその製造方法、表示パネル
CN103018986A (zh) 阵列基板及其制备和驱动方法、液晶显示面板
US10661465B2 (en) Display panel
US20140049735A1 (en) Array substrate, liquid crystal display apparatus and alignment rubbing method
WO2012068747A1 (zh) 像素单元、液晶显示面板及其制造方法
CN101666949A (zh) Ips型tft-lcd阵列基板及其制造方法
CN102540580A (zh) 一种液晶显示面板
US8319933B2 (en) Liquid crystal display panel
US11276713B2 (en) Array substrate, manufacturing method, display panel and display device thereof
CN104460123A (zh) 一种显示面板及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant