CN102545948A - 建立网络连接的方法与相关的通信装置 - Google Patents

建立网络连接的方法与相关的通信装置 Download PDF

Info

Publication number
CN102545948A
CN102545948A CN2011100469307A CN201110046930A CN102545948A CN 102545948 A CN102545948 A CN 102545948A CN 2011100469307 A CN2011100469307 A CN 2011100469307A CN 201110046930 A CN201110046930 A CN 201110046930A CN 102545948 A CN102545948 A CN 102545948A
Authority
CN
China
Prior art keywords
data
registers
numerical value
combination number
scrambler
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011100469307A
Other languages
English (en)
Other versions
CN102545948B (zh
Inventor
黄亮维
李政翰
雷奕晖
郑凯文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Publication of CN102545948A publication Critical patent/CN102545948A/zh
Application granted granted Critical
Publication of CN102545948B publication Critical patent/CN102545948B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04KSECRET COMMUNICATION; JAMMING OF COMMUNICATION
    • H04K1/00Secret communication
    • H04K1/04Secret communication by frequency scrambling, i.e. by transposing or inverting parts of the frequency band or by inverting the whole band

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本案提出了建立网络连接的方法与相关的通信装置,其中,能建立网络连接的通信装置之一,包含有发送电路、接收电路和控制器。发送电路包含具有第一寄存器的第一扰频器,且根据振荡电路提供的振荡信号,将该扰频器产生的第一数据传送至传输线。接收电路自传输线接收第二扰频器产生的第二数据,并包含具有第二寄存器的解扰器以解扰第二数据,其中第一扰频器和第二扰频器使用相同的扰频码产生多项式。控制器根据第一寄存器的数值及第一数据的至少其中之一、以及第二寄存器的数值及第二数据的至少其中之一进行运算,并根据运算结果控制振荡电路以调整振荡信号的频率。

Description

建立网络连接的方法与相关的通信装置
技术领域
本发明涉及通信方法和装置,尤其是涉及可用于全双工的通信系统中快速建立网络连接的方法和装置。
背景技术
许多产业标准制定时,会参考已有的技术或标准以节省时间,然而有时采用已有的技术标准时,却会因应用的环境不同而产生问题。
例如,在高清晰度多媒体接口(High-Definition Multimedia Interface,HDMI)的标准中,将IEEE 802.3u快速以太网络(Fast Ethernet100BASE-TX)的技术应用于HDMI以太网络信道(HDMI EthernetChannel,HEC)中传输信号。快速以太网络收发器(transceiver)和HEC收发器皆能全双工(full duplex)的收发信号,但快速以太网络的收发器使用一对传输线发送信号,并使用另一对传输线接收信号,而HEC收发器则是在一对传输线上同时发送和接收信号。在HEC收发器中,因为只用一对传输线收发信号,近端HEC收发器在传输线上所接收的信号中,除了远端的HEC收发器所发送的信号之外,还包含有近端HEC收发器所发送的信号。因此,当两端的HEC收发器同时发送相同的信号时,HEC收发器会因为无法分离出近端HEC收发器和远端的HEC收发器所发送的信号,而会使HEC收发器无法正常运作。
尤其在空闲模式(idle mode)或建立连接时,两端的HEC收发器需要发送空闲信号给对方,HEC收发器会持续的传送数千个位循环出现的伪随机码(pseudo random code)来做为空闲信号。然而,HDMI标准并未采用主从式(master-slave)架构,也没有限制近端HEC收发器和远端的HEC收发器要分别使用不同的扰频器(scrambler)架构。因此,在空闲模式或建立连接时,近端HEC收发器和远端的HEC收发器会发生两者发送同样的空闲信号的情况,而导致HEC收发器无法正常运作。
此外,HEC收发器应该使用125MHz的速率传送信号,但是两端的收发器间仍可能有误差存在,例如,±200ppm。因此,即使两端的HEC收发器一开始并没有发送相同的空闲信号,但仍可能因为两端的HEC收发器收发信号的速率不同,而在一段时间后发生两者传送相同空闲信号的情况,而导致HEC收发器无法正常的运作。
另一方面,为了支持更先进的功能,收发器需要更快速且正确的建立连接。例如,若HEC收发器要支持高能效以太网络(Energy EfficientEthernet,EEE)的功能,最好能在进入省电模式(quiet mode)前更快速的建立连接,获得较佳的信号噪声比(signal to noise ratio),以确保离开省电模式后仍能保持网络的连接状态。
发明内容
因此,如何设计出在此种全双工的通信系统中,能够快速的建立网络连接的装置和方法以解决上述问题,一直是业界长期来所需要的。
本说明书提供了一种通信装置的实施例,其包含有:一发送电路,包含有一第一扰频器,该第一扰频器包含有多个第一寄存器,且该发送电路根据一振荡电路所提供的一振荡信号,将该第一扰频器产生的一第一数据传送至一传输线;一接收电路,用以自该传输线接收一第二扰频器产生的一第二数据,且该接收电路包含有一解扰器,该解扰器包含有多个第二寄存器,用以解扰该第二数据;以及一控制器,根据这些第一寄存器的数值及该第一数据的至少其中之一、以及这些第二寄存器的数值和该第二数据的至少其中之一进行运算,并根据运算的结果控制该振荡电路以调整该振荡信号的频率;其中该第一扰频器和该第二扰频器使用一相同的扰频码产生多项式。
本说明书还提供了一种建立连接的方法的实施例,其包含有:根据一振荡电路所提供的一振荡信号,将使用一扰频码产生多项式且具有多个第一寄存器的一第一扰频器所产生的一第一数据传送至一传输线;自该传输线接收使用该扰频码产生多项式的一第二扰频器所产生的一第二数据,并以具有多个第二寄存器的一解扰器解扰该第二数据;以及根据这些第一寄存器的数值及该第一数据的至少其中之一、以及这些第二寄存器的数值和该第二数据的至少其中之一进行运算,并根据运算结果控制该振荡电路以调整该振荡信号的频率。
前述实施例的优点之一是不需修改行业标准就能兼容于其它的收发器,具有高度的兼容性。
前述实施例的另一优点是能快速的建立网络连接,而有良好的效能。
附图说明
图1为本发明建立网络连接的通信系统的一实施例的简化示意图。
图2为图1中扰频器和解扰器的实施例简化后的示意图。
图3为本发明建立网络连接的方法的一实施例简化后的流程图。
主要元件符号说明
100通信系统         110、130收发器
111、131混合电路    112、132振荡电路
113、133发送电路    114、134扰频器
115、135接收电路    116、136时序恢复电路
117、137解扰器      118、138回声消除器
119、139控制器      150传输线
200扰频器/解扰器    201-211移位寄存器
220、230XOR电路
具体实施方式
以下将配合相关附图来说明本发明的实施例。在这些附图中,相同的标号表示相同或类似的元件。在说明书及后续的权利要求书当中使用某些词汇来指称特定的元件,所属领域中的普通技术人员应可理解,可能会有不同的名词用来称呼同样的元件。本说明书及后续的权利要求书并不以名称的差异作为区分元件的方式,而是以元件在功能上的差异作为区分的基准。在通篇说明书及后续的权利要求当中所提及的“包含”为开放式的用语,应解释成“包含但不限定于…”。另外,“耦接”一词包含任何直接及间接的连接手段。因此,若文中描述第一装置耦接于第二装置,则代表第一装置可直接连接(包含通过电性连接、有线/无线传输、或光学传输等信号连接方式)于第二装置,或通过其它装置或连接手段间接地电性或信号连接至该第二装置。
图1为本发明一实施例的通信系统100简化后的示意图。通信系统100包含有收发器110、收发器130和传输线150。例如,通信系统100是使用HDMI传输信号的系统,收发器110和130是HDMI装置中的HEC收发器,而传输线150是HDMI线材中的传送HEC信号的传输线。
在本实施例中,传输线150是用以传输差分(differential)信号的一对线材。在另一实施例中,传输线150是用以传送单端(single-ended)信号的线材。传输线150可以采用第3~7类的双绞线(Cat-3-Cat-7twistedpair cables)、印刷电路或者其它适当的线材。
收发器110包含有混合电路111(hybrid circuit)、振荡电路112(oscillation circuit)、发送电路113、接收电路115和控制器119。发送电路113包含有扰频器114。接收电路115包含有时序恢复(timing recovery)电路116、解扰器(descrambler)电路117和回声消除器118(echocanceller)。类似的,收发器130包含有混合电路131、振荡电路132、发送电路133、接收电路135和控制器139。发送电路133包含有扰频器134。接收电路135包含有时序恢复电路136、解扰器137和回声消除器138。为简洁起见,图中省略了其它的电路、元件和连接关系。
在本实施例中,收发器110的发送电路113通过混合电路111将信号发送至传输线150,接收电路115通过混合电路111接收传输线150上的信号。由于传输线150上的信号包含有收发器110的发送电路113所发送的信号和收发器130的发送电路133所发送的信号,接收电路115可通过回声消除器118,将发送电路113所发送的信号从接收自传输线150的信号中消除。
振荡电路112用以产生一适当频率的振荡信号,使发送电路113、接收电路115和收发器110的其它元件,能够根据该振荡信号而以适当的速率发送信号和接收信号。例如,在HEC收发器的实施例中,HEC收发器应该使用125MHz的速率传送信号。因此,若收发器110和130收发信号的速率不同,可以通过调整振荡电路112所产生的振荡信号的频率,使收发器110的振荡电路112与收发器130的振荡电路132产生实质上频率相同的振荡信号,而使收发器110和130收发信号的速率能够同步。
收发器110的扰频器114用以将要发送的信号扰频(scramble),以获得某些通信上的优点。解扰器117则用以将接收到的扰频信号解扰(descramble)为未扰频的信号。扰频器114和解扰器117的架构和运作方式,将在图2和相关的叙述中进一步说明。此外,在本实施例中,收发器110的扰频器114和收发器130的扰频器134使用相同的扰频器架构,以各自产生经扰频的信号。
时序恢复电路116可用以调整发送信号和/或接收信号的时间,例如,提供相位补偿值(phase compensation)和频率补偿值(frequencycompensation),使接收电路115中的模拟数字转换器(analog to digitalconverter,图中未示)可以在较佳的时间取样。在一实施例中,接收电路115自传输线上接收收发器130所发送的信号,并且时序恢复电路116根据所接收的信号,估计收发器130收发信号的速率,亦即估计收发器130的振荡电路132所输出的振荡信号的频率。
控制器119用于配合发送电路113、接收电路115和收发器110的其它元件,使收发器110能正确的发送和接收信号。例如,当在空闲模式或建立连接时,收发器110和130若输出相同的信号,收发器110可能无法正常运作。因此,控制器119可监控扰频器114的输出和解扰器117的输入(理想状态时,解扰器117的输入应等于扰频器134的输出),或者监控扰频器114和解扰器117的内部寄存器的状态,来检测收发器110和130是否输出相同的信号,并做出相应的控制。控制器119的其它功能将于后续段落中配合相关附图说明。
收发器130与收发器110的元件、连接关系和运作方式皆相似,可参考上述说明而不再赘述。
以下将以图2搭配图1说明通信系统100的运作方式。图2为图1中扰频器/解扰器的一个实施例200简化后的示意图。
图2的实施例中采用快速以太网络的扰频器/解扰器架构。实施例200用作扰频器或是解扰器时的架构和运作方式皆相同,差别在于输入和输出的信号不同。即当实施例200的输入din为未扰频的信号时,实施例200作为扰频器,而输出dout为经扰频的信号。当实施例200的输入din为经扰频的信号时,实施例200作为解扰器,而输出dout为未扰频的信号。
扰频器/解扰器200包含有11个移位寄存器(shift register)201-211,以及XOR(exclusive or)电路220和230。扰频器/解扰器200的扰频码产生多项式(scrambling generator polynomial)或解扰码产生多项式(descrambling generator polynomial)皆为g(x)=1+x9+x11
扰频器/解扰器200的运作方式如下。在时间T时,将输入数据din与移位寄存器209和211的数值经XOR电路220和230运算后,输出为时间T时的扰频器/解扰器200的输出dout。
在时间T+1时,将移位寄存器201-210在时间T时的数值分别储存至移位寄存器202-211。例如,将移位寄存器203在时间T的数值储存至移位寄存器204等。此外,并将移位寄存器209和211在时间T时的数值经XOR电路220运算后,储存至移位寄存器201。并且将输入数据din与移位寄存器209和211的数值经XOR电路220和230运算后,输出为时间T+1的输出dout。
在此实施例中,在空闲模式或建立网络连接时,收发器会设置为传送空闲信号。传送空闲信号时,收发器会将din的数值设置为1,并且不会将移位寄存器201-211的数值全设置为0。因此,在空闲模式或建立网络连接时,移位寄存器201-211的数值有2047种(2的11次方减1,即去除移位寄存器的数值全为0的情形)循环出现的组合。因此,扰频器/解扰器200的输出dout也对应着2047个移位寄存器201-211的数值的组合,而输出2047个位循环重复出现的模式,或称空闲序列(idle sequence)。
在此实施例中,将2047个循环出现的移位寄存器201-211的数值依运算的顺序编号,例如,移位寄存器201-211的数值为[111111111111]时为组合编号1,移位寄存器201-211的数值为[011111111111]时为组合编号2,...,移位寄存器201-211的数值为[111111111110]时为组合编号2047等。在另一实施例中,也可以任意选择2047个移位寄存器201-211的数值的组合中的一个作为组合编号1,并将其它2046个移位寄存器201-211的数值依运算顺序编号。
为简洁起见,在说明书和权利要求书中,当扰频器114的移位寄存器的数值为组合编号N的数值时,称作扰频器114的组合编号为N。当扰频器114的组合编号为N,而解扰器117的组合编号为M时,扰频器114和解扰器117的组合编号的差距为N-M。
在另一些实施例中,也可以将扰频器114和解扰器117的组合编号的差距定义为N-M、将扰频器114和解扰器117的组合编号的差距定义为N-M(当N≥M)或N-M+2047(当N<M)、或者将扰频器114和解扰器117的组合编号的差距定义为M-N(当M≥N)或M-N+2047(当M<N)等方式。在较佳的实施例中,收发器110的扰频器114和收发器130的扰频器134定义相同的组合编号的差距的计算方式,以简化控制器119的运算。
在另一实施例中,收发器110中储存有2047个依运算顺序编号的移位寄存器的数值,并使用控制器119比较扰频器114中移位寄存器的数值和2047个移位寄存器的数值,以获得扰频器114的组合编号。
在另一实施例中,收发器110仅储存2047个移位寄存器的数值中某一组合的数值,例如,仅储存数值[11111111111],并且使用控制器119记录扰频器114的移位寄存器的数值需要经过多少时间或者多少输入/输出的位数才会变为[11111111111],以此时间或者输入/输出的位数作为扰频器114的组合编号。
在另一实施例中,收发器110储存扰频器114对应于组合编号1至2047时的输出(即储存2047位的空闲序列),并使用控制器119比较扰频器114的输出和2047位的空闲序列,以获得扰频器114的组合编号。例如,控制器119记录11位的扰频器114的输出,比较后发现与第2047位的空闲序列中的第21-31个位相同,因此以31作为扰频器114的组合编号。
在另一实施例中,收发器110仅储存2047位的空闲信号中某一段的数值,例如,仅储存数值[01111111111],并且使用控制器119记录扰频器114的输出需要经过多少时间或者多少输入/输出的位数后才会变为[01111111111],以此时间或输入/输出的位数作为扰频器114的组合编号。
在另一实施例中,收发器110也可以使用储存装置记录扰频器114的组合编号,并且依序更新,而不需要重复的进行运算。
控制器119也可以使用上述的方式获得解扰器117的组合编号,或者使用不同的方式获得扰频器114的组合编号和解扰器117的组合编号。
在另一实施例中,若仅需要计算扰频器114和解扰器117的组合编号的差距,可以使用控制器119记录扰频器114的移位寄存器的数值需要经过多少时间或者多少输入/输出的位数后才会变为解扰器117的移位寄存器的数值,以此时间或输入/输出的位数,作为扰频器114和解扰器117的组合编号的差距,或者以此计算扰频器114和解扰器117的组合编号的差距。
在另一实施例中,若仅需要计算扰频器114和解扰器117的组合编号的差距,可以使用控制器119记录扰频器114的输出需要经过多少时间或者输入/输出的位数才会变为解扰器117的输出(例如,各记录11位),以此时间或输入/输出的位数作为扰频器114和解扰器117的组合编号的差距,或者以此计算扰频器114和解扰器117的组合编号的差距。
上述图1和图2的实施例中,收发器110和130以及扰频器/解扰器200可使用控制器、处理器、计算机、特殊设计的离散电路或集成电路等硬件、和/或硬件配合软件的方式来实现。图中的元件和连接关系仅为示意性,可依需要整合为一个电路,或者以数个电路实施某一元件的功能等方式来实现。而各实施例也可根据应用的环境不同而适当的设置,例如,改用其它的扰频器架构、发送电路架构或接收电路架构等。
以下将搭配图1至图3,进一步说明通信系统100的运作方式。图3为本发明的建立网络连接的方法的一实施例的简化流程图300。
在流程310中,收发器110和130开始进行连接步骤,收发器110和130的发送电路113和133发送空闲信号。
在流程320中,控制器119选择收发器110是否要进入追随者(follower)模式,此处可以使用各种判断方式进行选择。例如,在一实施例中,控制器119可以设定为选择收发器110总是成为追随者。若控制器119选择收发器110扮演追随者,则进行流程330,否则进行流程340。若控制器119无法判断是否该进入追随者模式,则回到流程310,重新进行连接步骤。重新进行连接步骤的实施方式,可以是重置收发器110或者是重新设置扰频器114移位寄存器的数值等方式。
在流程330中,控制器119选择收发器110扮演追随者,控制器119发出控制信号调整振荡电路112所输出的振荡信号的频率,以追随收发器130的振荡电路132所输出的振荡信号的频率,使收发器110和130收发信号的速率能够同步。
在流程340中,控制器119固定振荡电路112所输出的振荡信号的频率,使发送电路113根据该固定的振荡信号发送信号,而让远端的收发器130可以追随振荡电路112所输出的振荡信号的频率。
在流程350中,控制器119判断收发器110和130收发信号的速率是否已经同步,若未能同步则回到流程310重新进行连接步骤。
在流程360中,收发器110和130连接建立完成,可以正常收发信号。
在图3的流程中,仅说明收发器110的操作流程,由于收发器130与收发器110类似,故省略重复的说明。收发器110和收发器130不但可以一起使用相同的连接流程以进行连接,也可以单独的使用相同的连接流程与其它的收发器进行连接。仅需一端的收发器能支持此连接流程,即可正常的建立连接,因此,不需要修改行业标准即可使收发器110或130搭配其它制造商的收发器一起使用,而使收发器110或130具有高度的兼容性。
在一实施例中,控制器119在流程320中是根据扰频器114的输出、移位寄存器的数值和/或组合编号、解扰器117的输入、移位寄存器的数值和/或组合编号,或者根据上述数值运算后的结果,选择收发器110是否要进入追随者模式。
在另一实施例中,控制器119在流程320中是以扰频器114和解扰器117的组合编号的差距,作为选择收发器110的运作模式的根据。例如,当扰频器114和解扰器117的组合编号的差距大于一预设的差距数值时(例如,1024,移位寄存器的数值的组合数的1/2),则控制器119会选择收发器110进入追随者模式。例如,假设当扰频器114的组合编号为100,而解扰器117的组合编号为1800时,扰频器114和解扰器117的组合编号的差距为1700,大于预设的数值1024,故控制器119可选择收发器110扮演追随者。
在另一实施例中,控制器119在流程320中,是当扰频器114和解扰器117的组合编号的差距小于一预设的差距数值时,选择收发器110进入追随者模式。
当空闲模式或建立连接时,若有传输延迟,而扰频器114和扰频器134的组合编号的差距太小时,扰频器114和扰频器134可能会产生相同的输出,而会造成收发器110和130无法正常运作的情况。因此,在另一实施例中,控制器119在流程320中,若发现扰频器114和解扰器117的组合编号的差距与预设的差距值小于一个预设的安全阈值,则会判断回到流程310重新进行连接步骤,而暂时不会决定收发器110的运作模式。例如,假设扰频器114和解扰器117的组合编号的预设差距数值为1024,而安全阈值为25。当扰频器114和解扰器117的组合编号的差距为1030时,与预设的数值1024的差距为6,小于预设的安全阈值25,故控制器119此时不会选择收发器110的运作模式,而会回到流程310重新进行连接步骤。
在另一实施例中,控制器119在流程320中是以扰频器114的组合编号和解扰器117的组合编号的比较结果,作为选择收发器110是否进入追随者模式的根据。在一实施例中,控制器119可在扰频器114的组合编号大于解扰器117的组合编号时,选择收发器110扮演追随者。例如,当扰频器114的组合编号为1800,而解扰器117的组合编号为100时,由于扰频器114的组合编号1800大于解扰器117的组合编号100,因此控制器119会选择收发器110扮演追随者。在另一实施例中,控制器119则会在扰频器114的组合编号小于解扰器117的组合编号时,选择收发器110扮演追随者。
相似的,在上两个实施例中,当扰频器114和扰频器134的组合编号差距太过接近时,若有传输延迟,收发器110和130可能会传送相同的空闲信号,而使收发器110和130无法正常运作。因此,在另一实施例中,当扰频器114和解扰器117的组合编号的差距小于一个预设的安全阈值时,需要回到流程310重新进行连接步骤。例如,当扰频器114的组合编号为100,解扰器117的组合编号为110时,扰频器114和解扰器117的组合编号的差距为10,小于预设的安全阈值(假设为25),此时控制器119会判断两者差距太小,需要回到流程310重新进行连接步骤。
在前述实施例中,由于控制器119在流程320中是根据扰频器114的输出、移位寄存器的数值和/或组合编号、解扰器117的输入、移位寄存器的数值和/或组合编号,或者根据上述数值运算后的结果,来决定收发器110是否进入追随者模式,所需的时间很短。因此,在收发器110与收发器130开始进行连接后,在短时间内就能决定收发器110的运作模式,使收发器110能迅速地与收发器130建立起连接。
在另一实施例,当控制器119在流程340至350中,选择不进入追随者模式而建立连接后,控制器119可以另记录一个多个监控参数,以监控收发器110和收发器130之间的速率是否继续保持同步。例如,以扰频器114和解扰器117的组合编号的差距作为监控参数,若监控参数变化过大,表示收发器110和130收发信号的速率可能无法保持同步。或者,以时序恢复电路116中的频率补偿值作为监控参数,当监控参数超过一预定值,表示收发器110和130收发信号的速率可能无法保持同步。因此,在一段时间内(例如,1秒钟),当监控参数发生异常,控制器119可选择将收发器110进入追随者模式,并发出控制信号调整振荡电路112所输出的振荡信号的频率,以追随收发器130的振荡电路132所输出的振荡信号的频率,而使收发器110和130收发信号的速率能同步
以上的实施例虽以HEC收发器为例,但在使用同一对传输线收发信号的通信系统中,当两端的收发器发送相同的空闲信号时,利用本发明的精神实施,可避免无法正常运作的情形,因而能快速且正确的建立连接。
以上所述仅为本发明的较佳实施例,各实施例的实现方式皆可依本发明的精神可适当的搭配,凡依本发明权利要求书所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (20)

1.一种通信装置,包含有:
一发送电路,包含有一第一扰频器,该第一扰频器包含有多个第一寄存器,且所述发送电路根据一振荡电路所提供的一振荡信号,将所述第一扰频器产生的一第一数据传送至一传输线;
一接收电路,用以自所述传输线接收一第二扰频器产生的一第二数据,且所述接收电路包含有一解扰器,所述解扰器包含有多个第二寄存器,用以解扰所述第二数据;以及
一控制器,根据所述多个第一寄存器的数值及所述第一数据的至少其中之一、以及所述多个第二寄存器的数值和所述第二数据的至少其中之一进行运算,并根据运算的结果控制所述振荡电路以调整所述振荡信号的频率;
其中所述第一扰频器和所述第二扰频器使用一相同的扰频码产生多项式。
2.根据权利要求1所述的通信装置,其中:
所述控制器还比较所述第一数据和所述第二数据、和/或比较所述多个第一寄存器的数值和所述多个第二寄存器的数值,以产生一组合编号差距;以及
当所述组合编号差距不等于零时,所述控制器控制所述振荡电路以调整所述振荡信号的频率。
3.根据权利要求2所述的通信装置,其中当所述组合编号差距小于一第一预定值时,所述控制器重新设置所述多个第一寄存器的数值。
4.根据权利要求1所述的通信装置,其中:
所述控制器还比较所述第一数据和所述多个第二寄存器的数值、和/或比较所述多个第一寄存器的数值和所述第二数据,以产生一组合编号差距;以及
当所述组合编号差距不等于零时,所述控制器控制所述振荡电路以调整所述振荡信号的频率。
5.根据权利要求4所述的通信装置,其中当所述组合编号差距小于一第一预定值时,所述控制器重新设置所述多个第一寄存器的数值。
6.根据权利要求1所述的通信装置,其中:
所述控制器还使用所述多个第一寄存器的数值和/或所述第一数据与一第二预定值做比较,以产生一第一组合编号;
所述控制器还使用所述多个第二寄存器的数值和/或所述第二数据与一第三预定值做比较,以产生一第二组合编号;以及
当所述第一组合编号不等于所述第二组合编号时,所述控制器控制所述振荡电路以调整所述振荡信号的频率。
7.根据权利要求6所述的通信装置,其中当所述第一组合编号和所述第二组合编号的差距小于一第四预定值时,所述控制器重新设置所述多个第一寄存器的数值。
8.根据权利要求6所述的通信装置,其中所述第二预定值等于所述第三预定值。
9.根据权利要求1所述的通信装置,其中:
所述发送电路还将所述第一扰频器产生的一第三数据传送至所述传输线;
所述接收电路还自所述传输线接收所述第二扰频器产生的一第四数据,并且所述解扰器解扰所述第四数据;
所述控制器还根据产生所述第一数据时的所述多个第一寄存器的数值及所述第一数据的至少其中之一、以及解扰所述第二数据时的所述多个第二寄存器的数值及所述第二数据的至少其中之一进行运算,以产生一第一监控参数;以及
所述控制器还根据产生所述第三数据时的所述多个第一寄存器的数值及所述第三数据的至少其中之一、以及解扰所述第四数据时的所述多个第二寄存器的数值及所述第四数据的至少其中之一进行运算,以产生一第二监控参数;以及
当所述第一监控参数与所述第二监控参数的差距大于一第五预定值时,所述控制器控制所述振荡电路以调整所述振荡信号的频率。
10.根据权利要求1所述的通信装置,还包含有一时序恢复电路,用以提供一频率补偿值,当所述频率补偿值大于一第六预定值,则所述控制器控制所述振荡电路以调整所述振荡信号的频率。
11.一种建立连接的方法,包含有:
根据一振荡电路所提供的一振荡信号,将使用一扰频码产生多项式且具有多个第一寄存器的一第一扰频器所产生的一第一数据传送至一传输线;
自所述传输线接收使用所述扰频码产生多项式的一第二扰频器所产生的一第二数据,并以具有多个第二寄存器的一解扰器解扰所述第二数据;以及
根据所述多个第一寄存器的数值及所述第一数据的至少其中之一、以及所述多个第二寄存器的数值和所述第二数据的至少其中之一进行运算,并根据运算结果控制所述振荡电路以调整所述振荡信号的频率。
12.根据权利要求11所述的方法,还包含:
比较所述第一数据和所述第二数据、和/或比较所述多个第一寄存器的数值和所述多个第二寄存器的数值,以产生一组合编号差距;以及
当所述组合编号差距不等于零时,控制所述振荡电路以调整所述振荡信号的频率。
13.根据权利要求12所述的方法,还包含:
其中当所述组合编号差距小于一第一预定值时,重新设置所述多个第一寄存器的数值。
14.根据权利要求11所述的方法,还包含:
比较所述第一数据和所述多个第二寄存器的数值、和/或比较所述多个第一寄存器的数值和所述第二数据,以产生一组合编号差距;以及
当所述组合编号差距不等于零时,控制所述振荡电路以调整所述振荡信号的频率。
15.根据权利要求14所述的方法,还包含:
其中当所述组合编号差距小于一第一预定值时,重新设置所述多个第一寄存器的数值。
16.根据权利要求11所述的方法,还包含:
将所述多个第一寄存器的数值和/或所述第一数据与一第二预定值进行比较,以产生一第一组合编号;
将所述多个第二寄存器的数值和/或所述第二数据与一第三预定值进行比较,以产生一第二组合编号;以及
当所述第一组合编号不等于所述第二组合编号时,控制所述振荡电路以调整所述振荡信号的频率。
17.根据权利要求16所述的方法,还包含:
当所述第一组合编号和所述第二组合编号的差距小于一第四预定值时,重新设置所述多个第一寄存器的数值。
18.根据权利要求16所述的方法,还包含:
使用相同数值的所述第二预定值和所述第三预定值。
19.根据权利要求11所述的方法,还包含:
将所述第一扰频器产生的一第三数据传送至所述传输线;
自所述传输线接收所述第二扰频器产生的一第四数据,并且以所述解扰器解扰所述第四数据;
根据产生所述第一数据时的所述多个第一寄存器的数值及所述第一数据的至少其中之一、以及解扰所述第二数据时的所述多个第二寄存器的数值及所述第二数据的至少其中之一进行运算,以产生一第一监控参数;
根据产生所述第三数据时的所述多个第一寄存器的数值及所述第三数据的至少其中之一、以及解扰所述第四数据时的所述多个第二寄存器的数值及所述第四数据的至少其中之一进行运算,以产生一第二监控参数;以及
当所述第一监控参数与所述第二监控参数的差距大于一第五预定值时,控制所述振荡电路以调整所述振荡信号的频率。
20.根据权利要求11所述的方法,还包含
使用一时序恢复电路提供一频率补偿值;
其中当所述频率补偿值大于一第六预定值,控制所述振荡电路以调整所述振荡信号的频率。
CN201110046930.7A 2010-12-28 2011-02-25 建立网络连接的方法与相关的通信装置 Active CN102545948B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW99146245 2010-12-28
TW099146245A TWI449386B (zh) 2010-12-28 2010-12-28 建立網路連線的方法與相關的通訊裝置

Publications (2)

Publication Number Publication Date
CN102545948A true CN102545948A (zh) 2012-07-04
CN102545948B CN102545948B (zh) 2014-11-26

Family

ID=46316834

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110046930.7A Active CN102545948B (zh) 2010-12-28 2011-02-25 建立网络连接的方法与相关的通信装置

Country Status (3)

Country Link
US (1) US8755529B2 (zh)
CN (1) CN102545948B (zh)
TW (1) TWI449386B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1049246A1 (en) * 1999-04-30 2000-11-02 TRW Inc. Transceiver with a mixer having selectable image frequency
US20080104434A1 (en) * 2006-11-01 2008-05-01 May Marcus W SOC with low power and performance modes
CN101567778A (zh) * 2004-04-16 2009-10-28 哉英电子股份有限公司 接收电路
US20100113088A1 (en) * 2008-11-04 2010-05-06 Broadcom Corporation Multiservice communication device with logical control channel
US20100226366A1 (en) * 2007-07-23 2010-09-09 Chul Soo Lee Digital broadcasting system and method of processing data in digital broadcasting system

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3822632B2 (ja) * 2004-04-16 2006-09-20 ザインエレクトロニクス株式会社 送信回路、受信回路及びクロック抽出回路並びにデータ伝送方法及びデータ伝送システム
EP2086269B1 (en) * 2008-01-31 2017-03-15 Mediatek Inc. A transmit power controller
US8923249B2 (en) * 2008-03-26 2014-12-30 Qualcomm Incorporated Method and apparatus for scrambling sequence generation in a communication system
TWI435596B (zh) 2010-07-06 2014-04-21 Realtek Semiconductor Corp 應用於網路裝置之主從決定裝置及主從決定方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1049246A1 (en) * 1999-04-30 2000-11-02 TRW Inc. Transceiver with a mixer having selectable image frequency
CN101567778A (zh) * 2004-04-16 2009-10-28 哉英电子股份有限公司 接收电路
US20080104434A1 (en) * 2006-11-01 2008-05-01 May Marcus W SOC with low power and performance modes
US20100226366A1 (en) * 2007-07-23 2010-09-09 Chul Soo Lee Digital broadcasting system and method of processing data in digital broadcasting system
US20100113088A1 (en) * 2008-11-04 2010-05-06 Broadcom Corporation Multiservice communication device with logical control channel

Also Published As

Publication number Publication date
TWI449386B (zh) 2014-08-11
US8755529B2 (en) 2014-06-17
US20120163604A1 (en) 2012-06-28
TW201228307A (en) 2012-07-01
CN102545948B (zh) 2014-11-26

Similar Documents

Publication Publication Date Title
US9898611B2 (en) Method and apparatus for scrambling a high speed data transmission
US8363748B2 (en) Two-way communication circuit, two-way communication system, and communication method of two-way communication circuit
US8493991B2 (en) Serial bus transmission system
US20170041086A1 (en) Data transmission apparatus for changing clock signal at runtime and data interface system including the same
US20120066423A1 (en) Inter-integrated circuit bus multicasting
JP2007155587A (ja) 通信装置
EP3200089B1 (en) Method, apparatus, communication equipment and storage media for determining link delay
US8331427B2 (en) Data processing apparatus
KR102714828B1 (ko) 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
US11947475B2 (en) Synchronized processing of process data and delayed transmission
CN102545948B (zh) 建立网络连接的方法与相关的通信装置
CN102547934B (zh) 支持省电模式的通信方法与相关的通信装置
CN112385157B (zh) 数据网络的用户设备
JP5949160B2 (ja) 通信装置
CN112783815B (zh) 高速序列计算机总线的信号调整方法及其相关计算机系统
US20030110282A1 (en) Method and circuit for deciding data transfer rate
JP7255777B2 (ja) データ処理装置
CN109977069B (zh) 一种设备
JP5007349B2 (ja) インターフェイス回路、lsi、サーバ装置、およびインターフェイス回路のトレーニング方法
KR101665443B1 (ko) 비동기 디지털 회로에서의 상태 피드백 교정 제어 시스템 및 그 방법
JP2024024270A (ja) 送受信装置および双方向通信システム
JP2002232402A (ja) クロック信号の自動位相反転回路
JP2011114494A (ja) シリアル通信装置
JP2023152462A (ja) 通信装置、通信装置の制御方法、及びプログラム
JP5742461B2 (ja) 信号伝送装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant