CN102456721A - 陶瓷衬底的氮化镓基芯片及制造方法 - Google Patents
陶瓷衬底的氮化镓基芯片及制造方法 Download PDFInfo
- Publication number
- CN102456721A CN102456721A CN2010105177531A CN201010517753A CN102456721A CN 102456721 A CN102456721 A CN 102456721A CN 2010105177531 A CN2010105177531 A CN 2010105177531A CN 201010517753 A CN201010517753 A CN 201010517753A CN 102456721 A CN102456721 A CN 102456721A
- Authority
- CN
- China
- Prior art keywords
- layer
- ceramic substrate
- substrate
- gallium nitride
- gallium
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
本发明的陶瓷衬底的正装结构的氮化镓基芯片包括陶瓷衬底、缓冲层和氮化镓基外延层。陶瓷衬底包括,氮化铝陶瓷衬底、氧化铝陶瓷衬底、碳化硅陶瓷衬底、氮化硼陶瓷衬底、氧化锆陶瓷衬底、氧化镁陶瓷衬底。缓冲层的结构包括,低温氮化铝层、成份分层结构、高温氮化铝层、中间媒介层、它们的组合。成份分层结构包括,氮化镓-铝镓氮-氮化铝(AlxGa1-xN),其中0≤X≤1。中间媒介层有单层或多层结构,中间媒介层包括,金属元素铝、钛、钒、铬、钪、锆、铪、钨、铊、镉、铟、金、上述金属元素的组合、上述金属元素的合金、上述金属的氮化物。本发明的基于陶瓷衬底的垂直结构的氮化镓基芯片包括导电支持衬底和氮化镓基外延层。
Description
技术领域
本发明揭示生长在陶瓷衬底的氮化镓基芯片(包括半导体发光二极管)及制造的方法和工艺,属于半导体电子技术领域。
背景技术
目前,蓝宝石衬底是生长氮化镓基芯片(包括半导体发光二极管(LED)、氮化镓基高电子迁移率晶体管,等)的通用的生长衬底,关于这一技术路线,已有数千项专利。为了制造垂直结构的氮化镓基芯片,通用的方法是采用激光剥离的方法剥离蓝宝石,已有多项专利覆盖这一技术。
但是,蓝宝石衬底与氮化镓基外延层之间的晶格常数的匹配较差,热胀系数的匹配较差,蓝宝石衬底的热导率低和价格高,剥离蓝宝石衬底的工艺复杂。
因此,需要不同的技术路线,即,生长在不同的衬底上的氮化镓基芯片及批量生产的方法,由此得到的氮化镓基芯片具有晶格常数匹配好,热胀系数匹配好、导热率高、价格低、剥离生长衬底的工艺简单,等优点。
发明内容
本发明提供生长在陶瓷衬底上的氮化镓基芯片及制造的方法,克服了蓝宝石衬底的氮化镓基芯片的缺点,具有晶格常数的匹配好、热胀系数的匹配较好、导热率高、价格低、剥离生长衬底的工艺简单,等优点。
本发明的陶瓷衬底的正装结构的氮化镓基芯片的组成部分包括,陶瓷衬底、缓冲层和氮化镓基外延层。缓冲层形成在陶瓷衬底和氮化镓基外延层之间。
其中,陶瓷衬底包括,氮化铝陶瓷衬底、氧化铝陶瓷衬底、碳化硅陶瓷衬底、氮化硼陶瓷衬底、氧化锆陶瓷衬底、氧化镁陶瓷衬底、氮化硅陶瓷衬底、氧化锆陶瓷衬底、氧化铍陶瓷衬底。对陶瓷衬底进行等离子(plasma)处理或激光处理。
缓冲层的结构是下述结构之一:(1)低温氮化铝层;(2)高温氮化铝层;(3)成份分层结构;(4)中间媒介层;(5)上述的结构(1)、结构(2)、结构(3)、结构(4)的组合。其中,结构(1)、结构(2)、结构(3)、结构(4)的组合包括,(a)依次形成的低温氮化铝层和高温氮化铝层;(b)依次形成的低温氮化铝层和成份分层结构;(c)依次形成的中间媒介层和低温氮化铝层;(d)依次形成的中间媒介层和高温氮化铝层;(e)依次形成的中间媒介层和成份分层结构;(f)依次形成的低温氮化铝层、高温氮化铝层和成份分层结构;(g)依次形成的中间媒介层、低温氮化铝层和高温氮化铝层;(h)依次形成的中间媒介层、低温氮化铝层和成份分层结构;(i)依次形成的中间媒介层、高温氮化铝层和成份分层结构;(j)依次形成的中间媒介层、低温氮化铝层、高温氮化铝层和成份分层结构;(k)依次形成的中间媒介层、低温氮化铝层、成份分层结构和高温氮化铝层。
形成低温氮化铝层和高温氮化铝层的方法包括,对铝表面进行氮化的方法、金属有机物化学气相淀积炉外延生长、分子束外延生长、溅射(sputtering)。其中,采用金属有机物化学气相淀积炉外延形成低温氮化 铝层时,温度在400℃至600℃;形成高温氮化铝层时,温度在900℃至1100℃。低温氮化铝层的厚度在埃到微米的范围。
在成份分层结构的不同深度,两种成份铝和镓之间的比例不同。成份分层结构包括,氮化镓-铝镓氮-氮化铝(AlxGa1-xN)分层结构,其中0≤X≤1。一个实施例,设置氮化镓-铝镓氮-氮化铝(AlxGa1-xN)外延层的与陶瓷衬底或中间媒介层或低温氮化铝层或高温氮化铝层相接触的表层的各种成份之间的比例使得氮化镓-铝镓氮-氮化铝外延层与陶瓷衬底或中间媒介层或低温氮化铝层或高温氮化铝层之间的应力最小。一个实施例:先低温(400℃至600℃)生长氮化铝(AlxGa1-xN)(其中,x=1)到预定的厚度,然后,升高温度(900℃至1100℃),逐渐加入镓(1-x),逐渐减少铝(x<1),继续生长,继续逐渐减小x,最后,关掉铝(x=0),高温生长氮化镓到预定的厚度。一个实施例:高温(900℃至1100℃)生长氮化铝(x=1)到预定的厚度,然后,开始逐渐加入镓(1-x),相应的减少铝(x<1),继续生长,并逐渐减小x,最后,关掉铝(x=0),高温生长氮化镓到预定的厚度。
中间媒介层形成在陶瓷衬底上。中间媒介层有单层或多层结构,中间媒介层的每层是从一组结构选出,该组结构包括,金属元素铝层、钛层、钒层、铬层、钪层、锆层、铪层、钨层、铊层、镉层、铟层、金层、上述金属元素层的组合、上述金属元素的合金层、上述金属元素的合金层的组合、上述金属的氮化物层;中间媒介层的厚度在埃到微米的范围。形成的方法包括,但不限于:真空蒸镀、溅射、金属有机物化学气相淀积炉外延生长、分子束外延生长、化学镀,等。
氮化镓基外延层是从一组外延层中选出,该组外延层包括,由元素镓、铝、硼、铟、氮、磷所组成的二元系、三元系、四元系、五元系,包 括,氮化镓外延层,氮化铝外延层,硼铝氮(BAlN)外延层,硼镓氮(BGaN)外延层,铝镓氮(AlGaN)外延层,铝铟镓氮(AlInGaN)外延层,镓氮磷(GaNP)外延层,铝镓氮磷(AlGaNP)外延层,铝铟镓氮磷(AlInGaNP)外延层,等。
氮化镓基外延层的组成部分包括,依次形成的第一类型限制层(first cladding layer)、活化层(active layer)、第二类型限制层(second cladding layer)。
陶瓷衬底的正装结构的氮化镓基芯片的一个实施例,组成部分包括,陶瓷衬底、缓冲层、氮化镓基外延层。其中,缓冲层包括,低温氮化铝层、高温氮化铝层;低温氮化铝层形成在陶瓷衬底上;高温氮化铝层形成在低温氮化铝层上。氮化镓基外延层形成在高温氮化铝层上。
陶瓷衬底的正装结构的氮化镓基芯片的另一个实施例,组成部分包括,陶瓷衬底、缓冲层、氮化镓基外延层。其中,缓冲层包括,中间媒介层、低温氮化铝层、高温氮化铝层;中间媒介层形成在陶瓷衬底上;低温氮化铝层形成在中间媒介层上;高温氮化铝层形成在低温氮化铝层上。氮化镓基外延层形成在缓冲层的高温氮化铝层上。
制造陶瓷衬底的正装结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:提供陶瓷衬底,在陶瓷衬底上形成缓冲层,在缓冲层上形成氮化镓基外延层。经过分割,成为单个的氮化镓基芯片。
制造陶瓷衬底的正装结构的氮化镓基芯片的工艺的另一个实施例,包括下述工艺步骤:准备陶瓷衬底,采用等离子体或激光处理陶瓷衬底,在陶瓷衬底上形成缓冲层,在缓冲层上形成氮化镓基外延层,经过分割,成为单个的氮化镓基芯片。。
制造陶瓷衬底的正装结构的氮化镓基芯片的工艺的另一个实施例,包括下述工艺步骤:缓冲层包括一中间媒介层;在陶瓷衬底上形成中间媒介层,缓冲层的其他层形成在中间媒介层上,在缓冲层上形成氮化镓基外延层。
基于陶瓷衬底的垂直结构的氮化镓基芯片的一个实施例,组成部分包括,导电支持衬底和氮化镓基外延层。其中,氮化镓基外延层的第二类型限制层键合在导电支持衬底上,第一类型限制层暴露,活化层形成在第一类型限制层和第二类型限制层之间,构成垂直结构的氮化镓基芯片。
其中,导电支持衬底包括,金属或合金支持衬底、硅导电支持衬底、碳化硅导电支持衬底、通孔导电支持衬底。通孔导电支持衬底包括,具有多个通孔的绝缘衬底、形成在绝缘衬底的两个主表面上的金属膜、两个主表面上的金属膜通过通孔中的金属栓形成电连接。
基于陶瓷衬底的垂直结构的氮化镓基芯片一个实施例,组成部分包括,氮化镓基外延层。其中,活化层形成在第一类型限制层和第二类型限制层之间,构成垂直结构的氮化镓基芯片。注意,这种芯片没有支持衬底,只有外延层。
制造基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:加热具有金属的中间媒介层的陶瓷衬底的正装结构的氮化镓基晶片(wafer),使得中间媒介层中的金属熔化,分离陶瓷衬底和氮化镓基外延层,清除暴露的氮化镓基外延层表面的金属,刻蚀缓冲层,使得氮化镓基外延层的第一类型限制层暴露并在其上形成电极。分割氮化镓基外延层,形成垂直结构的氮化镓基芯片。制造工艺中不包括复杂的激光剥离。注意,这种芯片没有支持衬底,只有外延层。
制造基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:加热具有中间媒介层的陶瓷衬底的正装结构的氮化镓基晶片(wafer),使得中间媒介层的金属熔化,分离陶瓷衬底和氮化镓基外延层,把氮化镓基外延层的第二类型限制层键合在导电支持衬底上,清除暴露的氮化镓基外延层表面的金属,刻蚀缓冲层,使得氮化镓基外延层的第一类型限制层暴露并在其上形成电极。分割导电支持衬底和键合在其上的氮化镓基外延层,形成垂直结构的氮化镓基芯片。制造工艺中不包括激光剥离。
制造基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:把具有中间媒介层的陶瓷衬底的正装结构的氮化镓基晶片(wafer)的第二类型限制层键合在导电支持衬底上,加热使得中间媒介层的金属熔化,分离陶瓷衬底和氮化镓基外延层,清除暴露的氮化镓基外延层表面的金属,刻蚀缓冲层,使得氮化镓基外延层的第一类型限制层暴露并在其上形成电极。分割导电支持衬底和键合在其上的氮化镓基外延层,形成垂直结构的氮化镓基芯片。制造工艺中不包括激光剥离。
因为陶瓷衬底与氮化铝层和氮化镓基外延层有非常接近的热胀系数,避免了外延层与生长衬底之间的热胀系数的不匹配所产生的外延层内的应力、位错和畸变。
没有生长衬底和外延层之间的晶格不匹配带来的缺陷。
对于正装结构的氮化镓基芯片,陶瓷衬底导热良好,成本低。对于具有中间媒介层的氮化镓基LED芯片,中间媒介层的金属具有高反射率,将LED发出的光反射出去,光取出效率提高。
本发明的目的和能达到的各项效果如下:
(1)本发明的目的是提供正装结构的陶瓷衬底的氮化镓基芯片。
(2)本发明的目的是提供基于陶瓷衬底的垂直结构的氮化镓基芯片。
(3)本发明的目的是提供批量生产正装结构的陶瓷衬底的氮化镓基芯片的技术和工艺。
(4)本发明的目的是提供批量生产基于陶瓷衬底的垂直结构的氮化镓基芯片的技术和工艺。
(5)本发明提供的陶瓷衬底的正装结构的氮化镓基芯片,该芯片的陶瓷衬底和氮化镓基外延层具有接近的热胀系数,使得氮化镓基外延层内的应力小,降低氮化镓基外延层的缺陷密度。
(6)本发明提供的基于陶瓷衬底的垂直结构的氮化镓基芯片,分离陶瓷生长衬底的工艺简单。
(7)本发明提供的陶瓷衬底的正装结构的氮化镓基芯片,导热优良。
(8)本发明提供的陶瓷衬底的正装结构的或垂直结构的氮化镓基芯片成本低。
(9)
附图说明
图1a展示本发明的生产陶瓷衬底的正装结构氮化镓基芯片的工艺流程的一个实施例。
图1b展示本发明的生产陶瓷衬底的正装结构氮化镓基芯片的工艺流程的一个实施例。
图2a展示本发明的生产陶瓷衬底的正装结构氮化镓基芯片的工艺流程的一个实施例。
图2b展示本发明的生产陶瓷衬底的正装结构氮化镓基芯片的工艺流程的另一个实施例。
图3a展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图3b展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图4a展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图4b展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图5a展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图5b展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图6a展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图6b展示本发明的陶瓷衬底的正装结构氮化镓基芯片的一个实施例。
图7a展示本发明的生产基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺流程的一个实施例。
图7b展示采用图7a的工艺制造的基于陶瓷衬底的垂直结构氮化镓基芯片的一个实施例。
图8a展示本发明的生产基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺流程的一个实施例。
图8b展示采用图8a的工艺制造的基于陶瓷衬底的垂直结构氮化镓基芯片的一个实施例。
图9a展示本发明的生产基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺流程的一个实施例。
图9b展示采用图9a的工艺制造的基于陶瓷衬底的垂直结构氮化镓基芯片的一个实施例。
图10展示本发明的基于陶瓷衬底的垂直结构的氮化镓基芯片的一个实施例。
具体实施例
本发明的具体化实施实例用于说明本发明的原理,而不是局限本发明于下列具体化实施实例。
注意,下列各项适用于本发明的所有实施例:
(1)本发明的陶瓷衬底的正装结构的氮化镓基芯片的组成部分包括,陶瓷衬底、缓冲层、氮化镓基外延层。缓冲层形成在陶瓷衬底上,氮化镓基外延层形成在缓冲层上。
(2)陶瓷衬底包括,氮化铝陶瓷衬底、氧化铝陶瓷衬底、碳化硅陶瓷衬底、氮化硼陶瓷衬底、氧化锆陶瓷衬底、氧化镁陶瓷衬底、氮化硅陶瓷衬底、氧化锆陶瓷衬底、氧化铍陶瓷衬底。
(3)对陶瓷衬底进行等离子体处理或激光处理。
(4)缓冲层的结构是下述结构之一:(1)低温氮化铝层;(2)高温氮化铝层;(3)成份分层结构;(4)中间媒介层;(5)上述的结构(1)、结构(2)、结构(3)、结构(4)的组合。其中,结构(1)、结构(2)、结构(3)、结构(4)的组合包括,(a)依次形成的低温氮化铝层和高温氮化铝层;(b)依次形成的低温氮化铝层和成份分层结构;(c)依次形成的中间媒介层和低温氮化铝层;(d)依次形成的中间媒介层和高温氮化铝层;(e)依次形成的中间媒介层和成份分层结构;(f)依次形成的低温氮化铝层、高温氮化铝层和成份分层结构;(g)依次形成的中间媒介层、低温氮化铝层和高温氮化铝层;(h)依次形成的中间媒介层、低温氮化铝层和成份分层结构;(i)依次形成的中间媒介层、高温氮化铝层和成份分层结构;(j)依次形成的中间媒介层、低温氮化铝层、高温氮化铝层和成份分层结构;(k)依次形成的中间媒介层、低温氮化铝层、成份分层结构和高温氮化铝层。
(5)形成低温氮化铝层和高温氮化铝层的方法包括,对铝表面进行氮化的方法、金属有机物化学气相淀积炉外延生长方法、分子束外延生长方法、溅镀淀积方法、溅射方法。其中,采用金属有机物化学气相淀积炉外延形成低温氮化铝层时,温度在400℃至600℃,形成高温氮化铝层时,温度在900℃至1100℃。低温氮化铝层的厚度在埃到微米的范围。
(6)在成份分层结构的不同深度,每种成份之间的比例不同。成份分层结构包括,但不限于,氮化镓-铝镓氮-氮化铝(AlxGa1-xN)分层结构,其中0≤X≤1。例如,设置氮化镓-铝镓氮-氮化铝外延层与陶瓷衬底或中间媒介层或低温氮化铝层或高温氮化铝层相接触的表层的各种成份之间的比例使得氮化镓-铝镓氮-氮化铝外延层与陶瓷衬底或中间媒介层或低温氮化铝层或高温氮化铝层之间的应力最小。一个实施例:先低温(400℃至600℃)生长氮化铝(x=1)到预定的厚度,然后,升高温度(900℃至1100℃),加入镓,减少铝(x<1)继续生长,并逐渐减小x,最后,关掉铝(x=0),高温生长氮化镓到预定的厚度。一个实施例:高温(900℃至1100℃)生长氮化铝(x=1)到预定的厚度,然后,开始逐渐加入镓(1-x),相应的减少铝(x<1),继续生长,并逐渐减小x,最后,关掉铝(x=0),高温生长氮化镓到预定的厚度。
(7)中间媒介层形成在陶瓷衬底上;中间媒介层有单层或多层结构,中间媒介层的每层是从一组结构选出,该组结构包括,金属元素铝层、钛层、钒层、铬层、钪层、锆层、铪层、钨层、铊层、镉层、铟层、金层、上述金属元素层的组合、上述金属元素的合金层、上述金属元素的合金层的组合、上述金属的氮化物层;中间媒介层的 厚度在埃到微米的范围。形成的方法包括,但不限于:真空蒸镀、溅射、金属有机物化学气相淀积炉外延生长、分子束外延生长、化学镀,等。
(8)本发明中所述的“氮化镓基层”或“氮化镓基外延层”是从一组外延层中选出,该组外延层包括,但不限于,由元素镓,铝,硼,铟,氮,磷所组成的二元系,三元系,四元,或五元系,包括,氮化镓外延层,氮化铝外延层,硼铝氮外延层,硼镓氮外延层,铝镓氮外延层,铝铟镓氮外延层,镓氮磷外延层,铝镓氮磷外延层,铝铟镓氮磷外延层,等。
(9)氮化镓基外延层的组成部分包括,依次形成的第一类型限制层、活化层、第二类型限制层。第一类型限制层形成在缓冲层上。
(10)制造陶瓷衬底的正装结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:提供陶瓷衬底,在陶瓷衬底上形成缓冲层,在缓冲层上形成氮化镓基外延层。经过分割,成为单个氮化镓基芯片。
(11)基于陶瓷衬底的垂直结构的氮化镓基芯片,包括,氮化镓基外延层。其中,活化层形成在第一类型限制层和第二类型限制层之间,构成垂直结构的氮化镓基芯片。
(12)基于陶瓷衬底的垂直结构的氮化镓基芯片,包括,导电支持衬底和氮化镓基外延层。其中,氮化镓基外延层的第二类型限制层键合在导电支持衬底上,第一类型限制层暴露,活化层形成在第一类型限制层和第二类型限制层之间。
(13)导电支持衬底包括,金属或合金支持衬底、硅导电支持衬底、碳化硅导电支持衬底、通孔导电支持衬底。通孔导电支持衬底包 括,具有多个通孔的绝缘衬底、形成在绝缘衬底的两个主表面上的金属膜、两个主表面上的金属膜通过通孔中的金属栓形成电连接。
(14)制造基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:加热具有中间媒介层的陶瓷衬底的正装结构的氮化镓基晶片,使得中间媒介层的金属熔化,分离陶瓷衬底和氮化镓基外延层,清除暴露的氮化镓基外延层表面的金属,刻蚀缓冲层,使得氮化镓基外延层的第一类型限制层暴露并在其上形成电极。制造工艺中不包括复杂的激光剥离。
(15)制造基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:加热具有中间媒介层的陶瓷衬底的正装结构的氮化镓基晶片,使得中间媒介层的金属熔化,分离陶瓷衬底和氮化镓基外延层,把氮化镓基外延层的第二类型限制层键合在导电支持衬底上,清除暴露的氮化镓基外延层表面的金属,刻蚀缓冲层,使得氮化镓基外延层的第一类型限制层暴露并在其上形成电极。制造工艺中不包括复杂的激光剥离。
(16)制造基于陶瓷衬底的垂直结构的氮化镓基芯片的工艺的一个实施例,包括下述工艺步骤:把具有中间媒介层的陶瓷衬底上的氮化镓基外延层的第二类型限制层键合在导电支持衬底上,加热使得中间媒介层的金属熔化,分离陶瓷衬底和氮化镓基外延层,清除暴露的氮化镓基外延层表面的金属,刻蚀缓冲层,使得氮化镓基外延层的第一类型限制层暴露并在其上形成电极。制造工艺中不包括复杂的激光剥离。
(17)本发明中,由于陶瓷衬底与生长于其上的氮化铝层或氮化镓基外延层有相近的热胀系数,因此,当在陶瓷衬底上生长氮化镓基外 延层时,以及在外延生长结束后的冷却过程中,氮化铝层或氮化镓基外延层与陶瓷衬底之间的热胀系数的不同所产生的应力小,因此氮化铝层或氮化镓基外延层内的位错和畸变的密度低。
(18)对于缓冲层包括中间媒介层的陶瓷衬底的氮化镓基晶片(GaN based wafer),较易进一步制造成垂直结构氮化镓基芯片。
图1a展示本发明的生产以陶瓷片作为生长衬底的正装结构的氮化镓基芯片的工艺流程的一个实施例。
工艺流程101:准备陶瓷衬底。
一个实施例:提供一个陶瓷衬底。
一个实施例:提供一个陶瓷衬底,对陶瓷衬底进行等离子体处理。
一个实施例:提供一个陶瓷衬底,对陶瓷衬底进行激光处理。
工艺流程102a:在陶瓷衬底上,形成缓冲层。其中,缓冲层包括,低温氮化铝层和高温氮化铝层。
一个实施例:陶瓷衬底放在金属有机物化学气相淀积炉中,在400-600摄氏度,生长厚度为0.1-500纳米的低温氮化铝层到预定的厚度,升高温度到900-1100摄氏度,继续生长有平滑表面的高温氮化铝层到预定的厚度,冷却到室温。
工艺流程103:在缓冲层的高温氮化铝层上继续生长氮化镓基外延层。经过分割,得到本发明的正装结构的氮化镓基芯片的一个实施例。
图1b展示本发明的生产以陶瓷片作为生长衬底的正装结构的氮化镓基芯片的工艺流程的一个实施例。图1b展示的工艺流程与图1a展示的工艺流程基本相同,其区别在于:在图1b展示的工艺流程102b中,缓冲层进一步包括中间媒介层。
一个实施例:在陶瓷衬底上形成铝。
一个实施例:在陶瓷衬底上形成铝,对铝进行氮化,表面层形成氮化铝。
一个实施例:在陶瓷衬底上形成钛。
一个实施例:在陶瓷衬底上形成钛,对钛进行氮化,表面层形成氮化钛。
一个实施例:在陶瓷衬底上形成铟,在铟层上形成铝或钛。
一个实施例:在陶瓷衬底上形成铟,在铟层上形成铝或钛,对铝或钛进行氮化,表面层形成氮化铝或氮化钛。
工艺流程102b:在陶瓷衬底上依次形成中间媒介层、低温氮化铝层和高温氮化铝层到预定的厚度。
工艺流程103:在缓冲层的高温氮化铝层上形成氮化镓基外延层。经过分割,成为氮化镓基芯片。
图2a展示本发明的生产以陶瓷片作为生长衬底的正装结构的氮化镓基芯片的工艺流程的一个实施例。
工艺流程201:准备陶瓷衬底。
一个实施例:提供一个陶瓷衬底。
一个实施例:提供一个陶瓷衬底,对陶瓷衬底进行等离子体处理。
一个实施例:提供一个陶瓷衬底,对陶瓷衬底进行激光处理。
工艺流程202a:在陶瓷衬底上,依次形成低温氮化铝层和成份分层结构。
在低温氮化铝层上形成成份分层结构,包括,但不限于,氮化镓-铝镓氮-氮化铝(AlxGa1-xN),其中0≤X≤1。
工艺流程203:在缓冲层的成份分层结构上形成氮化镓基外延层。切割,形成本发明的陶瓷衬底的氮化镓基芯片的一个实施例,如图4a所示。
图2b展示本发明的生产陶瓷衬底的正装结构的氮化镓基芯片的工艺流程的一个实施例。图2b展示的工艺流程与图2a展示的工艺流程基本相同,其区别在于:在图2b展示的工艺流程202b,缓冲层进一步包括中间媒介层,
一个实施例:在陶瓷衬底上形成铝。一个实施例:在陶瓷衬底上形成铝,对铝进行氮化,表面层形成氮化铝。
一个实施例:在陶瓷衬底上形成钛。一个实施例:在陶瓷衬底上形成钛,对钛进行氮化,表面层形成氮化钛。
一个实施例:在陶瓷衬底上形成铟,在铟层上形成铝或钛。一个实施例:在陶瓷衬底上形成铟,在铟层上形成铝或钛,对铝或钛进行氮化,表面层形成氮化铝或氮化钛。
继续进行工艺流程202b,在中间媒介层上依次形成低温氮化铝层和成份分层结构。
工艺流程203,在缓冲层的成份分层结构上形成氮化镓基外延层。切割,形成本发明的陶瓷衬底的氮化镓基芯片的一个实施例。
图3a是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。缓冲层302a包括,低温氮化铝层和高温氮化铝层。低温氮化铝层形成在陶瓷衬底301上。高温氮化铝层形成在低温氮化铝层上。氮化镓基外延层303形成在缓冲层302a的高温氮化铝层上。
图3b是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。图3b展示的实施例与图3a展示的实施例基本相同。区别在于:图3b展示的实施例的 缓冲层302b进一步包括,中间媒介层。中间媒介层形成在陶瓷衬底301和低温氮化铝层之间,高温氮化铝层形成在低温氮化铝层上,氮化镓基外延层303形成在缓冲层302b的高温氮化铝层上。
图4a是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。缓冲层402a形成在陶瓷衬底401上。缓冲层402a包括,低温氮化铝层和成份分层结构。低温氮化铝层形成在陶瓷衬底401上,成份分层结构形成在低温氮化铝层上。氮化镓基外延层403形成在缓冲层402a的成份分层结构上。
图4b是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。图4b展示的实施例与图4a展示的实施例基本相同。区别在于:图4b展示的实施例的缓冲层402b进一步包括,中间媒介层。中间媒介层形成在陶瓷衬底401和低温氮化铝层之间,成份分层结构形成在低温氮化铝层上,氮化镓基外延层403形成在缓冲层402b的成份分层结构上。
图5a是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。缓冲层502a形成在陶瓷衬底501上。缓冲层502a包括,低温氮化铝层。其中,低温氮化铝层形成在陶瓷衬底501上。氮化镓基外延层503形成在缓冲层502a的低温氮化铝层上。
图5b是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。图5b展示的实施例与图5a展示的实施例基本相同。区别在于:图5b展示的实施例的缓冲层502b进一步包括,中间媒介层。中间媒介层形成在陶瓷衬底501和低温氮化铝层之间,氮化镓基外延层503形成在缓冲层502b的低温氮化铝层上。
图6a是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。缓冲层602a包括,成份分层结构。缓冲层602a的成份分层结构形成在陶瓷衬底601上。氮化镓基外延层603形成在成份分层结构上。
图6b是本发明的陶瓷衬底的氮化镓基芯片的一个实施例。图6b展示的实施例与图6a展示的实施例基本相同,区别在于:图6b展示的实施例的缓冲层602b进一步包括,中间媒介层。中间媒介层形成在陶瓷衬底601和成份分层结构之间,氮化镓基外延层603形成在成份分层结构上。
图7a展示本发明的生产基于陶瓷衬底的垂直结构氮化镓基芯片的工艺流程的一个实施例。
工艺流程710:把陶瓷衬底的氮化镓基晶片(wafer)的暴露的第二类型限制层键合到导电支持衬底上,键合方法包括,金属共晶键合、导电胶键合、导电焊锡膏键合。
工艺流程711:对键合在一起的氮化镓基晶片和导电支持衬底进行加热,直到中间媒介层中的金属熔化,分离氮化镓基外延层和陶瓷衬底。
工艺流程712:清洁剩余在氮化镓基外延层的暴露的表面的金属,刻蚀缓冲层的其他层,直到氮化镓基外延层的第一类型限制层暴露。
工艺流程713:在暴露的氮化镓基外延层的第一类型限制层上形成电极。分割氮化镓基晶片成为垂直结构的氮化镓基芯片。
图7b展示本发明的基于陶瓷衬底的垂直结构氮化镓基芯片的一个实施例。氮化镓基外延层713键合在导电支持衬底710上。
图8a展示本发明的生产基于陶瓷衬底的垂直结构氮化镓基芯片的工艺流程的另一个实施例。
工艺流程811:对陶瓷衬底的氮化镓基晶片进行加热,直到中间媒介层中的金属熔化,把氮化镓基外延层和陶瓷衬底分离。
工艺流程812:清洁剩余在氮化镓基外延层的暴露的表面的金属,刻蚀缓冲层的其他层,直到氮化镓基外延层的第一类型限制层暴露。
工艺流程813:在暴露的氮化镓基外延层的第一类型限制层上形成电极。分割氮化镓基晶片成为垂直结构的氮化镓基芯片。
图8b展示本发明的基于陶瓷衬底的垂直结构氮化镓基芯片的一个实施例。基于陶瓷衬底的垂直结构氮化镓基芯片包括氮化镓基外延层813。
图9a展示本发明的生产基于陶瓷衬底的垂直结构氮化镓基芯片的工艺流程的另一个实施例。
工艺流程911:对陶瓷衬底的氮化镓基晶片进行加热,直到中间媒介层中的金属熔化,把氮化镓基外延层和陶瓷衬底分离。
工艺流程910:把氮化镓基外延层的第二类型限制层键合到导电支持衬底上。
工艺流程912:清洁剩余在氮化镓基外延层的暴露的表面的金属,刻蚀缓冲层的其他层,直到氮化镓基外延层的第一类型限制层暴露。
工艺流程913:在暴露的氮化镓基外延层的第一类型限制层上形成电极。分割氮化镓基晶片成为垂直结构的氮化镓基芯片。
图9b展示本发明的基于陶瓷衬底的垂直结构氮化镓基芯片的一个实施例。氮化镓基外延层913键合在导电支持衬底914上。
图10展示本发明的基于陶瓷衬底的垂直结构氮化镓基芯片的一个实施例。氮化镓基外延层1013键合在通孔导电支持衬底的金属膜1020上。通孔导电支持衬底包括绝缘衬底1014、形成在其两个主表面上的金属膜1020和1021、金属栓1022把两个金属膜1020和1021形成电连接。
上面的具体的描述并不限制本发明的范围,而只是提供一些本发明的具体化的例证。因此本发明的涵盖范围应该由权利要求和它们的合法等同物决定,而不是由上述具体化的详细描述和实施实例决定。
Claims (14)
1.陶瓷衬底的正装结构的氮化镓基芯片,其特征在于,所述的氮化镓基芯片的组成部分包括陶瓷衬底、缓冲层和氮化镓基外延层;其中,所述的缓冲层形成在所述的陶瓷衬底上,所述的氮化镓基外延层形成在所述的缓冲层上;所述的氮化镓基外延层的组成部分包括依次形成的第一类型限制层、活化层、第二类型限制层。
2.根据权利要求1的氮化镓基芯片,其特征在于,所述的陶瓷衬底是从一组衬底中选出,该组衬底包括:氮化铝陶瓷衬底、氧化铝陶瓷衬底、碳化硅陶瓷衬底、氮化硼陶瓷衬底、氧化锆陶瓷衬底、氧化镁陶瓷衬底、氮化硅陶瓷衬底、氧化锆陶瓷衬底、氧化铍陶瓷衬底。
3.根据权利要求1的氮化镓基芯片,其特征在于,所述的缓冲层的结构是从一组结构中选出,该组结构包括:(1)低温氮化铝层;(2)高温氮化铝层;(3)成份分层结构;(4)中间媒介层;(5)所述的结构(1)、结构(2)结构(3)、结构(4)的组合;其中,所述的结构(1)、结构(2)结构(3)、结构(4)的组合包括,(a)依次形成的低温氮化铝层和高温氮化铝层;(b)依次形成的低温氮化铝层和成份分层结构;(c)依次形成的中间媒介层和低温氮化铝层;(d)依次形成的中间媒介层和高温氮化铝层;(e)依次形成的中间媒介层和成份分层结构;(f)依次形成的低温氮化铝层、高温氮化铝层和成份分层结构;(g)依次形成的中间媒介层、低温氮化铝层和高温氮化铝层;(h)依次形成的中间媒介层、低温氮化铝层和成份分层结构;(i)依次形成的中间媒介层、高温氮化铝层和成份分层结构;(j)依次形成的中间媒介层、低温氮化铝层、高温氮化铝层和成份分层结构;(k)依次形成的中间媒介层、低温氮化铝层、成份分层结构和高温氮化铝层。
4.根据权利要求3的氮化镓基芯片,其特征在于,在所述的成份分层结构的不同深度,两种成份铝和镓之间的比例不同,所述的成份分层结构包括,氮化镓-铝镓氮-氮化铝(AlxGa1-xN)分层结构,其中0≤X≤1。
5.根据权利要求3的氮化镓基芯片,其特征在于,所述的中间媒介层形成在所述的陶瓷衬底上;所述的中间媒介层有单层或多层结构,所述的中间媒介层的每层是从一组结构选出,该组结构包括,金属元素铝层、钛层、钒层、铬层、钪层、锆层、铪层、钨层、铊层、镉层、铟层、金层、上述金属元素层的组合、上述金属元素的合金层、上述金属元素的合金层的组合、上述金属的氮化物层;中间媒介层的厚度在埃到微米的范围。
6.根据权利要求1的氮化镓基芯片,其特征在于,所述的氮化镓基外延层是从一组外延层中选出,该组外延层包括,由元素镓、铝、硼、铟、氮、磷所组成的二元系、三元系、四元系、五元系,包括,氮化镓外延层、氮化铝外延层、硼铝氮外延层、硼镓氮外延层、铝镓氮外延层、铝铟镓氮外延层、镓氮磷外延层、铝镓氮磷外延层、铝铟镓氮磷外延层。
7.根据权利要求1的氮化镓基芯片,其特征在于,制造所述的氮化镓基芯片的工艺步骤包括,提供所述的陶瓷衬底、在所述的陶瓷衬底上形成所述的缓冲层、在所述的缓冲层上形成所述的氮化镓基外延层、分割所述的陶瓷衬底及其上的所述的氮化镓基外延层,形成单个的所述的氮化镓基芯片。
8.根据权利要求7的制造所述的氮化镓基芯片的工艺步骤,其特征在于,所述的工艺步骤进一步包括,采用等离子体或激光处理所述的陶瓷衬底,在处理过的所述的陶瓷衬底的表面上形成所述的缓冲层。
9.基于陶瓷衬底的垂直结构的氮化镓基芯片,其特征在于,所述的氮化镓基芯片的组成部分包括,氮化镓基外延层;所述的氮化镓基外延层的组成部分包括,第一类型限制层、活化层、第二类型限制层。
10.根据权利要求9的氮化镓基芯片,其特征在于,所述的氮化镓基芯片的组成部分进一步包括,导电支持衬底;其中,所述的氮化镓基外延层键合在所述的导电支持衬底上。
11.根据权利要求10的氮化镓基芯片,其特征在于,所述的导电支持衬底包括,金属支持衬底、合金支持衬底、硅导电支持衬底、碳化硅导电支持衬底、通孔导电支持衬底;其中,所述的通孔导电支持衬底的组成部分包括,具有多个通孔的绝缘衬底、形成在所述的绝缘衬底的两个主表面上的金属膜、所述的金属膜通过所述的通孔中的金属栓形成电连接。
12.根据权利要求9的氮化镓基芯片,其特征在于,制造所述的氮化镓基芯片的工艺步骤包括,提供陶瓷衬底、在所述的陶瓷衬底上形成具有金属层的中间媒介层的缓冲层、在所述的缓冲层上形成氮化镓基外延层、加热使得所述的缓冲层中的中间媒介层中的金属层熔化、分离所述的氮化镓基外延层和所述的陶瓷衬底、分割所述的氮化镓基外延层,形成单个的所述的氮化镓基芯片。
13.根据权利要求12的制造所述的氮化镓基芯片的工艺步骤,其特征在于,进一步包括工艺步骤,键合所述的陶瓷衬底上的所述的氮化镓基外延层到导电支持衬底上;然后,加热使得所述的缓冲层的中间媒介层的金属层熔化、分离所述的氮化镓基外延层和所述的陶瓷衬底、分割所述的导电支持衬底及其上的所述的氮化镓基外延层,形成单个的所述的氮化镓基芯片。
14.根据权利要求12的制造所述的氮化镓基芯片的工艺步骤,其特征在于,进一步包括工艺步骤,键合所述的氮化镓基外延层到导电支持衬底上,然后,分割所述的导电支持衬底及其上的所述的氮化镓基外延层,形成单个的所述的氮化镓基芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010105177531A CN102456721A (zh) | 2010-10-17 | 2010-10-17 | 陶瓷衬底的氮化镓基芯片及制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010105177531A CN102456721A (zh) | 2010-10-17 | 2010-10-17 | 陶瓷衬底的氮化镓基芯片及制造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102456721A true CN102456721A (zh) | 2012-05-16 |
Family
ID=46039680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010105177531A Pending CN102456721A (zh) | 2010-10-17 | 2010-10-17 | 陶瓷衬底的氮化镓基芯片及制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102456721A (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103633200A (zh) * | 2013-12-05 | 2014-03-12 | 中国科学院半导体研究所 | 利用硅衬底制备垂直结构氮化镓基发光二极管器件的方法 |
CN105514232A (zh) * | 2016-01-08 | 2016-04-20 | 华灿光电股份有限公司 | 一种发光二极管外延片、发光二极管及外延片的制作方法 |
CN106952976A (zh) * | 2016-01-06 | 2017-07-14 | 上海桐钰电力科技有限公司 | 一种紫外光探测器及其制备方法 |
CN107887480A (zh) * | 2017-09-27 | 2018-04-06 | 华灿光电(浙江)有限公司 | 一种发光二极管外延片的制备方法及发光二极管外延片 |
CN109844184A (zh) * | 2016-06-14 | 2019-06-04 | 克罗米斯有限公司 | 用于功率应用和射频应用的工程化衬底结构 |
CN111129111A (zh) * | 2019-12-10 | 2020-05-08 | 深圳市汇芯通信技术有限公司 | 半导体器件及其制作方法和集成电路 |
US11011373B2 (en) | 2016-06-14 | 2021-05-18 | QROMIS, Inc. | Engineered substrate structures for power and RF applications |
CN113838955A (zh) * | 2020-06-24 | 2021-12-24 | 保定中创燕园半导体科技有限公司 | 一种基于氮化铝陶瓷材料的复合衬底及其制备方法和应用 |
CN114023825A (zh) * | 2021-10-24 | 2022-02-08 | 南京中电芯谷高频器件产业技术研究院有限公司 | 一种大功率限幅器及其制备方法 |
CN114204402A (zh) * | 2021-10-18 | 2022-03-18 | 浙江焜腾红外科技有限公司 | 键合氮化铝陶瓷衬底异面电极vcsel芯片及其制作方法 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1632958A (zh) * | 2005-01-10 | 2005-06-29 | 金芃 | 新型垂直结构的氮化镓基半导体发光二极管及其生产工艺 |
CN1702880A (zh) * | 2005-06-27 | 2005-11-30 | 金芃 | 半导体发光二极管(led)通孔倒扣焊芯片及生产工艺 |
CN1722482A (zh) * | 2005-06-27 | 2006-01-18 | 金芃 | 导电和绝缘准氧化锌衬底及垂直结构的半导体发光二极管 |
CN1794425A (zh) * | 2005-11-17 | 2006-06-28 | 金芃 | 改进的侧向外延法 |
CN1333435C (zh) * | 2004-11-17 | 2007-08-22 | 金芃 | 准氮化铝和准氮化镓基生长衬底及其生长方法 |
CN101051630A (zh) * | 2007-05-14 | 2007-10-10 | 金芃 | 垂直结构的半导体芯片或器件 |
CN101222014A (zh) * | 2008-01-31 | 2008-07-16 | 金芃 | 垂直结构的半导体芯片 |
CN101222011A (zh) * | 2008-01-28 | 2008-07-16 | 金芃 | 垂直结构的半导体芯片的电极 |
CN202058735U (zh) * | 2010-10-17 | 2011-11-30 | 金木子 | 陶瓷衬底的氮化镓基芯片 |
-
2010
- 2010-10-17 CN CN2010105177531A patent/CN102456721A/zh active Pending
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1333435C (zh) * | 2004-11-17 | 2007-08-22 | 金芃 | 准氮化铝和准氮化镓基生长衬底及其生长方法 |
CN1632958A (zh) * | 2005-01-10 | 2005-06-29 | 金芃 | 新型垂直结构的氮化镓基半导体发光二极管及其生产工艺 |
CN1702880A (zh) * | 2005-06-27 | 2005-11-30 | 金芃 | 半导体发光二极管(led)通孔倒扣焊芯片及生产工艺 |
CN1722482A (zh) * | 2005-06-27 | 2006-01-18 | 金芃 | 导电和绝缘准氧化锌衬底及垂直结构的半导体发光二极管 |
CN1794425A (zh) * | 2005-11-17 | 2006-06-28 | 金芃 | 改进的侧向外延法 |
CN101051630A (zh) * | 2007-05-14 | 2007-10-10 | 金芃 | 垂直结构的半导体芯片或器件 |
CN101222011A (zh) * | 2008-01-28 | 2008-07-16 | 金芃 | 垂直结构的半导体芯片的电极 |
CN101222014A (zh) * | 2008-01-31 | 2008-07-16 | 金芃 | 垂直结构的半导体芯片 |
CN202058735U (zh) * | 2010-10-17 | 2011-11-30 | 金木子 | 陶瓷衬底的氮化镓基芯片 |
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103633200B (zh) * | 2013-12-05 | 2016-03-30 | 中国科学院半导体研究所 | 利用硅衬底制备垂直结构氮化镓基发光二极管器件的方法 |
CN103633200A (zh) * | 2013-12-05 | 2014-03-12 | 中国科学院半导体研究所 | 利用硅衬底制备垂直结构氮化镓基发光二极管器件的方法 |
CN106952976A (zh) * | 2016-01-06 | 2017-07-14 | 上海桐钰电力科技有限公司 | 一种紫外光探测器及其制备方法 |
CN105514232A (zh) * | 2016-01-08 | 2016-04-20 | 华灿光电股份有限公司 | 一种发光二极管外延片、发光二极管及外延片的制作方法 |
CN105514232B (zh) * | 2016-01-08 | 2018-04-24 | 华灿光电股份有限公司 | 一种发光二极管外延片、发光二极管及外延片的制作方法 |
US11387101B2 (en) | 2016-06-14 | 2022-07-12 | QROMIS, Inc. | Methods of manufacturing engineered substrate structures for power and RF applications |
CN109844184A (zh) * | 2016-06-14 | 2019-06-04 | 克罗米斯有限公司 | 用于功率应用和射频应用的工程化衬底结构 |
US11011373B2 (en) | 2016-06-14 | 2021-05-18 | QROMIS, Inc. | Engineered substrate structures for power and RF applications |
CN109844184B (zh) * | 2016-06-14 | 2021-11-30 | 克罗米斯有限公司 | 用于功率应用和射频应用的工程化衬底结构 |
US12009205B2 (en) | 2016-06-14 | 2024-06-11 | QROMIS, Inc. | Engineered substrate structures for power and RF applications |
CN107887480A (zh) * | 2017-09-27 | 2018-04-06 | 华灿光电(浙江)有限公司 | 一种发光二极管外延片的制备方法及发光二极管外延片 |
CN107887480B (zh) * | 2017-09-27 | 2019-08-02 | 华灿光电(浙江)有限公司 | 一种发光二极管外延片的制备方法及发光二极管外延片 |
CN111129111A (zh) * | 2019-12-10 | 2020-05-08 | 深圳市汇芯通信技术有限公司 | 半导体器件及其制作方法和集成电路 |
CN113838955A (zh) * | 2020-06-24 | 2021-12-24 | 保定中创燕园半导体科技有限公司 | 一种基于氮化铝陶瓷材料的复合衬底及其制备方法和应用 |
CN114204402A (zh) * | 2021-10-18 | 2022-03-18 | 浙江焜腾红外科技有限公司 | 键合氮化铝陶瓷衬底异面电极vcsel芯片及其制作方法 |
CN114023825A (zh) * | 2021-10-24 | 2022-02-08 | 南京中电芯谷高频器件产业技术研究院有限公司 | 一种大功率限幅器及其制备方法 |
CN114023825B (zh) * | 2021-10-24 | 2024-05-28 | 南京中电芯谷高频器件产业技术研究院有限公司 | 一种大功率限幅器及其制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102456721A (zh) | 陶瓷衬底的氮化镓基芯片及制造方法 | |
TWI394289B (zh) | 以單晶氮化物為主之半導體基底及使用彼以製造高品質以氮化物為主之發光裝置的方法 | |
JP6667490B2 (ja) | 多結晶質窒化アルミニウム焼結体の熱膨張処理、および半導体製造へのその応用 | |
KR101321654B1 (ko) | Ⅲ족 질화물 반도체 성장용 기판, ⅲ족 질화물 반도체 에피택셜 기판, ⅲ족 질화물 반도체 소자 및 ⅲ족 질화물 반도체 자립 기판, 및 이들의 제조 방법 | |
US7795050B2 (en) | Single-crystal nitride-based semiconductor substrate and method of manufacturing high-quality nitride-based light emitting device by using the same | |
CN105514224B (zh) | 一种用于GaN生长的低应力状态复合衬底的制备方法 | |
JP2016119489A (ja) | 複合基板の製造方法 | |
JP2010056458A (ja) | 発光素子の製造方法 | |
EP2757604B1 (en) | Method of manufacturing a clad material for led light-emitting element holding substrate | |
CN100505164C (zh) | 氮化物半导体衬底的制造方法及复合材料衬底 | |
CN1770484A (zh) | 在硅衬底上制备铟镓铝氮薄膜的方法 | |
JP2007081312A (ja) | 窒化物系半導体発光素子の製造方法 | |
CN202058735U (zh) | 陶瓷衬底的氮化镓基芯片 | |
CN110211869A (zh) | 利用二维氮化硼插入层弛豫氮化物外延结构中应力的方法 | |
US20060124956A1 (en) | Quasi group III-nitride substrates and methods of mass production of the same | |
CN106531862A (zh) | 一种GaN基复合衬底的制备方法 | |
CN105514231A (zh) | 一种用于GaN生长的低应力状态复合衬底 | |
CN105322060B (zh) | 芯片的制造方法 | |
US9502609B2 (en) | Simplified process for vertical LED manufacturing | |
JP5879964B2 (ja) | 複合基板の製造方法および半導体デバイスの製造方法 | |
CN204577454U (zh) | 一种含有扩散阻挡层的GaN基复合衬底 | |
CN106373869A (zh) | 半导体芯片的制造方法 | |
JP2013247362A (ja) | 半導体素子用薄膜貼り合わせ基板の製造方法 | |
CN100487928C (zh) | 导电和绝缘准氮化镓基生长衬底及其制造方法 | |
KR20090106294A (ko) | 수직구조 그룹 3족 질화물계 반도체 발광다이오드 소자 및이의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20120516 |