CN102377557A - 时序恢复控制器及其操作方法 - Google Patents

时序恢复控制器及其操作方法 Download PDF

Info

Publication number
CN102377557A
CN102377557A CN2010102622218A CN201010262221A CN102377557A CN 102377557 A CN102377557 A CN 102377557A CN 2010102622218 A CN2010102622218 A CN 2010102622218A CN 201010262221 A CN201010262221 A CN 201010262221A CN 102377557 A CN102377557 A CN 102377557A
Authority
CN
China
Prior art keywords
data
data sequence
sequential
sequence
dateout
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010102622218A
Other languages
English (en)
Other versions
CN102377557B (zh
Inventor
黄共镳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to CN201010262221.8A priority Critical patent/CN102377557B/zh
Publication of CN102377557A publication Critical patent/CN102377557A/zh
Application granted granted Critical
Publication of CN102377557B publication Critical patent/CN102377557B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/002Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
    • H04L7/0029Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

本发明公开了一种时序恢复控制器,可以两倍符码速率进行时序恢复,包含一取样器、一时序基数装置、一时序误差侦测器及一时序锁定侦测器。该时序误差侦测器包含一第一延迟器及一第二延迟器,用来延迟信号以输出一第一延迟数据序列及一第二延迟数据序列;以及一时序误差计算模块,用来产生一时序误差值,以调整一时序基数。该时序锁定侦测器包含一第三延迟器,用来延迟信号以输出一第三延迟数据序列;以及一时序锁定判断模块,用来产生一时序锁定判断结果。

Description

时序恢复控制器及其操作方法
技术领域
本发明涉及一种时序恢复控制器及其时序误差侦测器、时序误差侦测方法、时序锁定侦测器与时序锁定侦测方法,尤指一种可以两倍符码速率进行时序恢复的时序恢复控制器及其时序误差侦测器、时序误差侦测方法、时序锁定侦测器与时序锁定侦测方法。
背景技术
在数字通讯领域中,信号传送端(transmitter)系以特定传输速率发送载有符码数据的信号序列,而信号接收端(receiver)于接收到数据序列后,会以一取样速率取样信号序列,以产生取样序列,进而根据一时序基数(timingbase)还原符码资料。举例来说,若取样速率为90MB而时序基数为2,则可得一数据速率为45MB的数据序列,其中,资料序列包含有符码数据及瞬时数据,而数据序列的数据速率为符码数据的符码速率的两倍
然而,若信号传送端与信号接收端具有时序误差,也就是取样速率有误差,例如模拟数字转换器(analog to digital,ADC)的工作频率偏移等,或是两者有相位延迟的问题,则信号接收端无法正确地还原符码数据。在此情况下,信号接收端必须进行时序恢复(timing recovery),以透过调整时序基数得到正确的符码数据。
一般来说,接收端通常会利用一时序恢复控制器(timing recoverycontroller)来进行时序恢复。时序恢复控制器包含有一时序误差侦测器及一时序锁定侦测器。时序误差侦测器可计算一时序误差(timing error),调整信号接收端的时序基数,以得到正确的符码数据。时序锁定侦测器可判断时序是否锁定,进而调整时序恢复控制器的运作,如停止时序误差侦测器的运作或减少其运作次数等。
请参考图1,图1为一公知时序恢复控制器10的示意图。时序恢复控制器10包含有一频率产生器102、一取样器104、一时序基数装置106、一时序误差侦测器108及一时序锁定侦测器110。频率产生器102可产生一取样速率Rs,使取样器104根据取样速率Rs对一信号序列Sig_seq进行取样,进而产生一取样序列Sam_seq。时序基数装置106可根据一时序基数TB,以一数据速率Rd由取样序列Sam_seq中取得数据序列Data_seq,其中,资料序列Data_seq包含有符码资料Sym_1~Sym_n及瞬时资料Trans_1~Trans_n,而数据序列Data_seq的数据速率Rd为符码数据Sym_1~Sym_n的一符码速率Rsb的两倍。时序误差侦测器108可接收并延迟数据序列Data_seq,并于数据序列Data_seq的数据为一符码数据Sym_x时,产生一时序误差值TE,以调整时序基数TB。时序锁定侦测器110可接收并延迟取样序列Sam_seq,并于数据序列Data_seq的数据为一符码数据Sym_y时,产生一时序锁定判断结果TL,进而于时序锁定判断结果TL指示时序已锁定时,以一控制信号Con停止时序误差侦测器108的运作或减少其运作次数等。如此一来,于数据序列Data_seq的数据为符码数据时,时序恢复控制器10可根据时序状态调整时序基数TB或控制时序误差侦测器108的运作,以进行时序恢复。
请参考图2A,图2A为公知计算符码数据的时序误差值TE的眼图。在图2A中,符码数据Sym_a及Sym_(a-1)与其中点瞬时数据Trans_a为有时序误差时的位置,而符码数据Sym_a′及Sym_(a-1)′与其中点瞬时数据Trans_a′为无时序误差时的位置。在此情况下,时序误差值TE=(Sym_a-Sym_(a-1))×Trans_a。时序误差值TE大于0代表时序领先(如图2A所示),而时序误差值TE小于0代表时序落后(未绘出)。
由上述概念可得图2B的架构,图2B为图1中时序误差侦测器108的示意图。时序误差侦测器108包含有延迟器202、204、一减法器206、一乘法器208及一多任务器210。其中,减法器206、乘法器208及多任务器210可视为一时序误差计算模块212,用来于数据序列Data_seq的数据为符码数据时,产生时序误差值TE。延迟器202可接收数据序列Data_seq,并于延迟相对应数据速率Rd的一数据周期Td后,输出一延迟数据序列Delay_seq1。延迟器204可接收延迟数据序列Delay_seq1,并于延迟数据周期Td后,输出一延迟数据序列Delay_seq2。减法器206可将延迟数据序列Delay_seq2的数据减去数据序列Data_seq的数据,以产生一减法结果Sub1。乘法器208可将减法结果Sub1乘以延迟数据序列Delay_seq1的数据以产生一乘法结果Pro。多任务器210可于数据序列Data_seq的数据为符码数据时,以乘法结果Pro为时序误差值TE输出,以调整时序基数TB。换句话说,当数据序列Data_seq的数据为符码数据Sym_a时,延迟数据序列Delay_seq1的数据为瞬时数据Trans_a而延迟数据序列Delay_seq2的数据为符码数据Sym_(a-1),时序误差值TE=(Sym_a-Sym_(a-1))×Trans_a。
请参考图3A,图3A为公知计算符码数据的时序锁定判断结果TL的示意图。图3A中,箭头Data_E表示数据序列Data_seq的数据的能量,箭头Delay_E表示落后数据序列Data_seq数据周期Td的一延迟数据序列Delay_seq3的资料的能量,箭头TL_E表示当数据序列Data_seq的数据为符码数据时,数据序列Data_seq的数据的能量减去延迟数据序列Delay_seq3的数据的能量。其中,长箭头代表符码资料的能量,中箭头代表符码资料的能量减去瞬时资料的能量,短箭头代表瞬时资料的能量,而箭头TL_E可视为相对应数据序列Data_seq中各符码数据的时序锁定判断结果TL。由图2A及图3A所示,当有时序误差时,瞬时数据的能量不为0,因此符码数据的能量减去瞬时数据的能量不为符码数据的能量,可藉此判断时序未锁定(有时序误差)。
由上述概念,可得图3B的架构,图3B为图1中时序锁定侦测器110的示意图。时序锁定侦测器110包含有一延迟器302、一减法器304及一多任务器306。其中,减法器304及多任务器306可视为一时序锁定判断模块308,用来于数据序列Data_seq的数据为符码数据时,产生时序锁定判断结果TL。延迟器302可接收数据序列Data_seq,并于延迟数据周期Td后,输出延迟数据序列Delay_seq3。减法器304可将数据序列Data_seq的数据的能量减去延迟数据序列Delay_seq3的数据的能量,以产生一减法结果Sub2。多任务器306可于数据序列Data_seq的数据为符码数据时,以减法结果Sub2为时序锁定判断结果TL,并于时序锁定判断结果TL指示时序已锁定时(实时序锁定判断结果TL为符码数据的能量),以控制信号Con停止时序误差侦测器108的运作或减少其运作次数等。
然而,公知技术的时序恢复控制器10仅能于数据序列Data_seq的数据为符码数据时,进行时序恢复。换句话说,公知技术的运作速率仅为符码速率,需较长时间才可将时序恢复。有鉴于此,公知技术实有改进的必要。
发明内容
因此,本发明的主要目的即在于提供一种可以两倍符码速率进行时序恢复的时序恢复控制器及其时序误差侦测器、时序误差侦测方法、时序锁定侦测器与时序锁定侦测方法。
本发明公开一种时序恢复控制器,可以两倍符码速率进行时序恢复。该时序恢复控制器包含有一取样器,用来根据一取样速率对一信号序列进行取样,以产生一取样序列;一时序基数装置,耦接于该取样器,用来根据一时序基数及该取样序列,产生一数据序列,该数据序列包含有复数个符码资料及复数个瞬时数据,且该数据序列的一数据速率为该复数个符码数据的一符码速率的两倍;一时序误差侦测器,可以两倍符码速率侦测时序误差大小;以及一时序锁定侦测器,可以两倍符码速率侦测时序锁定状态。该时序误差侦测器包含有一第一延迟器,耦接于该时序基数装置,用来接收该数据序列,并于延迟相对应该数据速率的一数据周期后,输出一第一延迟数据序列;一第二延迟器,耦接于该第一延迟器,用来接收该第一延迟数据序列,并于延迟该数据周期后,输出一第二延迟数据序列;以及一时序误差计算模块,耦接于该时序基数装置、该第一延迟器及该第二延迟器,用来根据该资料序列、该第一延迟资料序列及该第二延迟数据序列,对该数据序列中符码数据及瞬时数据产生一时序误差值,以调整该时序基数。该时序锁定侦测器包含有一第三延迟器,耦接于该时序基数装置,用来接收该数据序列,并于延迟该数据周期后,输出一第三延迟数据序列;以及一时序锁定判断模块,耦接于该时序基数装置及该第三延迟器,用来根据该资料序列及该第三延迟资料序列,对该数据序列中符码数据及瞬时数据产生一时序锁定判断结果。
本发明另公开一种时序误差侦测方法,可于一时序恢复控制器中以两倍符码速率侦测一数据序列的时序误差大小。该资料序列包含有复数个符码资料及复数个瞬时数据,且该数据序列的一数据速率系该复数个符码数据的一符码速率的两倍。该时序误差侦测方法包含有接收该数据序列,并于延迟相对应该数据速率的一数据周期后,产生一第一延迟数据序列;延迟该第一延迟数据序列该数据周期后,产生一第二延迟数据序列;以及根据该资料序列、该第一延迟资料序列及该第二延迟数据序列,对该数据序列中符码数据及瞬时数据产生一时序误差值,以调整一时序基数。
本发明另公开一种时序锁定侦测方法,可于一时序恢复控制器中以两倍符码速率侦测一数据序列的时序锁定状态。该资料序列包含有复数个符码资料及复数个瞬时数据,且该数据序列的一数据速率系该复数个符码数据的一符码速率的两倍。该时序锁定侦测方法包含有接收该数据序列,并于延迟相对应该数据速率的一数据周期后,输出一第一延迟数据序列;以及根据该资料序列及该第一延迟资料序列,对该数据序列中符码数据及瞬时数据产生一时序锁定判断结果。
在此配合下列图示、实施例的详细说明及权利要求书,将上述及本发明的其它目的与优点详述于后。
附图说明
图1为一公知时序恢复控制器的示意图。
图2A为公知计算符码数据的时序误差的眼图。
图2B为图1中一时序误差侦测器的示意图。
图3A为公知计算符码数据的时序锁定判断结果的示意图。
图3B为图1中一时序锁定侦测器的示意图。
图4为本发明实施例的一时序恢复控制器的示意图。
图5A为本发明计算瞬时数据的时序误差的眼图。
图5B为图4中一时序误差侦测器的示意图。
图6A为本发明实施例计算时序锁定判断结果的示意图。
图6B为图4中一时序锁定侦测器的示意图。
图7为本发明实施例一数据判断组件的示意图。
图8为本发明实施例一时序误差侦测流程的示意图。
图9为本发明实施例一时序锁定侦测流程的示意图。
其中,附图标记说明如下:
10、40时序恢复控制器            102频率产生器
104取样器                       106时序基数装置
108、408时序误差侦测器          110、410时序锁定侦测器
202、204、302、706延迟器        206、304、512、610减法器
208、514乘法器                  210、306、508、510、704多任务器
212、506时序误差计算模块
308、604时序锁定判断模块
70数据判断组件                  702计数器
80、90流程                      800~808、900~906步骤
Rs取样速率                      Sig_seq讯号序列
Sam_seq取样序列                 Data_seq资料序列
Delay_seq1、Delay_seq2、Delay_seq3Con控制讯号
延迟数据序列
TE时序误差值              Sym_a、Sym_(a-1)、Sym_a′、Sym_(a-1)′、
                          Sym_b′、Sym_b符码资料
Trans_a  、Trans_a′Trans_b  、Sub1、Sub2、Sub3减法结果
Trans_(b-1)、Trans_b′、Trans_(b-1)′瞬时资料
Pro乘法结果               Data_E、Delay_E、TL_E、TL_E′箭头
Out_data1、Out_data2、Out_data3、Count延迟计数
Out_data4输出数据
Res计数结果                      Output输出计数
具体实施方式
请参考图4,图4为本发明实施例的一时序恢复控制器40的示意图。时序恢复控制器40的架构与运作原理与时序恢复控制器10部分相似,因此用途相同的组件及信号沿用相同符号,以求简洁。时序恢复控制器40与时序恢复控制器10不同的地方在于时序恢复控制器40的一时序误差侦测器408及一时序锁定侦测器410可于数据序列Data_seq的数据为符码数据及瞬时数据时,分别产生时序误差值TE与时序锁定判断结果TL。换句话说,时序恢复控制器40可以二倍符码速率(即数据速率)进行时序恢复,加快时序恢复的速度。
详细来说,如图5A所示,图5A为本发明计算瞬时数据的时序误差TE的眼图。在图5A中,瞬时数据Trans_b及Trans_(b-1)与其中点符码数据Sym_b为无时序误差时的位置,而瞬时数据Trans_b′及Trans(b-1)′与其中点符码数据Sym_b′为有时序误差时位置。在此情况下,时序误差值TE=-(Trans_b-Trans_(b-1))×Sym_b。时序误差值TE大于0代表时序领先(如图5A所示),而时序误差值TE小于0代表时序落后(未绘出)。
由图2A及图5A所述概念,可得图5B的架构,图5B为图4中时序误差侦测器408的示意图。时序误差侦测器408与时序误差侦测器108不同的地方,在于时序误差侦测器408包含一时序误差计算模块506,其可于数据序列Data_seq的数据为瞬时数据时,产生时序误差值TE。时序误差计算模块506包含有多任务器508、510、一减法器512及一乘法器514。于数据序列Data_seq的数据为符码数据时,多任务器508、510分别以Data_seq的数据及延迟数据序列Delay_seq2的数据为输出数据Out_data1、Out_data2,而于数据序列Data_seq的数据为瞬时数据,多任务器508、510分别以延迟数据序列Delay_seq2的数据及Data_seq的数据为输出数据Out_data1、Out_data2。减法器512可将输出数据Out_data1减去输出数据Out_data2,以产生一减法结果Sub3。乘法器514可将减法结果Sub3乘以延迟数据序列Delay_seq1的数据,以产生时序误差值TE,用以调整时序基数TB。在此情况下,当数据序列Data_seq的数据为瞬时数据Trans_b时,延迟数据序列Delay_seq1的数据为符码数据Sym_b而延迟数据序列Delay_seq2的数据为瞬时数据Trans_(b-1),则输出数据Out_data1、Out_data2分别为瞬时数据Trans_(b-1)、Trans_b,可得时序误差值TE=-(Trans_b-Trans_(b-1))×Sym_b。相同地,当数据序列Data_seq的数据为符码数据Sym_a时,可得时序误差值TE=(Sym_a-Sym_(a-1))×Trans_a。如此一来,时序误差侦测器408可以二倍符码速率(即数据速率)侦测时序误差,以调整时序基数TB,加快时序恢复的速度。
另一方面,请参考图6A,图6A为本发明实施例计算时序锁定判断结果TL的示意图。图6A与图3A相似,不同的地方在于箭头TL_E′表示当数据序列Data_seq的数据为符码数据时,数据序列Data_seq的数据的能量减去延迟数据序列Delay_seq3的数据的能量,而当数据序列Data_seq的数据为瞬时数据时,延迟数据序列Delay_seq3的数据的能量减去数据序列Data_seq的数据的能量。如图3A及图6A所示,当有时序误差时,瞬时数据的能量不为0,因此符码数据的能量减去瞬时数据的能量不为符码数据的能量,可藉此判断时序未锁定(有时序误差)。
由上述概念,可得图6B的架构,图6B为图4中时序锁定侦测器410的示意图。时序误差侦测器410与时序误差侦测器110不同的地方,在于时序误差侦测器410包含一时序锁定判断模块604,用以于数据序列Data_seq的数据为瞬时数据时,产生时序锁定判断结果TL。时序锁定判断模块604包含有多任务器606、608及一减法器610。于数据序列Data_seq的数据为符码数据时,多任务器606、608分别以数据序列Data_seq的数据及延迟数据序列Delay_seq3的数据为输出数据Out_data3、Out_data4,而于数据序列Data_seq的数据为瞬时数据时,多任务器606、608分别以延迟数据序列Delay_seq3的数据及数据序列Data_seq的数据为输出数据Out_data3、Out_data4。减法器512可将输出数据Out_data3减去输出数据Out_data4,以产生时序锁定判断结果TL。值得注意的是,减法器304是对数据的能量做运算(能量无正负),而图2B及图5B中的减法器206及减法器512是对数据做运算(数据有正负)。如此一来,时序误差侦测器410可以二倍符码速率(即数据速率)侦测时序锁定状态,并于时序锁定判断结果TL指示时序已锁定时,以控制信号Con停止时序误差侦测器408的运作或减少其运作次数等。
另外,在图2B及图5B中,判断数据序列Data_seq的数据是否为瞬时数据,可利用如图7所示的一数据判断组件70进行判断。数据判断组件70包含有一计数器702、一多任务器704、一延迟器706。计数器702可于接收数据序列Data_seq的数据时,将一延迟计数Count加1,以产生一计数结果Res。多任务器704于计数结果Res为2时,以0为输出计数Output,而计数结果Res不为2时,以计数结果Res为输出计数Output,延迟器706可将输出计数Output延迟数据周期Td后,输出延迟计数Count。其中,延迟计数Count的初始值为0,且第一个接收的数据序列Data_seq的数据为一符码数据。如此一来,于延迟计数Count为0时,数据判断组件70可判断所接收数据序列Data_seq的数据为符码数据,而于延迟计数Count为1时,可判断所接收该数据序列的数据为瞬时数据。
值得注意的是,以上所述仅用来说明本发明的概念。本发明的主要精神,在于对符码数据中点的瞬时数据,亦可侦测时序误差及时序锁定状态,因此可以两倍符码速率侦测时序误差及时序锁定状态,进而快速进行时序恢复。本领域普通技术人员当可依本发明的精神加以修饰或变化,而不限于此。举例来说,时序误差计算模块506及时序锁定判断模块604并不限于图5B及图6B所示的结构,只要能于数据序列Data_seq的数据暂时数据时,亦可产生时序误差值TE及时序锁定判断结果TL即可。另外,在图2A及图5A中,仅以信号的一个成分,如同相位成分(I component)或正交相成分(Q component)为例,实际上需计算信号内各成分,以获得时序误差值TE。再者,于未有时序误差时,瞬时数据亦可能不为0,需视符码数据间数据变换而定,例如,在图2A及图5A中,符码资料系在1与-1间切换,亦有可能在0与1或0与-1间切换,其中,时序误差值TE=(Sym_a-Sym_(a-1))×Trans_a、时序误差值TE=-(Trans_b-Trans_(b-1))×Sym_b的计算,在各种符码数据间数据变换皆可成立,但时序锁定判断结果TL则需视符码数据间数据变换,改变用以判断的一特定值(即需为理想状态下符码数据的能量减去瞬时资料的能量),以判断时序是否锁定,此外,图7所示的数据判断组件70亦可为其它结构,只要判断数据序列Data_seq的数据是否为瞬时数据即可。
因此,时序误差侦测器408的操作可归纳为一时序误差侦测流程80,如图8所示,其包含以下步骤:
步骤800:开始。
步骤802:接收数据序列Data_seq,并于延迟数据周期Td后,输出延迟数据序列Delay_seq1。
步骤804:延迟延迟数据序列Delay_seq1数据周期Td后,输出延迟数据序列Delay_seq2。
步骤806:根据数据序列Data_seq、延迟资料序列Delay_seq1及延迟数据序列Delay_seq2,对数据序列Data_seq中符码数据及瞬时数据产生时序误差值TE,以调整时序基数TB。
步骤808:结束。
关于时序误差侦测流程80可参考上述说明,于此不再赘述。
此外,时序误差侦测器410的操作可归纳为一时序锁定侦测流程90,如图9所示,其包含以下步骤:
步骤900:开始。
步骤902:接收数据序列Data_seq,并于延迟数据周期Td后,输出延迟数据序列Delay_seq3。
步骤904:根据数据序列Data_seq及延迟资料序列Delay_seq3,对数据序列Data_seq中符码数据及瞬时数据产生时序锁定判断结果TL。
步骤906:结束。
关于时序误差侦测流程90可参考上述说明,于此不再赘述。
在公知技术中,时序恢复控制器仅能于数据序列的数据为符码数据时,进行时序恢复。换句话说,公知技术的运作速率仅为符码速率,需较长时间才可将时序恢复。相较之下,本发明修改电路结构,因此对符码数据中点的瞬时数据,亦可侦测时序误差及时序锁定状态,因此可以两倍符码速率侦测时序误差及时序锁定状态,进而快速进行时序恢复。
综上所述,本发明可以两倍符码速率侦测时序误差及时序锁定状态,进而大幅加快时序恢复的速度。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (10)

1.一种时序恢复控制器,可以两倍符码速率进行时序恢复,其特征在于,包含有:
一取样器,用来根据一取样速率对一信号序列进行取样,以产生一取样序列;
一时序基数装置,耦接于该取样器,用来根据一时序基数及该取样序列,产生一数据序列,该数据序列包含有复数个符码资料及复数个瞬时数据,且该数据序列的一数据速率为该复数个符码数据的一符码速率的两倍;
一时序误差侦测器,可以两倍符码速率侦测时序误差大小,包含有:
一第一延迟器,耦接于该时序基数装置,用来接收该数据序列,并于延迟相对应该数据速率的一数据周期后,输出一第一延迟数据序列;
一第二延迟器,耦接于该第一延迟器,用来接收该第一延迟数据序列,并于延迟该数据周期后,输出一第二延迟数据序列;以及
一时序误差计算模块,耦接于该时序基数装置、该第一延迟器及该第二延迟器,用来根据该资料序列、该第一延迟资料序列及该第二延迟数据序列,对该数据序列中符码数据及瞬时数据产生一时序误差值,以调整该时序基数;以及
一时序锁定侦测器,可以两倍符码速率侦测时序锁定状态,包含有:
一第三延迟器,耦接于该时序基数装置,用来接收该数据序列,并于延迟该数据周期后,输出一第三延迟数据序列;以及
一时序锁定判断模块,耦接于该时序基数装置及该第三延迟器,用来根据该资料序列及该第三延迟资料序列,对该数据序列中符码数据及瞬时数据产生一时序锁定判断结果。
2.如权利要求1所述的时序恢复控制器,其特征在于,该时序误差计算模块另包含有:
一第一多任务器,耦接于该时序基数装置与该第二延迟器,用来根据该数据序列的数据的类型,输出一第一输出数据;
一第二多任务器,耦接于该时序基数装置与该第二延迟器,用来根据该数据序列的数据的类型,输出一第二输出数据;
一第一减法器,耦接于该第一多任务器及第二多任务器,用来将该第一输出数据减去该第二输出数据,以产生一减法结果;以及
一乘法器,耦接于该第一延迟器及该减法器,用来将该第一延迟数据序列与该减法结果相乘,以产生该时序误差值。
3.如权利要求2所述的时序恢复控制器,其特征在于,于该数据序列的数据为符码数据时,该第一多任务器以该数据序列的数据为一第一输出数据且该第二多任务器以该第二延迟数据序列的数据为一第二输出数据,而于该数据序列的数据为瞬时数据时,该第一多任务器以该第二延迟数据序列的数据为该第一输出数据且该第二多任务器以该数据序列的数据为该第二输出数据。
4.如权利要求1所述的时序恢复控制器,其特征在于,该时序锁定判断模块另包含有:
一第一多任务器,耦接于该时序基数装置与该第三延迟器,用来根据该数据序列的数据的类型,输出一第一输出数据;
一第二多任务器,耦接于该时序基数装置与该第三延迟器,用来根据该数据序列的数据的类型,输出一第二输出数据;以及
一判断组件,耦接于该第一多任务器及该第二多任务器,用来将该第一输出数据减去该第二输出数据,以产生该时序锁定判断结果。
5.如权利要求4所述的时序恢复控制器,其特征在于,于该数据序列的数据为符码数据时,该第一多任务器以该数据序列的数据为一第一输出数据且该第二多任务器以该第三延迟数据序列的数据为一第二输出数据,而于该数据序列的数据为瞬时数据时,该第一多任务器以该第三延迟数据序列的数据为该第一输出数据且该第二多任务器以该数据序列的数据为该第二输出数据。
6.如权利要求1所述的时序恢复控制器,其特征在于,该时序恢复控制器另包含有一数据判断组件,用来判断所接收的该数据序列的数据的类型,该数据判断组件包含有:
一计数器,用来于接收该数据序列的数据时,将一延迟计数增加一计数值,以产生一计数结果;
一第三多任务器,耦接于该加法器,用来于该计数结果为一第一特定值时,以一第二特定值为一输出计数,而于该计数结果不为该第一特定值时,以该计数结果为该输出计数;以及
一第四延迟器,耦接于该计数器及该第三多任务器,用来接收该输出计数,并于延迟该数据周期后,输出该延迟计数;
其中,该延迟计数为该第二特定值时,判断所接收该数据序列的数据为符码数据,而该延迟计数为一第三特定值时,判断所接收该数据序列的数据为瞬时数据。
7.一种时序误差侦测方法,可于一时序恢复控制器中以两倍符码速率侦测一数据序列的时序误差大小,该资料序列包含有复数个符码资料及复数个瞬时数据,且该数据序列的一数据速率系该复数个符码数据的一符码速率的两倍,其特征在于,该时序误差侦测方法包含有:
接收该数据序列,并于延迟相对应该数据速率的一数据周期后,输出一第一延迟数据序列;
延迟该第一延迟数据序列该数据周期后,输出一第二延迟数据序列;以及
根据该数据序列、该第一延迟资料序列及该第二延迟数据序列,对该数据序列中符码数据及瞬时数据产生一时序误差值,以调整一时序基数。
8.如权利要求7所述的时序误差侦测方法,其特征在于,根据该资料序列、该第一延迟资料序列及该第二延迟数据序列,对该数据序列中符码数据及瞬时数据产生该时序误差值,以调整该时序基数的步骤,另包含有:根据该数据序列的数据的类型,输出一第一输出数据及一第二输出数据;
将该第一输出数据减去该第二输出数据,以产生一减法结果;以及
将该第一延迟数据序列与该减法结果相乘,以产生该时序误差值。
9.一种时序锁定侦测方法,可于一时序恢复控制器中以两倍符码速率侦测一数据序列的时序锁定状态,该数据序列包含有复数个符码资料及复数个瞬时数据,且该数据序列的一数据速率系该复数个符码数据的一符码速率的两倍,其特征在于,该时序锁定侦测方法包含有:
接收该数据序列,并于延迟相对应该数据速率的一数据周期后,输出一第一延迟数据序列;以及
根据该数据序列及该第一延迟资料序列,对该数据序列中符码数据及瞬时数据产生一时序锁定判断结果。
10.如权利要求9所述的时序锁定侦测方法,其特征在于,根据该资料序列及该第三延迟资料序列,对该数据序列中符码数据及瞬时数据产生该时序锁定判断结果的步骤,另包含有:
根据该数据序列的数据的类型,输出一第一输出数据及一第二输出数据;以及
将该第一输出数据减去该第二输出数据,以产生该时序锁定判断结果。
CN201010262221.8A 2010-08-23 2010-08-23 时序恢复控制器及其操作方法 Expired - Fee Related CN102377557B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201010262221.8A CN102377557B (zh) 2010-08-23 2010-08-23 时序恢复控制器及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010262221.8A CN102377557B (zh) 2010-08-23 2010-08-23 时序恢复控制器及其操作方法

Publications (2)

Publication Number Publication Date
CN102377557A true CN102377557A (zh) 2012-03-14
CN102377557B CN102377557B (zh) 2014-08-27

Family

ID=45795585

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010262221.8A Expired - Fee Related CN102377557B (zh) 2010-08-23 2010-08-23 时序恢复控制器及其操作方法

Country Status (1)

Country Link
CN (1) CN102377557B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105991130A (zh) * 2015-03-02 2016-10-05 原相科技股份有限公司 具有时序自我检测的四相位时脉产生器
CN109842770A (zh) * 2017-11-28 2019-06-04 晨星半导体股份有限公司 信号接收装置及其信号处理方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1189729A (zh) * 1996-09-30 1998-08-05 大宇电子株式会社 数字解调器的符号定时恢复电路
US7391837B2 (en) * 2004-11-26 2008-06-24 Faraday Technology Corp. Newton's method-based timing recovery circuit
CN101572542A (zh) * 2008-04-28 2009-11-04 汤姆森特许公司 用于定时恢复的循环滑移检测

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1189729A (zh) * 1996-09-30 1998-08-05 大宇电子株式会社 数字解调器的符号定时恢复电路
US7391837B2 (en) * 2004-11-26 2008-06-24 Faraday Technology Corp. Newton's method-based timing recovery circuit
CN101572542A (zh) * 2008-04-28 2009-11-04 汤姆森特许公司 用于定时恢复的循环滑移检测

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105991130A (zh) * 2015-03-02 2016-10-05 原相科技股份有限公司 具有时序自我检测的四相位时脉产生器
CN105991130B (zh) * 2015-03-02 2019-02-05 原相科技股份有限公司 具有时序自我检测的四相位时脉产生器
CN109842770A (zh) * 2017-11-28 2019-06-04 晨星半导体股份有限公司 信号接收装置及其信号处理方法

Also Published As

Publication number Publication date
CN102377557B (zh) 2014-08-27

Similar Documents

Publication Publication Date Title
CN103457680B (zh) 卫星通信中基于全数字接收的定时同步误差检测方法
CN104993827A (zh) 模数转换器误差估计校正的装置及其方法
EP1953917A1 (en) Phase detecting device for city power
CN102684867A (zh) 时序恢复的电路和方法
CN104991440A (zh) 高精度irig-b(ac)码解调方法及装置
CN104852876A (zh) 一种航空无线突发通信系统
CN105245203B (zh) 高精度低速时钟占空比检测系统及方法
CN102752097A (zh) 符号时钟恢复电路
CN102611447B (zh) 一种基于fpga的加噪信号同步时钟提取装置
CN102752098B (zh) 用于通信系统的基于伪随机码序列同步的误码测量方法
CN101582732A (zh) 一种时钟检测的方法及装置
CN102170414A (zh) 一种gfsk解调及定时同步联合方法
CN102546084B (zh) 异步串行通信数据接收时的抗干扰纠错采样系统和方法
CN104135360B (zh) 一种适用于卫星通信突发传输系统的前馈定时恢复方法
TWI445379B (zh) 時序恢復控制器及其操作方法
KR102023796B1 (ko) 왜곡 내성 클럭 및 데이터 복구 시스템
CN102651685B (zh) 信号延迟装置和方法
CN102377557B (zh) 时序恢复控制器及其操作方法
CN101719858B (zh) Can控制器的位时序的同步处理方法
CN104717051A (zh) 一种并行解调位同步中的插值估计方法
CN101854320B (zh) Vsb调制系统中采样时钟的估计和纠正装置
CN103916341B (zh) 一种针对升余弦成型mpsk信号的盲符号速率估计与定时方法
CN202586998U (zh) 一种基于fpga的加噪信号同步时钟提取装置
CN110557195B (zh) 一种基于相干光通信的定时误差检测方法及装置
CN105450223B (zh) 时钟数据回复装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140827

Termination date: 20210823