CN102315852A - 并串数据转换电路及并串数据转换系统 - Google Patents

并串数据转换电路及并串数据转换系统 Download PDF

Info

Publication number
CN102315852A
CN102315852A CN201110112285A CN201110112285A CN102315852A CN 102315852 A CN102315852 A CN 102315852A CN 201110112285 A CN201110112285 A CN 201110112285A CN 201110112285 A CN201110112285 A CN 201110112285A CN 102315852 A CN102315852 A CN 102315852A
Authority
CN
China
Prior art keywords
fet
switch element
data
electronic circuit
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201110112285A
Other languages
English (en)
Other versions
CN102315852B (zh
Inventor
范方平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Gaohang Intellectual Property Operation Co ltd
Shunde District Foshan Tianxingjian Mdt Infotech Ltd
Original Assignee
IPGoal Microelectronics Sichuan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by IPGoal Microelectronics Sichuan Co Ltd filed Critical IPGoal Microelectronics Sichuan Co Ltd
Priority to CN201110112285.4A priority Critical patent/CN102315852B/zh
Publication of CN102315852A publication Critical patent/CN102315852A/zh
Priority to US13/452,948 priority patent/US8493248B2/en
Application granted granted Critical
Publication of CN102315852B publication Critical patent/CN102315852B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa

Abstract

一种并串数据转换电路,包括一电流源、一时钟输入子电路及一并行数据输入子电路,时钟输入子电路包括一第一时钟信号端及一第二时钟信号端,第一时钟信号端与第二时钟信号端输入时钟互为反相时钟,并串数据转换电路还包括一时钟控制子电路及一串行数据输出控制子电路,时钟控制子电路包括一第一开关元件、一第二开关元件、一第三开关元件及一第四开关元件,第一与第三开关元件由第二时钟信号端控制,第二与第四开关元件由第一时钟信号端控制,串行数据输出控制子电路包括加快输出信号下降沿翻转的一第五开关元件、一第六开关元件、限制输出信号幅度的一第七开关元件及一第八开关元件。本发明还提供一种并串数据转换系统。本发明可以抑制过冲。

Description

并串数据转换电路及并串数据转换系统
技术领域
本发明涉及一种数据转换电路及数据转换系统,尤指一种结构简单且具有交点下移功能的并串数据转换电路及并串数据转换系统。
背景技术
并串数据转换电路用于将两位的并行数据转换为一位的串行数据。
图1为传统的并串数据转换电路,A1与B1为并行的两位数据,A1与A1_N互为差分信号,B1与BI_N互为差分信号,CLK与CLKN为采样时钟信号且彼此反相。A_OUT与B_OUT为串行输出信号。由于A_OUT与B_OUT的交点不易控制,当充电太快,而放电太慢时,A_OUT与B_OUT的交点过高,会在驱动下一级时,在下一级的输出产生过冲。因此,想要解决此问题,需把并串数据转换电路的输出信号的交点下移,从而消除下一级输出信号的过冲现象。
发明内容
鉴于以上内容,有必要提供一种结构简单且具有交点下移功能的并串数据转换电路及并串数据转换系统。
一种并串数据转换电路,用于将并行数据转换为串行数据,所述并串数据转换电路包括一电流源、一与所述电流源相连的时钟输入子电路及一与所述时钟输入子电路相连的并行数据输入子电路,所述时钟输入子电路包括一第一时钟信号端及一第二时钟信号端,所述第一时钟信号端输入的时钟与所述第二时钟信号端输入的时钟互为反相时钟,所述并串数据转换电路还包括一与所述并行数据输入子电路相连的串行数据输出控制子电路及一与所述时钟输入子电路及所述串行数据输出控制子电路相连的时钟控制子电路,所述时钟控制子电路包括一第一开关元件、一第二开关元件、一第三开关元件及一第四开关元件,所述第一开关元件与所述第三开关元件由所述第二时钟信号端控制,所述第二开关元件与所述第四开关元件由所述第一时钟信号端控制,所述串行数据输出控制子电路包括用于加快输出信号下降沿翻转的一第五开关元件、一第六开关元件、用于限制输出信号幅度的一第七开关元件及一第八开关元件。
一种并串数据转换系统,用于将并行数据转换为串行数据,所述并串数据转换系统包括一电流源、一与所述电流源相连的时钟输入子电路及一与所述时钟输入子电路相连的并行数据输入子电路,所述并串数据转换系统还包括一与所述并行数据输入子电路相连的串行数据输出控制子电路及一与所述时钟输入子电路及所述串行数据输出控制子电路相连的时钟控制子电路,所述时钟输入子电路输入一对采样时钟信号,所述并行数据输入子电路输入两位并行数据,所述时钟控制子电路通过调节所述串行数据输出控制子电路输出信号的上升下降时间来调节输出信号的交点电压,所述串行数据输出控制子电路输出调节后的一位串行数据。
相对现有技术,本发明并串数据转换电路及并串数据转换系统结构简单,可以抑制下一级输出的过冲,还可以有效抑制来自电源的干扰,几乎不产生噪声,同时采用差分结构,可以抑制共模噪声,具有高的电源抑制比和共模抑制比。
附图说明
图1为现有的并串数据转换电路的电路图。
图2为本发明并串数据转换系统较佳实施方式的系统框图。
图3为本发明并串数据转换电路较佳实施方式的电路图。
具体实施方式
请参阅图2与图3,本发明并串数据转换电路及并串数据转换系统较佳实施方式包括一电流源I、一与该电流源I相连的时钟输入子电路、一与该时钟输入子电路相连的并行数据输入子电路、一与该并行数据输入子电路相连的串行数据输出控制子电路及一与该时钟输入子电路及该串行数据输出控制子电路相连的时钟控制子电路。
在本发明并串数据转换电路较佳实施方式中,该时钟输入子电路包括一第一时钟信号端CLK、一与该第一时钟信号端CLK相连的第一时钟信号开关元件、一第二时钟信号端CLKN及一与该第二时钟信号端CLKN相连的第二时钟信号开关元件;该并行数据输入子电路包括一第一数据输入端A1、一第二数据输入端B1、一第三数据输入端A1_N、一第四数据输入端B1_N、一与该第一数据输入端A1相连的第一输入开关元件、一与该第二数据输入端B1相连的第二输入开关元件、一与该第三数据输入端A1_N相连的第三输入开关元件及一与该第四数据输入端B1_N相连的第四输入开关元件;该时钟控制子电路包括一与该第一数据输入端A1及该第二时钟信号端CLKN相连的第一开关元件、一与该第二数据输入端B1及该第一时钟信号端CLK相连的第二开关元件、一与该第三数据输入端A1_N及该第二时钟信号端CLKN相连的第三开关元件及一与该第四数据输入端B1_N及该第一时钟信号端CLK相连的第四开关元件;该串行数据输出控制子电路包括一第五开关元件、一第六开关元件、一第七开关元件、一第八开关元件、一第一电容Cd1、一第二电容Cd2、一第一电阻Rd1、一第二电阻Rd2、一第一数据输出端A_OUT及一第二数据输出端B_OUT。
该第一数据输入端A1与该第二数据输入端B1输入并行的两位数据,该第一数据输入端A1输入的数据与该第三数据输入端A1_N输入的数据互为一对差分信号,该第二数据输入端B1输入的数据与该第四数据输入端B1_N输入的数据互为一对差分信号,该第一时钟信号端CLK与该第二时钟信号端CLKN输入的采样时钟彼此反相,该第一数据输出端A_OUT输出一位串行数据,该第二数据输出端B_OUT输出的数据与该第一数据输出端A_OUT输出数据互为一对差分信号。
在本实施方式中,该第一时钟信号开关元件为一由该第一时钟信号端CLK控制的场效应管Mclka,该第二时钟信号开关元件为一由该第二时钟信号端CLKN控制的场效应管Mclkb,该第一输入开关元件为一由该第一数据输入端A1控制的场效应管Mpa,该第二输入开关元件为一由该第三数据输入端A1_N控制的场效应管Mpb,该第三输入开关元件为一由该第二数据输入端B1控制的场效应管Mpc,该第四输入开关元件为一由该第四数据输入端B1_N控制的场效应管Mpd,该第一开关元件为一第一场效应管Mdp_1,该第二开关元件为一第二场效应管Mdp_2,该第三开关元件为一第三场效应管Mdm_1,该第四开关元件为一第四场效应管Mdm_2,该第五开关元件为一第五场效应管Mn1,该第六开关元件为一第六场效应管Mn2,该第七开关元件为一第七场效应管Mp1,该第八开关元件为一第八场效应管Mp2。该场效应管Mclka、该场效应管Mclkb、该场效应管Mpa、该场效应管Mpb、该场效应管Mpc、该场效应管Mpd、该第七场效应管Mp1及该第八场效应管Mp2为P型场效应管(PMOS),该第一场效应管Mdp_1、该第二场效应管Mdp_2、该第三场效应管Mdm_1、该第四场效应管Mdm_2、该第五场效应管Mn1及该第六场效应管Mn2为N型场效应管(NMOS)。在其他实施方式中,开关元件可根据需要变更为能够实现同样功能的开关元件或电路。
本发明并串数据转换电路较佳实施方式的具体电路连接关系如下:该第一数据输入端A1与该场效应管Mpa的栅极及该第一场效应管Mdp_1的源级相连,该场效应管Mpa的源级与该场效应管Mpb的源级共同连接该场效应管Mclka的漏极,该场效应管Mpa的漏极、该场效应管Mpc的漏极、该第五场效应管Mn1的漏极、该第一电容Cd1的一端、该第一电阻Rd1的一端、该第七场效应管Mp1的源级及该第八场效应管Mp2的栅极共同连接该第一数据输出端A_OUT,该第三数据输入端A1_N与该场效应管Mpb的栅极及该第三场效应管Mdm_1的源级相连,该场效应管Mpb的漏极、该场效应管Mpd的漏极、该第六场效应管Mn2的漏极、该第二电容Cd2的一端、该第二电阻Rd2的一端、该第八场效应管Mp2的源级及该第七场效应管Mp1的栅极共同连接该第二数据输出端B_OUT。该第二数据输入端B1与该场效应管Mpc的栅极及该第二场效应管Mdp_2的源级相连,该场效应管Mpc的源级与该场效应管Mpd的源级共同连接该场效应管Mclkb的漏极,该第四数据输入端B1_N与该场效应管Mpd的栅极及该第四场效应管Mdm_2的源级相连。该第一时钟信号端CLK与该场效应管Mclka的栅极、该第二场效应管Mdp_2的栅极及该第四场效应管Mdm_2的栅极相连,该第二时钟信号端CLKN与该场效应管Mclkb的栅极、该第一场效应管Mdp_1的栅极及该第三场效应管Mdm_1的栅极相连,该场效应管Mclka的源级与该场效应管Mclkb的源级共同连接该电流源I的一端,该电流源I的另一端与一电源端VCC相连。该第一场效应管Mdp_1的漏极及该第二场效应管Mdp_2的漏极共同连接该第五场效应管Mn1的栅极,该第三场效应管Mdm_1的漏极及该第四场效应管Mdm_2的漏极共同连接该第六场效应管Mn2的栅极。该第五场效应管Mn1的源级、该第一电容Cd1的另一端、该第一电阻Rd1的另一端、该第七场效应管Mp1的漏极、该第八场效应管Mp2的漏极、该第二电阻Rd2的另一端、该第二电容Cd2的另一端及该第六场效应管Mn2的源级共同连接一接地端GND。
其中,图3所示的本发明并串数据转换电路较佳实施方式与图1所示的现有的并串数据转换电路相比,增加了第五场效应管Mn1、第六场效应管Mn2、第七场效应管Mp1、第八场效应管Mp2以及四个受时钟控制的第一场效应管Mdp_1、第二场效应管Mdp_2、第三场效应管Mdm_1及第四场效应管Mdm_2。该第五场效应管Mn1与该第六场效应管Mn2为加快该第一数据输出端A_OUT与该第二数据输出端B_OUT输出信号的下降沿翻转而设定,该第七场效应管Mp1与该第八场效应管Mp2用于限制该第一数据输出端A_OUT与该第二数据输出端B_OUT输出信号的幅度,以抑制码间干扰(ISI)。
本发明并串数据转换电路较佳实施方式的的工作原理分析如下:
假设该第一电容Cd1与该第二电容Cd2的电容值相等,均为Cd。
当该第一时钟信号端CLK输入的时钟信号为低电平,该第二时钟信号端CLKN输入的时钟信号为高电平时,该第一数据输入端A1与该第三数据输入端A1_N输入的数据有效,该第二数据输入端B1与该第四数据输入端B1_N输入的数据被屏蔽,此时,该第一场效应管Mdp_1与该第三场效应管Mdm_1开启,该第二场效应管Mdp_2与该第四场效应管Mdm_2关断,该第一数据输出端A_OUT与该第二数据输出端B_OUT分别传输该第一数据输入端A1与该第三数据输入端A1_N的数据。当该第一数据输入端A1输入的数据为高电平“1”,该第三数据输入端A1_N输入的数据为低电平“0”时,该场效应管Mpb开启,该第六场效应管Mn2关断,该电流源I的电流全部流过该场效应管Mpb对该第二电容Cd2进行充电,其转换速率为I/Cd;同时该场效应管Mpa关断,该第五场效应管Mn1开启,该第一电容Cd1通过该第一电阻Rd1与该第五场效应管Mn1放电,其放电电流为I1=IMn1+IRd1,其中,IMn1为流过该第五场效应管Mn1的电流,IRd1为流过该第一电阻Rd1的电流,其转换速率为I1/Cd。可见,可以通过调节电流源I的电流与电流I1来调节该第一数据输出端A_OUT与该第二数据输出端B_OUT输出信号的上升下降时间,从而调节交点电压。同时为了抑制码间干扰,使用该第七场效应管Mp1与该第八场效应管Mp2来限制瞬态电平,以使得不同频率下Vout+、Vout-达到的高电平保持一致。
当该第一时钟信号端CLK输入的时钟信号为高电平,该第二时钟信号端CLKN输入的时钟信号为低电平时,该第二数据输入端B1与该第四数据输入端B1_N输入的数据有效,该第一数据输入端A1与该第三数据输入端A1_N输入的数据被屏蔽,此时,该第二场效应管Mdp_2与该第四场效应管Mdm_2开启,该第一场效应管Mdp_1与该第三场效应管Mdm_1关断,该第一数据输出端A_OUT与该第二数据输出端B_OUT分别传输该第二数据输入端B1与该第四数据输入端B1_N的数据。当该第二数据输入端B1输入的数据为高电平“1”,该第四数据输入端B1_N输入的数据为低电平“0”时,该场效应管Mpd开启,该第六场效应管Mn2关断,该电流源I的电流全部流过该场效应管Mpd对该第二电容Cd2进行充电,其转换速率为I/Cd;同时该场效应管Mpc关断,该第五场效应管Mn1开启,该第一电容Cd1通过该第一电阻Rd1与该第五场效应管Mn1放电,其放电电流为I1=IMn1+IRd1,其中,IMn1为流过该第五场效应管Mn1的电流,IRd1为流过该第一电阻Rd1的电流,其转换速率为I1/Cd。可见,可以通过调节电流源I的电流与电流I1来调节该第一数据输出端A_OUT与该第二数据输出端B_OUT输出信号的上升下降时间,从而调节交点电压。同时为了抑制码间干扰,使用该第七场效应管Mp1与该第八场效应管Mp2来限制瞬态电平,以使得不同频率下Vout+、Vout-达到的高电平保持一致。
本发明并串数据转换电路及并串数据转换系统结构简单,且在现有的并串数据转换电路中加入了交点下移功能,从而可以抑制下一级输出的过冲,此作用在驱动大电流转换电路时尤为明显;本发明还可以有效抑制来自电源的干扰,几乎不产生噪声,同时采用差分结构,可以抑制共模噪声,具有高的电源抑制比(PSRR)和共模抑制比(CMRR)。

Claims (10)

1. 一种并串数据转换电路,用于将并行数据转换为串行数据,所述并串数据转换电路包括一电流源、一与所述电流源相连的时钟输入子电路及一与所述时钟输入子电路相连的并行数据输入子电路,所述时钟输入子电路包括一第一时钟信号端及一第二时钟信号端,所述第一时钟信号端输入的时钟与所述第二时钟信号端输入的时钟互为反相时钟,其特征在于:所述并串数据转换电路还包括一与所述并行数据输入子电路相连的串行数据输出控制子电路及一与所述时钟输入子电路及所述串行数据输出控制子电路相连的时钟控制子电路,所述时钟控制子电路包括一第一开关元件、一第二开关元件、一第三开关元件及一第四开关元件,所述第一开关元件与所述第三开关元件由所述第二时钟信号端控制,所述第二开关元件与所述第四开关元件由所述第一时钟信号端控制,所述串行数据输出控制子电路包括用于加快输出信号下降沿翻转的一第五开关元件、一第六开关元件、用于限制输出信号幅度的一第七开关元件及一第八开关元件。
2. 如权利要求1所述的并串数据转换电路,其特征在于:所述时钟输入子电路还包括一与所述第一时钟信号端相连的第一时钟信号开关元件及一与所述第二时钟信号端相连的第二时钟信号开关元件,所述并行数据输入子电路包括一第一数据输入端、一第二数据输入端、一第三数据输入端、一第四数据输入端、一与所述第一数据输入端相连的第一输入开关元件、一与所述第二数据输入端相连的第二输入开关元件、一与所述第三数据输入端相连的第三输入开关元件及一与所述第四数据输入端相连的第四输入开关元件,所述第一开关元件与所述第一数据输入端及所述第二时钟信号端相连,所述第二开关元件与所述第二数据输入端及所述第一时钟信号端相连,所述第三开关元件与所述第三数据输入端及所述第二时钟信号端相连,所述第四开关元件与所述第四数据输入端及所述第一时钟信号端相连,所述串行数据输出控制子电路还包括一第一电容、一第二电容、一第一电阻、一第二电阻、一第一数据输出端及一第二数据输出端。
3. 如权利要求2所述的并串数据转换电路,其特征在于:所述第一数据输入端与所述第二数据输入端输入并行的两位数据,所述第一数据输入端与所述第三数据输入端输入的数据互为一对差分信号,所述第二数据输入端与所述第四数据输入端输入的数据互为一对差分信号,所述第一数据输出端与所述第二数据输出端输出一位串行数据,所述第一时钟信号开关元件为一场效应管Mclka,所述第二时钟信号开关元件为一场效应管Mclkb,所述第一输入开关元件为一场效应管Mpa,所述第二输入开关元件为一场效应管Mpb,所述第三输入开关元件为一场效应管Mpc,所述第四输入开关元件为一场效应管Mpd,所述第一开关元件为一第一场效应管Mdp_1,所述第二开关元件为一第二场效应管Mdp_2,所述第三开关元件为一第三场效应管Mdm_1,所述第四开关元件为一第四场效应管Mdm_2,所述第五开关元件为一第五场效应管Mn1,所述第六开关元件为一第六场效应管Mn2,所述第七开关元件为一第七场效应管Mp1,所述第八开关元件为一第八场效应管Mp2。
4. 如权利要求3所述的并串数据转换电路,其特征在于:所述第一数据输入端与所述场效应管Mpa的栅极及所述第一场效应管Mdp_1的源级相连,所述场效应管Mpa的源级与所述场效应管Mpb的源级共同连接所述场效应管Mclka的漏极,所述场效应管Mpa的漏极、所述场效应管Mpc的漏极、所述第五场效应管Mn1的漏极、所述第一电容的一端、所述第一电阻的一端、所述第七场效应管Mp1的源级及所述第八场效应管Mp2的栅极共同连接所述第一数据输出端。
5. 如权利要求4所述的并串数据转换电路,其特征在于:所述所述第三数据输入端与所述场效应管Mpb的栅极及所述第三场效应管Mdm_1的源级相连,所述场效应管Mpb的漏极、所述场效应管Mpd的漏极、所述第六场效应管Mn2的漏极、所述第二电容的一端、所述第二电阻的一端、所述第八场效应管Mp2的源级及所述第七场效应管Mp1的栅极共同连接所述第二数据输出端。
6. 如权利要求5所述的并串数据转换电路,其特征在于:所述第二数据输入端与所述场效应管Mpc的栅极及所述第二场效应管Mdp_2的源级相连,所述场效应管Mpc的源级与所述场效应管Mpd的源级共同连接所述场效应管Mclkb的漏极,所述第四数据输入端B1_N与所述场效应管Mpd的栅极及所述第四场效应管Mdm_2的源级相连。
7. 如权利要求6所述的并串数据转换电路,其特征在于:所述第一时钟信号端与所述场效应管Mclka的栅极、所述第二场效应管Mdp_2的栅极及所述第四场效应管Mdm_2的栅极相连,所述第二时钟信号端与所述场效应管Mclkb的栅极、所述第一场效应管Mdp_1的栅极及所述第三场效应管Mdm_1的栅极相连,所述场效应管Mclka的源级与所述场效应管Mclkb的源级共同连接所述电流源的一端,所述电流源的另一端与一电源端相连。
8. 如权利要求7所述的并串数据转换电路,其特征在于:所述第一场效应管Mdp_1的漏极及所述第二场效应管Mdp_2的漏极共同连接所述第五场效应管Mn1的栅极,所述第三场效应管Mdm_1的漏极及所述第四场效应管Mdm_2的漏极共同连接所述第六场效应管Mn2的栅极,所述第五场效应管Mn1的源级、所述第一电容的另一端、所述第一电阻的另一端、所述第七场效应管Mp1的漏极、所述第八场效应管Mp2的漏极、所述第二电阻的另一端、所述第二电容的另一端及所述第六场效应管Mn2的源级共同连接一接地端。
9. 一种并串数据转换系统,用于将并行数据转换为串行数据,所述并串数据转换系统包括一电流源、一与所述电流源相连的时钟输入子电路及一与所述时钟输入子电路相连的并行数据输入子电路,其特征在于:所述并串数据转换系统还包括一与所述并行数据输入子电路相连的串行数据输出控制子电路及一与所述时钟输入子电路及所述串行数据输出控制子电路相连的时钟控制子电路,所述时钟输入子电路输入一对采样时钟信号,所述并行数据输入子电路输入两位并行数据,所述时钟控制子电路通过调节所述串行数据输出控制子电路输出信号的上升下降时间来调节输出信号的交点电压,所述串行数据输出控制子电路输出调节后的一位串行数据。
10.如权利要求9所述的并串数据转换系统,其特征在于:所述时钟输入子电路包括一第一时钟信号端及一第二时钟信号端,所述第一时钟信号端输入的时钟信号与所述第二时钟信号端输入的时钟信号互为反相时钟信号,所述时钟控制子电路包括一第一开关元件、一第二开关元件、一第三开关元件及一第四开关元件,所述第一开关元件与所述第三开关元件由所述第二时钟信号端控制,所述第二开关元件与所述第四开关元件由所述第一时钟信号端控制,所述串行数据输出控制子电路包括用于加快输出信号下降沿翻转的一第五开关元件、一第六开关元件、用于限制输出信号幅度的一第七开关元件及一第八开关元件。
CN201110112285.4A 2011-05-03 2011-05-03 并串数据转换电路及并串数据转换系统 Expired - Fee Related CN102315852B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201110112285.4A CN102315852B (zh) 2011-05-03 2011-05-03 并串数据转换电路及并串数据转换系统
US13/452,948 US8493248B2 (en) 2011-05-03 2012-04-23 Transforming circuit and system between parallel data and serial data

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110112285.4A CN102315852B (zh) 2011-05-03 2011-05-03 并串数据转换电路及并串数据转换系统

Publications (2)

Publication Number Publication Date
CN102315852A true CN102315852A (zh) 2012-01-11
CN102315852B CN102315852B (zh) 2014-07-30

Family

ID=45428714

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110112285.4A Expired - Fee Related CN102315852B (zh) 2011-05-03 2011-05-03 并串数据转换电路及并串数据转换系统

Country Status (2)

Country Link
US (1) US8493248B2 (zh)
CN (1) CN102315852B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104682967A (zh) * 2015-01-30 2015-06-03 陈普锋 基于差分结构的GaAs逻辑单元及其串并转换电路
CN113364468A (zh) * 2021-06-24 2021-09-07 成都纳能微电子有限公司 串并转换对齐电路及方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9350335B1 (en) * 2015-09-24 2016-05-24 Inphi Corporation Single stage latency combined multiplexer and latch circuit
US9543962B1 (en) * 2016-01-12 2017-01-10 Analog Devices, Inc. Apparatus and methods for single phase spot circuits
US20210380060A1 (en) * 2020-06-04 2021-12-09 Veoneer Us, Inc. Sensor communication discrete control considering emc compliance for restraint control module

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1665144A (zh) * 2004-03-01 2005-09-07 恩益禧电子股份有限公司 半导体装置
CN1674442A (zh) * 2004-03-22 2005-09-28 三菱电机株式会社 电平变换电路、及具有电平变换功能的串行/并行变换电路
US7358872B2 (en) * 2005-09-01 2008-04-15 Micron Technology, Inc. Method and apparatus for converting parallel data to serial data in high speed applications
US20090040082A1 (en) * 2007-07-26 2009-02-12 Torsten Hinz Device for processing binary data with serial/parallel conversion

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6188339B1 (en) * 1998-01-23 2001-02-13 Fuji Photo Film Co., Ltd. Differential multiplexer and differential logic circuit
US6417790B1 (en) * 2000-09-28 2002-07-09 Lsi Logic Corporation Low-power data serializer
KR100714392B1 (ko) * 2006-02-20 2007-05-08 삼성전자주식회사 병렬 데이터 직렬 변환회로 및 방법
US7796064B2 (en) * 2008-04-30 2010-09-14 Hynix Semiconductor Inc. Parallel-to-serial converter
CN101741393B (zh) * 2008-11-17 2011-12-07 中芯国际集成电路制造(上海)有限公司 并行输入串行输出的转换电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1665144A (zh) * 2004-03-01 2005-09-07 恩益禧电子股份有限公司 半导体装置
CN1674442A (zh) * 2004-03-22 2005-09-28 三菱电机株式会社 电平变换电路、及具有电平变换功能的串行/并行变换电路
US7358872B2 (en) * 2005-09-01 2008-04-15 Micron Technology, Inc. Method and apparatus for converting parallel data to serial data in high speed applications
US20090040082A1 (en) * 2007-07-26 2009-02-12 Torsten Hinz Device for processing binary data with serial/parallel conversion

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104682967A (zh) * 2015-01-30 2015-06-03 陈普锋 基于差分结构的GaAs逻辑单元及其串并转换电路
CN104682967B (zh) * 2015-01-30 2018-12-14 天津中科海高微波技术有限公司 基于差分结构的GaAs逻辑单元及其串并转换电路
CN113364468A (zh) * 2021-06-24 2021-09-07 成都纳能微电子有限公司 串并转换对齐电路及方法

Also Published As

Publication number Publication date
US8493248B2 (en) 2013-07-23
CN102315852B (zh) 2014-07-30
US20120280839A1 (en) 2012-11-08

Similar Documents

Publication Publication Date Title
CN102130666B (zh) 占空比调节电路及方法
CN105897251B (zh) 一种数字信号隔离器及其方法
CN102315852B (zh) 并串数据转换电路及并串数据转换系统
CN106209098B (zh) 一种数模转换器
CN101356732A (zh) 脉冲发生器和使用了它的电子设备及脉冲发生方法
CN102064817B (zh) I/o驱动电路
CN103605397A (zh) 电压跟随电路
CN102420594A (zh) 一种比较器
CN101741373A (zh) 一种自适应多种io电源的低电压差分信号驱动器
CN105871207A (zh) 电源转换器
CN102082562A (zh) 占空比调节电路及占空比调节方法
CN203747798U (zh) 采样开关电路
CN204833031U (zh) 一种用于调整充电装置的输出端电压的补偿电路
CN205792519U (zh) 一种数字信号隔离器
CN202026302U (zh) 并串数据转换电路
CN203588106U (zh) 改进的电压跟随电路
CN102946246A (zh) 一种用于提高电压驱动能力的缓冲器
CN201947231U (zh) 占空比调节电路
CN202735882U (zh) 多档位恒定电流源电路
CN103762985A (zh) 采样保持电路
CN104299647A (zh) 负压转换电路
CN106155153A (zh) 防电压脉冲干扰的系统
CN101515800A (zh) 一种cmos到cml的低抖动转换电路
CN103825567B (zh) 运算放大器电路
CN201966873U (zh) 交点下移电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent of invention or patent application
CB02 Change of applicant information

Address after: 610041 Sichuan city of Chengdu province high tech Zone Kyrgyzstan Road 33 block A No. 9

Applicant after: IPGoal Microelectronics (Sichuan) Co.,Ltd.

Address before: 402 room 7, building 610041, incubator Park, hi tech Zone, Sichuan, Chengdu

Applicant before: IPGoal Microelectronics (Sichuan) Co.,Ltd.

C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20170509

Address after: 528000 Guangdong Province, Foshan city Shunde District Daliang Street office in good neighborhood South Road No. 29, No. 3 Garden Shunxing office building two floor three

Patentee after: Shunde District Foshan Tianxingjian Mdt InfoTech Ltd.

Address before: 510000 unit 2414-2416, building, No. five, No. 371, Tianhe District, Guangdong, China

Patentee before: GUANGDONG GAOHANG INTELLECTUAL PROPERTY OPERATION Co.,Ltd.

Effective date of registration: 20170509

Address after: 510000 unit 2414-2416, building, No. five, No. 371, Tianhe District, Guangdong, China

Patentee after: GUANGDONG GAOHANG INTELLECTUAL PROPERTY OPERATION Co.,Ltd.

Address before: 610041 Sichuan city of Chengdu province high tech Zone Kyrgyzstan Road 33 block A No. 9

Patentee before: IPGoal Microelectronics (Sichuan) Co.,Ltd.

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140730