CN102262852A - 用来生成斜坡波形的设备和方法 - Google Patents
用来生成斜坡波形的设备和方法 Download PDFInfo
- Publication number
- CN102262852A CN102262852A CN2011101034891A CN201110103489A CN102262852A CN 102262852 A CN102262852 A CN 102262852A CN 2011101034891 A CN2011101034891 A CN 2011101034891A CN 201110103489 A CN201110103489 A CN 201110103489A CN 102262852 A CN102262852 A CN 102262852A
- Authority
- CN
- China
- Prior art keywords
- signal
- input signal
- drive control
- duty cycle
- ramp
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 28
- 239000013256 coordination polymer Substances 0.000 description 25
- 238000010586 diagram Methods 0.000 description 18
- 239000003990 capacitor Substances 0.000 description 16
- 230000007423 decrease Effects 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- SQVRNKJHWKZAKO-PFQGKNLYSA-N N-acetyl-beta-neuraminic acid Chemical compound CC(=O)N[C@@H]1[C@@H](O)C[C@@](O)(C(O)=O)O[C@H]1[C@H](O)[C@H](O)CO SQVRNKJHWKZAKO-PFQGKNLYSA-N 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/041—Temperature compensation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
- Electronic Switches (AREA)
Abstract
本发明涉及一种用来生成斜坡波形的设备和方法。斜坡波形发生设备通过使用输入信号生成参考波形,并通过将参考波形的电压和负载电压进行比较来生成用于接通、断开开关的驱动控制信号,开关的第一端连接到负载且第二端连接到电源。当开关根据驱动控制信号被重复接通、断开时,可以生成斜坡波形。
Description
技术领域
本发明涉及用来生成斜坡波形的设备和方法。
背景技术
等离子体显示装置使用等离子体显示面板,该等离子体显示面板通过使用由气体放电产生的等离子体来显示文本或图像。
在等离子体显示装置中,在复位期间电极电压逐渐增加的上升斜坡波形和电极电压逐渐降低的下降斜坡波形被施加到电极,以便形成对所有单元一致的壁电荷,同时诱发连续暗放电(dark discharge)的产生。斜坡波形的坡度作为用来确定等离子体显示面板的图像质量的一个重要因素。
在现有技术中,在制造过程中,连接于晶体管的栅极和晶体管的栅极驱动器之间的可变电阻器被人工调节以控制斜坡波形的坡度。但是,这种方法可能会使制造过程复杂化,并且可能会增加调节偏差和由于人工作业产生的更多附加过程成本。而且,斜坡波形的坡度受功率半导体开关变化、参考电压变化和温度特征的影响。但是,在制造过程中只通过使用人工调节可变电阻器的方法,不可能准确地调节随内部因素或者外部因素而变化的斜坡波形的坡度。
作为解决该问题的一项技术,检测与斜坡波形的坡度有关的图像信息之后再根据检测的图像信息自动生成斜坡波形的坡度的技术已经提出。但是,该技术具有用于检测与斜坡波形的坡度有关的图像信息的反馈算法,它十分复杂,需要有许多元件,诸如模-数转换器(ACD)或数-模转换器(DAC)、比较器、光耦合器等等。
控制斜坡波形的坡度的另一项现有技术通过检测施加给晶体管的电压并根据施加给晶体管的电压提供误差放大器中用来控制晶体管栅极的反馈增益来控制斜坡波形的坡度。但是,尽管不管内部因素和外部因素如何,这种方法都可能生成稳定的斜坡波形,但它要求有高电容的自举电容器,以便检测施加给晶体管的电压,且该方法不能改变斜坡波形的坡度。
在背景技术部分中公开的上述信息只是为了增强对本发明背景技术的理解,因此可能包含对本国的本领域技术人员而言已知的但不构成现有技术的信息。
发明内容
本发明努力要提供一种用于生成即使受内部因素或外部因素影响也能通过更为准确的斜坡波形的坡度稳定地驱动等离子体显示面板的斜坡波形的设备和方法。
而且,本发明努力要提供一种用于根据等离子体显示面板的状况生成能够改变斜坡波形的坡度的斜坡波形的设备和方法。
本发明的一个示例性实施例提供一种用于生成斜坡波形的设备,其控制第一端连接到负载第二端连接到电源的开关。所述斜坡波形发生设备包括栅极驱动器和斜坡坡度补偿电路。栅极驱动器连接到所述开关的控制端,并通过输出用于控制所述开关的接通和断开操作的驱动控制信号到所述开关的控制端来使负载电压变为斜坡形式。此外,斜坡坡度补偿电路接收具有预定占空比的输入信号,感测负载电压,并通过使用负载电压和输入信号控制驱动控制信号。
本发明的另一个示例性实施例提供一种通过控制斜坡波形发生设备中第一端连接到负载第二端连接到电源的开关来生成斜坡波形的方法。斜坡波形发生方法包括:接收具有预定占空比的输入信号;感测负载电压;通过使用输入信号,生成参考波形;通过将负载电压和参考波形的电压进行比较,生成驱动控制信号;和通过根据驱动控制信号接通、断开开关来生成斜坡波形。
附图说明
图1是示出采用本发明的等离子体显示装置的驱动波形的示意图;
图2是示出采用本发明的等离子体显示装置的驱动器的示意图;
图3是示出根据本发明的第一示例性实施例的斜坡坡度补偿电路的示意图;
图4是示出生成参考波形的一个示例的示意图;
图5是根据本发明的第一示例性实施例的斜坡坡度补偿电路的工作时序图;
图6是示出根据本发明的第二示例性实施例的斜坡坡度补偿电路的示意图;
图7和图8是根据本发明的第二示例性实施例的斜坡坡度补偿电路的工作时序图;
图9是示出根据本发明的第三示例性实施例的斜坡坡度补偿电路的示意图;
图10和图11是根据本发明的第三示例性实施例的斜坡坡度补偿电路的工作时序图;
图12是示出根据本发明的第四示例性实施例的斜坡坡度补偿电路的示意图;
图13A-图13C是示出由占空比为30%、50%和70%的输入信号而定的驱动控制信号的示意图;以及
图14A和图14B是示出由延迟率为30%和70%的延迟输入信号而定的驱动控制信号的示意图。
具体实施方式
在下文参照示出本发明的示例性实施例的附图,将更全面地描述本发明。本领域技术人员会认识到,所描述的实施例可以各种不同方式进行修改,所有这些修改都不偏离本发明的精神或范围。而且,附图和描述应认为是说明性的,而不是限制性的。相同的附图标记在整个说明书中表示相同的元件。
在说明书和所附权利要求书中,除非进行相反的明确描述,词语“包括”和诸如其变形“包含”或“具有”应理解为表示包括所说的元件,而不是不包括其它任何元件。而且,任一部件与其它部件连接的情况包括这些部件直接相连的情况和这些部件用插入其间的其它元件相连的情况。
下文将参考附图详细描述根据本发明的示例性实施例用来生成斜坡波形的设备和方法。
图1是示出采用本发明的等离子体显示装置的驱动波形的示意图。在图1中,为了更好理解并便于描述,在等离子体显示装置中,施加了斜坡波形的电极被显示为Y电极,只显示了在复位周期过程中施加给Y电极的驱动波形。
参照图1,在复位周期的上升周期,上升斜坡波形施加给Y电极,在上升斜坡波形期间Y电极的电压逐渐从电压Vs增加到电压Vset,并且在复位周期的下降周期,下降斜坡波形施加给Y电极,在下降斜坡波形期间Y电极的电压逐渐从电压Vs下降到电压Vscl。尽管通过上升斜坡波形和下降斜坡波形在所有单元中产生暗放电,但可形成均匀的壁电荷(wall charge)。
图2是示出采用本发明的等离子体显示装置的驱动器的示意图。在图2中,为了更好理解和便于描述,除了由一个Y电极和一个X电极(可替代地,一个电极)形成的电容性元件显示为面板电容器Cp且X电极接地外,只显示了用来施加上升斜坡波形的驱动器。
参照图2,等离子体显示装置的驱动器包括晶体管Yset和斜坡波形发生器10。而且,斜坡波形发生器10包括斜坡坡度补偿电路100、栅极驱动器200和斜坡辅助电路300。在此情况下,晶体管Yset显示为n沟道场效应晶体管,特别是n沟道金属氧化物半导体(NMOS)晶体管,不过具有相似功能的另一晶体管可用作晶体管Yset。
晶体管Yset的源极与面板电容器Cp的Y电极相连,并且晶体管Yset的漏极与供应电压Vset的电源Vset相连。
斜坡坡度补偿电路100感测负载即面板电容器Cp的Y电极的电压VCP,并根据面板电容器Cp的Y电极的电压VCP生成驱动控制信号VOUT,并将其输出到栅极驱动器200。
栅极驱动器200与晶体管Yset的栅极相连。栅极驱动器200将由斜坡坡度补偿电路100输出的驱动控制信号VOUT输出到晶体管Yset的栅极,以接通/断开晶体管Yset。
斜坡辅助电路300连接在晶体管Yset的栅极和晶体管Yset的漏极之间,和栅极驱动器200一起被驱动,从而以斜坡形式增加Y电极的电压。斜坡辅助电路300可包括连接于晶体管Yset的漏极和晶体管Yset的栅极之间的电容器C1和连接于晶体管Yset的栅极和栅极驱动器200之间的电阻器R1。
具体讲,当栅极驱动器200输出高电平的驱动控制信号VOUT时,晶体管Yset的栅极电压通过由电容器C1、晶体管Yset的寄生电容器和电阻器R1形成的电容组件构成的通路逐渐增大。因此,晶体管Yset接通,同时栅极电压增加,使得电流由电源Vset供应给Y电极,以增大Y电极的电压,结果晶体管Yset的源极电压增加。在此情况下,由于晶体管Yset的栅极电压是由电容器C1维持的,所以当晶体管Yset的栅-源电压降低到低于晶体管Yset的阈值电压时,晶体管Yset断开。之后,晶体管Yset的栅极电压通过由栅极驱动器200供应的高电平的驱动控制信号VOUT逐渐增加,以再次接通晶体管Yset,从而再次增大Y电极的电压。因此,通过反复接通、断开晶体管Yset,Y电极的电压可以斜坡形式增加。
如上所述,根据本发明的示例性实施例的斜坡波形发生器10根据面板电容器Cp的Y电极的电压VCP生成用来接通、断开晶体管Yset的驱动控制信号,以不管内部因素和外部因素如何都生成稳定的斜坡波形。
接着,参照图3-图11,详细描述根据面板电容器Cp的Y电极的电压VCP生成驱动控制信号VOUT的示例性实施例。
图3是示出根据本发明的第一示例性实施例的斜坡坡度补偿电路的示意图,图4是示出生成参考波形的一个示例的示意图。
参照图3,斜坡坡度补偿电路100包括电压传感器110、参考波形发生器120、比较器130、与元件140和缓冲器150。
电压传感器110感测面板电容器Cp的Y电极的电压VCP,并向比较器130的反向端(-)输出Y电极的电压VCP。
当参考波形发生器120接收参考波形设置信号VRS时,通过使用输入信号VIN生成参考波形VRAMP,并将生成的参考波形VRAMP输出到比较器130的非反向端(+)。在这种情况下,参考波形发生器120可生成如同参考波形VRAMP的线性或阶跃斜坡波形。作为一个示例,如图4中所示,参考波形发生器120可生成以下模式的参考波形VRAMP,即在输入信号VIN处于高电平时,电压逐渐增加,当输入信号VIN处于低电平时,电压被维持。
比较器130将输入到非反向端(+)的参考波形VRAMP的电压与输入到反向端(-)的Y电极的电压VCP进行比较,并将比较产生的脉冲信号VFB输出到缓冲器150。
NANA元件140接收使斜坡坡度比较电路100工作的使能信号VEN和比较器130的脉冲信号VFB,对接收的两个信号VFB和VEN进行与运算,生成驱动控制信号VOUT。之后,与元件140将驱动控制信号VOUT输出到缓冲器150。
缓冲器150将与元件140输出的驱动控制信号VOUT进行放大,之后将其输出到栅极驱动器200。
现参照图5,详细描述斜坡坡度补偿电路100的工作。
图5是根据本发明的第一示例性实施例的斜坡坡度补偿电路的工作时序图。
参照图5,比较器130将Y电极的输入到反向端(-)的电压VCP和输入到非反向端(+)的参考波形VRAMP的电压进行比较。在这种情况下,在输入到非反向端(+)的参考波形VRAMP的电压高于输入到反向端(-)的Y电极的电压VCP时,比较器130将高电平的脉冲信号VFB输出到与元件140,在输入到非反向端(+)的参考波形VRAMP的电压等于或低于输入到反向端(-)的Y电极的电压VCP时,比较器130将低电平的脉冲信号VFB输出到与元件140。
与元件140对使能信号VEN和比较器130的脉冲信号VFB进行与运算,生成驱动控制信号VOUT。在这种情况下,由于与元件140仅在使能信号VEN和脉冲信号VFB两者都在高电平时的周期中输出高电平,所以驱动控制信号VOUT在使能信号VEN和脉冲信号VFB两者都在高电平时具有高电平,在该周期的其余时间具有低电平。
因此,根据本发明的示例性实施例的驱动控制信号VOUT可以通过脉冲信号VFB来确定,该脉冲信号VFB由从输入信号VIN产生的参考波形VRAMP的电压和Y电极的电压VCP之间的比较产生。
即,根据示例性实施例的斜坡坡度比较电路100输出高电平的驱动控制信号VOUT,直到Y电极的电压VCP达到参考波形VRAMP的电压。结果,Y电极的电压VCP可快速地跟随参考波形VRAMP。
同时,类似于图5的周期A,当面板电容器Cp的Y电极的电压VCP等于参考波形VRAMP的电压时,可连续输出低电平的脉冲信号VFB。因此,在脉冲信号VFB在低电平的周期中,驱动控制信号VOUT也连续地具有低电平。因此,在驱动控制信号VOUT具有低电平或者高电平的周期延续的情况下,可能出现由于易变频率引起的频率干扰。
图6是示出根据本发明的第二示例性实施例的斜坡坡度补偿电路的示意图;图7和图8是根据本发明的第二示例性实施例的斜坡坡度补偿电路的工作时序图。
参照图6,与根据本发明的第一示例性实施例的斜坡坡度补偿电路100相比,斜坡坡度补偿电路100a还可包括最小脉冲发生器160和或元件170。
最小脉冲发生器160根据最小脉冲设置信号VMINS,通过使用输入信号VIN生成具有最小占空比的最小占空比脉冲信号VMIN。作为一个示例,如图7中所示,最小脉冲发生器160可生成最小占空比脉冲信号VMIN,其在输入信号VIN的上升沿触发,并具有预定脉冲宽度Min。在这种情况下,脉冲宽度Min可相对于输入信号VIN的作周波设置在0-50%的范围内。
参照图7,或元件170接收最小占空比脉冲信号VMIN和比较器130的脉冲信号VFB,对接收到的两个信号VMIN和VFB进行或运算,并将结果输出到与元件140。由于或元件170仅在最小占空比脉冲信号VMIN和比较器130的脉冲信号VFB都在低电平的周期中输出低电平信号,所以在周期A,可由最小占空比脉冲信号VMIN输出具有最小占空比的驱动控制信号VOUT。在这种情况下,由于最小占空比脉冲信号VMIN的占空比很小,所以最小占空比脉冲信号VMIN几乎不会使Y电极的电压VCP增加。
而且,类似于图8的周期A’,当面板电容器Cp的Y电极的电压VCP高于参考波形VRAMP的电压,同时斜坡波形上升时,可连续输出低电平的脉冲信号VFB。即使在这样的周期A’中,也可能出现由于易变频率引起的频率干扰。根据本发明的第二示例性实施例的斜坡坡度补偿电路100a通过使用最小占空比脉冲信号VMIN,在周期A’中可输出具有最小占空比的驱动控制信号VOUT。因此,斜坡坡度补偿电路100a可通过最小占空比脉冲信号VMIN工作在固定频率处,且可以最小化由于易变频率引起的频率干扰。
图9是示出根据本发明的第三示例性实施例的斜坡坡度补偿电路的示意图;且图10和图11是根据本发明的第三示例性实施例的斜坡坡度补偿电路的工作时序图。
参照图9,与根据本发明的第一或第二示例性实施例的斜坡坡度补偿电路100相比,斜坡坡度补偿电路100b还可包括延迟器180。在图9中,显示了由通过向根据本发明的第二示例性实施例的斜坡坡度补偿电路100加入延迟器180而形成的斜坡坡度补偿电路100b。
延迟器180将输入信号VIN延迟预定的延迟率,并将延迟的输入信号VIN_D输出到与元件140。在这种情况下,延迟率是在输入信号VIN的0-100%范围内的一个值,且可在延迟器180的外部进行设定。
作为一个示例,如图10中所示,延迟器180可将输入信号VIN延迟输入信号VIN的半个周波(50%延迟)。但是,本发明并不局限于此。
而且,最小脉冲发生器160可生成在延迟的输入信号VIN_D的上升沿触发的最小占空比脉冲信号VMIN,其具有比延迟的输入信号VIN_D更小的占空比。
因此,在斜坡坡度补偿电路100b中还包括延迟器180的情况下,与元件140b具有与第二示例性实施例不同的三个输入端,并且使能信号VEN、延迟输入信号VIN_D和或元件170的输出信号VOR可输入到与元件140b的三个输入端。
同时,斜坡坡度补偿电路100b可包括反相器元件(未显示),该反相器元件代替延迟器180使输入信号VIN反相并输出输入信号VIN。因此,最小脉冲发生器160可生成在由反相器元件生成的反相输入信号的上升沿触发的最小占空比脉冲信号VMIN。在输入到三个输入端的所有信号VEN、VIN_D和VOR都在高电平的周期,与元件140b输出高电平的驱动控制信号VOUT。因此,驱动控制信号VOUT可如图10中所示的那样表示。
因此,斜坡坡度补偿电路100b还通过使用延迟输入信号VIN_D和将输入信号VIN生成的参考波形VRAMP的电压与Y电极的电压VCP比较产生的脉冲信号VFB,生成驱动控制信号VOUT。
根据本发明的第三示例性实施例的驱动控制信号VOUT的最大占空比受延迟输入信号VIN_D的限制。即,在不限制最大占空比的情况下,在图11中的周期B中,驱动控制信号VOUT可维持在高电平。因此,在周期B中晶体管Yset保持为接通状态。这可造成晶体管Yset损坏或坏掉。
因此,在本发明的第三示例性实施例中,使用延迟输入信号VIN_D或输入信号的反相信号来控制驱动控制信号VOUT的最大占空比。但是,通过限制驱动控制信号VOUT的最大占空比,Y电极的电压VCP可能不像图11的周期B那样跟随参考波形VRAMP。
下文,将参照图12描述用来解决由于限制驱动控制信号VOUT的最大占空比可能引起的问题的一个实施例。
图12是示出根据本发明的第四示例性实施例的斜坡坡度补偿电路的示意图。
参照图12,与根据本发明的第三示例性实施例的斜坡坡度补偿电路100b相比,斜坡坡度补偿电路100c还可包括触发器元件,即SR锁存器190。触发器元件可连接在延迟器180的输出端和与元件140之间。
SR锁存器190包括:复位端R,输入信号VIN输入到该复位端R中;设置端S,延迟器180的延迟输入信号VIN_D输入到该设置端S中;和连接到与元件140的输出端Q。SR锁存器190与输入到设置端S的延迟输入信号VIN_D的上升沿同步地输出高电平,并与输入到复位端R的输入信号VIN的上升沿同步地输出低电平。
即SR锁存器190通过锁存高电平的延迟输入信号VIN_D生成高电平的输出信号,并与输入信号VIN的上升时刻同步地将输出信号复位为低电平。
即在第三示例性实施例中,在输入信号VIN的占空比为30%的情况下,当根据延迟输入信号VIN_D生成驱动控制信号VOUT时,即使在Y电极的电压VCP不能跟随参考波形VRAMP的情况下,驱动控制信号VOUT的占空比也不可能高于30%。但是,根据第四示例性实施例,由于驱动控制信号VOUT是基于SR锁存器190的输出信号生成的,所以驱动控制信号VOUT的最大占空比可从延迟输入信号VIN_D的上升时刻延续到输入信号VIN的下一个上升时刻。结果,Y电极的电压VCP可快速跟随参考波形VRAMP。
与此类似,根据本发明的第四示例性实施例,从延迟输入信号VIN_D的上升时刻到输入信号VIN的下一上升时刻之间的周期是驱动控制信号VOUT的最大占空比。因此,不管输入信号VIN的占空比为何,可以设置最大占空比极限。
而且,如本发明的第四示例性实施例中描述的,通过使用SR锁存器190,可以增大输入信号VIN对噪声的抗扰度,并防止驱动控制信号VOUT出现假信号现象。
在输入信号VIN的占空比高的情况下,通过将输入信号VIN延迟一个预定周波而获得的预输入信号VIN_D可与当前周波的输入信号VIN重叠。即,高电平的延迟预定周波的输入信号VIN_D和高电平的当前输入信号VIN可彼此重叠。
因此,参考波形VRAMP在输入信号VIN的上升时刻开始增大,使得它再次大于Y电极的电压VCP,并且使脉冲信号VFB再次处于高电平。结果,驱动控制信号VOUT可再次处于高电平。这使驱动控制信号VOUT振荡,从而引起电路故障和高频噪声。
由于低电平的信号是与输入到SR锁存器190的复位端R的输入信号VIN的上升时刻同步地输出的,所以即使反馈电压再次处于高电平,驱动控制信号也不会再在高电平。
与此类似,通过使用SR锁存器,不管脉冲信号VFB的占空比是低还是高的情况,都可以控制在Y电极的电压VCP可在容许极限内快速跟随参考波形VRAMP时的最大占空比。“在容许极限内”的意思是Y电极的电压保持为暗放电。
与此类似,根据本发明的示例性实施例的斜坡波形发生设备10不管内部因素和外部因素为何,不使用复杂反馈算法或诸如ADC或DAC的元件,都可生成稳定的斜坡波形。而且,甚至可以不用自举电容器来控制上升斜坡波形的坡度和上升斜坡波形中一个阶跃的电压变化宽度。
图13A-图13C是示出由占空比为30%、50%和70%的输入信号而定的驱动控制信号的示意图。
参照图13A-13C,即使通过改变输入信号VIN的占空比(30%,50%和70%)来改变参考波形VRAMP的坡度,Y电极的电压VCP也可很好地跟随参考波形VRAMP。
图14A和图14B是示出由延迟率为30%和70%的延迟输入信号而定的驱动控制信号的示意图。
参照图14A和图14B,在Y电极的电压VCP由于内部因素或外部因素不能跟随参考波形VRAMP的情况下,在周期B中驱动控制信号VOUT处于高电平的周期增大到最大占空比极限。即,根据本发明的示例性实施例的斜坡波形发生设备10在Y电极的电压VCP不能跟随参考波形VRAMP时通过增加驱动控制信号VOUT处于高电平的周期,使Y电极的电压VCP快速跟随参考波形VRAMP,并通过限制最大占空比,还可以限制Y电极的电压VCP的一个阶跃的电压变化宽度。
根据本发明的示例性实施例,不管外部因素和内部因素为何,不使用复杂的反馈算法或诸如ADC或DAC之类的元件,就可以生成稳定的斜坡波形。而且,不用自举电容器就可以简单控制甚至斜坡波形的坡度和斜坡波形中一个阶跃的电压变化宽度。
尽管在以上所述的设备和/或方法中,已经通过示例性实施例描述了在等离子体显示装置的复位周期中施加的上升斜坡波形,但所述设备和/或方法可应用于甚至是下降的斜坡波形。而且,上述设备和/或方法还可以应用于除等离子体显示装置之外的另一种要求负载电压以预定坡度上升和/或下降的波形的装置。
尽管已经关于目前认为是实际的示例性实施例描述了本发明,但应理解本发明不局限于所公开的实施例,相反旨在涵盖所附权利要求书的精神和范围内包括的各种修改和等同布置。
Claims (24)
1.一种用于生成斜坡波形的设备,该设备控制开关,该开关的第一端连接到负载且第二端连接到电源,所述设备包括:
栅极驱动器,该栅极驱动器连接到所述开关的控制端,并通过将用于控制所述开关的接通和断开操作的驱动控制信号输出到所述开关的控制端来将负载的电压变为斜坡形式;和
斜坡坡度补偿电路,该斜坡坡度补偿电路接收具有预定占空比的输入信号、感测负载电压并通过使用负载电压和输入信号控制驱动控制信号。
2.根据权利要求1所述的设备,其中所述斜坡坡度补偿电路包括:
感测负载电压的电压传感器;
通过使用输入信号生成参考波形的参考波形发生器;以及
比较器,该比较器通过将参考波形的电压与负载电压比较而输出与驱动控制信号对应的脉冲信号。
3.根据权利要求2所述的设备,其中所述斜坡坡度补偿电路还包括:
逻辑元件,该逻辑元件通过对在所述斜坡坡度补偿电路的工作周期中具有预定电平的使能信号和脉冲信号进行逻辑运算来生成驱动控制信号。
4.根据权利要求2所述的设备,其中所述参考波形包括阶跃斜坡波形,在该阶跃斜坡波形中电压在输入信号为第一电平时改变,并且在输入信号为第二电平时维持电压。
5.根据权利要求2所述的设备,其中所述斜坡坡度补偿电路还包括:
最小占空比脉冲发生器,该最小占空比脉冲发生器生成与输入信号同步且预定脉冲宽度小于输入信号的一个周波的50%的最小占空比脉冲信号;和
逻辑元件,该逻辑元件通过对最小占空比脉冲信号和脉冲信号进行逻辑运算来生成驱动控制信号。
6.根据权利要求5所述的设备,其中所述逻辑元件包括:
或元件,该或元件对最小占空比脉冲信号和脉冲信号进行或运算;和
与元件,该与元件对所述或元件的输出信号和在所述斜坡坡度补偿电路的工作周期中具有预定电平的使能信号进行与运算。
7.根据权利要求5所述的设备,其中所述斜坡坡度补偿电路还包括:
延迟器,该延迟器将输入信号延迟输入信号的一个周波的预定延迟率,并将延迟的输入信号输出到所述逻辑元件。
8.根据权利要求7所述的设备,其中所述延迟率是在所述延迟器的外部调节的。
9.根据权利要求7所述的设备,其中所述最小占空比脉冲发生器生成与所述延迟器传递的延迟的输入信号同步且预定脉冲宽度小于所述输入信号的一个周波的50%的最小占空比脉冲信号。
10.根据权利要求9所述的设备,其中所述逻辑元件包括:
或元件,该或元件对最小占空比脉冲信号和脉冲信号进行或运算;和
与元件,该与元件对所述或元件的输出信号、在所述斜坡坡度补偿电路的工作周期中具有预定电平的使能信号和所述延迟器的延迟输入信号进行与运算。
11.根据权利要求7所述的设备,其中所述斜坡坡度补偿电路还包括:
触发器元件,该触发器元件通过对延迟输入信号的占空比锁存来生成输出信号,并在输入信号的下一周波开始时刻复位输出信号。
12.根据权利要求11所述的设备,其中所述逻辑元件包括:
或元件,该或元件对最小占空比脉冲信号和脉冲信号进行或运算;和
与元件,该与元件对所述或元件的输出信号、在所述斜坡坡度补偿电路的工作周期中具有预定电平的使能信号和所述触发器元件的输出信号进行与运算。
13.根据权利要求5所述的设备,其中所述斜坡坡度补偿电路还包括:
反相器元件,该反相器元件将输入信号反相,并将反相的输入信号输出到所述逻辑元件。
14.根据权利要求13所述的设备,其中
所述最小占空比脉冲发生器通过使用所述反相器元件传递的反相输入信号生成预定脉冲宽度小于输入信号的一个周波的50%的最小占空比脉冲信号。
15.根据权利要求14所述的设备,其中所述逻辑元件包括:
或元件,该或元件对最小占空比脉冲信号和脉冲信号进行或运算;和
与元件,该与元件对所述或元件的输出信号、在所述斜坡坡度补偿电路的工作周期中具有预定电平的使能信号和所述反相器的输出信号进行与运算。
16.根据权利要求2所述的设备,其中所述斜坡坡度补偿电路还包括:
缓冲器,该缓冲器放大驱动控制信号,之后将放大的驱动控制信号输出到所述栅极驱动器。
17.一种在斜坡波形发生设备中通过控制开关生成斜坡波形的方法,该开关的第一端连接到负载且第二端连接到电源,该方法包括如下步骤:
接收具有预定占空比的输入信号;
感测负载电压;
通过使用输入信号,生成参考波形;
通过将负载电压与参考波形的电压进行比较,生成驱动控制信号;和
通过根据驱动控制信号接通、断开开关来生成斜坡波形。
18.根据权利要求17所述的方法,其中生成驱动控制信号的步骤包括:
通过将负载电压和参考波形的电压进行比较来输出脉冲信号;和
通过对在所述斜坡波形发生设备的工作周期中具有预定电平的使能信号和脉冲信号进行逻辑运算来生成驱动控制信号。
19.根据权利要求18所述的方法,其中
生成驱动控制信号的步骤还包括:使输入信号延迟;且
通过逻辑运算生成驱动控制信号的步骤包括:除对使能信号和脉冲信号进行逻辑运算之外,另外对延迟输入信号进行逻辑运算。
20.根据权利要求19所述的方法,其中
生成驱动控制信号的步骤包括:通过锁存延迟输入信号的占空比来生成输出信号,和在输入信号的下一周波开始时刻复位输出信号;且
通过逻辑运算生成驱动控制信号的步骤包括:除对使能信号和脉冲信号进行逻辑运算之外,另外对输出信号进行逻辑运算。
21.根据权利要求17所述的方法,其中生成驱动控制信号的步骤还包括:
生成与输入信号同步、预定脉冲宽度小于输入信号的一个周波的50%的最小占空比脉冲信号;
通过将负载电压和参考波形的电压进行比较来生成脉冲信号;和
通过对脉冲信号和最小占空比脉冲信号进行逻辑运算来生成驱动控制信号。
22.根据权利要求21所述的方法,其中通过逻辑运算生成驱动控制信号的步骤包括:
对最小占空比脉冲信号和脉冲信号进行或运算;和
对或运算得到的信号和在斜坡波形发生设备的工作周期中具有预定电平的使能信号进行与运算。
23.根据权利要求22所述的方法,其中
所述生成驱动控制信号的步骤包括:
使输入信号延迟;
所述的生成最小占空比脉冲信号;
生成与延迟的输入信号而不是与输入信号同步、预定脉冲宽度小于输入信号的一个周波的50%的最小占空比脉冲信号,且
所述与运算包括:
除对或运算得到的信号和使能信号进行与运算之外,另外对延迟的输入信号进行与运算。
24.根据权利要求22所述的方法,其中
所述生成驱动控制信号的步骤包括:
使输入信号延迟,
通过锁存延迟的输入信号的占空比,来生成输出信号,及
在输入信号的下一周波开始时刻复位输出信号,
所述的生成最小占空比脉冲信号,
生成与输出信号而不是与输入信号同步、预定脉冲宽度小于输入信号的一个周波的50%的最小占空比脉冲信号,
所述与运算包括:
除对使能信号和脉冲信号进行逻辑运算之外,另外对输出信号进行逻辑运算。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2010-0049711 | 2010-05-27 | ||
KR1020100049711A KR20110130189A (ko) | 2010-05-27 | 2010-05-27 | 램프 파형 생성 장치 및 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102262852A true CN102262852A (zh) | 2011-11-30 |
Family
ID=45009462
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011101034891A Pending CN102262852A (zh) | 2010-05-27 | 2011-04-22 | 用来生成斜坡波形的设备和方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8390345B2 (zh) |
JP (1) | JP2011250412A (zh) |
KR (1) | KR20110130189A (zh) |
CN (1) | CN102262852A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015007000A1 (zh) * | 2013-07-19 | 2015-01-22 | 深圳市华星光电技术有限公司 | 一种栅极驱动器的电压补偿电路和方法以及液晶显示装置 |
WO2015089970A1 (zh) * | 2013-12-19 | 2015-06-25 | 京东方科技集团股份有限公司 | 斜坡信号发生电路及其操作方法、斜坡信号发生器、阵列基板及显示装置 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101739551B1 (ko) * | 2010-07-29 | 2017-05-25 | 페어차일드코리아반도체 주식회사 | 스위치 제어 장치 |
US8786324B1 (en) * | 2013-05-13 | 2014-07-22 | Via Technologies, Inc. | Mixed voltage driving circuit |
US9225294B2 (en) | 2013-06-28 | 2015-12-29 | Qualcomm Incorporated | Amplifier with improved noise reduction |
CN103516217B (zh) * | 2013-09-29 | 2015-11-18 | 东南大学 | 一种可调整斜波补偿斜率的开关电源 |
CN105139824B (zh) * | 2015-10-16 | 2018-02-06 | 重庆京东方光电科技有限公司 | 栅极驱动器及其配置系统和调节配置方法 |
JP6807792B2 (ja) * | 2017-03-27 | 2021-01-06 | 東京エレクトロン株式会社 | プラズマ生成方法及びこれを用いたプラズマ処理方法、並びにプラズマ処理装置 |
CN109274362A (zh) * | 2018-12-03 | 2019-01-25 | 上海艾为电子技术股份有限公司 | 控制电路 |
TWI797664B (zh) * | 2021-07-02 | 2023-04-01 | 友達光電股份有限公司 | 斜波電壓產生器及顯示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4225825A (en) * | 1978-09-25 | 1980-09-30 | Beckman Instruments, Inc. | Precision self-adjusting slope circuit |
JPS57103431A (en) * | 1980-12-17 | 1982-06-28 | Fujitsu Ltd | Pulse generating circuit |
KR20030083605A (ko) * | 2002-04-19 | 2003-10-30 | 후지츠 히다찌 플라즈마 디스플레이 리미티드 | 프리드라이브 회로, 구동 회로 및 표시 장치 |
CN1637803A (zh) * | 2003-12-24 | 2005-07-13 | 富士通日立等离子显示器股份有限公司 | 驱动电路、驱动方法和等离子体显示设备 |
CN101441848A (zh) * | 2007-11-19 | 2009-05-27 | 三星Sdi株式会社 | 等离子体显示设备及其驱动方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69313833T2 (de) * | 1993-05-31 | 1998-01-22 | St Microelectronics Srl | Verringerung der Ausschaltszeit eines Ausgangsleistungstransistors |
US5828245A (en) * | 1996-10-24 | 1998-10-27 | Stmicroelectronics, Inc. | Driver circuit including amplifier operated in a switching mode |
US5742193A (en) * | 1996-10-24 | 1998-04-21 | Sgs-Thomson Microelectronics, Inc. | Driver circuit including preslewing circuit for improved slew rate control |
KR100438718B1 (ko) * | 2002-03-30 | 2004-07-05 | 삼성전자주식회사 | 플라즈마 디스플레이 패널의 리세트 램프 파형 자동 조정장치 및 방법 |
US20080054984A1 (en) * | 2006-08-31 | 2008-03-06 | International Rectifier Corporation | High voltage gate driver ic with ramp driver |
KR101183145B1 (ko) * | 2007-10-02 | 2012-09-14 | 주식회사 오리온 | 플라즈마 디스플레이 패널의 전면전극 구동회로 |
KR20090069803A (ko) * | 2007-12-26 | 2009-07-01 | 삼성전자주식회사 | 램프 신호 발생기 및 이를 포함하는 이미지 센서 |
US8008953B1 (en) * | 2008-11-07 | 2011-08-30 | Silego Technology, Inc. | Gate control circuit |
US9501966B2 (en) * | 2011-02-07 | 2016-11-22 | Infineon Technologies Americas Corp. | Gate driver with multiple slopes for plasma display panels |
-
2010
- 2010-05-27 KR KR1020100049711A patent/KR20110130189A/ko not_active Application Discontinuation
-
2011
- 2011-03-16 US US13/049,149 patent/US8390345B2/en not_active Expired - Fee Related
- 2011-04-22 CN CN2011101034891A patent/CN102262852A/zh active Pending
- 2011-05-26 JP JP2011117714A patent/JP2011250412A/ja not_active Withdrawn
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4225825A (en) * | 1978-09-25 | 1980-09-30 | Beckman Instruments, Inc. | Precision self-adjusting slope circuit |
JPS57103431A (en) * | 1980-12-17 | 1982-06-28 | Fujitsu Ltd | Pulse generating circuit |
KR20030083605A (ko) * | 2002-04-19 | 2003-10-30 | 후지츠 히다찌 플라즈마 디스플레이 리미티드 | 프리드라이브 회로, 구동 회로 및 표시 장치 |
CN1637803A (zh) * | 2003-12-24 | 2005-07-13 | 富士通日立等离子显示器股份有限公司 | 驱动电路、驱动方法和等离子体显示设备 |
CN101441848A (zh) * | 2007-11-19 | 2009-05-27 | 三星Sdi株式会社 | 等离子体显示设备及其驱动方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015007000A1 (zh) * | 2013-07-19 | 2015-01-22 | 深圳市华星光电技术有限公司 | 一种栅极驱动器的电压补偿电路和方法以及液晶显示装置 |
US9354458B2 (en) | 2013-07-19 | 2016-05-31 | Shenzhen China Star ptoelectronics Technology Co., Ltd | Voltage compensation circuit of gate driver and method thereof and liquid crystal display device |
WO2015089970A1 (zh) * | 2013-12-19 | 2015-06-25 | 京东方科技集团股份有限公司 | 斜坡信号发生电路及其操作方法、斜坡信号发生器、阵列基板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20110130189A (ko) | 2011-12-05 |
JP2011250412A (ja) | 2011-12-08 |
US20110291709A1 (en) | 2011-12-01 |
US8390345B2 (en) | 2013-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102262852A (zh) | 用来生成斜坡波形的设备和方法 | |
US8362818B2 (en) | Clock adjustment circuit, shift detection circuit of duty ratio, imaging device and clock adjustment method | |
CN101238424B (zh) | 具有可变斜坡补偿的开关调节器 | |
CN101605114B (zh) | 解调器 | |
WO2017147955A1 (en) | Harmonics suppression circuit for a switch-mode power amplifier | |
US20140176097A1 (en) | Multi-phase dc-dc power converter | |
US10476389B2 (en) | Switching power supply apparatus | |
US20100156491A1 (en) | Voltage converters and voltage generating methods | |
CN104483611A (zh) | Mos器件偏压温度不稳定性退化的测试装置及其方法 | |
US9203308B2 (en) | Power converter and operating method thereof | |
CN102163834A (zh) | 开关控制电路 | |
US20210226596A1 (en) | Systems and methods for error amplification and processing | |
CN112968608B (zh) | 脉冲宽度调制式电力转换器 | |
JP2015065801A (ja) | スイッチング電源装置 | |
US9270172B2 (en) | DC-DC converter, timing signal generating circuit, and operating method thereof | |
US9231470B2 (en) | Control circuit, time calculating unit, and operating method for control circuit | |
US20150115914A1 (en) | Control circuit, switching converter and associated method | |
CN116015061A (zh) | 一种斜坡补偿电路、生成斜波补偿信号的方法及电子芯片 | |
CN101542905B (zh) | 反相器电路 | |
US10275064B2 (en) | In cell touch display device and common voltage generating method thereof | |
GB2570805A (en) | Interface circuit | |
US20070262801A1 (en) | Pulse width modulation circuit and method therefor | |
CN102629826A (zh) | 开关调节器控制电路以及开关调节器 | |
US20110127985A1 (en) | Voltage converting apparatus | |
CN101355349B (zh) | 三角波产生电路及其方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20111130 |