CN102088284B - 一种pecl电平接口电路 - Google Patents

一种pecl电平接口电路 Download PDF

Info

Publication number
CN102088284B
CN102088284B CN 201010605966 CN201010605966A CN102088284B CN 102088284 B CN102088284 B CN 102088284B CN 201010605966 CN201010605966 CN 201010605966 CN 201010605966 A CN201010605966 A CN 201010605966A CN 102088284 B CN102088284 B CN 102088284B
Authority
CN
China
Prior art keywords
oxide
semiconductor
metal
output
pecl
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN 201010605966
Other languages
English (en)
Other versions
CN102088284A (zh
Inventor
林少衡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen UX High Speed IC Co Ltd
Original Assignee
Xiamen UX High Speed IC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen UX High Speed IC Co Ltd filed Critical Xiamen UX High Speed IC Co Ltd
Priority to CN 201010605966 priority Critical patent/CN102088284B/zh
Publication of CN102088284A publication Critical patent/CN102088284A/zh
Application granted granted Critical
Publication of CN102088284B publication Critical patent/CN102088284B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明公开了一种PECL电平接口电路,其特征在于它包括:一增益模块,一输出驱动模块和一共模负反馈模块;增益模块接收输入的CMOS差分信号并加以放大,通过差分信号输出端传送至所述输出驱动模块,最后从输出驱动模块的PECL电平输出端输出;所述共模负反馈模块其输入端与所述PECL电平输出端并联,并向所述输出驱动模块提供负反馈信号;所述输出驱动模块和所述负反馈模块共同将放大后的差分信号进行电平修正,使最终从PECL电平输出端输出的信号满足具有Vcc-1.3V共模电压的PECL电平。本发明以共模负反馈模块提供共模负反馈的形式,在驱动模块中对信号进行共模电压的修正,使CMOS工艺的电路可以输出PECL电平标准的信号。

Description

一种PECL电平接口电路
技术领域
本发明涉及一种电平转换装置,具体是一种PECL电平接口电路。
背景技术
PECL(Positive Emitter Coupling Logic),正射极耦合逻辑,是一种在光纤通信系统常用的高速电路接口标准,在其标准定义中,驱动信号的共模电平为VCC-1.3V,交流负载阻抗为50ohm的差分负载,差分输出幅度为1.4Vpp左右。
传统的PECL输出电路采用开射极电路(Open Emitter)来实现,这也正是该接口名字的由来。由于开射极结构具有低输出阻抗,且双极管电路应用的是电流放大特性,因此该结构电路可以在满足驱动各种具体负载形式的同时,又能满足VCC-1.3的输出共模电平要求。
但对于CMOS工艺,限于该工艺对应的电压参数特点,若采用类似开射极的的开源端电路(Open Source)来构建PECL电平接口,由于输出阻抗比较大,且共模电平也满足不了Vcc-1.3,因此用CMOS工艺不能以简单的开源端结构来实现如此的PECL输出接口。所以,就有一种需求是,在比较低的成本下用CMOS工艺实现CMOS电平转换为PECL电平的接口,尤其是要用CMOS电平实现比Vcc低1.3V的共模电压。
发明内容
针对以上PECL电平的接口电路需要在CMOS工艺下实现的问题,本发明提出一种PECL电平接口电路,其技术方案如下:
一种PECL电平接口电路,它包括:
一增益模块,一输出驱动模块和一共模负反馈模块;
所述增益模块接收输入的CMOS差分信号并加以放大,通过差分信号输出端传送至所述输出驱动模块,最后从输出驱动模块的PECL电平输出端输出;所述共模负反馈模块其输入端与所述PECL电平输出端并联,对所述PECL电平输出端的共模电压进行采样,并将该采样与Vcc-1.3V相比较,再将一反馈信号输送至所述输出驱动模块的一上拉电位部分,限制所述PECL电平输出端的输出信号具有Vcc-1.3V的共模值。
一较佳实施例的所述输出驱动模块还包括一开关输出部分,其中:
所述开关输出部分包括一第五MOS管(M4)、一第六MOS管(M5)和一第七MOS管(M6);所述第六MOS管(M5)与第七MOS(M6)管彼此源极相接,各自漏极作为PECL电平输出端,各自栅极作为输入端与所述增益模块的差分信号输出端连通;所述第五MOS管(M4)源极接Vdd,漏极接第六和第七MOS管(M5和M6)的源极,作为受控电流源提供第六和第七MOS管(M5和M6)的输出电流;
所述上拉电位部分包括一第八MOS管(M7)和一第九MOS管(M8),此二MOS管源极相通并连接Vdd;栅极也相连同时与所述共模负反馈模块的反馈信号端连接;而漏极分别连接所述PECL电平输出端。
作为本技术方案的优选者,可以有如下改进:
一较佳实施例的所述共模负反馈模块内包括一电压发生器,该电压发生器采用1.2V基准电压得到一个Vcc-1.3V电压。
一较佳实施例的所述共模负反馈模块包括一负反馈驱动器,该负反馈驱动器包括一比较器和两个共模采样电阻;所述共模采样电阻各自的一端彼此相连,并连接所述比较器的负输入端;共模采样电阻各自的另外一端分别作为该共模负反馈模块的输入端;所述比较器的正输入端接所述Vcc-1.3V的基准电压;所述比较器输出端为反馈信号端,并与所述输出驱动模块连接。
一较佳实施例的所述电压发生器中包括一电流源部分和一镜像部分,其中电流源部分包括:
一比较器(A1)、一第一MOS管(MO),一第二MOS管(M1)和一取样电阻(R0);其中所述第一MOS管(M0)漏极与取样电阻(R0)串联,源极接Vdd,取样电阻(R0)另一端接地;所述比较器(A1)正输入端接1.2V基准电压,负输入端接第一MOS管(M0)漏极;比较器(A1)输出端与第一MOS管(M0)栅极连接后,再接所述第二MOS管(M1)栅极;第二MOS管(M1)源极接Vdd;
所述镜像电流源的镜像电路部分包括一第三MOS管(M2)、一第四MOS管(M3)和一分压电阻(R1);所述第三和第四MOS管(M2和M3)源极均接地,第三MOS管(M2)的栅极与漏极连通后,再与第四MOS管(M3)栅极相连;第三MOS管(M2)漏极与所述第二MOS管(M1)漏极相连;
所述分压电阻(R1)一端接Vdd,另一端接第四MOS管(M3)漏极后,作为Vcc-1.3V输出端。
一较佳实施例的所述增益模块为一带恒流源的差分放大器。
一较佳实施例的所述差分放大器包括:
一对差分MOS管对,该MOS管对的栅极作为差分信号输入端;漏极各自连接一漏极电阻,并作为放大的差分信号输出端;所述漏极电阻各自另一端相连后连接一共模电阻,共模电阻另一端接Vdd;
另有一工作在饱和区,栅极受控的MOS管作为该差分放大器的恒流源;其漏极与所述差分MOS管对源极相连,其源极接地。
一较佳实施例的所述增益模块、输出驱动模块和负反馈模块均在同一片上系统实现。
本发明带来的有益效果是:
1.以共模负反馈模块提供共模负反馈的形式,在驱动模块中对信号进行共模电压的修正,使CMOS工艺的电路可以输出PECL电平标准的信号;
2.采用内部1.2V基准电压得到新的基准Vcc-1.3V,用此新的基准直接对共模电压进行调节,其精度比较高。
3.参与共模电压修正的共模负反馈模块和上拉电位部分电路结构简单,可靠性高。
附图说明
以下结合附图实施例对本发明作进一步说明:
图1是PECL标准定义下的戴文宁等效示意图;
图2是传统开射极结构的PECL输出电路;
图3是本发明实施例一系统框图;
图4是本发明实施例二共模负反馈模块中的电压发生器电路图;
图5是本发明实施例二共模负反馈模块中的负反馈驱动器电路图;
图6是本发明实施例二输出驱动模块电路图;
图7是本发明实施例二增益模块电路图;
具体实施方式
实施例一:
图1是PECL标准定义下的戴文宁等效示意图,交流负载阻抗为50Ω的差分负载,其输出节点共模电平保持在VCC-1.3V,差分输出幅度为1.4Vpp左右。一般地,其实现方式如图2所示,为传统开射极结构的PECL输出电路,这种结构的电路也是PECL接口名字的由来。开射极结构的晶体管输出阻抗比较低,且工作在放大状态,因此该结构电路可以在满足驱动各种具体负载形式的同时,可以满足Vcc-1.3V的共模电压要求。但是如果用CMOS工艺实现这样的结构,把MOS关的栅极、漏极和源极相对于晶体管的基极、集电极和发射极作简单的替换,就算配用合适MOS管的偏置,也不能作为PECL电平的输出接口使用,因为输出阻抗会比较大,且其共模电平也无法满足Vcc-1.3V。
因此给出了图3结构的CMOS工艺实现PECL电平结构的电路。增益模块接收输入的CMOS差分信号Vin,并加以放大为Vamp,再传送至输出驱动模块,最后从输出驱动模块的PECL输出端输出为Vout;所述共模负反馈模块其输入端Vf与所述PECL输出端并联,并向所述输出驱动模块提供负反馈信号FB;输出驱动模块和负反馈模块共同将放大后的差分信号进行电平修正,使最终从PECL输出端输出的信号满足具有Vcc-1.3V共模电压的PECL电平。由于共模负反馈模块采用了电压负反馈的形式,因此容易实现比较低的输出电阻,同时输出Vout信号作为反馈取样Vf可用于控制输出驱动模块的输出共模电压,实现共模电压Vcc-1.3V。
实施例二:
图4是是本发明实施例二共模负反馈模块中的电压发生器电路图;该电压发生器的作用是产生一个跟随Vcc的Vcc-1.3V基准电压;该电压发生器采用CMOS工艺下的基准电压1.2V为一个参考基准,然后通过比较器A1、调整管M0和电阻R0构成一个恒流支路,将此参考基准流过R0得到一个恒定电流,在通过包括M1、M2、M3的镜像电流源将此恒定电流镜像到R1,最终从R1的低电位端得到跟随Vcc的Vref。将R0与R1的关系确定为:R1/R0=1.3/1.2,即可得到Vref=Vcc-1.3V,该结构的Vref精度较高。
如图5,实施例二共模负反馈模块中的负反馈驱动器电路图。电阻R2和R3连接点接入比较器A2正输入端,两个电阻另两端接入Vf,也就是Vout,作为共模电压采样;比较器A2的负输入端接Vref;比较器A2输出端作为FB,用于控制输出驱动模块中调整点位的电路。
图6是实施例二输出驱动模块电路图;M5和M6以开关状态工作,其栅极接收增益模块来的Vamp;来自Vdd的电流通过M4,在M5和M6受控操作下,漏极输出Vout,同时M7和M8栅极受来自共模负反馈模块的FB控制,作为上拉电位部分,确保Vout的共模电压等于Vcc-1.3V。
图7是实施例二增益模块电路图;此为一带尾电流源的M11的差分放大器。CMOS差分信号从Vin进入,再放大为Vamp输出。
以上所述,仅为本发明较佳实施例而已,故不能依此限定本发明实施的范围,即依本发明专利范围及说明书内容所作的等效变化与修饰,皆应仍属本发明涵盖的范围内。

Claims (7)

1.一种PECL电平接口电路,其特征在于:它包括:
一增益模块,一输出驱动模块和一共模负反馈模块;
所述增益模块接收输入的CMOS差分信号并加以放大,通过差分信号输出端传送至所述输出驱动模块,最后从所述输出驱动模块的PECL电平输出端输出;所述共模负反馈模块其输入端与所述PECL电平输出端并联,对所述PECL电平输出端的共模电压进行采样,并将该采样与Vcc-1.3V相比较,再将一反馈信号输送至所述输出驱动模块的一上拉电位部分,限制所述PECL电平输出端的输出信号具有Vcc-1.3V的共模值;
所述输出驱动模块包括一第五MOS管(M4)、一第六MOS管(M5)和一第七MOS管(M6);所述第六MOS管(M5)与第七MOS(M6)管彼此源极相接,各自漏极作为PECL电平输出端,各自栅极作为输入端与所述增益模块的差分信号输出端连通;所述第五MOS管(M4)源极接Vdd,漏极接第六和第七MOS管(M5和M6)的源极,作为受控电流源提供第六和第七MOS管(M5和M6)的输出电流;
所述上拉电位部分包括一第八MOS管(M7)和一第九MOS管(M8),此二MOS管源极相通并连接Vdd;栅极也相连同时与所述共模负反馈模块的反馈信号端连接;而漏极分别连接所述PECL电平输出端。
2.如权利要求1所述一种PECL电平接口电路,其特征在于:所述共模负反馈模块内包括一电压发生器,该电压发生器采用1.2V基准电压得到一个Vcc-1.3V电压。
3.如权利要求2所述一种PECL电平接口电路,其特征在于:所述共模负反馈模块包括一负反馈驱动器,该负反馈驱动器包括一比较器和两个共模采样电阻;所述共模采样电阻各自的一端彼此相连,并连接所述比较器的负输入端;共模采样电阻各自的另外一端分别作为该共模负反馈模块的输入端;所述比较器的正输入端接所述Vcc-1.3V的基准电压;所述比较器输出端为反馈信号端,并与所述输出驱动模块连接。
4.如权利要求3所述一种PECL电平接口电路,其特征在于:所述电压发生器中包括一电流源部分和一镜像部分,其中电流源部分包括:
一比较器(A1)、一第一MOS管(MO),一第二MOS管(M1)和一取样电阻(R0);其中所述第一MOS管(M0)漏极与取样电阻(R0)串联,源极接Vdd,取样电阻(R0)另一端接地;所述比较器(A1)正输入端接1.2V基准电压,负输入端接第一MOS管(M0)漏极;比较器(A1)输出端与第一MOS管(M0)栅极连接后,再接所述第二MOS管(M1)栅极;第二MOS管(M1)源极接Vdd;
所述镜像电流源的镜像电路部分包括一第三MOS管(M2)、一第四MOS管(M3)和一分压电阻(R1);所述第三和第四MOS管(M2和M3)源极均接地,第三MOS管(M2)的栅极与漏极连通后,再与第四MOS管(M3)栅极相连;第三MOS管(M2)漏极与所述第二MOS管(M1)漏极相连;
所述分压电阻(R1)一端接Vdd,另一端接第四MOS管(M3)漏极后,作为Vcc-1.3V输出端。
5.如权利要求1至4任一项所述一种PECL电平接口电路,其特征在于:所述增益模块为一带恒流源的差分放大器。
6.如权利要求5所述一种PECL电平接口电路,其特征在于:所述差分放大器包括:
一对差分MOS管对,该MOS管对的栅极作为差分信号输入端;漏极各自连接一漏极电阻,并作为放大的差分信号输出端;所述漏极电阻各自另一端相连后连接一共模电阻,共模电阻另一端接Vdd;
另有一工作在饱和区,栅极受控的MOS管作为该差分放大器的恒流源;其漏极与所述差分MOS管对源极相连,其源极接地。
7.如权利要求1所述一种PECL电平接口电路,其特征在于所述增益模块、输出驱动模块和负反馈模块均在同一片上系统实现。
CN 201010605966 2010-12-24 2010-12-24 一种pecl电平接口电路 Active CN102088284B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201010605966 CN102088284B (zh) 2010-12-24 2010-12-24 一种pecl电平接口电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201010605966 CN102088284B (zh) 2010-12-24 2010-12-24 一种pecl电平接口电路

Publications (2)

Publication Number Publication Date
CN102088284A CN102088284A (zh) 2011-06-08
CN102088284B true CN102088284B (zh) 2013-01-02

Family

ID=44099922

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201010605966 Active CN102088284B (zh) 2010-12-24 2010-12-24 一种pecl电平接口电路

Country Status (1)

Country Link
CN (1) CN102088284B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3084976B1 (en) * 2013-12-20 2018-07-04 Intel Corporation Configurable transceiver circuit architecture
CN106656156B (zh) * 2016-11-14 2020-12-08 北京时代民芯科技有限公司 一种减小输出信号下降时间的pecl发送器接口电路
JP7206713B2 (ja) * 2018-09-06 2023-01-18 セイコーエプソン株式会社 回路装置、発振器、電子機器及び移動体
CN112398466A (zh) * 2019-08-15 2021-02-23 成都锐成芯微科技股份有限公司 一种低压高速驱动电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5495184A (en) * 1995-01-12 1996-02-27 Vlsi Technology, Inc. High-speed low-power CMOS PECL I/O transmitter
CN1208995A (zh) * 1997-06-13 1999-02-24 日本电气株式会社 小幅度信号输出电路
CN1511321A (zh) * 2001-05-25 2004-07-07 �����ɷ� 模拟前端电路内侧dac回馈
CN101083464A (zh) * 2006-05-31 2007-12-05 恩益禧电子股份有限公司 包括输出电路的半导体集成电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201910785U (zh) * 2010-12-24 2011-07-27 厦门优迅高速芯片有限公司 一种pecl电平接口电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5495184A (en) * 1995-01-12 1996-02-27 Vlsi Technology, Inc. High-speed low-power CMOS PECL I/O transmitter
CN1208995A (zh) * 1997-06-13 1999-02-24 日本电气株式会社 小幅度信号输出电路
CN1511321A (zh) * 2001-05-25 2004-07-07 �����ɷ� 模拟前端电路内侧dac回馈
CN101083464A (zh) * 2006-05-31 2007-12-05 恩益禧电子股份有限公司 包括输出电路的半导体集成电路

Also Published As

Publication number Publication date
CN102088284A (zh) 2011-06-08

Similar Documents

Publication Publication Date Title
CN104883780B (zh) 多通道双模式数字控制led驱动电路及led灯
CN201910785U (zh) 一种pecl电平接口电路
CN105897207B (zh) 一种连续可变增益放大器
CN102088284B (zh) 一种pecl电平接口电路
CN203465330U (zh) 示波器前端处理电路
CN202548685U (zh) 一种参考电压缓冲电路
CN106886243B (zh) 一种具有快速响应特性的低压差线性稳压器
CN106507541A (zh) 一种led线性驱动器、驱动电路、芯片及驱动方法
CN102196621B (zh) 一种led调光电路
CN105375985B (zh) 光接收电路和光耦合装置
CN113448376A (zh) 双极型晶体管的基极电流镜像电路、rssi电路及芯片
CN103323653B (zh) 一种低边采样电路
CN105208739B (zh) 激光光源恒流驱动装置
CN103458586B (zh) 跨导放大器及led恒流驱动电路
CN116418332A (zh) 一种pwm占空比控制的光耦线性驱动接口电路
CN109842301B (zh) 一种电流控制电路及其控制方法
CN103631310B (zh) 带隙基准电压源
CN101515789B (zh) 应用于接收器的前置放大器及其方法
CN108366448A (zh) 一种可正可负逻辑led调光电路及驱动电源
CN102064468A (zh) 一种低电压自适应光通信激光驱动器电路
CN104345759A (zh) 一种获取直流恒流源的装置
CN206611607U (zh) 一种led线性驱动器、驱动电路及芯片
CN106550511A (zh) 一种调光控制装置及其实现方法
CN209015118U (zh) 一种红外信号接收电路、处理电路及红外触摸屏
CN206759414U (zh) 单端型模拟量输入接口电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: PECL (Positive Emitter Coupling Logic) level interface circuit

Effective date of registration: 20140804

Granted publication date: 20130102

Pledgee: China Co. truction Bank Corp Xiamen branch

Pledgor: XIAMEN UX HIGH-SPEED IC Co.,Ltd.

Registration number: 2014990000631

PLDC Enforcement, change and cancellation of contracts on pledge of patent right or utility model
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20150813

Granted publication date: 20130102

Pledgee: China Co. truction Bank Corp Xiamen branch

Pledgor: XIAMEN UX HIGH-SPEED IC Co.,Ltd.

Registration number: 2014990000631

PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: PECL (Positive Emitter Coupling Logic) level interface circuit

Effective date of registration: 20150910

Granted publication date: 20130102

Pledgee: China Co. truction Bank Corp Xiamen branch

Pledgor: XIAMEN UX HIGH-SPEED IC Co.,Ltd.

Registration number: 2015350000069

PLDC Enforcement, change and cancellation of contracts on pledge of patent right or utility model
PC01 Cancellation of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20220718

Granted publication date: 20130102

Pledgee: China Co. truction Bank Corp Xiamen branch

Pledgor: XIAMEN UX HIGH-SPEED IC Co.,Ltd.

Registration number: 2015350000069