CN101877240B - 内存及存储装置 - Google Patents

内存及存储装置 Download PDF

Info

Publication number
CN101877240B
CN101877240B CN 200910136962 CN200910136962A CN101877240B CN 101877240 B CN101877240 B CN 101877240B CN 200910136962 CN200910136962 CN 200910136962 CN 200910136962 A CN200910136962 A CN 200910136962A CN 101877240 B CN101877240 B CN 101877240B
Authority
CN
China
Prior art keywords
bit line
storage unit
line
electrode
internal memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN 200910136962
Other languages
English (en)
Other versions
CN101877240A (zh
Inventor
陈瑞隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vanguard International Semiconductor Corp
Vanguard International Semiconductor America
Original Assignee
Vanguard International Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vanguard International Semiconductor Corp filed Critical Vanguard International Semiconductor Corp
Priority to CN 200910136962 priority Critical patent/CN101877240B/zh
Publication of CN101877240A publication Critical patent/CN101877240A/zh
Application granted granted Critical
Publication of CN101877240B publication Critical patent/CN101877240B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Semiconductor Memories (AREA)

Abstract

一种内存及存储装置。所述内存包括多个字符线、一第一、第二及第三位线以及多个存储单元,字符线依序平行排列,第一、第二及第三位线垂直字符线,并依序平行排列,每一存储单元对应一字符线以及一位线。每一对应到第一位线的存储单元所对应的字符线不同于对应到第二位线的存储单元所对应的字符线。由于交错排列内存内的存储单元,故可避免相邻的位线受到噪声干扰(因耦合电容所引起)。再者,也不需额外设置上拉负载。因此,可减少组件成本,亦不会增加内存的功率损耗。

Description

内存及存储装置
技术领域
本发明是有关于一种内存及存储装置,特别是有关于一种存储装置的存储单元的排列结构。
背景技术
图1为已知存储单元的排列示意图。如图所示,当字符线WL被致能时,存储单元C0~C3内的晶体管均被导通,因此,位线BL0~BL3便可输出相对应的位准。在图1中,当存储单元C0~C3内的晶体管均被导通时,除了位线BL1是输出高位准以外,其余位线(如BL0、BL2、BL3)均输出低位准。
然而,位线BL1与相邻的位线(如BL0及BL2)之间具有耦合电容。因此,位线BL1可能会因耦合电容的影响,因而输出不正确的位准(如低位准)。为了解决此问题,已知的解决方式是将上拉(pull up)负载耦接于位线,但将造成成本的增加。另外,额外加入的上拉负载将形成多余的电流路径(current path),因而增加功率损耗。
发明内容
本发明提供一种存储装置,包括一内存以及一读取电路。读取电路耦接内存,用以读取内存所储存的数据。内存包括,多个字符线、一第一、第二及第三位线以及多个存储单元。字符线依序平行排列。第一、第二及第三位线垂直字符线,并依序平行排列。每一存储单元对应一字符线以及一位线。每一对应到第一位线的存储单元所对应的字符线不同于对应到第二位线的存储单元所对应的字符线。
本发明更提供一种内存,包括多个字符线、一第一、第二及第三位线以及多个存储单元。字符线依序平行排列。第一、第二及第三位线垂直字符线,并依序平行排列。每一存储单元对应一字符线以及一位线。每一对应到第一位线的存储单元所对应的字符线不同于对应到第二位线的存储单元所对应的字符线。
由于交错排列内存内的存储单元,故可避免相邻的位线受到噪声干扰(因耦合电容所引起)。再者,也不需额外设置上拉负载。因此,可减少组件成本,亦不会增加内存的功率损耗。
附图说明
图1为已知存储单元的排列示意图。
图2为本发明的存储装置的示意图。
图3为本发明的内存的一可能实施例。
附图标号
200:存储装置;            210:内存;
230:读取电路;            231:切换单元;
233:感测单元;            SW0~SWn:开关;
CMP:比较器;              BL0~BLn:位线;
WL、WL0~WLm:字符线;     T00、T11:晶体管;
C0~C3、C00、C02、C11、C13、C20、C22、C31、C33:存储单元。
具体实施方式
为让本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举出较佳实施例,并配合所附附图,作详细说明如下:
图2为本发明的存储装置的示意图。如图所示,存储装置200包括,内存210以及读取电路230。内存210具有许多存储单元(未显示在图2)。读取电路230用以读取内存210内的存储单元所储存的数据。在一可能实施例中,内存210是一只读存储器(Read-only memory;ROM)。
读取电路230包括,切换单元231以及感测单元233。切换单元231耦接于内存210与感测单元233之间,用以选择地输出内存210内的存储单元所储存的数据予感测单元233。在本实施例中,切换单元231具有开关SW0~SWn。开关SW0~SWn分别耦接内存210内的相对应位线。因此,开关SW0~SWn的数量对应内存210的位线(bit line)的数量。
当开关SW0~SWn的任一者导通时,便可将所对应的位线的位准传送至感测单元233。开关SW0~SWn的导通与否可由一控制器(未显示)所控制。由于本领域的技术人员可利用许多方式实现所述控制器,故不再说明。另外,在同一时间,仅有一开关被导通,其余开关均不导通。
感测单元231判断内存210内的存储单元所储存的数据。在本实施例中,感测单元231是比较器CMP,用以判断位线的位准。如图所示,比较器CMP的正相输入端接收开关单元231的输出信号,其反相输入端接收参考信号Vref。比较器CMP比较开关单元231的输出信号与参考信号Vref,并根据比较结果,得知位线的位准。
图3为本发明的内存210的一可能实施例。如图所示,内存210包括,字符线(word line)WL0~WLm、位线(bit line)BL0~BLn以及多个存储单元。字符线WL0~WLm依序平行排列。位线BL0~BLn垂直字符线WL0~WLm,并依序平行排列。在本实施例中,字符线WL0~WLm是往水平方向延伸。
每一存储单元对应一字符线以及一位线。举例而言,存储单元C00对应字符线WL0以及位线BL0;存储单元C11对应字符线WL1以及位线BL1。在本实施例中,每一对应到第一位线的存储单元所对应的字符线不同于对应到第二位线的存储单元所对应的字符线,其中第一及第二位线彼此相邻排列。
以位线BL0~BL2为例,如图所示,位线BL0~BL2依序排列。对应到位线BL0的存储单元(如C00与C20)所对应的字符线(如WL0与WL2)是不同于对应到位线BL1的存储单元(如C11与C31)所对应的字符线(如WL1与WL3),其中位线BL0相邻BL1
同样地,对应到位线BL1的存储单元(如C11与C31)所对应的字符线(如WL1与WL3)是不同于对应到位线BL2的存储单元(如C02与C22)所对应的字符线(如WL0与WL2),其中位线BL1相邻BL2
由于相邻的位线的存储单元所对应的字符线不同,故可避免位线所输出的位准受到耦合电容的影响。举例而言,当字符线WL0被致能,并且字符线WL1被禁能时,由于位线BL1及BL3并未输出位准,故位线BL0及BL2所输出的位准便不会受到相邻的位线(如BL1及BL3)所影响。
同样地,当字符线WL0被禁能,并且字符线WL1被致能时,由于位线BL0及BL2并未输出位准,故位线BL1及BL3所输出的位准便不会受相邻的位线(如BL0及BL2)所影响。
因此,通过交错排列的存储单元,便可避免位线具有抗噪声(因耦合电容所引起)的功能。再者,由于不需额外设置上拉负载,故可避免增加内存210的功率损耗,进而使内存210具有省电的功能。
在其它实施例中,可利用一列控制器(未显示)致能或禁能字符线WL0~WLm。在同一时间,仅有单一字符线被致能,其余字符线均为禁能状态。由于本领域的技术人员可利用许多方式实现列控制器,故不再说明。
在本实施例中,对应到某一位线的存储单元所对应的字符线可能相同于对应到另一位线的存储单元所对应的字符线,其中这两位线并不相邻。以图3所示的位线BL0~BL3为例。如图所示,位线BL0~BL3依序排列。位线BL0并未相邻位线BL2。同样地,位线BL1亦未相邻位线BL3
对应到位线BL0的存储单元(如C00与C20)所对应的字符线(如WL0与WL2)是相同于对应到位线BL2的存储单元(如C02与C22)所对应的字符线(如WL0与WL2)。同样地,对应到位线BL1的存储单元(如C11与C31)所对应的字符线(如WL1与WL3)是相同于对应到位线BL3的存储单元(如C13与C33)所对应的字符线(如WL1与WL2)。
在本实施例中,内存210的多个存储单元均是由晶体管所构成。以存储单元C00为例,其是由晶体管T00所构成。晶体管T00具有一控制端、一第一电极以及一第二电极。晶体管T00的控制端耦接相对应的字符线(如WL0),其第一电极接收一低位准(如接地位准VSS)。
由于晶体管T00的第二电极电连接位线BL0,因此,存储单元C00是储存数据“0”。同样地,由于存储单元C11的晶体管T11的第二电极并未电连接位线BL1,因此,存储单元C11是储存数据“1”。在本实施例中,所有存储单元的晶体管均为N型晶体管。因此,N型晶体管的栅极作为晶体管T00或T11的控制端,其源极作为晶体管T00或T11的第一电极,其漏极作为晶体管T00或T11的第二电极。在其它实施例中,可利用P型晶体管取代N型晶体管。
由于交错排列内存内的存储单元,故可避免相邻的位线受到噪声干扰(因耦合电容所引起)。再者,也不需额外设置上拉负载。因此,可减少组件成本,亦不会增加内存的功率损耗。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何熟悉本领域的技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求范围所界定为准。

Claims (9)

1.一种存储装置,其特征在于,所述装置包括:
一内存,包括:
多个字符线,依序平行排列;
一第一、第二及第三位线,垂直所述这些字符线,并依序平行排列;
多个存储单元,每一存储单元对应一字符线以及一位线,其中每一对应到所述第一位线的存储单元所对应的字符线不同于对应到所述第二位线的存储单元所对应的字符线,其中每一存储单元是由一晶体管所构成,其中所述这些存储单元中的一第一存储单元对应所述第一位线,并由一第一晶体管所构成,所述第一晶体管具有一控制端、一第一电极以及一第二电极,所述控制端耦接一相对应的字符线,所述第一电极接收一接地位准;以及
一读取电路,耦接所述内存,用以读取所述内存所储存的数据。
2.如权利要求1所述的存储装置,其特征在于,每一对应到所述第一位线的存储单元所对应的字符线相同于对应到所述第三位线的存储单元所对应的字符线。
3.如权利要求1所述的存储装置,其特征在于,当所述第二电极电连接所述第一位线时,表示所述第一存储单元储存数据0,当所述第二电极未电连接所述第一位线时,表示所述第一存储单元储存数据1。
4.如权利要求1所述的存储装置,其特征在于,所述第一晶体管是一N型晶体管,所述N型晶体管的栅极作为所述控制端,其源极作为所述第一电极,其漏极作为所述第二电极。
5.如权利要求1所述的存储装置,其特征在于,所述读取电路包括:
一感测单元,用以判断所述这些存储单元所储存的数据,并具有一比较器,所述比较器具有一正相输入端、一反相输入端以及一输出端,所述反相输入端接收一参考信号;以及
一切换单元,耦接于所述这些位线与所述感测单元之间,用以选择地输出所述这些存储单元所储存的数据,所述切换单元至少包括:
一第一开关,耦接于所述正相输入端与所述第一位线之间;以及
一第二开关,耦接于所述正相输入端与所述第二位线之间。
6.一种内存,其特征在于,所述内存包括:
多个字符线,依序平行排列;
一第一、第二及第三位线,垂直所述这些字符线,并依序平行排列;
多个存储单元,每一存储单元对应一字符线以及一位线,其中每一对应到所述第一位线的存储单元所对应的字符线不同于对应到所述第二位线的存储单元所对应的字符线,每一存储单元是由一晶体管所构成,所述这些存储单元中的一第一存储单元对应所述第一位线,并由一第一晶体管所构成,所述第一晶体管具有一控制端、一第一电极以及一第二电极,所述控制端耦接一相对应的字符线,所述第一电极接收一接地位准。
7.如权利要求6所述的内存,其特征在于,每一对应到所述第一位线的存储单元所对应的字符线相同于对应到所述第三位线的存储单元所对应的字符线。
8.如权利要求6所述的内存,其特征在于,所述第一晶体管是一N型晶体管,所述N型晶体管的栅极作为所述控制端,其源极作为所述第一电极,其漏极作为所述第二电极。
9.如权利要求6所述的内存,其特征在于,当所述第二电极电连接所述第一位线时,表示所述第一存储单元储存数据0,当所述第二电极未电连接所述第一位线时,表示所述第一存储单元储存数据1。
CN 200910136962 2009-04-30 2009-04-30 内存及存储装置 Active CN101877240B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200910136962 CN101877240B (zh) 2009-04-30 2009-04-30 内存及存储装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200910136962 CN101877240B (zh) 2009-04-30 2009-04-30 内存及存储装置

Publications (2)

Publication Number Publication Date
CN101877240A CN101877240A (zh) 2010-11-03
CN101877240B true CN101877240B (zh) 2012-12-12

Family

ID=43019770

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200910136962 Active CN101877240B (zh) 2009-04-30 2009-04-30 内存及存储装置

Country Status (1)

Country Link
CN (1) CN101877240B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI415247B (zh) * 2010-12-15 2013-11-11 Powerchip Technology Corp 具有垂直通道電晶體的動態隨機存取記憶胞及陣列
CN112435697A (zh) * 2020-12-29 2021-03-02 深圳市芯天下技术有限公司 高可靠的非易失存储器的存储单元阵列及非易失存储器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6034879A (en) * 1998-02-19 2000-03-07 University Of Pittsburgh Twisted line techniques for multi-gigabit dynamic random access memories
CN1521849A (zh) * 2003-01-27 2004-08-18 旺宏电子股份有限公司 预防自对准金属硅化物桥接的半导体结构及其方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6034879A (en) * 1998-02-19 2000-03-07 University Of Pittsburgh Twisted line techniques for multi-gigabit dynamic random access memories
CN1521849A (zh) * 2003-01-27 2004-08-18 旺宏电子股份有限公司 预防自对准金属硅化物桥接的半导体结构及其方法

Also Published As

Publication number Publication date
CN101877240A (zh) 2010-11-03

Similar Documents

Publication Publication Date Title
US7714617B2 (en) Signal driver circuit having an adjustable output voltage
CN101740130B (zh) 电熔丝装置
US20210294504A1 (en) Memory system
US8390342B2 (en) High voltage switch circuit of semiconductor device
CN101877240B (zh) 内存及存储装置
US20060218330A1 (en) Semiconductor device and method of connecting the same
CN116346117B (zh) Iic口扩展电路、传输方法、系统、计算机设备及介质
CN103092783B (zh) 内存系统
US20030132733A1 (en) Voltage detection circuit control device, memory control device with the same, and memory card with the same
US8081016B2 (en) Input buffer
US8786320B2 (en) Signal input circuit and semiconductor device having the same
US20100164559A1 (en) Power-on circuit
US20100085088A1 (en) Semiconductor device and method of supplying internal power to semiconductor device
TW201635282A (zh) 電子裝置與驅動方法
US7193926B2 (en) Memory device for reducing leakage current
US7929328B2 (en) Memory and storage device utilizing the same
US20120250235A1 (en) Interface module with protection circuit and electronic device
US8526229B2 (en) Semiconductor memory device
US20100312929A1 (en) Universal serial bus device and universal serial bus system
CN100474206C (zh) 半导体装置
CN110299177A (zh) 一种减小读操作电压抖动的电荷补偿电路及存储器结构
JP5412102B2 (ja) 半導体装置
TWI406294B (zh) 記憶體及記憶裝置
KR100304400B1 (ko) 데이터판독회로
CN220015155U (zh) 通信电路及随钻旋转导向测井仪器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant