CN101825916B - 电脑系统 - Google Patents
电脑系统 Download PDFInfo
- Publication number
- CN101825916B CN101825916B CN2009103006314A CN200910300631A CN101825916B CN 101825916 B CN101825916 B CN 101825916B CN 2009103006314 A CN2009103006314 A CN 2009103006314A CN 200910300631 A CN200910300631 A CN 200910300631A CN 101825916 B CN101825916 B CN 101825916B
- Authority
- CN
- China
- Prior art keywords
- status signal
- computer system
- time delay
- power supply
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
一种电脑系统,包括一机箱电源、一时序控制电路及一南桥芯片,所述时序控制电路包括一延时模块,所述机箱电源用于为所述电脑系统提供电源并产生一第一系统电压及一用于表示所述机箱电源状态的第一状态信号,所述时序控制电路用于根据所述第一状态信号产生一第二状态信号并输出给所述南桥芯片以启动所述电脑系统,其中,所述第一系统电压达到额定值后再延时一第一时间后,所述第一状态信号有效;所述第一状态信号有效后经所述延时模块延时一第二时间后,所述第二状态信号有效,且所述第二时间不小于100ms。所述电脑系统满足目前新的芯片组对于上电时序的要求。
Description
技术领域
本发明涉及一种电脑系统,特别涉及一种满足上电时序要求上的电脑系统。
背景技术
众所周知,电脑的机箱电源所输出的电源通过电路的转换,为电脑主板上的芯片组提供所需的电源,因此,为了保证提供给电脑主板各个芯片的电源足够稳定,须先保证机箱电源输出的电源都足够稳定。而且,随着Intel公司新芯片组的推出,电脑的上电时序也有了更新的要求,其中对于提供给南桥的PWROK_SB(表示南桥芯片的供电电源的状态)信号,要求必须是在机箱电源所输出的所有电压都达到其额定值之后再延迟一定时间后才有效,否则电脑便无法正常工作。也就是说,只有机箱电源所输出的电源都达到其额定电压之后再延迟一定时间后,南桥芯片才能够接收到有效的PWROK_SB信号。然而,传统的电脑上电时序的往往无法满足这一要求。
发明内容
鉴于以上内容,有必要提供一种电脑系统,可满足新的上电时序的要求。
一种电脑系统,包括一机箱电源、一时序控制电路及一南桥芯片,所述时序控制电路包括一延时模块,所述机箱电源用于为所述电脑系统提供电源并产生一第一系统电压及一用于表示所述机箱电源状态的第一状态信号,所述时序控制电路用于根据所述第一状态信号产生一第二状态信号并输出给所述南桥芯片以启动所述电脑系统,其中,所述第一系统电压达到额定值后再延时一第一时间后,所述第一状态信号有效;所述第一状态信号有效后经所述延时模块延时一第二时间后,所述第二状态信号有效,且所述第二时间不小于100ms。
一种电脑系统的上电方法,所述电脑系统包括一机箱电源、一时序控制电路及一南桥芯片,所述时序控制电路包括一延时模块,所述电脑系统的上电方法包括以下步骤:
所述机箱电源输出一系统电压及一第一状态信号;
所述系统电压达到额定值后延时一第一时间后所述第一状态信号有效,表示所述机箱电源输出的所有电源都已准备好;
所述延时模块将所述第一状态信号延时至少100ms后,所述时序控制电路提供一有效的第二状态信号给所述南桥芯片,表示所述南桥芯片的供电电源已准备好。
所述电脑系统及其上电方法实现了当用于表示所述机箱电源状态的第一状态信号有效后再延时至少100ms,所述南桥芯片才能接收到有效的第二状态信号以进入工作状态,不仅满足目前新的芯片组对于上电时序的要求,且避免了所述电脑系统的上电时序的错乱。
附图说明
图1是本发明电脑系统较佳实施方式的电路图。
图2是利用图1中的电路所得到的所述电脑系统的上电时序图。
具体实施方式
下面结合附图及较佳实施方式对本发明作进一步详细描述:
请参照图1,本发明电脑系统的较佳实施方式包括一时序控制电路1、一机箱电源2及一南桥芯片3,所述时序控制电路1用于控制所述电脑系统的上电时序,所述时序控制电路1包括一延时模块10、一基准电压产生模块20、一比较器30、一两级反相模块40及一控制模块50。
所述延时模块10包括一电阻R11及一电容C11,所述电阻R11的一端作为所述延时模块10的输入端,用于从所述机箱电源2接收一第一状态信号PWRGD_ATX,所述第一状态信号PWRGD_ATX用于表示所述机箱电源2的状态,所述电阻R11的另一端连接至所述电容C11的一端,其连接节点作为所述延时模块10的输出端,所述电容C11的另一端接地。
所述基准电压产生模块20及比较器30组成一处理模块,所述基准电压产生模块20包括电阻R21及R22,所述电阻R21连接至所述电脑系统的一待机电源5V_SB,所述电阻R21的另一端连接至所述比较器30的一反相输入端,并通过所述电阻R22接地,所述比较器30的一同相输入端作为所述处理模块的输入端,用于连接所述延时模块10的输出端,所述比较器30的电源端连接所述电脑系统的一系统电压VCC12V,所述比较器30的接地端接地,所述处理模块还包括一电阻R43,所述电阻R43的一端连接至所述比较器30的输出端,另一端作为所述处理模块的输出端,连接至所述两级反相模块40的输入端。
所述两级反相模块40包括场效应管Q41、Q42、电阻R41及R42,所述场效应管Q41的栅极为所述两级反相模块40的输入端,所述场效应管Q41的漏极连接至所述场效应管Q42的栅极,并通过所述电阻R41连接至所述待机电源5V_SB,所述场效应管Q42的漏极作为所述两级反相模块40的输出端,连接至所述南桥芯片3,并通过所述电阻R42连接至所述电脑系统的一系统电源VCC3V,所述场效应管Q41及Q42的源极均接地。
所述控制模块50包括一场效应管Q51及电阻R51,所述场效应管Q51的栅极用于接收所述机箱电源2的开机信号PS_ON_ATX,并通过所述电阻R51连接至所述待机电源5V_SB,所述场效应管Q51的漏极连接至所述两级反相模块40的输入端,所述场效应管Q51的源极接地。
本实施方式中,所述机箱电源2的开机信号PS_ON_ATX低电平有效,当所述第一状态信号PWRGD_ATX为高电平时表示所述机箱电源2所输出的电源均已准备好,所述延时模块10用于延时所述第一状态信号PWRGD_ATX,所述处理模块用于根据所述第一状态信号PWRGD_ATX输出一电平信号,所述两级反相模块用于对所述电平信号进行两级反相,以为所述南桥芯片3提供一第二状态信号PWROK_SB,当所述第二状态信号PWROK_SB为高电平时,表示所述南桥芯片3的供电电源已准备好,所述电脑系统即被启动,所述场效应管Q41、Q42及Q51均为N沟道MOS型场效应管。
当所述电脑系统待机时,所述待机电源5V_SB输出5V电压,所述电脑系统的系统电源VCC12V无电压输出,此时所述比较器30不工作,其输出端无信输出,使所述场效应管Q41处于截止状态,所述场效应管Q42导通,此时所述第二状态信号PWROK_SB为低电平。
当所述电脑系统开始上电开机时,所述机箱电源2的开机信号PS_ON_ATX立即由高电平变为低电平,使所述场效应管Q51截止,所述系统电压VCC12V从0开始上升,当所述系统电压VCC12V上升至其额定值时,所述比较器30开始工作,但由于在电脑系统上电时,所述第一状态信号PWRGD_ATX是在所述机箱电源2输出的一5V系统电压VCC5V达到额定值后延时500-600ms后才有效,因此,所述第一状态信号PWRGD_ATX此时依然为低电平,且所述待机电源5V_SB输出的电压经所述电阻R21及R22的分压后产生一基准电压传送给所述比较器30的反相输入端,因此所述比较器30同相输入端的电压低于其反相输入端的电压,所述比较器30仍然输出低电平信号,所述两级反相模块40对所述比较器30输出的低电平信号进行两级反相后,输出的第二状态信号PWROK_SB为低电平。
当所述机箱电源2的所有电源均已稳定时,所述第一状态信号PWRGD_ATX变为高电平,经所述延时模块10延时一定时间之后,输出到所述比较器30的同相输入端,此时所述比较器30同相输入端的电压高于其反相输入端的电压,所述比较器30输出高电平,使所述场效应管Q41导通,所述场效应管Q42截止,所述两级反相模块40的输出端输出的所述第二状态信号PWROK_SB为高电平,用以表示所述南桥芯片3的供电电源已准备好。
当所述电脑系统关机时,所述机箱电源2的开机信号PS_ON_ATX立即由低电平变为高电平,所述场效应管Q51导通,使所述场效应管Q41的栅极为低电平,所述场效应管Q41截止,所述场效应管Q42导通,所述第二状态信号PWROK_SB也立即变为低电平。
请参考图2,其为本发明电脑系统的上电时序图,其中当所述电脑系统开始上电开机时,所述机箱电源2的开机信号PS_ON_ATX立即由高电平变为低电平,所述机箱电源2输出的电压均由0开始上升,其中包括所述5V系统电压VCC5V,所述第一状态信号PWRGD_ATX在所述5V系统电压VCC5V上升至额定值(图2中A点处表示5V系统电压VCC5V的额定值)之后方有效,其相对于所述系统电压VCC5V达到额定值的时刻延时时间为T1,本实施方式中,T1的值为500-600ms;所述第二状态信号PWROK_SB是所述第一状态信号PWRGD_ATX经所述延时模块10延时T2之后才有效,即,所述第二状态信号PWROK_SB的有效时刻相对于所述第一状态信号PWRGD_ATX的有效时刻延时时间为T2,其中T2可通过改变所述延时模块10中的电阻R11及电容C11的值进行设定,从而使T2的值至少为100ms,本实施方式中,T2的值为200ms-300ms。当所述电脑系统关机时,所述机箱电源2的开机信号PS_ON_ATX立即由低电平变为高电平,所述第二状态信号PWROK_SB随着所述机箱电源2的开机信号PS_ON_ATX也立即变为低电平,所述第一状态信号PWRGD_ATX在所述5V系统电压VCC5V下降至其额定值后变为低电平。
因此,上述电脑系统只需设定所述电阻R11以及电容C11的值,使所述第一状态信号PWRGD_ATX有效后再延时至少100ms后,所述南桥芯片3才能接收到有效的第二状态信号PWROK_SB以进入工作状态,不仅满足目前新的芯片组对于电脑系统上电时序的要求,且避免了所述电脑系统的上电时序的错乱。另外,在所述电脑系统关机时,所述第二状态信号PWROK_SB在所述控制模块50的控制下,会立即由高电平变为低电平,而避免了延时,保证了电脑系统的正常工作。其中,所述时序控制电路1使得当所述第一状态信号PWRGD_ATX变为高电平之后再延时T2后,所述第二状态信号PWROK_SB也变为高电平;当所述第一状态信号PWRGD_ATX为低电平时,所述第二状态信号PWROK_SB也为低电平。其他实施方式中,所述时序控制电路1也可以采用其他本领域技术人员所习知的其他电路结构,只要其能实现上述功能即可。
Claims (8)
1.一种电脑系统,包括一机箱电源、一时序控制电路及一南桥芯片,所述时序控制电路包括一延时模块,所述机箱电源用于为所述电脑系统提供电源并产生一第一系统电压及一用于表示所述机箱电源状态的第一状态信号,所述时序控制电路用于根据所述第一状态信号产生一第二状态信号并输出给所述南桥芯片以启动所述电脑系统,其中,所述第一系统电压达到额定值后再延时一第一时间后,所述第一状态信号有效;所述第一状态信号有效后经所述延时模块延时一第二时间后,所述第二状态信号有效,且所述第二时间不小于100ms。
2.如权利要求1所述的电脑系统,其特征在于:所述时序控制电路还包括一处理模块及一两级反相模块,所述处理模块连接至所述延时模块,以根据延时后的所述第一状态信号输出一电平信号,所述电平信号经所述两级反相模块二次反相后输出一第二状态信号以表示所述南桥芯片的供电电源的状态,当所述第一状态信号为低电平时,所述处理模块输出低电平,所述第二状态信号为低电平,用以表示所述南桥芯片的供电电源没有准备好,当所述第一状态信号为高电平时,所述第一状态信号经所述延时模块延时所述第二时间后输出至所述处理模块,所述处理模块输出高电平,所述第二状态信号为高电平,用以表示所述南桥芯片的供电电源已准备好,以启动所述电脑系统。
3.如权利要求2所述的电脑系统,其特征在于:所述处理模块包括一基准电压产生模块、一比较器及一第一电阻,所述基准电压产生电路包括一第二电阻及一第三电阻,所述第二电阻的一端连接至所述电脑系统的一待机电源,另一端连接至所述比较器的一反相输入端,并通过所述第三电阻接地,所述比较器的同相输入端作为所述处理模块的输入端,用于连接所述延时模块的输出端,所述第一电阻的一端连接至所述比较器的输出端,另一端作为所述处理模块的输出端,用于输出所述电平信号,当所述电脑系统待机时,所述待机电源输出电压,所述比较器的输出端输出低电平;当所述电脑系统开始上电开机时,所述第一状态信号为低电平,所述比较器输出低电平;当所述机箱电源的所有电源均已稳定时,所述第一状态信号变为高电平,经所述延时模块延时一定时间之后,输出到所述比较器的同相输入端,所述比较器输出高电平。
4.如权利要求3所述的电脑系统,其特征在于:所述两级反相模块包括一第一场效应管、一第二场效应管一第四电阻及一第五电阻,所述第一场效应管的栅极作为所述两级反相模块的输入端,连接至所述处理模块的输出端,漏极连接至所述第二场效应管的栅极,并通过所述第四电阻连接至所述待机电源,所述第二场效应管的漏极作为所述两级反相模块的输出端,用于输出所述第二状态信号,并通过所述第五电阻连接至一第二系统电压,所述第一、第二场效应管的源极均接地,当所述处理模块输出低电平,所述第一场效应管截止,所述第二场效应管导通,所述第二状态信号为低电平,当所述处理模块输出高电平,所述第一场效应管导通,所述第二场效应管截止,所述第二状态信号为高电平。
5.如权利要求4所述的电脑系统,其特征在于:所述第二系统电压为一3V系统电压。
6.如权利要求1所述的电脑系统,其特征在于:所述延时模块包括一电阻及一电容,所述电阻的一端为所述延时模块的输入端,另一端为所述延时模块的输出端,并连接至所述电容的一端,所述电容的另一端接地。
7.如权利要求1所述的电脑系统,其特征在于:所述第一系统电压为一5V系统电压。
8.一种电脑系统的上电方法,所述电脑系统包括一机箱电源、一时序控制电路及一南桥芯片,所述时序控制电路包括一延时模块,所述电脑系统的上电方法包括以下步骤:
所述机箱电源输出一系统电压及一第一状态信号;
所述系统电压达到额定值后延时一第一时间后所述第一状态信号有效,表示所述机箱电源输出的所有电源都已准备好;
所述延时模块将所述第一状态信号延时至少100ms后,所述时序控制电路提供一有效的第二状态信号给所述南桥芯片,表示所述南桥芯片的供电电源已准备好。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009103006314A CN101825916B (zh) | 2009-03-02 | 2009-03-02 | 电脑系统 |
US12/424,527 US8166331B2 (en) | 2009-03-02 | 2009-04-15 | Computer system and operating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009103006314A CN101825916B (zh) | 2009-03-02 | 2009-03-02 | 电脑系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101825916A CN101825916A (zh) | 2010-09-08 |
CN101825916B true CN101825916B (zh) | 2013-11-20 |
Family
ID=42667779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009103006314A Expired - Fee Related CN101825916B (zh) | 2009-03-02 | 2009-03-02 | 电脑系统 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8166331B2 (zh) |
CN (1) | CN101825916B (zh) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI375879B (en) * | 2008-08-21 | 2012-11-01 | Asustek Comp Inc | Power start-up control device and method |
TWI408899B (zh) * | 2010-04-01 | 2013-09-11 | Hon Hai Prec Ind Co Ltd | 電腦主機板及其sata硬碟供電電路 |
CN102339114A (zh) * | 2010-07-21 | 2012-02-01 | 鸿富锦精密工业(深圳)有限公司 | 充电电路及具有该充电电路的主板 |
US9913363B2 (en) | 2011-09-29 | 2018-03-06 | Rambus Inc. | Structure for delivering power |
CN103178811A (zh) * | 2011-12-24 | 2013-06-26 | 鸿富锦精密工业(深圳)有限公司 | 卡装置驱动电路 |
CN103365335A (zh) * | 2012-03-27 | 2013-10-23 | 鸿富锦精密工业(武汉)有限公司 | 信号处理电路 |
TWI464717B (zh) | 2012-09-03 | 2014-12-11 | Hon Hai Prec Ind Co Ltd | 時序控制電路及使用其的電子裝置 |
CN103904630A (zh) * | 2012-12-26 | 2014-07-02 | 鸿富锦精密工业(深圳)有限公司 | 放电电路 |
CN103905029A (zh) * | 2012-12-27 | 2014-07-02 | 鸿富锦精密工业(深圳)有限公司 | 电源准备好信号产生电路 |
CN103902000A (zh) * | 2012-12-29 | 2014-07-02 | 鸿富锦精密工业(深圳)有限公司 | 电源时序电路 |
CN104104218A (zh) * | 2013-04-15 | 2014-10-15 | 鸿富锦精密电子(天津)有限公司 | 时序电路 |
JP2015215638A (ja) * | 2014-05-07 | 2015-12-03 | 富士通株式会社 | 電源管理装置、電子装置および電源管理方法 |
US20160093377A1 (en) * | 2014-09-26 | 2016-03-31 | Intel Corporation | Nonvolatile memory module |
CN105676982A (zh) * | 2014-11-17 | 2016-06-15 | 鸿富锦精密工业(武汉)有限公司 | 电源匹配电路 |
CN106020402A (zh) * | 2015-04-10 | 2016-10-12 | 鸿富锦精密工业(武汉)有限公司 | 中央处理器保护电路 |
CN106292970B (zh) * | 2015-06-05 | 2019-03-01 | 昆达电脑科技(昆山)有限公司 | 辅助电源切换装置及其方法 |
CN110544452B (zh) * | 2018-05-28 | 2021-08-17 | 京东方科技集团股份有限公司 | 供电时序控制电路及控制方法、显示驱动电路、显示装置 |
US11392183B2 (en) | 2020-05-28 | 2022-07-19 | Ovh | Power supply combination for delivering power at multiple voltages |
DK3916519T3 (da) * | 2020-05-28 | 2023-06-19 | Ovh | Fremgangsmåde og styrekreds til styring af effektforsyning til en eller flere servere |
CN112701899B (zh) * | 2020-12-11 | 2022-06-07 | 京东科技信息技术有限公司 | 一种主控制器开机启动电路、方法及电子设备 |
CN113707066A (zh) * | 2021-08-18 | 2021-11-26 | 深圳市华星光电半导体显示技术有限公司 | 上电延时电路及显示装置 |
CN114489303B (zh) * | 2021-12-30 | 2024-01-05 | 深圳市广和通无线股份有限公司 | 上电时序控制电路和系统 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6988214B1 (en) * | 2000-11-06 | 2006-01-17 | Dell Products L.P. | Processor power state transistions using separate logic control |
CN101038503A (zh) * | 2007-04-18 | 2007-09-19 | 成都市宇中梅科技有限责任公司 | 具有延时结构的电脑机箱 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5224010A (en) * | 1991-08-21 | 1993-06-29 | Compaq Computer Corporation | Power supply supervisor with independent power-up delays and a system incorporating the same |
US6333650B1 (en) * | 2000-12-05 | 2001-12-25 | Juniper Networks, Inc. | Voltage sequencing circuit for powering-up sensitive electrical components |
US6792553B2 (en) * | 2000-12-29 | 2004-09-14 | Hewlett-Packard Development Company, L.P. | CPU power sequence for large multiprocessor systems |
US7469353B2 (en) * | 2005-09-30 | 2008-12-23 | Intel Corporation | Power sequencing |
US7770037B2 (en) * | 2006-04-20 | 2010-08-03 | Advanced Micro Devices, Inc. | Power ok distribution for multi-voltage chips |
CN101206520B (zh) * | 2006-12-22 | 2010-09-29 | 鸿富锦精密工业(深圳)有限公司 | 时序改善电路 |
CN101241387A (zh) * | 2007-02-08 | 2008-08-13 | 佛山市顺德区顺达电脑厂有限公司 | 直流电源供应系统及其时序控制装置 |
-
2009
- 2009-03-02 CN CN2009103006314A patent/CN101825916B/zh not_active Expired - Fee Related
- 2009-04-15 US US12/424,527 patent/US8166331B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6988214B1 (en) * | 2000-11-06 | 2006-01-17 | Dell Products L.P. | Processor power state transistions using separate logic control |
CN101038503A (zh) * | 2007-04-18 | 2007-09-19 | 成都市宇中梅科技有限责任公司 | 具有延时结构的电脑机箱 |
Also Published As
Publication number | Publication date |
---|---|
US8166331B2 (en) | 2012-04-24 |
CN101825916A (zh) | 2010-09-08 |
US20100223485A1 (en) | 2010-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101825916B (zh) | 电脑系统 | |
CN101256437A (zh) | 主板电压供电电路 | |
CN101807105A (zh) | 时序控制电路 | |
US9244509B2 (en) | Uninterruptible power system and power control system thereof | |
CN101727159B (zh) | 供电控制电路 | |
CN102129268A (zh) | 时序控制电路 | |
CN104242630A (zh) | 电源供应装置 | |
CN107017758B (zh) | 控制器 | |
CN101876846A (zh) | 电脑电源及其上的备用电压放电电路 | |
CN101546216A (zh) | 复位电路 | |
CN102346529B (zh) | 电源控制电路 | |
CN105676982A (zh) | 电源匹配电路 | |
CN102081449A (zh) | 显卡电源电路 | |
CN212112264U (zh) | 一种电子设备及其供电电路 | |
CN102777403A (zh) | 风扇系统 | |
CN105759929B (zh) | 电源时序电路及具有该电源时序电路的笔记本电脑 | |
CN110888828A (zh) | 一种数据接口复用控制电路 | |
CN103135645B (zh) | 一种应用于电源管理电路中的快速下电控制电路 | |
CN216851930U (zh) | 一种开机电路及电子设备 | |
CN202649916U (zh) | 用于计算机主板+3.3v以及+5v的时序控制电路 | |
CN102213991A (zh) | 服务器待机电压供应系统 | |
CN112018839B (zh) | 一种负载检测电路 | |
CN207926260U (zh) | 一种多路供电自动切换电路及电源装置 | |
CN102023695A (zh) | 南桥芯片供电电路 | |
CN111512265A (zh) | 串联供电电路、系统和方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20131120 Termination date: 20150302 |
|
EXPY | Termination of patent right or utility model |