CN101739222A - 电子装置、接口电路及存取方法 - Google Patents

电子装置、接口电路及存取方法 Download PDF

Info

Publication number
CN101739222A
CN101739222A CN200910181082A CN200910181082A CN101739222A CN 101739222 A CN101739222 A CN 101739222A CN 200910181082 A CN200910181082 A CN 200910181082A CN 200910181082 A CN200910181082 A CN 200910181082A CN 101739222 A CN101739222 A CN 101739222A
Authority
CN
China
Prior art keywords
pin
card
slot
coupled
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200910181082A
Other languages
English (en)
Other versions
CN101739222B (zh
Inventor
张正良
刘祖勋
吴茂林
吴文化
林世宏
林岫国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN101739222A publication Critical patent/CN101739222A/zh
Application granted granted Critical
Publication of CN101739222B publication Critical patent/CN101739222B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system

Abstract

本发明涉及电子装置、接口电路及存取方法。电子装置包括插槽、控制器电路与接口电路。插槽通过一组第一引脚耦接至第一类型存储卡并通过一组第二引脚耦接至第二类型存储卡。控制器电路通过多个IO引脚存取第一类型存储卡或第二类型存储卡,并根据从多个IO引脚中选出的目标IO引脚的电压确定第一类型存储卡还是第二类型存储卡被插入插槽。接口电路根据第一类型存储卡还是第二类型存储卡被插入插槽设置目标IO引脚的电压为不同值。所述电子装置、接口电路及存取方法,可在卡检测命令被送至存储卡之前,预先识别存储卡的类型,而不会导致错误。此外,降低控制器IC需要的引脚数目并降低硬件成本。

Description

电子装置、接口电路及存取方法
技术领域
本发明有关于电子装置、接口电路及存取方法。
背景技术
闪存卡(flash memory card)可储存大量数据且不需要外部电力供应来保持数据。此外,闪存卡以其小尺寸可满足便携式设备(portable device)的尺寸需要。因此,闪存卡流行于数字便携式设备例如数码相机(digital camera)、掌上电脑(handheld computer)、手机(mobile telephone)、音乐播放器(music player)及便携式存储器驱动(portable memory drive)的制造中。
尽管有多种闪存卡被制造,记忆棒(Memory Stick,以下简称为MS)卡与安全数字(Secure Digital,以下简称为SD)卡是当前最流行的闪存卡。同时,为方便用户,一些使用闪存卡储存数据的电子装置可存取多于一种存储卡。此外,读卡器必须为主设备(host device)存取不同类型的存储卡。因此,可存取不同类型的存储卡的电子设备,在存取存储卡之前,必须首先识别存储卡的类型。
请参考图2,图2为根据现有技术的存取不同类型的存储卡的电子装置200的一部分的方块图。电子装置200包括存储卡202、插槽204、接口电路206及控制器集成电路(Integrated Circuit,以下简称为IC)208。存储卡202被插入插槽204以通过控制器IC 208被存取。当存储卡202被插入插槽204中时,插槽204的多个引脚(pins)耦接至存储卡202以接收存储卡202与控制器IC 208之间交换的不同信号。存储卡202可为SD卡或MS卡。
请参考图1A,图1A为SD卡202与控制器IC 208之间交换的多个信号的列表的示意图。多个信号包括时钟信号SD_CLK、命令信号SD_CMD以及四个数据信号SD_D0、SD_D1、SD_D2与SD_D3。时钟信号SD_CLK仅从控制器IC 208被送至SD卡202,即如图1A所示,时钟信号SD_CLK的数据传输方向为输出,从控制器IC 208输出至SD卡202。其它信号SD_CMD、SD_D0、SD_D1、SD_D2、与SD_D3的数据在两个方向上被交换,即如图1A所示,数据传输方向为输出/输入,既可以从控制器IC 208输出至SD卡202,也可以从SD卡202输入至控制器IC 208。
请参考图1B,图1B为MS卡202与控制器IC 208之间交换的多个信号的列表的示意图。多个信号包括时钟信号MS_CLK、总线状态信号MS_BS以及四个数据信号MS_D0、MS_D1、MS_D2与MS_D3。时钟信号MS_CLK与总线状态信号MS_BS仅从控制器IC 208被送至MS卡202,即如图1B所示,数据传输方向为输出,从控制器IC 208输出至MS卡202,其它信号MS_D0、MS_D1、MS_D2、与MS_D3的数据在两个方向上被交换,即如图1B所示,数据传输方向为输出/输入,既可以从控制器IC 208输出至MS卡202,也可以从MS卡202输入至控制器IC 208。
插槽204用多个引脚(multiple pins)接收信号之后,所述的信号必须传输至控制器IC 208的多个输入输出(Input/Output,以下简称为IO)引脚。接口电路206通过多个信号线将插槽204的多个引脚耦接至控制器IC 208的多个IO引脚,用这种方式使能存储卡202与控制器IC 208之间要交换的信号。此外,信号被交换之前,插槽204的引脚的电压必须被保持为预设的初始电压值,其中,信号通过多个引脚在存储卡202与控制器IC 208之间交换。如果存储卡202为MS卡,则当MS卡202被插入插槽204时,MS卡降低引脚的电压至地电平(ground level)的初始电压(initial voltage),即引脚的电压被下拉至地电平;如果存储卡202为SD卡,则当SD卡202被插入插槽204时,接口电路206升高引脚的电压至高电平(high level)的初始电压,即引脚的电压被上拉至高电平。如图1A所示,SD卡的命令信号SD_CMD以及四个数据信号SD_D0、SD_D1、SD_D2与SD_D3的电压被上拉,并且如图1B所示,MS卡的总线状态信号MS_BS以及四个数据信号MS_D0、MS_D1、MS_D2与MS_D3的电压被下拉。
请参考图3A,图3A为图2所示的电子装置200的根据现有技术的接口电路300的一部分的方块图。插槽204通过对应引脚MS_CLK、MS_BS、MS_D0、MS_D1、MS_D2与MS_D3从MS卡202接收列在图1B的列表中的信号。插槽204也通过对应引脚SD_CLK、SD_CMD、SD_D0、SD_D1、SD_D2与SD_D3从SD卡202接收列在图1A的列表中的信号。控制器IC 208通过IO引脚IC_IOa、IC_IOb、IC_IOc、IC_IOd、IC_IOe与IC_IOf从存储卡202接收信号。
接口电路300将控制器IC 208的每个IO引脚耦接至从MS卡接收信号的引脚其中之一与从SD卡接收信号的引脚其中之一,从而减少需要的IO引脚数量。例如,引脚MS_BS与引脚SD_CMD耦接至IO引脚IC_IOa,引脚MS_CLK与引脚SD_CLK耦接至IO引脚IC_IOb,引脚MS_D0与引脚SD_D0耦接至IO引脚IC_IOc
插槽204的两个卡插入引脚SD_INS与MS_INS分别用于检测SD卡与MS卡的插入。当SD卡或MS卡被插入插槽204中时,对应的卡插入引脚SD_INS与MS_INS的电压其中之一被降低为地电平。接口电路300包括两个模块302与304以设置插槽204的引脚的电压至预设的初始电压。当SD卡被插入时,卡插入引脚SD_INS的电压被降低为地电平以打开晶体管312,从而升高节点306的电压至高电平VDD,其中节点306耦接至插槽204的引脚。当MS卡被插入时,卡插入引脚MS_INS的电压被降低为地电平以打开晶体管314与316,从而降低节点308的电压至地电平VGND,其中节点308耦接至插槽204的引脚。
请参考图3B,图3B为图2所示的电子装置200的根据现有技术的接口电路300的另一部分的示意图。部分接口电路350包括两个二极管352与354。当卡插入引脚SD_INS与MS_INS中任一引脚的电压被降低时,二极管352与354其中之一被打开,从而降低控制器IC 208的卡检测引脚IC_CD的电压。请参考图4,图4为控制器IC 208的卡检测方法400的流程图。控制器IC 208首先检测卡检测引脚IC_CD的电压(步骤402)。若卡检测引脚IC_CD的电压位于低电平(步骤404),控制器IC 208首先发送SD卡检测命令至存储卡202以检测存储卡202是否为SD卡(步骤406)。若存储卡202不是SD卡(步骤408),则控制器IC 208接着发送MS卡检测命令至存储卡202以检测存储卡202是否为MS卡(步骤410)。
然而,接口电路300并不能根据卡检测引脚IC_CD的电压直接确定被插入插槽204的存储卡202是MS卡还是SD卡。因此,控制器IC 208必须依次发送SD卡检测命令与MS卡检测命令以确定存储卡202的类型。当SD卡202接收MS卡检测命令时,SD卡可能被MS卡检测命令扰乱(confused),导致SD卡的错误状态(error state)。当MS卡接收SD卡检测命令时,MS卡可能被SD卡检测命令扰乱。此外,控制器IC 208需要额外的卡检测引脚IC_CD用于卡检测,增加控制器IC 208需要IO引脚的数目,因此增加了硬件成本。因此,需要一种新型(novel)接口电路来耦接插槽204与控制器IC 208。
发明内容
有鉴于此,本发明特提供电子装置、接口电路及存取方法。
根据本发明的一个实施方式,一种电子装置,接收第一类型存储卡或第二类型存储卡,包括:插槽、控制器电路与接口电路。插槽通过一组第一引脚耦接至第一类型存储卡并通过一组第二引脚耦接至第二类型存储卡。控制器电路,通过多个输入输出引脚存取第一类型存储卡或第二类型存储卡,并根据从多个输入输出引脚中选出的目标输入输出引脚的电压确定第一类型存储卡还是第二类型存储卡被插入插槽。接口电路耦接于插槽与控制器电路之间,具有多个信号线,将多个输入输出引脚其中之一耦接至这组第一引脚其中之一与这组第二引脚其中之一,并根据第一类型存储卡还是第二类型存储卡被插入插槽来设置目标输入输出引脚的电压为不同值。
根据本发明的另一个实施方式,提供一种接口电路,耦接于插槽与控制器电路之间,其中当记忆棒卡被插入插槽时,插槽通过一组第一引脚耦接至记忆棒卡;当安全数字卡被插入插槽时,插槽通过一组第二引脚耦接至安全数字卡。接口电路包括多个信号线与卡识别电路。多个信号线将控制器电路的多个输入输出引脚其中之一耦接至这组第一引脚其中之一及这组第二引脚其中之一。卡识别电路根据记忆棒卡还是安全数字卡被插入插槽来设置从多个信号线中选出的目标信号线的电压为不同值,以使能控制器电路根据耦接至目标信号线的输入输出引脚的电压确定记忆棒卡还是该安全数字卡被插入插槽。
根据本发明的又一个实施方式,一种存取方法,用于存取第一类型存储卡与第二类型存储卡,包括:提供插槽,所述的插槽通过一组第一引脚接受第一类型存储卡或者通过一组第二引脚接受第二类型存储卡;其中当第一类型存储卡存在于插槽时,插槽降低第一类型卡插入引脚的电压。提供控制器电路,通过多个输入输出引脚存取第一类型存储卡或第二类型存储卡。在插槽与控制器电路之间部署接口电路,接口电路将多个输入输出引脚其中之一耦接至这组第一引脚其中之一及这组第二引脚其中之一,并且当第一类型卡插入引脚的电压被降低时,接口电路升高耦接至多个输入输出引脚其中之一的信号线的电压,以使能控制器电路根据耦接至所述的信号线的输入输出引脚的电压确定第一类型存储卡还是第二类型存储卡被插入插槽。
本发明通过所提供的电子装置、接口电路及存取方法,在卡检测命令被送至存储卡之前,预先识别存储卡的类型,而不会导致错误。此外,降低控制器IC需要的引脚数目并降低硬件成本。
附图说明
图1A为SD卡与控制器IC之间交换的多个信号的列表的示意图。
图1B为MS卡与控制器IC之间交换的多个信号的列表的示意图。
图2为根据现有技术的存取不同类型的存储卡的电子装置的一部分的方块图。
图3A为图2所示的电子装置的根据现有技术的接口电路的一部分的方块图。
图3B为图2所示的电子装置的根据现有技术的接口电路的另一部分的示意图。
图4为控制器IC的卡检测方法的流程图。
图5为根据本发明的可接收多于一种类型存储卡的电子装置的方块图。
图6A为根据本发明的一个实施方式的SD卡接口电路的示意图。
图6B为根据本发明的一个实施方式的MS卡接口电路的示意图。
图7A为根据本发明的一个实施方式的控制器IC耦接电路的示意图。
图7B为根据本发明的一个实施方式的对应于图7A的控制器IC耦接电路的卡识别电路的示意图。
图8A为根据本发明的另一个实施方式的控制器IC耦接电路的示意图。
图8B为根据本发明的一个实施方式的对应于图8A的控制器IC耦接电路的卡识别电路的示意图。
图9为根据本发明的一个实施方式的卡识别电路的示意图。
图10为根据本发明的控制器IC识别存储卡类型的方法的流程图。
具体实施方式
为使本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举出较佳实施方式,并配合附图,作详细说明如下。应注意,以下所述实施方式仅用以例示本发明的目的,其并非本发明的限制。本发明的权利范围应以权利要求为准。
请参考图5,图5为根据本发明的接收多于一种类型存储卡的电子装置500的方块图。电子装置500包括插槽504、接口电路506及控制器IC 508。所述的电子装置可为存储卡读取器。应可理解,控制器IC 508为控制器电路的一个实施方式。存储卡502被插入插槽504以通过控制器IC 508被存取。在一个实施方式中,存储卡502可为MS卡或SD卡。当被插入插槽504的存储卡502为MS卡时,插槽504通过一组第一引脚耦接至存储卡502,其中这组第一引脚包括时钟引脚MS_CLK、总线状态引脚MS_BS与四个数据引脚MS_D0~MS_D3。当被插入插槽504的存储卡502为SD卡时,插槽504通过一组第二引脚耦接至存储卡502,其中这组第二引脚包括时钟引脚SD_CLK、命令引脚SD_CMD与四个数据引脚SD_D0~SD_D3。此外,当MS卡502被插入插槽504时,插槽504降低MS卡插入引脚MS_INS的电压;当SD卡502被插入插槽504时,插槽504降低SD卡插入引脚SD_INS的电压。
接口电路506包括SD卡接口电路512、MS卡接口电路514、卡识别电路(card identification circuit)516与控制器IC耦接电路(controller IC couplingcircuit)518。SD卡接口电路512包括分别耦接至这组第二引脚中多个引脚的多个信号线。请参考图6A,图6A为根据本发明的一个实施方式的SD卡接口电路612的示意图。SD卡602a被插入插槽604中,并且SD卡接口电路612的多个信号线耦接至插槽604的一组第二引脚以传输信号SD_CLK、SD_CMD、SD_INS与SD_D0~SD_D3。此外,当SD卡602a被插入插槽604时,SD卡接口电路612升高这组第二引脚的电压至高电平初始电压VDD。在一个实施方式中,这组第二引脚可包括引脚VDD、VSS、CMD、CLK、D0、D1、D2、D3、INS。
MS卡接口电路514也包括多个信号线,分别耦接至这组第一引脚中的多个引脚。请参考图6B,图6B为根据本发明的一个实施方式的MS卡接口电路614的示意图。MS卡602b被插入插槽604中,并且MS卡接口电路614的多个信号线耦接至插槽604的一组第一引脚以传输信号MS_CLK、MS_BS、MS_INS与MS_D0~MS_D3。当MS卡602b被插入插槽604时,MS卡602b自动降低这组第一引脚的电压至地电平的初始电压。在一个实施方式中,这组第一引脚可包括引脚VCC、VSS、BS、CLK、D0、D1、D2、D3、INS等。
请参阅图5,控制器IC 508通过多个IO引脚存取存储卡502。控制器IC耦接电路518将控制器IC 508的IO引脚耦接至SD卡接口电路512与MS卡接口电路514的信号线以在控制器IC 508和SD卡接口电路512与MS卡接口电路514之间交换信号。请参考图7A,图7A为根据本发明的一个实施方式的控制器IC耦接电路718的示意图。控制器IC耦接电路718包括四个信号线742、744、746与748。信号线742将控制器IC 508的IO引脚IC_IOa耦接至插槽504的引脚MS_CLK。信号线744将控制器IC 508的IO引脚IC_IOb耦接至插槽504的引脚SD_CLK与引脚MS_BS。信号线746将控制器IC 508的IO引脚IC_IOc耦接至插槽504的引脚SD_CMD与引脚MS_D0。信号线748将控制器IC 508的IO引脚IC_IOd耦接至插槽504的引脚SD_D0。
控制器IC 508开始存取存储卡502之前,控制器IC 508必须首先识别存储卡502的类型。假定控制器IC 508根据IO引脚IC_IOc的电压确定MS卡502还是SD卡502被插入插槽504中。接着,卡识别电路516根据MS卡还是SD卡被插入插槽来设置耦接至IO引脚IC_IOc的信号线746的电压为不同值,以此使能控制器IC 508根据IO引脚IC_IOc的电压确定MS卡还是SD卡被插入插槽504中。
请参考图7B,图7B为根据本发明的一个实施方式的对应于图7A的控制器IC耦接电路718的卡识别电路716的示意图。卡识别电路716包括双极结型晶体管(Bipolar Junction Transistor,以下简称为BJT)722,BJT 722具有耦接至MS卡插入引脚MS_INS的基极,耦接至高电压源VDD的集电极以及耦接至信号线746的发射极,其中信号线746耦接至插槽504的引脚SD_CMD与引脚MS_D0。当MS卡502被插入插槽504时,插槽504降低MS卡插入引脚MS_INS的电压至地电平以关闭BJT 722。因为MS卡502自动降低包括引脚MS_D0的所有第一引脚的电压至地电平,并且由于SD卡不存在(nonexistence),引脚SD_CMD的电压浮动(floating),故信号线746的电压与MS_D0的电压一起被降低至地电平。IO引脚IC_IOc的电压因此被降低至地电平,通知控制器IC 508MS卡被插入插槽504。
当SD卡502被插入插槽504时,MS卡插入引脚MS_INS的电压位于高电平以打开BJT 722。当BJT 722被打开,位于BJT 722发射极的信号线746的电压被升高至位于BJT 722集电极的高电压VDD。由于MS卡502不存在,引脚MS_D0的电压浮动,并且信号线746的电压被升高至高电平VDD。由此,IO引脚IC_IOc的电压被升高至高电平VDD,以通知控制器IC 508SD卡被插入插槽504。因此,控制器IC 508能根据IO引脚IC_IOc的电压确定被插入插槽504中的存储卡502的类型。
请参考图8A,图8A为根据本发明的另一个实施方式的控制器IC耦接电路818的示意图。控制器IC耦接电路818包括三个信号线842、844与846。信号线842将控制器IC 508的IO引脚IC_IOa耦接至插槽504的引脚SD_CLK与引脚MS_CLK。信号线844将控制器IC 508的IO引脚IC_IOb耦接至插槽504的引脚SD_CMD与引脚MS_BS。信号线846将控制器IC 508的IO引脚IC_IOc耦接至插槽504的引脚SD_D0与引脚MS_D0。
请参考图8B,图8B为根据本发明的一个实施方式的对应于图8A的控制器IC耦接电路818的卡识别电路816的示意图。卡识别电路816包括BJT 822与832,分别具有耦接至MS卡插入引脚MS_INS的基极,以及耦接至高电压源VDD的集电极。BJT 822的发射极耦接至信号线844,BJT 832的发射极耦接至信号线846,其中信号线844耦接至插槽504的引脚MS_BS与引脚SD_CMD,信号线846耦接至插槽504的引脚MS_D0与引脚SD_D0。BJT 822与BJT 832的运行皆与图7B的BJT 722相似。因此,当SD卡被插入插槽504时,IO引脚IC_IOb与IC_IOc的电压被升高至高电平VDD;当MS卡被插入插槽504时,IO引脚IC_IOb与IC_IOc的电压被降低至地电平VGND。因此,控制器IC 508能根据IO引脚IC_IOc或IC_IOb的电压确定被插入插槽504中的存储卡502的类型。
卡识别电路716与816被MS卡插入引脚MS_INS的电压触发(triggered)。卡识别电路也可被SD卡插入引脚SD_INS的电压触发。请参考图9,图9为根据本发明的一个实施方式的卡识别电路900的示意图。卡识别电路900包括P型金属氧化物半导体(Positive-channel Metal Oxide Semiconductor,以下简称为PMOS)晶体管924、N型金属氧化物半导体(Negative-channel Metal OxideSemiconductor,以下简称为NMOS)晶体管926与电容器(capacitor)938。当SD卡被插入插槽504时,插槽504降低SD卡插入引脚SD_INS的电压至地电平,以打开PMOS晶体管924。因此,PMOS晶体管924的漏极电压被升高至高电平VDD,通知控制器IC 508SD卡被插入插槽504。
当MS卡被插入插槽504时,SD卡插入引脚SD_INS的电压位于高电平,以打开NMOS晶体管926。因此,NMOS晶体管926的漏极电压被降低至地电平VGND,通知控制器IC 508MS卡被插入插槽504。耦接至NMOS晶体管926漏极的信号线可为图8A的信号线844或图7A的信号线746。
请参考图10,图10为根据本发明的用于控制器IC 508的识别存储卡502的类型的方法1000的流程图。控制器IC 508首先确定存储卡502的类型是否已被识别(步骤1002)。若否,存储卡502可能是刚刚被插入插槽504。控制器IC508接着检测信号线的电压(步骤1004),所述的信号线的电压可为图7A的IO引脚IC_IOc或图8A的IO引脚IC_IOb与IC_IOc的电压。若信号线的电压为低,例如信号线的电压位于低电平(步骤1006),则存储卡502为MS卡,控制器IC508送MS卡检测命令至存储卡502以验证(verify))存储卡502为MS卡(步骤1008)。若信号线的电压为高,例如信号线的电压位于高电平(步骤1006),则存储卡502为SD卡,控制器IC 508送SD卡检测命令至存储卡502以验证存储卡502为SD卡(步骤1010)。因此,SD卡502不会接收到MS卡检测命令,不会导致SD卡502出现错误;MS卡502不会接收到SD卡检测命令,不会导致MS卡502出现错误。
若存储卡502的类型已被识别(步骤1002),存储卡502可能被断开(disconnected)。若存储卡502已被识别为SD卡(步骤1012),控制器IC 508送SD卡检测命令至存储卡502以确定存储卡502是否被断开(步骤1014)。若存储卡502已被识别为MS卡(步骤1012),控制器IC 508送MS卡检测命令至存储卡502以确定存储卡502是否被断开(步骤1016)。
本发明提供接口电路以识别存储卡的类型。存储卡的类型被识别的后,接口电路根据存储卡的类型升高或降低控制器IC的IO引脚的电压。因此,控制器IC可于卡检测命令被送至存储卡之前,预先识别存储卡的类型,而不会导致错误。此外,用于识别存储卡的类型的IO引脚为存储卡与控制器IC之间传输命令的IO引脚,因此,降低控制器IC需要的引脚数目并降低硬件成本。
在以上实施方式中,MS卡与SD卡分别用于MS接口与SD接口。本领域的技术人员应可了解,MS接口也可支持专业记忆棒(Memory Stick Professional,以下简称为MS Pro)卡,SD接口也可支持多媒体卡(Multi Media Card,以下简称为MMC)。因此,本发明的以上理念也可用于MS Pro卡与MMC。
以上所述仅为本发明的较佳实施方式,凡依本发明权利要求所做的均等变化和修饰,均应属本发明的涵盖范围。

Claims (25)

1.一种电子装置,接收第一类型存储卡或第二类型存储卡,包括:
插槽,通过一组第一引脚耦接至该第一类型存储卡,并通过一组第二引脚耦接至该第二类型存储卡;
控制器电路,通过多个输入输出引脚存取该第一类型存储卡或该第二类型存储卡,并根据从该多个输入输出引脚中选出的目标输入输出引脚的电压确定该第一类型存储卡还是该第二类型存储卡被插入该插槽;以及
接口电路,耦接于该插槽与该控制器电路之间,具有多个信号线,将该多个输入输出引脚其中之一耦接至该组第一引脚其中之一与该组第二引脚其中之一,并根据该第一类型存储卡还是该第二类型存储卡被插入该插槽来设置该目标输入输出引脚的电压为不同值。
2.根据权利要求1所述的电子装置,其特征在于,该第一类型存储卡为记忆棒卡,以及该第二类型存储卡为安全数字卡。
3.根据权利要求2所述的电子装置,其特征在于,该组第一引脚包括至少一数据引脚、总线状态引脚及时钟引脚以及该组第二引脚包括至少一数据引脚、命令引脚及时钟引脚。
4.根据权利要求1所述的电子装置,其特征在于,该插槽于同一时间仅接收该第一类型存储卡与该第二类型存储卡其中之一,当该第二类型存储卡被插入该插槽时,该接口电路升高该组第二引脚的电压,以及当该第一类型存储卡被插入该插槽时,该第一类型存储卡自动降低该组第一引脚的电压。
5.根据权利要求1所述的电子装置,其特征在于,当该第一类型存储卡被插入该插槽时,该插槽降低第一类型卡插入引脚的电压;以及当该第二类型存储卡被插入该插槽时,该插槽降低第二类型卡插入引脚的电压。
6.根据权利要求5所述的电子装置,其特征在于,该接口电路包括:
目标信号线,该目标信号线是该多个信号线中耦接至该目标输入输出引脚的信号线;以及
双极结型晶体管,具有耦接至该第一类型卡插入引脚的基极,耦接至高电压源的集电极,及耦接至该目标信号线的发射极。
7.根据权利要求6所述的电子装置,其特征在于,该目标信号线耦接至从该组第一引脚中选出的数据引脚及从该组第二引脚中选出的命令引脚。
8.根据权利要求6所述的电子装置,其特征在于,该目标信号线耦接至该组第一引脚的总线状态引脚及该组第二引脚的命令引脚;或者该目标信号线耦接至该组第一引脚的第一数据引脚及该组第二引脚的第二数据引脚。
9.根据权利要求5所述的电子装置,其特征在于,该电子装置更包括卡识别电路,该卡识别电路包括:
目标信号线,该目标信号线是该多个信号线中耦接至该目标输入输出引脚的信号线;
P型金属氧化物半导体晶体管,具有耦接至该第二类型卡插入引脚的栅极,及耦接至高电压源的源极;
N型金属氧化物半导体晶体管,具有耦接至该第二类型卡插入引脚的栅极,耦接至地电平的源极,及漏极,其中该N型金属氧化物半导体晶体管的漏极耦接至该P型金属氧化物半导体晶体管的漏极;以及
电容器,耦接于该N型金属氧化物半导体晶体管的漏极与该地电平之间。
10.根据权利要求9所述的电子装置,其特征在于,该目标信号线耦接至从该组第一引脚中选出的数据引脚及从该组第二引脚中选出的命令引脚。
11.根据权利要求9所述的电子装置,其特征在于,该目标信号线耦接至该组第一引脚的总线状态引脚及该组第二引脚的命令引脚;或者该目标信号线耦接至该组第一引脚的第一数据引脚及该组第二引脚的第二数据引脚。
12.根据权利要求1所述的电子装置,其特征在于,当该目标输入输出引脚的电压为高时,该控制器电路确定该第二类型存储卡被插入该插槽;当该目标输入输出引脚的电压为低时,该控制器电路确定该第一类型存储卡被插入该插槽。
13.根据权利要求1所述的电子装置,其特征在于,该电子装置为存储卡读取器。
14.一种接口电路,耦接于插槽与控制器电路之间,其中当记忆棒卡被插入该插槽时,该插槽通过一组第一引脚耦接至该记忆棒卡,当安全数字卡被插入该插槽时,该插槽通过一组第二引脚耦接至该安全数字卡,且该接口电路包括:
多个信号线,将该控制器电路的多个输入输出引脚其中之一耦接至该组第一引脚其中之一及该组第二引脚其中之一;以及
卡识别电路,根据该记忆棒卡还是该安全数字卡被插入该插槽来设置从该多个信号线中选出的目标信号线的电压为不同值,以使能该控制器电路根据耦接至该目标信号线的该输入输出引脚的电压确定该记忆棒卡还是该安全数字卡被插入该插槽。
15.根据权利要求14所述的接口电路,其特征在于,当该记忆棒卡被插入该插槽时,该记忆棒卡自动降低该组第一引脚的电压,以及当该安全数字卡被插入该插槽时,该接口电路升高该组第二引脚的电压。
16.根据权利要求14所述的接口电路,其特征在于,当该记忆棒卡被插入该插槽时,该插槽降低记忆棒卡插入引脚的电压,以及当该安全数字卡被插入该插槽时,该插槽降低安全数字卡插入引脚的电压。
17.根据权利要求16所述的接口电路,其特征在于,该卡识别电路包括双极结型晶体管,具有耦接至该记忆棒卡插入引脚的基极,耦接至高电压源的集电极,及耦接至该目标信号线的发射极。
18.根据权利要求17所述的接口电路,其特征在于,该目标信号线耦接至从该组第一引脚中选出的数据引脚及从该组第二引脚中选出的命令引脚。
19.根据权利要求16所述的接口电路,其特征在于,该卡识别电路包括:
P型金属氧化物半导体晶体管,具有耦接至该安全数字卡插入引脚的栅极,及耦接至电压源的源极;
N型金属氧化物半导体晶体管,具有耦接至该安全数字卡插入引脚的栅极,耦接至地电平的源极,及漏极,其中该N型金属氧化物半导体晶体管的漏极耦接至该P型金属氧化物半导体晶体管的漏极;以及
电容器,耦接于该N型金属氧化物半导体晶体管的漏极与该地电平之间。
20.根据权利要求14所述的接口电路,其特征在于,当该目标信号线的电压为高时,该控制器电路确定该安全数字卡被插入该插槽;当该信号线的电压为低时,该控制器电路确定该记忆棒卡被插入该插槽。
21.一种存取方法,用于存取第一类型存储卡或第二类型存储卡,包括:
提供插槽,该插槽通过一组第一引脚接受该第一类型存储卡或者通过一组第二引脚接受该第二类型存储卡;其中当该第一类型存储卡存在于该插槽时,该插槽降低第一类型卡插入引脚的电压;
提供控制器电路,通过多个输入输出引脚存取该第一类型存储卡或该第二类型存储卡;以及
在该插槽与该控制器电路之间配置接口电路,其中该接口电路将该多个输入输出引脚其中之一耦接至该组第一引脚其中之一及该组第二引脚其中之一,并且当该第一类型卡插入引脚的电压被降低时,该接口电路升高耦接至该多个输入输出引脚其中之一的信号线的电压,以使能该控制器电路根据耦接至该信号线的该输入输出引脚的电压确定该第一类型存储卡还是该第二类型存储卡被插入该插槽。
22.根据权利要求21所述的存取方法,其特征在于,该第一类型存储卡为记忆棒卡,以及该第二类型存储卡为安全数字卡。
23.根据权利要求21所述的存取方法,其特征在于,该插槽于同一时间仅接收该第一类型存储卡与该第二类型存储卡其中之一,当该第二类型存储卡被插入该插槽时,该接口电路升高该组第二引脚的电压,以及当该第一类型存储卡被插入该插槽时,该第一类型存储卡自动降低该组第一引脚的电压。
24.根据权利要求21所述的存取方法,其特征在于,该接口电路包括多个双极结型晶体管,每一个双极结型晶体管都具有耦接至该第一类型卡插入引脚的基极,耦接至高压源的集电极,及耦接至该输入输出引脚其中之一的发射极。
25.根据权利要求21所述的存取方法,其特征在于,当该信号线的电压为高时,该控制器电路确定该第二类型存储卡被插入该插槽,且当该信号线的电压为低时,该控制器电路确定该第一类型存储卡被插入该插槽。
CN2009101810823A 2008-11-20 2009-10-28 电子装置、接口电路及存取方法 Expired - Fee Related CN101739222B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/274,524 US20100125689A1 (en) 2008-11-20 2008-11-20 Electronic apparatus capable of receiving different types of memory cards
US12/274,524 2008-11-20

Publications (2)

Publication Number Publication Date
CN101739222A true CN101739222A (zh) 2010-06-16
CN101739222B CN101739222B (zh) 2012-09-05

Family

ID=42172862

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101810823A Expired - Fee Related CN101739222B (zh) 2008-11-20 2009-10-28 电子装置、接口电路及存取方法

Country Status (3)

Country Link
US (1) US20100125689A1 (zh)
CN (1) CN101739222B (zh)
TW (1) TW201020782A (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578522A (zh) * 2012-08-01 2014-02-12 慧荣科技股份有限公司 储存媒体及具有储存媒体的数据传输系统及其控制方法
CN103577352A (zh) * 2012-08-07 2014-02-12 昆达电脑科技(昆山)有限公司 存储卡识别装置
CN104242995A (zh) * 2013-06-07 2014-12-24 中兴通讯股份有限公司 信息存储卡的通信处理方法及装置、移动终端
CN104503762A (zh) * 2014-12-30 2015-04-08 小米科技有限责任公司 识别电子配件的装置及方法
CN106295433A (zh) * 2016-08-09 2017-01-04 Tcl移动通信科技(宁波)有限公司 一种智能卡状态检测的方法及其系统
CN106716391A (zh) * 2014-06-04 2017-05-24 高通股份有限公司 可移除式存储卡类型检测系统和方法
WO2020134040A1 (zh) * 2018-12-24 2020-07-02 华为技术有限公司 一种存储卡的识别方法以及移动设备
CN111370054A (zh) * 2018-12-26 2020-07-03 华为技术有限公司 一种存储卡的测试系统
CN111428840A (zh) * 2018-12-24 2020-07-17 华为技术有限公司 一种功能卡的识别方法以及移动设备
CN111783484A (zh) * 2019-04-04 2020-10-16 深圳市江波龙电子股份有限公司 一种存储卡的识别方法、电子设备以及计算机存储介质
CN111918277A (zh) * 2019-05-10 2020-11-10 恩智浦有限公司 数据存储管理

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7996596B2 (en) * 2009-07-17 2011-08-09 Dell Products, Lp Multiple minicard interface system and method thereof
US8706944B2 (en) 2010-12-22 2014-04-22 Intel Corporation Dual bus standard switching bus controller
JP5880620B2 (ja) * 2014-05-14 2016-03-09 日本電気株式会社 コンピュータ、サーバー、モジュール、コンピュータの制御方法、および、開通制御プログラム
KR102207114B1 (ko) * 2014-06-12 2021-01-25 삼성전자주식회사 메모리 카드 인터페이스 및 이를 포함하는 전자 장치, 이의 운용 방법
CN113033222B (zh) * 2019-12-09 2022-09-23 荣耀终端有限公司 电子设备、用户身份识别卡与存储卡的识别方法
CN112968712B (zh) * 2021-01-29 2022-08-02 维沃移动通信有限公司 电子设备及其控制方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5440244A (en) * 1993-02-10 1995-08-08 Cirrus Logic, Inc. Method and apparatus for controlling a mixed voltage interface in a multivoltage system
US6438638B1 (en) * 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
EP1411705B1 (en) * 2001-07-25 2008-10-01 Sony Corporation Interface apparatus
US7136950B2 (en) * 2001-10-02 2006-11-14 Texas Instruments Incorporated Multifunction passive adaptor for flash media cards
TW561414B (en) * 2001-12-24 2003-11-11 Winbond Electronics Corp Universal memory card reader
US7381096B2 (en) * 2005-10-28 2008-06-03 Hewlett-Packard Development Company, L.P. Media power protection system and method
JP4923552B2 (ja) * 2005-12-14 2012-04-25 セイコーエプソン株式会社 メモリカードへの電力供給方法、及び、印刷装置
TWI323424B (en) * 2006-12-19 2010-04-11 Realtek Semiconductor Corp Memory card control apparatus and protection method thereof
JP2009054061A (ja) * 2007-08-29 2009-03-12 Renesas Technology Corp 半導体装置
TWI384404B (zh) * 2008-05-16 2013-02-01 Skymedi Corp A card reader and a method for the card reader to determine whether the function of the card end interface is open or closed and a method for opening or closing the function of the card end interface of the card reader

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578522B (zh) * 2012-08-01 2016-12-07 慧荣科技股份有限公司 储存媒体及具有储存媒体的数据传输系统及其控制方法
CN103578522A (zh) * 2012-08-01 2014-02-12 慧荣科技股份有限公司 储存媒体及具有储存媒体的数据传输系统及其控制方法
US9251454B2 (en) 2012-08-01 2016-02-02 Silicon Motion, Inc. Storage medium, transmittal system and control method thereof
CN103577352A (zh) * 2012-08-07 2014-02-12 昆达电脑科技(昆山)有限公司 存储卡识别装置
CN104242995A (zh) * 2013-06-07 2014-12-24 中兴通讯股份有限公司 信息存储卡的通信处理方法及装置、移动终端
CN106716391B (zh) * 2014-06-04 2019-03-05 高通股份有限公司 可移除式存储卡类型检测系统和方法
CN106716391A (zh) * 2014-06-04 2017-05-24 高通股份有限公司 可移除式存储卡类型检测系统和方法
CN104503762A (zh) * 2014-12-30 2015-04-08 小米科技有限责任公司 识别电子配件的装置及方法
CN106295433A (zh) * 2016-08-09 2017-01-04 Tcl移动通信科技(宁波)有限公司 一种智能卡状态检测的方法及其系统
CN106295433B (zh) * 2016-08-09 2019-10-11 Tcl移动通信科技(宁波)有限公司 一种智能卡状态检测的方法及其系统
WO2020134040A1 (zh) * 2018-12-24 2020-07-02 华为技术有限公司 一种存储卡的识别方法以及移动设备
CN111428840A (zh) * 2018-12-24 2020-07-17 华为技术有限公司 一种功能卡的识别方法以及移动设备
CN111428840B (zh) * 2018-12-24 2023-03-28 华为技术有限公司 一种功能卡的识别方法以及移动设备
US11893436B2 (en) 2018-12-24 2024-02-06 Huawei Technologies Co., Ltd. Memory card identification method and mobile device
CN111370054A (zh) * 2018-12-26 2020-07-03 华为技术有限公司 一种存储卡的测试系统
CN111783484A (zh) * 2019-04-04 2020-10-16 深圳市江波龙电子股份有限公司 一种存储卡的识别方法、电子设备以及计算机存储介质
CN111918277A (zh) * 2019-05-10 2020-11-10 恩智浦有限公司 数据存储管理

Also Published As

Publication number Publication date
US20100125689A1 (en) 2010-05-20
CN101739222B (zh) 2012-09-05
TW201020782A (en) 2010-06-01

Similar Documents

Publication Publication Date Title
CN101739222B (zh) 电子装置、接口电路及存取方法
US5581505A (en) Ram/ROM hybrid memory architecture
US6857038B2 (en) Common connector for memory cards and switching arbitration method for shared pins of a connector
EP3152669B1 (en) Removable memory card type detection systems and methods
US8554977B2 (en) Integrated circuits for accessing USB device
US5025141A (en) Hand-held wand for reading electronic tokens
US8947945B2 (en) Memory card for storing and transmitting data
US5045675A (en) Serial port interface to low-voltage low-power data module
US11581305B2 (en) High voltage protection for high-speed data interface
CN105006451A (zh) 半导体堆叠封装
KR20180077727A (ko) 반도체 집적 회로 카드 및 이를 포함하는 통신 시스템
US11804256B2 (en) Memory system
US20200042853A1 (en) Semiconductor integrated circuit cards and communication systems including the same
US11637903B2 (en) Memory device with a multi-mode communication mechanism
US7600060B2 (en) Memory system and method for setting data transmission speed between host and memory card
WO2020134036A1 (zh) 一种用于测试存储卡的测试板及测试设备
CN112614816A (zh) 使用引线的半导体装置和层叠半导体封装
CN103853673A (zh) 固态硬盘及支持所述固态硬盘的主板
JP3129898U (ja) マルチチップシステム機能ユニットインターフェース回路
US20200043532A1 (en) Semiconductor dies supporting multiple packaging configurations and associated methods
EP3208805A1 (en) Termination topology of memory system and associated memory module and control method
CN111399613B (zh) 一种存储装置以及电子设备
CN210804391U (zh) 一种测试sd卡与fpga通信的pcb板
CN100426278C (zh) 电子装置与多功能小型存储卡之间的通讯方法
CN1332289C (zh) 一种多媒体存储卡

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120905

Termination date: 20191028