CN101690174A - 带有信息偏移和冗余控制信息的数据传输装置和方法 - Google Patents
带有信息偏移和冗余控制信息的数据传输装置和方法 Download PDFInfo
- Publication number
- CN101690174A CN101690174A CN200880023373A CN200880023373A CN101690174A CN 101690174 A CN101690174 A CN 101690174A CN 200880023373 A CN200880023373 A CN 200880023373A CN 200880023373 A CN200880023373 A CN 200880023373A CN 101690174 A CN101690174 A CN 101690174A
- Authority
- CN
- China
- Prior art keywords
- loop
- differential
- data
- offset
- time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H20/00—Arrangements for broadcast or for distribution combined with broadcast
- H04H20/28—Arrangements for simultaneous broadcast of plural pieces of information
- H04H20/33—Arrangements for simultaneous broadcast of plural pieces of information by plural channels
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/74—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for increasing reliability, e.g. using redundant or spare channels or apparatus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/22—Arrangements for detecting or preventing errors in the information received using redundant apparatus to increase reliability
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/02—Channels characterised by the type of signal
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Power Engineering (AREA)
- Dc Digital Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Communication Control (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
装置和方法,至少提供在各自信道(比如差分通道)上的冗余控制信息(例如控制符和控制数据),并在多个传输回路之间在时间上偏移至少该冗余控制信息。非控制信息(如视频和/或音频数据)也可以被偏移。还揭示了相应的接收器电路和方法。
Description
技术领域
本发明主要涉及通信链路和相关的回路以及为从发送器到接收器进行信息通信而使用多个信道的数据通信链路和回路以及相关方法。
背景技术
已知差分数据通信系统采用如多个差分通道传输回路和相应的接收回路。一种提议的差分数据通信系统利用多个差分通道来交换视频和/或音频信息。有人提议控制符被用于将如视频等数据转化为显示帧信息。对于每一条扫描线,例如,一个消隐开始(BS)控制符被发出,其表明,例如,在该处最后的视频数据传输单元终止。数据以传输单元(微封包)的方式被发送。消隐结束信息表明对于一条显示线来说第一个视频数据传输单元开始的地方,填充开始信息表明每个传输单元中伪数据符开始的地方,而且还使用填充结束和其它符号。消隐结束(BE)代码和控制数据应该通过所有的通道被同时发送。如遇突发噪声,这些控制代码可能会同时被破坏。控制数据也作为每一帧的一部分被发送,在一条给定的通道上被发送并跟随消隐开始(BS)信息。如上所述,这种消隐开始信息表明,例如一条扫描线的结尾。控制数据包括,例如,关于视频、音频和定时(timing)信息的信息,例如显示帧、场或扫描线信息和相关的定时信息。如此,冗余控制符和控制数据通过多个通道被发送。线或像素数据的最后符号时间后面是控制符BS,它被插入在该链路的所有通道上。冗余信息应该被在跨越所有通道的同一个时间槽中被发送以促成,例如跨越多个通道的冗余信息。
然而,由于控制符(例如消隐开始信息和控制数据)是跨越多个通道同时进行通信的,如果环境噪音产生,有可能在所有通道上产生位差(bit error),从而导致接收者可能难于恢复显示信息。
因此,设计一种改进的差分数据通信系统将成为必要。
附图说明
在看了如下的描述和如下与描述相配套的附图后,将更好地理解本发明,其中类似的参考标号代表类似的元件,其中:
图1是,按照本发明的一种具体实施方式,表示采用差分发送器和差分接收器的系统的一个例子的框图,其中差分发送器,例如,采用冗余控制符和控制信息的通道间偏移(skew);
图2是表示,按照本发明的一种具体实施方式,处理视频的一种方法的例子的流程图;
图3是表示,按照本发明的一种具体实施方式,处理视频的一种方法的例子的流程图;
图4是,按照本发明的一种具体实施方式,表示了差分数据传输回路的一个例子的框图;
图5是,按照本发明的一种具体实施方式,形象地表示了冗余控制符和控制信息的通道间偏移的图示;
图6是,按照本发明的一种具体实施方式,一种差分数据接收回路的一个例子。
具体实施方式
简而言之,揭示一种装置和方法,其提供了冗余控制信息,包括但不限于,各自的信道(例如差分通道、无线信道、光纤信道或者任何合适的信道)上的控制符和/或控制数据,以及多个传输回路之间至少该冗余控制信息在时间上的时间偏移。非控制信息例如视频和/或音频数据也可能被偏移。还描述了相应的方法。另外,揭示了一种接收回路,其采用多个接收回路,该多个接收回路通过各自的通道来接收冗余控制符和/或控制数据。这个回路可用于在多个接收回路之间的冗余控制符和/或控制数据在时间上去偏移。
在其它有益效果中,该装置和方法在时间上偏移(和去偏移)多个信道上的冗余控制信息来提供改进了的通信链路上的信息通信。在发生环境噪声或有其它数据破坏源时,时间偏移和冗余信息可以提供一个更为鲁棒的数据链路。信息在多个信道上是冗余的和偏移过的。如果环境噪声或其它误差引起源破坏了一个通道,例如,不是所有的通道都以同样的方式受影响,因此数据可以更容易和更准确地得以恢复。如此,电缆接头,或例如无线链路,和相应的传送和接收通信系统增强了抵抗外界噪音或其它破坏源的能力。本领域的技术人员还可以意识到其它的有益效果。
在一个实施例中,在其它信息中,消隐结束代码也跨越多个通道在时间上分布。如此,对于突发噪声,如果一个消隐结束代码被破坏,所有的消隐结束被破坏的可能性很小。这可以提高信息在采用差分发送器和接收器的总线间传递的鲁棒性。而且,如果信息通过无线多信道(无论是不同频率的、不同代码的还是不同信道的)、光纤信道进行传送,上述方案可以提供改进的误差校正和抗噪音能力。
还描述了一种装置,其可包括显示器、差分接收回路和视频处理回路。该差分接收回路可包括多个差分通道接收回路,该回路在多个差分通道传输回路上接收冗余控制符和控制数据,并在各自的差分通道上的冗余控制符和控制数据在时间上去偏移。差分接收回路也被用来接收与该冗余控制符和控制数据打包在一起的时间偏移的视频数据。视频处理回路从与该冗余控制符和控制数据打包在一起的去偏移过的视频数据中生成了在显示器显示的像素。
差分数据传输回路包括被用来解串行(deserialize)视频数据流以在多个差分通道传输回路上传送的视频流处理回路。多个差分通道传输回路通过各自的差分通道提供冗余帧控制符和控制数据,在多个差分通道传输回路之间在时间上偏移该冗余控制符和控制数据。
在一个实施例中,时间偏移由在各自传输通道中插入延时回路提供。去偏移由在不同通道上的接收端提供的延时元件(如一个或多个flop)提供,以用于抵消在传输端上引起的延时。然而,应当意识到,任何合适的偏移和去偏移结构都可以被采用。
图1表示系统10的一个例子,系统10包括第一装置12,如提供了音频和/或视频或其它合适信息的视频和/或音频装置,该信息要被传送到第二装置14,例如一个LCD显示器、数字电视、手提式装置或其它任何合适的能有效接收来自第一装置12信息的装置。第一装置包括电路,例如一个或多个处理器16或与差分发送器18(这种差分发送器18遵守例如,DisplayPortTM标准)或其它任何合适的差分发送器回路相耦合的离散逻辑,并且在本实施例中在多个各自的差分通道20a-20n上提供了冗余控制符、控制数据和视频和/或音频数据。
通常,DisplayPortTM标准规定数字显示接口标准,其可以连接例如视频和/或音频源装置和相应的显示监视器。例如,一个或多个视频源和相应的显示监视器可以在家庭影院系统、计算机系统或其它任何合适的系统中通过DisplayPortTM通信接口连接起来。
DisplayPortTM连接器可以支持1到4个数据对,其也可以携带频率在例如1.62或2.7千兆比特/秒的音频和时钟信号。双向辅助通道以恒定的1兆比特/秒的速度运行并且作为使用VESA EDID和VESAMCCS标准的主链路管理和装置控制。为了高分清晰度视频,单条电缆可以被用来支持,例如,10千兆比特/秒的前向(forward)链路通道高分辨率监视器。DisplayPortTM连接器包括例如在一个物理层内的三个组件,比如主链路、辅助通道和热插拔检测信号线。热插拔检测信号线仅仅向一个方向(即从接收器(接收装置)到源装置(发送装置))发送数据。当使用者用DisplayPortTM通信接口连接装置时,热插拔检测信号被用于数据交换的启动。热插拔检测也可以被用作中断线以允许接收器得到发送器的注意。
辅助通道以1兆比特/秒的数据速度提供双向数据信号并且通过这个通道发送的数据涉及主链路管理和装置控制。主链路通道(差分/数据对)可以被用来发送不同速度的信息(如视频/音频),不同的速度信息取决于连接电缆的质量、源和接收装置的性能。然而,一旦被指定,相同的速度就被用于所有的通道。装置可以使用,例如,1个、2个或4个通道。所使用的发送速度和通道的数量可以根据显示器的需要确定。主链路只可以沿着从源到信宿这一个方向传送数据。它也支持可选的HDCP内容保护系统,以观看HDTV、视频和其它受保护的内容。DisplayPortTM系统是一个数字显示器接口并且在主链路中,每个通道是一个差分对。源装置可以读取例如接收器中的寄存器并使用该信息来配置主链路。主链路编码,例如,其将8位的字节译成一个10位代码,并且可能有例如1024个10位代码但仅仅有256个数据代码是有效代码。还有大约10个命令代码。数据符和控制符作为通信协议的一部分被发送。一个DisplayPortTM协议的例子的细节,例如,可以在DisplayPortTM Spec 1.0中找到,其内容通过参考并入此处。
差分发送器18在标记为19a-19n的多个差分通道传输回路之间在时间上的偏移(skew)冗余控制符和控制数据。差分通道20a-20n可以被分组为一个电缆,例如该电缆包含一个连接器22和一个连接器24。连接器通过合适的现有技术中公知的连接26和28,被电耦合于差分发送器回路和差分接收器回路。
装置12可以是任何合适的装置,包括但不限于,便携电脑、台式电脑、移动电话、数字音频播放器、数字视频播放器,例如但不限于,DVD播放器、CD ROM播放器、有线电视卡、卫星电视卡或其它任何提供音频和/或视频数据或所需的其它任何合适数据的合适的装置,该数据被发送到装置14。
装置14包括相应的多个差分通道接收器回路30a-30n,其接收发送的冗余控制符、控制数据和在本实施例中,通过各自差分通道20a-20n传输的视频和/或模拟数据。多个差分通道接收器回路30a-30n可以是差分接收回路32的一部分,差分接收回路32被用来在多个差分通道传输回路19a-19n之间的冗余控制符、控制数据和视频和/或模拟信息在时间上去偏移(de-skew)。视频数据可以绑定冗余控制符和控制数据。
尽管没有示出,但装置12也可以包括一个差分接收器回路32从而其作为一个发送接收器。装置14也可以,如果需要的话,包括一个差分传输回路18。
装置14包括可操作地与多个差分通道接收器回路30a-30n相耦合的电路(例如一个或多个处理器34),用来接收去偏移的信息并在显示器36上生成像素信息以进行显示。处理器16和34可以是任何合适的处理装置,包括但不限于,一个或多个DSP、CPU、图像处理芯、其它专用集成电路或任何其它合适的处理电路,无论其被实现为分离的逻辑电路、由处理器运行的软件还是任何合适的结构。在本实施例中,显示器36可以是,例如,一个LCD显示器或任何其它合适的显示器。
参考图2和图3,图2表示了对由例如装置12或其它合适的结构传输的视频进行处理的方法的一个例子。如图所示,方法包括处理视频流以按照需要生成控制符、控制数据、视频数据和/或相应的音频数据(在框图200内示出)。上述操作可以遵守例如DisplayPortTM标准、或遵守任何其它需要的协议或方案。
在框图202中示出,方法包括通过伴随相关的视频数据和/或音频数据在各自的差分通道上发送至少偏移的冗余控制符和/或控制数据。如此,处理器16可以处理视频流来生成控制符、控制数据和视频数据(其被认为通过通信链路或总线48来进行传输)。然后,差分发送器18可通过各自的差分通道19a-19n将在时间上偏移的冗余控制符和控制数据与相关视频数据一起发送到信宿(sink)或接收装置14。
图3表示了接收装置14的操作。在操作过程中,如框图300所示,方法可以包括通过各自的差分通道20a-20n从差分发送器18接收在时间上偏移的冗余控制符和控制数据和相关的视频数据。然后,差分接收器32,或其它合适的结构可以将接收到的偏移冗余控制符和控制数据信息去偏移(如框图302所示)并通过合适的总线44将其传递到处理器34。然后,处理器34或差分接收器32可以执行以冗余信息为基础的误差检测和恢复,这一点会参考图6进行进一步讨论。然后处理器可以恰当地格式化(format)像素信息并在显示器36上显示。应当意识到,上述的操作顺序可以以任何合适的顺序进行,而且根据需要可以重复执行各操作以根据要求在差分通信链路48上传送信息。
图4是一个图表,表示了带有冗余控制符和控制信息的通道间偏移的差分数据传输回路18的一个例子。在本实施例中所示,差分数据传输回路18包括主流源通信路径,例如,其从处理器16接收主流信息。主流源块400向信息包编码器和成帧/多路控制器发送控制信息,比如竖直消隐开始和结束、水平消隐开始和结束、帧计时信息和所需的其它合适的信息。源块400还向时基转换器单元402提供源数据,以将信息从本地流时钟域转化为发送器时钟域,如线402所示。线404指明链路和物理边界,以便于说明。流数据406可包括,例如,显示器上显示的像素信息,或任何其它合适的信息。时转换器向总线转向逻辑电路408输出具有合适的定时布置(timingconfiguration)的数据,总线转向逻辑电路通过相应的差分通道发送电路19a-19n将数据流传递到一个或多个通道20a-20n。每一个差分通道传输回路通过各自的差分通道提供控制符和控制数据410。视频信号也以偏移的方式通过相同的通道进行传送,在图5中对此做了进一步的描述。
为了说明的目的,描述了单个差分通道传送回路,但也应当认识到,电路可以根据要求被恰当地共享或复用以提供必需的功能。例如关于通道0所示,差分通道传送回路19a包括多路复用控制逻辑电路412,其从主流源块400中接收主流视频定时信息,例如串流率、视频定时信息。差分通道传送回路也可以包括数据打包器(packer)414、限定器/伪数据填充器(dummy data stuffer)416和二级数据音频打包器418。多路复用器420由来自多路控制电路的合适的控制信息422控制以输出来自打包器414的打包数据、来自限定器(delimiter)/填充器416的伪数据或限定信息或来自音频打包器418的音频包。如果需要的话,使用系统信息426也可以使用加密块424。
差分通道传输回路19a还包括一个通道偏移回路428,在此实施例中它包括一个延时级(delay stage),如一个flop,或一个或多个晶体管或任何其它合适的延时结构,它将从多路复用器420输出到与每个各自通道相关的发送级430的信息延迟。延时级428被按行置于每个通道的并行到串行转换级432之前,而且在本实施例中,还位于搅频器(rambler)434和编码器436之前。然而,应当意识到,它可以被防止到任何合适的位置。延时级428在多个差分通道传输回路19a-19n之间在时间上偏移了冗余控制符和控制数据(跨越各通道的冗余)。相对于相邻通道,延时级428被按行置于每个通道的并行到串行转换级432之前。如此,对于一个相邻的通道,每一个相邻通道都有与其相关的时间平移或延迟。在本实施例中,差分通道传输回路19a和其它传输回路(直到19n)在相邻的通道之间插入例如两个时钟周期的偏移。然而,可以使用任何合适的延时。另外,其中一个通道可能不包括延时级,但各相邻通道每个均包括延时级,所以跨越该多个通道的信息发送之间存在时间上的偏置(offset)或偏移。例如,如果延时级被放在其它通道上,那么延时级428可能就不必要了。
如果需要,另一条路径通过二级数据包源块440来负责二级数据包,例如从处理器16发出的音频包。二级数据包源块440控制音频格式、采样速度和坐标以及音频数据流配置的其它方面。时基转换器440将该二级数据包数据转化到相应的时间域,并且来自主流源和二级数据包源400和440的信息均被传递到信息包解码器444。多路复用器443从信息包编码器444或二级数据包或时间校正信息内选择信息,并发送至总线转向逻辑448,该总线转向逻辑448将该二级数据信息传送至多个通道。相应地,二级数据音频打包器418与总线转向逻辑448相耦合,而且在每一个差分通道传输回路内也提供了相应的逻辑。如果需要,在多路复用器443和总线转向逻辑448之间可以使用可选的编码器450,例如现有技术中已知的使用误差校正代码的编码器450。现有技术中还知道,发送器430是差分信号发送器。
图中还显示了,通道偏移回路461包括延时级(该延时级被按行置于多个差分通道传输回路19b中的至少一个内)和第二延时阶段462(被按行置于该多个差分通道传输回路的另一个内,如回路19n),并且第一和第二延时级针对每一个冗余控制符和控制数据的通道在时间上产生不同的延时。例如,延时级462可以相对通道0产生一个六个时钟周期的延时,其中其它介入的传输回路(假定四个通道)针对通道0会产生一个两个时钟和四个时钟的延时。或者,通道0可包括一个非零延时且其它每一个通道可包括相对于通道0在时间上的平移,以提供一个正在跨越各通道被发送的信息的时间上的偏移。
差分数据传输回路18包括一个为差分通道传输回路19a输出视频控制符、控制数据和相关的视频数据包的数据打包回路465。附加的限定器和打包器可以被用于每一条通道以提供多个差分通道传输回路。总线转向逻辑408作为视频流处理回路,其对视频数据流进行解串行(deserialize)以在多个差分通道传输回路上进行传送。延时回路462和例如与差分通道传输回路19b和19c相关的其它延时回路(例如,如所示的延时级463和461)每一个都与不同的差分通道传输回路(例如,19n-19a)相关,且可用于在多个差分通道传输回路之间在时间上偏移(比如延迟)冗余控制符和控制数据。
如上所述,控制符可包括如代表垂直显示阶段的行的最后一个有效像素的数据(BS),和在垂直显示阶段的行的第一个有效像素的数据(BE)且控制数据可包括例如,代表视频流处于垂直显示阶段还是垂直消隐阶段、视频流是交错视频的奇数域还是偶数域的数据,或其它合适的信息。
再参考图5,该图表示了在多个差分通道传输回路之间在时间上被偏移过的冗余控制符和控制数据410。如图所示,冗余控制符500和502在多个差分通道传输回路之间在时间上被偏移了,且冗余控制数据504也在多个差分通道传输回路之间在时间上被偏移了。在本实施例中,视频数据508在控制符500和502之间被传送。本实施例中的视频数据跨越多个通道是不冗余的,但如果需要的话是可以冗余的。在本实施例中显示为像素信息508的信息包括数据符和填充符以填充发送单元,从而通过多个通道视频的整个显示行就被发送出去了。零插入位512也可以被包括在控制符500和502之间作为信息的一部分。在本实施例中,控制数据504总是作为结构的一部分在BS或控制符502之后被发送。一个新的扫描行由以下控制符500表示。举例言之,当没有音频流被传输时,MAUD7:0可以被设置为00H。当没有视频流被传输时,MVID7:0可被设置为00H。在一行像素数据的最后符号时间中,可能没有足够的像素数据来在链路的所有通道上提供数据。这时发送器向那些位(也被称为零插入位512)发送零。紧接着控制符的一行数据的最后符号期间,控制符BS被插入在链路的所有通道上,但以偏置(offset)的方式。接收器,在知道最初显示器的每一个水平行的有效像素的数量的情况下,将零插入位作为”无关”位舍弃。一个合适的通信接口(例如DisplayPortTM标准)的一个实施例的操作特点可以在DisplayPortTM1.0标准中找到,将其通过参考并入此处。任何其它合适的通信协议也可以根据需要采用。
如VB-ID表示的控制数据的一个例子,例如,其指示主视频流处于垂直显示阶段还是垂直消隐阶段,主视频流是交错视频的奇数域还是偶数域,主视频流是交错的还是非交错的,或是否静音音频信道,或任何其它合适的信息。控制数据的M代表视频流的时基恢复值。而且,如果需要,控制多路复用逻辑412可被配置为在各信道之间提供偏移过的信息,而不是使用内置(inline)延时元件结构以在各信道之间产生时间偏移。
而且,通道偏移回路也可以是,通过利用可选择的延时级的矩阵或从该技术中已知的基于寄存器或不基于寄存器的任何合适的可编程延时回路结构,在各相邻通道之间为冗余控制符和控制数据提供时间上不同的延时的可编程的延时回路。
由于通过每一个通道正在发送的信息在相邻的通道之间在时间上被偏移,如果提供了一个更稳固的通信链路和接口,除其它优势之外,如果发生噪音破坏或任何其它数据破坏的情况,冗余信息如冗余控制符和控制数据就被发送。
图6表示了一个相应的差分接收回路32的一个例子,其具有与差分数据传输回路19a-19n相应的差分通道接收器回路30a和30n。差分接收回路32包括多个差分通道接收器回路30a-30n,其通过各自的差分通道接收冗余控制符和控制数据,并以不超过必要为限,对冗余控制符和控制数据进行去偏移,并在多个差分通道接收器回路之间发送数据。这可以通过采用恰当的差分通道接收器回路、相应的反向延时回路来完成。如所示,如果在发送端在通道0和n之间(假定有四个通道且通道0上没有延时)有一个六个时钟的信号延时,那么差分通道接收器回路30n不需要包括延时级,但差分通道接收器回路30a可包括一个六个时钟的延时级600,从而相应的解包器(unpacker)回路618和620和其它回路在恰当的时间得到合适的信息以在显示器上输出一个或多个显示帧。
如所示,通道去偏移回路600包括延时级,其按行(in line)位于每个通道的串行到并行转换级606之后。在本实施例中,通道1或差分通道接收器回路30b(未示出)也包括一个延时级,所以它针对差分通道接收器回路30a和30c(也没有示出)产生冗余控制符和控制数据在时间上的不同延时。这样的回路没有示出,因为他们在图6中有相似结构的表示。如此,为了合适地处理接收到的信息,接收器端针对发送的信息的延时的去除以相对或相反的方式进行操作。如上所述,与每一个各自差分通道接收器回路相关联的通道去偏移回路根据需要可以是可编程的和不可编程的,相应于在对应通道上引入的延时。
如所示,差分数据接收回路30a包括接收偏移的冗余控制符和控制数据410的接收器级604,且还包括串行到并行转换器606、解码器608、反倒频器610、解密块612(如果需要的话)、多路信号分离器614、多路分配控制回路616、解包器618和二级包解包器620。总线转向逻辑622接收到解包的视频数据并将其作为流数据传送到主流接收回路644以进行显示或由处理器34进行其它处理。主流接收回路644与接收逻辑有接口并产生视频流控制信号,如消隐信息和水平和垂直同步信息。相似的操作在其它差分数据接收回路中执行,且二级数据(如音频数据)被处理块650处理以产生二级数据652以输出到处理器34。应当意识到,处理块650可采取任何合适的形式并解码二级包数据以输出到处理器34。时基恢复单元652如果需要也可以被采用。所示接收器30n包括一个延时级680,如果发送器延时级428被采用时,接收器30n可包括延时级680。
以冗余信息为基础的误差校正和恢复逻辑654分析跨越各通道的冗余信息。为了提高对链路上的误差的抗干扰性,接收器能够比较多个通道上的去偏移控制符以查明它们是否全部匹配。如果冗余控制符不全部匹配,那么接收器能采用误差恢复方法,如表决逻辑,或决定怎样在预期的环境中进行处理。例如在视频流中,BS和BE控制符的相对定时是相对可预见的。如果至少一条通道在近乎准确的时间位取得这样一个控制符,那么可以推断对所有通道来说都是有效的。然而,如果一个控制符在仅仅一条通道上在非常意外的时间到来,那么它被推断为无效的。然而,如果匹配的3或4个控制符在意外的时间到来,接收器会决定这是有效的控制符,这表明在预期视频定时上产生了改变。本领域的技术人员可以意识到许多其它误差恢复的方法。对于控制数据,跨越多个通道的冗余也能被用于如上针对控制符所述的非常相似的误差检测和恢复系统。
在两通道模式的DisplayPort中,控制符在每一条通道上被发送两次,且在两通道之间带有相同的两个符号时期偏移。这意味着无论在四通道还是两通道模式下操作,误差检测和恢复系统将总要求四个控制符。这允许在两通道模式下有与四通道模式下可得到的相似水平的抗干扰性。
如上所述,采用不同信道类型而非差分信号的发送器回路和相应的接收器回路也是可预期的。例如无线信道可被用于通过采用在此描述的冗余信息和时间偏移操作来进行音频和视频通信。接收各自信道上的冗余控制信息和在多个接收器回路之间被用于去偏移控制信息的多个接收器回路可以被使用。同样地,数据传输回路包括被用于在各自信道上提供冗余控制信息和被用于在多个传输回路之间在时间上偏移冗余控制信息的多个传输回路。
除了其它优势,发送时间偏移控制信息和/或其它信息可增加视频显示链路或其它合适的链路的抗干扰性。在多个通道上的冗余控制信息的偏移可对由于噪音或其它原因引起的破坏提供改进的回复性(resilence)。所述接收器也包括相应的通道延时以得到接收器接收到的信息的同步,从而接收器可以合适地处理偏移信息。另外,应当意识到,非冗余数据的偏移如果需要的话也可以被采用。另外,应当意识到,非显示数据也可以通过链路进行通信且可以被偏移然后去偏移,如上所述。上述的延时,可以与链路符号时钟或任何其它合适的时间帧相似。
本发明的上述详细的描述和其中描述的实施例是为了说明和描述的目的来陈述的,并非用于限定。因此预期本发明涵盖了任何和所有的落入了上面揭示的和在此权利要求中声明的基本的、隐含的原则的精神和范围内所作的修改、变动或等同。
Claims (30)
1.一种差分数据传输回路,包括:
多个差分通道传输回路,可用于通过各自的差分通道提供冗余控制符和控制数据中的至少一项,且可用于在多个差分通道传输回路之间在时间上偏移该冗余控制符和该控制数据。
2.根据权利要求1所述的差分数据传输回路,包括通道偏移回路,该通道偏移回路是由相对于相邻通道,被按行置于该多个差分通道传输回路的至少一个中的每个通道的并行到串行转换级之前的延时级组成的。
3.根据权利要求1所述的差分数据传输回路,包括通道偏移回路,该通道偏移回路是由被按行置于该多个差分通道传输回路中的至少一个的第一延时级和被按行置于该多个差分通道传输回路中的至少另一个的第二延时级组成的,其中该第一和第二延时级产生该冗余控制符和该控制数据在时间上的不同延时。
4.根据权利要求1所述的差分数据传输回路,包括通道偏移回路,该通道偏移回路是由被用来产生在相邻通道之间的冗余控制符和控制数据在时间上的不同延时的可编程延时回路组成的。
5.一种差分接收回路,包括:
多个差分通道接收器回路,其通过各自的差分通道接收冗余控制符和控制数据中的至少一项,并且用于对该多个差分通道接收器回路之间的冗余控制符和控制数据在时间上去偏移。
6.根据权利要求5所述的差分接收回路,包括通道去偏移回路,该通道去偏移回路是由,在该多个差分通道接收回路的至少一个中,相对于相邻通道,被按行置于每个通道的串行到并行转换级之后的延时级组成的。
7.根据权利要求5所述的差分数据接收器回路,包括通道去偏移回路,该通道去偏移回路是由被按行置于该多个差分通道接收器回路的至少一个中的第一延时级和被按行置于该多个差分通道传输回路中的至少另一个的第二延时级组成的,其中该第一和第二延时级产生该冗余控制符和该控制数据在时间上的不同延时。
8.根据权利要求5所述的差分数据接收器回路,包括一个通道去偏移回路,该通道去偏移回路是由被用于在相邻的通道之间产生该冗余控制符和该控制数据的时间上的不同延时的可编程延时回路组成的。
9.根据权利要求5所述的差分数据接收器回路,包括基于冗余信息的误差校正和恢复逻辑,其被用于基于该冗余控制符和该控制数据产生像素信息以进行显示。
10.一种差分数据传输回路,包括:
被用于提供视频数据流以通过多个差分通道传输回路进行通讯的视频流处理回路;
被用于为该多个差分通道传输回路中的每一个输出视频控制符、控制数据和相关的视频数据包的数据打包回路;
多个延时回路,其中的每个与不同的差分通道传输回路相联系且被用于在多个差分通道传输回路之间在时间上偏移该冗余控制符和该控制数据。
11.根据权利要求10所述的差分数据传输回路,其中该控制符由代表垂直显示期间的行的最后有效像素和垂直显示期间的行的第一有效像素的数据组成,且其中该控制数据包括代表视频流处于垂直显示阶段还是垂直消隐阶段,以及视频流是交错视频的奇数域还是偶数域的数据。
12.一种装置,包括:
显示器;
差分接收回路,其包括多个差分通道接收器回路,该差分通道接收器回路通过各自的差分通道接收冗余控制符和控制数据中的至少一项,且被用于对多个差分通道传输回路之间的冗余控制符和控制数据在时间上去偏移,也可被用于接收与该冗余控制符和该控制数据打包在一起的视频数据;以及
视频处理回路,可操作地与显示器耦合,且用于从与该冗余控制符和该控制数据打包在一起的视频数据中生成像素以在该显示器上显示。
13.根据权利要求12所述的装置,其中该差分接收回路包括通道去偏移回路,该通道去偏移回路是由相对于临近通道,被按行置于该多个差分通道接收回路的至少一个中的每个通道的串行到并行转换级之后的延时级组成的。
14.根据权利要求12所述的装置,其中该差分接收回路包括通道去偏移回路,该通道去偏移回路是由被按行置于该多个差分通道接收器回路的至少一个中的第一延时级和被按行置于该多个差分通道接收器回路的至少另一个中的第二延时级组成的,其中该第一和第二延时级产生该冗余控制符和该控制数据在时间上的不同延时。
15.根据权利要求12所述的装置,其中该差分接收回路包括通道去偏移回路,该通道去偏移回路由被用于在相邻的通道之间产生该冗余控制符和该控制数据的在时间上的不同延时的可编程延时回路组成。
16.根据权利要求12所述的装置,其中该差分接收回路包括基于冗余信息的误差校正和恢复逻辑,其被用于基于该冗余控制符和该控制数据产生像素信息以进行显示。
17.一种系统,包括:
第一装置,其包括多个差分通道传输回路,该多个差分通道传输回路被用于通过各自的差分通道提供冗余控制符和控制数据中的至少一项,并被用于在该多个差分通道传输回路之间在时间上偏移该冗余控制符和该控制数据;以及
第二装置,其包括多个差分通道接收器回路,该多个差分通道接收器回路被用于通过各自的差分通道接收传送的该冗余控制符和控制数据,并被用于在该多个差分通道接收器回路之间在时间上去偏移该冗余控制符和该控制数据。
18.根据权利要求17所述的系统,其中该差分数据传输回路包括通道偏移回路,该通道偏移回路是由被按行置于该多个差分通道传输回路的至少一个中的第一延时级和被按行置于该多个差分通道传输回路的至少另一个中的第二延时级组成的,其中该第一和第二延时级产生该冗余控制符和该控制数据在时间上的不同延时。
19.一种处理视频的方法,包括:
处理视频流以产生控制符、控制数据和视频数据中的至少一项;和
将在时间上偏移的冗余控制符和控制数据中的至少一项通过各自的差分通道与相关视频数据一起传输。
20.根据权利要求19所述的方法,包括:
通过各自的差分通道接收冗余控制符、控制数据和相关的视频数据中的至少一项;以及
在时间上对该冗余控制符和该控制数据去偏移。
21.根据权利要求20所述的方法,包括:
基于该冗余控制符和该控制数据生成像素信息以进行显示;以及
在显示器上显示基于产生的像素信息的像素。
22.一种数据传输回路,包括:
多个传输回路,其被用于通过各自的信道至少提供冗余控制信息并用于在多个传输回路之间在时间上偏移该冗余控制信息。
23.根据权利要求22所述的数据传输回路,包括信道偏移回路,该信道偏移回路是由相对于另一个信道,在该多个信道传输回路中的至少一个中的延时级组成的。
24.根据权利要求22所述的数据传输回路,包括信道偏移回路,该信道偏移回路是由被按行置于该多个信道传输回路中的第一延时级和被按行置于该多个信道传输回路中的第二延时级组成的,其中该第一和第二延时级产生该冗余控制符和该控制数据在时间上的不同延时。
25.根据权利要求22所述的数据传输回路,包括信道偏移回路,该信道偏移回路是由被用来在各信道之间产生该冗余控制信息在时间上的不同延时的可编程的延时回路组成的。
26.一种接收回路,包括:
多个接收器回路,其通过各自的通道接收冗余控制信息且被用于对多个接收器回路之间的冗余控制信息在时间上去偏移。
27.根据权利要求26所述的接收回路,包括信道去偏移回路,该信道去偏移回路是由关于另一个信道,在该多个接收回路中的至少一个中的延时级组成的。
28.根据权利要求27所述的接收回路,包括通道去偏移回路,该通道去偏移回路是由被按行置于该多个差分通道接收器回路中的至少一个的第一延时级和被按行置于该多个差分通道接收器回路中至少另一个的第二延时级组成的,其中该第一和第二延时级产生该冗余控制信息在时间上的不同延时。
29.根据权利要求26所述的接收回路,包括通道去偏移回路,该通道去偏移回路是由被用于在各通道之间产生该冗余控制信息在时间上的不同延时的可编程延时回路组成的。
30.根据权利要求26所述的接收回路,包括基于冗余信息的误差校正和恢复逻辑,其被用于基于该冗余控制信息产生像素信息以进行显示。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/743,479 | 2007-05-02 | ||
US11/743,479 US8037370B2 (en) | 2007-05-02 | 2007-05-02 | Data transmission apparatus with information skew and redundant control information and method |
PCT/CA2008/000838 WO2008134873A1 (en) | 2007-05-02 | 2008-05-02 | Data transmission apparatus with information skew and redundant control information and method |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101690174A true CN101690174A (zh) | 2010-03-31 |
CN101690174B CN101690174B (zh) | 2013-10-02 |
Family
ID=39939489
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008800233733A Active CN101690174B (zh) | 2007-05-02 | 2008-05-02 | 带有信息偏移和冗余控制信息的数据传输装置和方法 |
Country Status (6)
Country | Link |
---|---|
US (2) | US8037370B2 (zh) |
EP (2) | EP3297271B1 (zh) |
JP (1) | JP5010733B2 (zh) |
KR (1) | KR101514413B1 (zh) |
CN (1) | CN101690174B (zh) |
WO (1) | WO2008134873A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102098453A (zh) * | 2010-12-13 | 2011-06-15 | 广东威创视讯科技股份有限公司 | 一种多屏处理器级联扩展系统的视频流控制系统 |
CN104538000A (zh) * | 2015-01-08 | 2015-04-22 | 北京集创北方科技有限公司 | 一种端对端接口协议实现面板系统低功耗的方法 |
CN111162815A (zh) * | 2019-12-24 | 2020-05-15 | 深圳市优必选科技股份有限公司 | 一种全双工通信电路及全双工通信装置 |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8037370B2 (en) * | 2007-05-02 | 2011-10-11 | Ati Technologies Ulc | Data transmission apparatus with information skew and redundant control information and method |
US8031199B2 (en) * | 2007-05-31 | 2011-10-04 | Dell Products L.P. | System and method for interfacing graphical information with an information handling system wireless transceiver |
JP4805900B2 (ja) * | 2007-11-30 | 2011-11-02 | ザインエレクトロニクス株式会社 | 映像信号送信装置、映像信号受信装置及び映像信号伝送システム |
US9036081B2 (en) * | 2007-11-30 | 2015-05-19 | Thine Electronics, Inc. | Video signal transmission device, video signal reception device, and video signal transmission system |
US8355027B2 (en) * | 2008-06-26 | 2013-01-15 | Dell Products L.P. | System and method for presenting visual information at plural display devices |
US8274501B2 (en) * | 2008-11-18 | 2012-09-25 | Intel Corporation | Techniques to control self refresh display functionality |
JP5381049B2 (ja) * | 2008-12-01 | 2014-01-08 | 富士通株式会社 | 送信装置、および受信装置 |
US8274311B2 (en) * | 2009-02-27 | 2012-09-25 | Yonghua Liu | Data transmission system and method |
US8860888B2 (en) | 2009-05-13 | 2014-10-14 | Stmicroelectronics, Inc. | Method and apparatus for power saving during video blanking periods |
US20110007066A1 (en) * | 2009-07-10 | 2011-01-13 | Chin-Tien Chang | Data transmitting method for transmitting data between timing controller and source driver of display and display using the same |
US8432408B2 (en) * | 2010-04-07 | 2013-04-30 | Synaptics Incorporated | Data rate buffering in display port links |
US9052902B2 (en) * | 2010-09-24 | 2015-06-09 | Intel Corporation | Techniques to transmit commands to a target device to reduce power consumption |
US8750176B2 (en) * | 2010-12-22 | 2014-06-10 | Apple Inc. | Methods and apparatus for the intelligent association of control symbols |
JP5770383B2 (ja) * | 2011-09-30 | 2015-08-26 | インテル コーポレイション | 高速通信リンクのトレーニング中に電源ノイズを低減する方法及びシステム |
US9838226B2 (en) | 2012-01-27 | 2017-12-05 | Apple Inc. | Methods and apparatus for the intelligent scrambling of control symbols |
US8897398B2 (en) * | 2012-01-27 | 2014-11-25 | Apple Inc. | Methods and apparatus for error rate estimation |
CN104303424B (zh) * | 2012-03-08 | 2017-03-08 | 鼎盛油田技术有限公司 | 数据通信系统 |
DE102012216075A1 (de) * | 2012-09-11 | 2014-03-13 | Siemens Convergence Creators Gmbh | System zur Erfassung von Signaldaten |
US9450790B2 (en) | 2013-01-31 | 2016-09-20 | Apple Inc. | Methods and apparatus for enabling and disabling scrambling of control symbols |
US8917194B2 (en) | 2013-03-15 | 2014-12-23 | Apple, Inc. | Methods and apparatus for context based line coding |
US9210010B2 (en) | 2013-03-15 | 2015-12-08 | Apple, Inc. | Methods and apparatus for scrambling symbols over multi-lane serial interfaces |
US10185621B2 (en) * | 2013-05-20 | 2019-01-22 | ATI Technologies ULD | Method and apparatus for providing a display stream embedded with non-display data |
US10505837B1 (en) * | 2013-07-09 | 2019-12-10 | Altera Corporation | Method and apparatus for data re-packing for link optimization |
JP6667847B2 (ja) * | 2016-08-12 | 2020-03-18 | ザインエレクトロニクス株式会社 | 受信装置および送受信システム |
JP2024038741A (ja) * | 2022-09-08 | 2024-03-21 | ザインエレクトロニクス株式会社 | 送信装置、受信装置および送受信システム |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4179657A (en) * | 1958-08-28 | 1979-12-18 | The United States Of America As Represented By The Secretary Of The Air Force | Anti-jamming communication system |
US3755628A (en) * | 1970-12-04 | 1973-08-28 | United Aircraft Corp | Time diversity, multi-redundant data synchronized transmission system |
US4117448A (en) * | 1977-04-13 | 1978-09-26 | Western Geophysical Company Of America | Seismic telemetric system for land operations |
US4963967A (en) * | 1989-03-10 | 1990-10-16 | Tektronix, Inc. | Timing audio and video signals with coincidental markers |
JPH04298182A (ja) * | 1991-03-27 | 1992-10-21 | Sanyo Electric Co Ltd | 映像信号処理回路 |
US5446914A (en) * | 1992-12-22 | 1995-08-29 | National Semiconductor Corporation | Twisted pair and attachment unit interface (AUI) coding and transceiving circuit with full duplex, testing, and isolation modes |
US5583562A (en) * | 1993-12-03 | 1996-12-10 | Scientific-Atlanta, Inc. | System and method for transmitting a plurality of digital services including imaging services |
JP2639368B2 (ja) * | 1994-12-13 | 1997-08-13 | 日本電気株式会社 | ファクシミリメール装置 |
JP3355894B2 (ja) * | 1995-09-27 | 2002-12-09 | 安藤電気株式会社 | 可変遅延回路 |
US5917461A (en) * | 1996-04-26 | 1999-06-29 | Matsushita Electric Industrial Co., Ltd. | Video adapter and digital image display apparatus |
US6317465B1 (en) | 1998-02-10 | 2001-11-13 | Matsushita Electric Industrial Co., Ltd. | Data transmission system |
TW419924B (en) * | 1998-02-16 | 2001-01-21 | Nippon Telegraph & Telephone | Channel-to-channel skew compensation |
US6256398B1 (en) * | 1998-08-22 | 2001-07-03 | Kenneth H. P. Chang | Encoding and decoding a message within an image |
US6654897B1 (en) * | 1999-03-05 | 2003-11-25 | International Business Machines Corporation | Dynamic wave-pipelined interface apparatus and methods therefor |
DE60031905T2 (de) | 1999-04-02 | 2007-04-12 | Matsushita Electric Industrial Co., Ltd., Kadoma | Vorrichtungen zur Übertragung und Empfang von bewegten Bildern sowie Aufzeichnungsmedium für bewegte Bilder |
AU2091801A (en) | 1999-12-13 | 2001-06-18 | Motorola, Inc. | Method and system for reducing data errors in digital communications |
JP2002094423A (ja) * | 2000-09-18 | 2002-03-29 | Toshiba Corp | タイムダイバーシチ伝送システムとこのシステムに用いられる送信装置及び受信装置 |
JP2002374312A (ja) * | 2001-06-18 | 2002-12-26 | Matsushita Electric Ind Co Ltd | 差動信号遅延装置、並びに、それを用いた受信装置及び通信システム |
US7072291B1 (en) * | 2001-08-23 | 2006-07-04 | Cisco Technology, Inc. | Devices, softwares and methods for redundantly encoding a data stream for network transmission with adjustable redundant-coding delay |
JP2003152787A (ja) * | 2001-11-15 | 2003-05-23 | Kddi Corp | 複数経路ファイル伝送装置 |
JP2003218835A (ja) * | 2002-01-18 | 2003-07-31 | Mitsubishi Electric Corp | スペクトル拡散送信装置及びスペクトル拡散受信装置 |
EP1553745A1 (en) * | 2004-01-08 | 2005-07-13 | Alcatel | Method for transmitting voice, image and/or video data over an IP network using dual coding and corresponding communication system |
US7493509B2 (en) * | 2004-12-10 | 2009-02-17 | Ati Technologies Ulc | Intra-pair differential skew compensation method and apparatus for high-speed cable data transmission systems |
US7899170B2 (en) * | 2005-04-28 | 2011-03-01 | Apple Inc. | Multi-participant conference setup |
US7590756B2 (en) * | 2005-05-13 | 2009-09-15 | Itt Manufacturing Enterprises, Inc. | Method and system for transferring data in a communications network using redundant communication paths |
US7233170B2 (en) * | 2005-08-25 | 2007-06-19 | International Business Machines Corporation | Programmable driver delay |
US8037370B2 (en) | 2007-05-02 | 2011-10-11 | Ati Technologies Ulc | Data transmission apparatus with information skew and redundant control information and method |
-
2007
- 2007-05-02 US US11/743,479 patent/US8037370B2/en active Active
-
2008
- 2008-05-02 CN CN2008800233733A patent/CN101690174B/zh active Active
- 2008-05-02 JP JP2010504408A patent/JP5010733B2/ja active Active
- 2008-05-02 EP EP17193171.0A patent/EP3297271B1/en active Active
- 2008-05-02 EP EP08748240.2A patent/EP2168373B1/en active Active
- 2008-05-02 KR KR1020097025206A patent/KR101514413B1/ko active IP Right Grant
- 2008-05-02 WO PCT/CA2008/000838 patent/WO2008134873A1/en active Application Filing
-
2011
- 2011-09-06 US US13/226,027 patent/US8312328B2/en active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102098453A (zh) * | 2010-12-13 | 2011-06-15 | 广东威创视讯科技股份有限公司 | 一种多屏处理器级联扩展系统的视频流控制系统 |
CN104538000A (zh) * | 2015-01-08 | 2015-04-22 | 北京集创北方科技有限公司 | 一种端对端接口协议实现面板系统低功耗的方法 |
CN104538000B (zh) * | 2015-01-08 | 2018-03-02 | 北京集创北方科技股份有限公司 | 一种面板显示系统的视频流数据传输方法 |
CN111162815A (zh) * | 2019-12-24 | 2020-05-15 | 深圳市优必选科技股份有限公司 | 一种全双工通信电路及全双工通信装置 |
Also Published As
Publication number | Publication date |
---|---|
EP2168373A4 (en) | 2012-08-01 |
JP5010733B2 (ja) | 2012-08-29 |
KR101514413B1 (ko) | 2015-04-22 |
EP2168373B1 (en) | 2017-09-27 |
US8312328B2 (en) | 2012-11-13 |
EP3297271A1 (en) | 2018-03-21 |
US8037370B2 (en) | 2011-10-11 |
CN101690174B (zh) | 2013-10-02 |
US20080273602A1 (en) | 2008-11-06 |
KR20100020952A (ko) | 2010-02-23 |
EP2168373A1 (en) | 2010-03-31 |
EP3297271B1 (en) | 2019-08-21 |
US20110320890A1 (en) | 2011-12-29 |
JP2010525689A (ja) | 2010-07-22 |
WO2008134873A1 (en) | 2008-11-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101690174B (zh) | 带有信息偏移和冗余控制信息的数据传输装置和方法 | |
US7477169B2 (en) | Robust control/delineation in serial streams | |
CN101053165B (zh) | 用于处理无线数字多媒体的方法和系统 | |
US8397272B2 (en) | Multi-stream digital display interface | |
CN101304420B (zh) | 通过单信号线的内容受保护的数字链路 | |
EP1836783B1 (en) | Methods and apparatus for optical wireless communication | |
JP3984590B2 (ja) | サイドチャネルデータの送信方法およびその送信システム | |
US8589770B2 (en) | Robust control/delineation in serial streams | |
US8000351B2 (en) | Source synchronous link with clock recovery and bit skew alignment | |
US20070242062A1 (en) | EDID pass through via serial channel | |
US8332518B2 (en) | Bidirectional communication protocol between a serializer and a deserializer | |
US9559882B2 (en) | Apparatus and methods for flexible provision of control data in large data structures | |
KR100814223B1 (ko) | 트리 구조를 갖는 시스템에서 사용하기 위한 통합 어드레싱방식 | |
JPH1174856A (ja) | データ転送システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |