CN101661726A - 补偿图像数据的方法和设备以及具有所述设备的显示装置 - Google Patents

补偿图像数据的方法和设备以及具有所述设备的显示装置 Download PDF

Info

Publication number
CN101661726A
CN101661726A CN200910203102A CN200910203102A CN101661726A CN 101661726 A CN101661726 A CN 101661726A CN 200910203102 A CN200910203102 A CN 200910203102A CN 200910203102 A CN200910203102 A CN 200910203102A CN 101661726 A CN101661726 A CN 101661726A
Authority
CN
China
Prior art keywords
data
view data
cache memory
offset
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200910203102A
Other languages
English (en)
Inventor
田炳吉
金宇哲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN101661726A publication Critical patent/CN101661726A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/06Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/121Frame memory handling using a cache memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/127Updating a frame memory using a transfer of data from a source area to a destination area
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/04Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Liquid Crystal (AREA)

Abstract

一种补偿图像数据的方法和设备以及具有所述设备的显示装置。在补偿图像数据的方法中,当接收的数据与存储在高速缓冲存储器中的先前的数据实质上相同时停用存储了与接收的图像数据对应的补偿数据的查找表(LUP)存储器。将与存储在高速缓冲存储器中的先前的图像数据对应的补偿数据输出为与接收的图像数据对应的补偿数据。保持存储在高速缓冲存储器中的先前的图像数据和补偿数据。

Description

补偿图像数据的方法和设备以及具有所述设备的显示装置
技术领域
本发明涉及一种补偿图像数据的方法、用于补偿数据的设备和具有所述设备的显示装置。更具体地,本发明涉及一种能降低能耗的补偿图像数据的方法、用于补偿图像数据的设备以及具有所述设备的显示装置。
背景技术
液晶显示(LCD)装置通常包括LCD面板和背光组件。LCD面板使用液晶的透光率来显示图像。背光组件向LCD面板提供光。
LCD面板包括阵列基底、滤色器基底和液晶层。阵列基底包括多个像素电极和多个与像素电极电连接的薄膜晶体管。滤色器基底包括共电极和多个滤色器。液晶层被插入在阵列基底和滤色器基底之间。在像素电极和共电极之间产生电场以改变液晶层的液晶分子的排列,从而改变液晶层的透光率。当透光率被增大到最大透光率时,LCD面板显示高亮度的白色图像。然而,当透光率被降低到最小透光率时,LCD面板显示低亮度的黑色图像。
为了提高LCD装置的图像显示质量,已开发了自适应颜色校正(ACC)技术和动态电容补偿(DCC)技术。在ACC技术中,适应图像的颜色以提高图像显示质量。在DCC技术中,提高液晶分子的响应时间以提高图像显示质量。在ACC和DCC技术中,将映射输入数据的补偿数据存储在作为查找表(LUT)的存储器(诸如,只读存储器(ROM)或随机存取存储器(RAM))中,并且输出存储的与输入数据对应的补偿数据。当将从外部提供的输入数据应用到LCD面板时,输出存储在LUT中的与输入数据对应的补偿数据。补偿数据对液晶分子的颜色和响应时间进行补偿。
在驱动LCD装置的同时对LCD面板实时地应用输入数据。存储器实时连续地操作以读出与输入数据对应的补偿数据。在LCD装置操作的同时存储器连续地操作。因此,当将LCD装置用于移动终端时,会极大地增加移动终端的能耗。
发明内容
本发明提供一种能降低能耗的补偿图像数据的方法。
本发明还提供一种用于补偿图像数据的设备。
本发明还提供具有所述设备的显示装置。
本发明的其它特征将在下面的描述中阐明,并且从描述中部分将是清楚的,或可通过本发明的实施而得知。
本发明公开了一种补偿图像数据的方法。当接收的图像数据与存储在高速缓冲存储器中的先前的图像数据实质上相同时,停用存储与接收的图像数据对应的补偿数据的查找表(LUP)存储器。将与存储在高速缓冲存储器中的先前的图像数据对应的补偿数据输出为与接收的图像数据对应的补偿数据。保持存储在高速缓冲存储器中的先前的图像数据和补偿数据。
本发明还公开了一种用于补偿图像数据的设备,所述设备包括:查找表(LUP)存储器、高速缓冲存储器和控制部分。LUP存储器存储与接收的图像数据对应的补偿数据。高速缓冲存储器存储在接收的图像数据之前接收的先前的图像数据和与先前的图像数据对应的补偿数据。当接收的图像数据与存储在高速缓冲存储器中的先前的图像数据实质上相同时,控制部分停用LUT存储器并将高速缓冲存储器中的存储的补偿数据输出为接收的图像数据的补偿数据。
本发明还公开了一种显示装置,所述显示装置包括:时序控制部分、显示面板、数据驱动部分和栅极驱动部分。时序控制部分包括:查找表(LUP)存储器、高速缓冲存储器和存储器控制部分。LUP存储器存储与接收的图像数据对应的补偿数据。高速缓冲存储器存储在接收的图像数据之前接收的先前的图像数据和与先前的图像数据对应的补偿数据。当接收的图像数据与存储在高速缓冲存储器中的先前的图像数据实质上相同时,控制部分停用LUT存储器并将高速缓冲存储器中的存储的补偿数据输出为接收的图像数据的补偿数据。显示面板包括数据线和以与数据线交叉的方向延伸的栅极线。数据驱动部分将补偿数据改变为数据电压并将数据电压输出到数据线。栅极驱动部分将栅极信号输出到栅极线。
应该理解,前面的概括性描述和后面的详细描述都是示例性和解释性的,意图对所要求保护的本发明提供进一步的解释。
附图说明
包含于此以提供对本发明的进一步理解并且构成本说明书的一部分的附图示出了本发明的实施例,并且与描述部分一起用来解释本发明的原理。
图1是示出根据本发明示例性实施例的显示装置的框图。
图2是示出图1中示出的时序控制部分的框图。
图3是示出图2中示出的对补偿部分进行驱动的方法的流程图。
图4是示出图2中示出的存储器控制部分的框图。
图5是示出图4中示出的存储器控制部分的输入/输出信号的时序图。
图6是示出根据本发明示例性实施例的时序控制部分的框图。
图7是示出对图6中示出的补偿部分进行驱动的方法的流程图。
具体实施方式
参照附图来更充分地描述本发明,附图中示出了本发明的示例性实施例。然而,本发明可以以许多不同的形式来实施,而不应该被解释为限于在此阐述的示例性实施例。相反,提供这些实施例,使得本公开是彻底和完整的,并且将本发明的范围充分传达给本领域技术人员。在附图中,为了清晰起见,可以夸大层和区域的尺寸和相对尺寸。
应该理解,当元件或层被称作“在”另一元件或层“上”、“连接到”另一元件或层或“结合到”另一元件或层时,该元件或层可以直接在另一元件或层上、直接连接到另一元件或层或者直接结合到另一元件或层,或者可以存在中间元件或层。相反,当元件被称为“直接在”另一元件或层“上”、“直接连接到”另一元件或层或者“直接结合到”另一元件或层时,不存在中间元件或层。相同的标号始终用来表示相同的元件。如在此使用的,术语“和/或”包括任何以及所有相关列出项目的一个或多个的结合。
应该理解的是,虽然术语第一、第二、第三等会在此使用以描述不同的元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不限于这些术语。这些术语只用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区别开。因此,以下讨论的第一元件、第一组件、第一区域、第一层或第一部分可被称作第二元件、第二组件、第二区域、第二层或第二部分而不脱离本发明的教导。
空间相关的术语,诸如“在...之下”、“在...下面”、“低于”、“在...之上”、“高于”等等,为便于描述可被用于此以描述附图中示出的元件与另一元件或特征与另一特征的关系。应该理解,空间相关的术语旨在包含除附图中示出的方位之外的使用或操作中的装置的不同方位。例如,如果附图中的装置被翻转,那么被描述为在其他元件或特征“之下”或“下面”的元件应被定位为在其他元件或特征“之上”。因此,示例性术语“在...下面”可包括“在...之上”和“在...下面”两种方位。装置可以以其他方式被定位(旋转90度或其他方位),在此使用的空间相关描述符被相应地解释。
在此使用的术语只是为了描述具体的示例性实施例,而不是旨在限制本发明。如在此使用的,除非上下文清楚地指示,否则单数形式旨在也包括复数形式。应该进一步理解,当在本说明中使用术语“包括”时,表明存在陈述的特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或多个其他特征、整体、步骤、操作、元件、组件和/或它们的组合。
除非另外定义,否则所有在此使用的术语(包括技术术语和科学术语)具有与本发明所属领域的普通技术人员所通常理解的意思相同的意思。应该进一步理解,除非这里明确定义,否则术语(如在通用的字典中定义的术语)应该被解释为具有与在有关技术的上下文中的意思一致的意思,并不应该以理想化的或过于正式的意义来解释它们的意思。
以下将参照附图详细解释本发明示例性实施例。
图1是示出根据本发明示例性实施例的显示装置的框图。
参照图1,显示装置包括显示面板100、时序控制部分200、数据驱动部分310和栅极驱动部分330。
显示面板100包括阵列基底(未示出)、相对基底(未示出)和设置在基底之间的液晶层(未示出)。显示面板100还可包括多个数据线DL、多个栅极线GL和多个像素P。栅极线GL以与数据线DL交叉的方向延伸。像素P与数据线DL和栅极线GL电连接。每个像素P包括开关元件TR、液晶电容器CLC和存储电容器CST。
时序控制部分200接收同步信号201和图像数据202。图像数据202是与图像的灰度值对应的数字数据。时序控制部分200使用同步信号201来产生用于驱动显示装置的多个时序信号。例如,时序控制部分200产生用于控制数据驱动部分310的操作的数据控制信号210d和用于控制栅极驱动部分330的操作的栅极控制信号210g。数据控制信号210d可包括水平同步信号、负载信号、反转信号、数据时钟信号等。栅极控制信号210g可包括垂直同步信号、栅极时钟信号、栅极使能信号等。
时序控制部分200输出与输入图像数据202对应的补偿数据202’。时序控制部分200包括查找表(LUT)存储器,在该LUT存储器中与图像数据202对应的补偿数据作为LUT类型。使用多个高速缓冲存储器来降低时序控制部分200的LUT存储器的使用频率,从而可降低时序控制部分200的能耗。
数据驱动部分310基于数据控制信号210d将补偿数据202’改变为模拟数据电压。数据驱动部分310使用伽马电压Vgamma来产生数据电压,并且数据电压被施加到显示面板100的数据线DL。
栅极驱动部分330基于栅极控制信号210g来产生栅极信号。栅极驱动部分330使用开电压Von和闭电压Voff产生栅极信号以将栅极信号施加到显示面板100的栅极线GL。
图2是示出图1中示出的时序控制部分的框图。
参照图1和图2,时序控制部分200包括:时序信号产生部分210、第一数据补偿部分230R、第二数据补偿部分250G和第三数据补偿部分270B。
时序信号产生部分210基于同步信号201来产生数据控制信号210d、栅极控制信号210g和存储器控制信号210m。数据控制信号210d包括用于控制数据驱动部分310的操作的水平同步信号、负载信号、反转信号、数据时钟信号等。栅极控制信号210g包括用于控制栅极驱动部分330的垂直同步信号、栅极时钟信号、栅极使能信号等。存储器控制信号210m包括用于控制第一数据补偿部分230R、第二数据补偿部分250G和第三数据补偿部分270B的时钟信号、读取使能信号等。
第一数据补偿部分230R输出红色补偿数据202’R以补偿红色数据202R。第二数据补偿部分250G输出绿色补偿数据202’G以补偿绿色数据202G。第三数据补偿部分270B输出蓝色补偿数据202’B以补偿蓝色数据202B。
第一数据补偿部分230R包括存储器控制部分230、LUT存储器231、第一高速缓冲存储器234、第二高速缓冲存储器235和抖动部分236。第二数据补偿部分250G和第三数据补偿部分270B中的每一个具有与第一数据补偿部分230R实质上相同的结构。因此,将省略涉及以上提到的元件的进一步的重复解释。
存储器控制部分230控制LUT存储器231、第一高速缓冲存储器234和第二高速缓冲存储器235的操作。
接收的“m”比特的图像数据和对应于输入的图像数据的具有扩展比特的补偿数据在LUT存储器231中被存储为一维LUT类型。例如,10比特补偿数据对应于被扩展了2比特的8比特图像数据。LUT存储器231可以是ROM或RAM。
在当前接收的图像数据之前被接收的图像数据和与先前接收的图像数据对应的先前的补偿数据被存储在第一高速缓冲存储器234和第二高速缓冲存储器235中。
抖动部分236对具有扩展比特的补偿数据进行抖动,从而补偿数据具有原始比特。例如,抖动部分236将补偿数据从10比特抖动到8比特。在图1和图2中,第一数据补偿部分230R包括抖动部分236。或者,第一数据补偿部分230R可不包括抖动部分236,但是数据驱动部分310可包括非线性数模转换器(DAC)以将“n”比特的补偿数据改变为与补偿数据对应的“m”比特的数据电压。
存储器控制部分230将接收的图像数据与存储在第一高速缓冲存储器234和第二高速缓冲存储器235中的图像数据进行比较。当接收的图像数据与存储在第一高速缓冲存储器234或第二高速缓冲存储器235中的图像数据实质上相同时,存储器控制部分230将LUT存储器231的操作改变为停用状态。存储器控制部分230将存储在第一高速缓冲存储器234或第二高速缓冲存储器235中的补偿数据输出为接收的图像数据的补偿数据。
当接收的图像数据与存储在第一高速缓冲存储器234和第二高速缓冲存储器235中的图像数据不同时,存储器控制部分230将LUT存储器231的操作改变为启用状态。LUT存储器231输出与接收的图像数据对应的补偿数据。存储器控制部分230将接收的图像数据和从LUT存储器231输出的补偿数据更新到第一高速缓冲存储器234或第二高速缓冲存储器235。
图3是示出图2中示出的对补偿部分进行驱动的方法的流程图。
参照图2和图3,对存储器控制部分230应用第i个图像数据Di(步骤S101)。存储器控制部分230将存储在第一高速缓冲存储器234和第二高速缓冲存储器235的图像数据和所述第i个图像数据Di进行比较(步骤S103)。例如,第j个图像数据Dj和对应于第j个图像数据Dj的第j个补偿数据D’j被存储在第一高速缓冲存储器234中,其中j小于i。第k个图像数据Dk和对应于第k个图像数据Dk的第k个补偿数据D’k被存储在第二高速缓冲存储器235中,其中k小于i,且k不同于j,其中i、j和k是自然数。
当接收的第i个图像数据Di与第j个图像数据Dj或第k个图像数据Dk实质上相同时,存储器控制部分230停用LUT存储器231的操作(步骤S111)。
存储器控制部分230将存储在第一高速缓冲存储器234中的第j个补偿数据D’j或存储在第二高速缓冲存储器235中的第k个补偿数据D’k输出为第i个图像数据Di的补偿数据D’i(步骤S113)。
存储器控制部分230保持存储在第一高速缓冲存储器234和第二高速缓冲存储器235中的数据(步骤S115)。
当接收的第i个图像数据Di与第j个图像数据Dj和第k个图像数据Dk不同时,存储器控制部分230启用LUT存储器231的操作(步骤S121)。
存储器控制部分230将存储在LUT存储器231中的与第i个图像数据Di对应的补偿数据D’i输出为第i个图像数据Di的补偿数据D’i(步骤S123)。
存储器控制部分230确定第一高速缓冲存储器234和第二高速缓冲存储器235的标志(步骤S124)。当该标志是0时,存储器控制部分230将第i个图像数据Di和补偿数据D’i更新到第一高速缓冲存储器234,并且不更新第二高速缓冲存储器235以保持先前存储的第k个图像数据Dk和先前存储的第k个补偿数据D’k(步骤S125)。随后,存储器控制部分230将所述标志从0改变为1(步骤S127)。
所述标志是指示第一高速缓冲存储器234和第二高速缓冲存储器235的操作的数据。基于所述标志更新第一高速缓冲存储器234或第二高速缓冲存储器235。例如,当所述标志是0时,更新第一高速缓冲存储器234。当所述标志是1时,更新第二高速缓冲存储器235。
在步骤S124中,当所述标志是1时,存储器控制部分230将第i个图像数据Di和补偿数据D’i更新到第二高速缓冲存储器235,而第一高速缓冲存储器234保持先前存储的第j个图像数据Dj和先前存储的第j个补偿数据D’j(步骤S128)。随后,存储器控制部分230将所述标志从1改变为0(步骤S129)。
图4是示出图2中示出的存储器控制部分的框图。图5是示出图4中示出的存储器控制部分的输入/输出信号的时序示图。
参照图4和图5,存储器控制部分230包括比较部分207、控制部分203和计算部分205。比较部分207将存储在第一高速缓冲存储器234中和第二高速缓冲存储器235中的先前存储的数据与输入的图像数据进行比较。
控制部分203产生用于控制时钟信号Clk的时钟控制信号Clk_C以及用于控制读取使能信号RE的读取控制信号RE_C,所述Clk_C和RE_C都被用于控制LUT存储器231的操作。
计算部分205包括与门(AND gate)和或门(OR gate)。所述与门AND接收时钟信号Clk和时钟控制信号Clk_C,并将调整的时钟信号Clk’输出到LUT存储器231。或门OR接收读取使能信号RE和读取控制信号RE_C并将调整的读取使能信号RE’输出到LUT存储器231。
先前的图像数据D1和对应于先前的图像数据D1的补偿数据D’1被存储在第一高速缓冲存储器234中,先前的图像数据D3和对应于先前的图像数据D3的补偿数据D’3被存储在第二高速缓冲存储器235中。以下,将解释实施例,在所述实施例中,接收当前的图像数据D4并且接收的图像数据D4与先前的图像数据D3实质上相同。
比较部分207将接收的图像数据D4与存储在第一高速缓冲存储器234和第二高速缓冲存储器235中的先前的图像数据D1和D3进行比较。控制部分203基于比较的结果来确定接收的图像数据D4与存储在第二高速缓冲存储器235中的先前的图像数据D3之间的等同性。因此,控制部分203产生时钟控制信号Clk_C和读取控制信号RE_C以输出时钟控制信号Clk_C和读取控制信号RE_C。时钟控制信号Clk_C和读取控制信号RE_C对应于接收的图像数据D4分别具有低等级和高等级。
当时钟信号Clk和时钟控制信号Clk_C分别具有高等级时,与门AND输出高等级的信号。当时钟信号Clk和时钟控制信号Clk_C中的至少一个具有低等级时,与门AND输出低等级的信号。因此,与门AND对应于接收的图像数据D4输出具有低等级的修改的时钟信号Clk’。
当读取使能信号RE和读取控制信号RE_C分别具有低等级时,或门OR输出低等级的信号。当读取使能信号RE和读取控制信号RE_C中的至少一个具有高等级时,或门OR输出高等级的信号。因此,或门OR对应于接收的图像数据D4输出具有高等级的修改的读取使能信号RE’。
因此,在基于修改的时钟信号Clk’和读取使能信号RE’来确定对应于接收的图像数据D4的补偿数据的同时,停用LUT存储器231。
因此,当接收的图像数据与存储在第一高速缓冲存储器234或第二高速缓冲存储器235中的图像数据实质上相同时,LUT存储器231不操作,从而可降低能耗。
例如,当诸如随机存取存储器(RAM)、只读存储器(ROM)等的存储器处于不可读取状态时,与低状态的时钟信号对应的存储器的能耗会是存储器全部能耗的5%。然而,当存储器处于可读取状态时,与高状态的时钟信号对应的存储器的能耗会是存储器全部能耗的95%。因此,当可读取状态的周期被降低时,存储器的能耗可被降低。具体地,使用有限地电池的移动显示装置会需要减少的能耗。
图6是示出根据本发明另一示例性实施例的时序控制部分的框图。
参照图1和图6,时序控制部分400包括时序信号产生部分410和数据补偿部分430D。
时序信号产生部分410基于同步信号201来产生数据控制信号210d、栅极控制信号210g和存储器控制信号210m。数据控制信号210d可包括用于控制数据驱动部分310的水平同步信号、负载信号、反转信号、数据时钟信号等。栅极控制信号210g可包括用于控制栅极驱动部分330的垂直同步信号、栅极时钟信号、栅极使能信号等。存储器控制信号210m可包括用于控制数据补偿部分430D的时钟信号、读取使能信号等。
数据补偿部分430D使用先前的图像数据将接收的图像数据202D输出为补偿数据202’D。
例如,数据补偿部分430D包括存储器控制部分430、帧存储器431、LUT存储器432、第一高速缓冲存储器434、第二高速缓冲存储器435和插值部分436。
存储器控制部分430控制LUT存储器432、第一高速缓冲存储器434和第二高速缓冲存储器435。
帧存储器431存储先前帧的先前的图像数据PD。
LUT存储器432将当前帧的当前的图像数据CD、先前帧的先前的图像数据PD和当前帧的当前的图像数据CD的补偿数据CD’存储为2维LUT类型。例如,接收的m比特数据的上部n比特数据和与接收到的先前帧的n比特数据对应的n比特补偿数据(其中,m大于n)被存储在LUT存储器432中。LUT存储器432可以是ROM或RAM。
当前帧的当前的图像数据、先前帧的先前的图像数据和与当前帧的当前的图像数据以及先前帧的先前的图像数据对应的当前的补偿数据被存储在第一高速缓冲存储器434和第二高速缓冲存储器435中。例如,当前帧F中第j个接收到的m比特的图像数据的上部n比特数据CDj、先前帧F-1中第j个接收到的m比特的图像数据PD的上部n比特数据PDj和与m比特的图像数据的上部n比特数据CDj以及m比特的图像数据PD的上部n比特数据PDj对应的当前帧F的第j个补偿数据CD’j被存储在第一高速缓冲存储器434中。第j个补偿数据CD’j是n比特的补偿数据CD’。因此,3n比特的数据被存储在第一高速缓冲存储器434中。
插值部分436将具有减少的比特的补偿数据插值为原始比特的补偿数据。例如,插值部分436将与m比特的输入数据CD对应的n比特的补偿数据CD’插值为m比特的补偿数据CD’。
存储器控制部分430将输入数据与存储在第一高速缓冲存储器434和第二高速缓冲存储器435中的存储的数据进行比较,所述输入数据包括当前帧的当前的图像数据CD和先前帧的先前的图像数据PD。当输入数据与存储在第一高速缓冲存储器434和第二高速缓冲存储器435中的存储的数据实质上相同时,存储器控制部分430停用LUT存储器432的操作。存储器控制部分430将存储在第一高速缓冲存储器434或第二高速缓冲存储器435中的补偿数据输出为对应于当前帧的补偿数据CD’。
当输入数据不同于存储在第一高速缓冲存储器434和第二高速缓冲存储器435中的存储的数据时,存储器控制部分430启用LUT存储器432的操作。LUT存储器432输出与当前帧的接收的图像数据CD对应的补偿数据。存储器控制部分430将从LUT存储器432输出的接收的当前帧的图像数据CD和补偿数据CD’更新到第一高速缓冲存储器234或第二高速缓冲存储器235。
图7是示出对图6中示出的补偿部分进行驱动的方法的流程图。
参照图6和图7,当前帧F的第i个图像数据CDi和先前帧F-1的第i个图像数据PDi作为输入数据CDi和PDi被输入到存储器控制部分430(步骤S201)。存储器控制部分430将输入数据CDi和PDi与存储在第一高速缓冲存储器434和第二高速缓冲存储器435的存储的数据进行比较(步骤S203)。例如,当前帧F的第j个图像数据CDj和与先前帧F-1的第j个图像数据PDj对应的第j个补偿数据CD’j被存储在第一高速缓冲存储器434中,其中j小于i。当前帧的第k个图像数据CDk和与先前帧F-1的第k个图像数据PDk对应的第k个补偿数据CD’k被存储在第二高速缓冲存储器435中,其中k小于i且i不同于j,i、j和k是自然数。
当输入数据CDi和PDi与存储在第一高速缓冲存储器434或第二高速缓冲存储器435中的存储的数据实质上相同时,存储器控制部分430停用LUT存储器432的操作(步骤S211)。
存储器控制部分430将存储在第一高速缓冲存储器434或第二高速缓冲存储器435中的第j个补偿数据CD’j或第k个补偿数据CD’k输出为与当前帧的第i个图像数据的补偿数据CD’i(步骤S213)。
存储器控制部分430保持存储在第一高速缓冲存储器434和第二高速缓冲存储器435中数据(步骤S215)。
当输入数据CDi和PDi不同于存储在第一高速缓冲存储器434和第二高速缓冲存储器435中的存储的数据时,存储器控制部分430启用LUT存储器432的操作(步骤S221)。
存储器控制部分430将与先前存储在LUT存储器432中的输入数据CDi和PDi对应的补偿数据CD’i输出为当前帧F的图像数据CDi的补偿数据CD’i(步骤S223)。
存储器控制部分430确定第一高速缓冲存储器434和第二高速缓冲存储器435的标志(步骤S224)。当该标志是0时,存储器控制部分430将输入数据CDi和PDi以及补偿数据CD’i更新到第一高速缓冲存储器234,并且第二高速缓冲存储器435保持先前存储的数据CDk、PDk和CD’k(步骤S225)。随后,存储器控制部分230将所述标志从0改变为1(步骤S227)。
当在步骤S224中所述标志是1时,存储器控制部分430将输入数据CDi、PDi和补偿数据CD’i更新到第二高速缓冲存储器235,并且第一高速缓冲存储器434保持先前存储的数据CDj、PDj和CD’j(步骤S228)。随后,存储器控制部分430将标志从1改变为0(步骤S229)。
在当前示例性实施例中,使用两个高速缓冲存储器。或者,可基于时序控制部分的逻辑、能耗、高速缓冲存储器的可靠性等改变高速缓冲存储器的数量。根据本发明的示例性实施例,使用存储了图像数据和一一对应于图像数据的补偿数据的LUT存储器,从而数据和补偿数据被存储在高速缓冲存储器中。因此,重复的读取操作被去除以降低显示装置的能耗。本领域技术人员应该清楚的是,在不脱离本发明的精神或范围的情况下,可以对本发明进行各种修改和变化。因此,本发明覆盖落入权利要求及其等同物的范围内的对本发明的修改和变化。

Claims (10)

1、一种显示装置,包括:
时序控制部分,该时序控制部分包括:
查找表(LUP)存储器,存储与接收的图像数据对应的补偿数据;
高速缓冲存储器,存储在接收的图像数据之前接收的先前的图像数据和与先前的图像数据对应的补偿数据;以及
存储器控制部分,当接收的图像数据与存储在高速缓冲存储器中的先前的图像数据实质上相同时,停用LUT存储器并将高速缓冲存储器中的存储的补偿数据输出为接收的图像数据的补偿数据;
显示面板,包括数据线和以与数据线交叉的方向延伸的栅极线;
数据驱动部分,将补偿数据改变为数据电压并将数据电压输出到数据线;以及
栅极驱动部分,将栅极信号输出到栅极线。
2、如权利要求1所述显示装置,其中,时序控制部分接收红色数据、绿色数据和蓝色数据的一个图像数据,并且与接收的图像数据对应的补偿数据被输出,
其中,时序控制部分接收m比特的图像数据,并输出n比特的补偿数据,n大于m,并且n和m是自然数,以及
其中,时序控制部分还包括将n比特的补偿数据改变为m比特的补偿数据的抖动部分。
3、如权利要求2所述的显示装置,其中,接收的图像数据包括当前帧的第i个图像数据,并且所述高速缓冲存储器包括:
第一高速缓冲存储器,存储第j个图像数据和与第j个图像数据对应的第j个补偿数据;以及
第二高速缓冲存储器,存储第k个图像数据和与第k个图像数据对应的第k个补偿数据,
其中,j和k都小于i且k不同于j,并且i、j和k是自然数。
4、如权利要求3所述的显示装置,其中,当第i个图像数据与存储在第一高速缓冲存储器或第二高速缓冲存储器中的数据实质上相同时,所述存储器控制部分将第j个补偿数据或第k个补偿数据输出为第i个图像数据的补偿数据,以及
存储器控制部分保持存储在第一高速缓冲存储器和第二高速缓冲存储器中的数据。
5、如权利要求3所述的显示装置,其中,当第i个图像数据不同于第j个图像数据和第k个图像数据时,存储器控制部分将存储在LUT存储器中的第i个图像数据的补偿数据输出为第i个图像数据的补偿数据,以及
存储器控制部分将来自LUT存储器的第i个图像数据的补偿数据更新到第一高速缓冲存储器或第二高速缓冲存储器。
6、如权利要求1所述的显示装置,其中,时序控制部分接收当前帧的m比特的图像数据的上部n比特数据和先前帧的m比特的图像数据的上部n比特数据,以及
数据补偿部分输出与当前帧的上部n比特数据对应的n比特补偿数据,
其中n小于m,并且n和m是自然数。
7、如权利要求6所述的显示装置,其中,时序控制部分还包括将n比特的补偿数据改变为m比特的补偿数据的插值部分。
8、如权利要求6所述的显示装置,其中,高速缓冲存储器包括:
第一高速缓冲存储器,当当前帧的第i个图像数据被接收时,存储当前帧的第j个图像数据、先前帧的第j个图像数据和与所述当前帧的第j个图像数据以及所述先前帧的第j个图像数据对应的当前帧的第j个补偿数据;以及
第二高速缓冲存储器,存储当前帧的第k个图像数据、先前帧的第k个图像数据和与所述当前帧的第k个图像数据以及所述先前帧的第k个图像数据对应的当前帧的第k个补偿数据,
其中j和k都小于i,k不同于j,并且i、j和k是自然数。
9、如权利要求8所述的显示装置,其中,当当前帧的第i个图像数据与分别存储在第一高速缓冲存储器或第二高速缓冲存储器中的数据实质上相同时,存储器控制部分将存储在第一高速缓冲存储器或第二高速缓冲存储器中的第j个补偿数据或第k个补偿数据输出为第i个图像数据的补偿数据,以及
存储器控制部分保持存储在第一高速缓冲存储器和第二高速缓冲存储器中的数据。
10、如权利要求8所述的显示装置,其中,当当前帧的第i个图像数据不同于存储在第一高速缓冲存储器和第二高速缓冲存储器中的数据时,存储器控制部分将存储在LUT存储器中的第i个图像数据的补偿数据输出为第i个图像数据的补偿数据,以及
存储器控制部分将来自LUT存储器的当前帧的第i个图像数据、先前帧的第i个图像数据和第i个图像数据的补偿数据更新到第一高速缓冲存储器或第二高速缓冲存储器。
CN200910203102A 2008-08-27 2009-05-27 补偿图像数据的方法和设备以及具有所述设备的显示装置 Pending CN101661726A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020080083714A KR20100025095A (ko) 2008-08-27 2008-08-27 영상데이터 보상 방법, 이를 수행하기 위한 보상 장치 및 이 데이터 보상장치를 포함하는 표시 장치
KR1020080083714 2008-08-27

Publications (1)

Publication Number Publication Date
CN101661726A true CN101661726A (zh) 2010-03-03

Family

ID=41724688

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910203102A Pending CN101661726A (zh) 2008-08-27 2009-05-27 补偿图像数据的方法和设备以及具有所述设备的显示装置

Country Status (4)

Country Link
US (1) US20100053182A1 (zh)
JP (1) JP5523748B2 (zh)
KR (1) KR20100025095A (zh)
CN (1) CN101661726A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013131286A1 (zh) * 2012-03-06 2013-09-12 深圳市华星光电技术有限公司 一种液晶面板的驱动方法、显示驱动电路及液晶显示装置
CN110782852A (zh) * 2018-07-31 2020-02-11 三星显示有限公司 颜色补偿装置和包括该颜色补偿装置的电子装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407426B (zh) * 2010-04-15 2013-09-01 Nuvoton Technology Corp 顯示裝置及其控制電路以及顯示影像資料之方法
KR102068165B1 (ko) 2012-10-24 2020-01-21 삼성디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치
KR102042526B1 (ko) * 2013-01-29 2019-11-08 엘지디스플레이 주식회사 전기 영동 표시 장치 구동 시스템 및 전기 영동 표시 장치의 대기 시간에 따른 페이드 오프 보상 방법
US9268898B1 (en) * 2013-03-12 2016-02-23 Xilinx, Inc. Estimating power consumption of a circuit design

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4186552B2 (ja) * 2002-08-22 2008-11-26 セイコーエプソン株式会社 液晶パネル駆動装置
JP3594589B2 (ja) * 2003-03-27 2004-12-02 三菱電機株式会社 液晶駆動用画像処理回路、液晶表示装置、および液晶駆動用画像処理方法
JP2007279941A (ja) * 2006-04-05 2007-10-25 Matsushita Electric Ind Co Ltd 演算装置、画像データ変換装置、携帯情報端末、および演算プログラム
JP2007306445A (ja) * 2006-05-15 2007-11-22 Seiko Epson Corp 画像データ変換装置
JP5033475B2 (ja) * 2006-10-09 2012-09-26 三星電子株式会社 液晶表示装置及びその駆動方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013131286A1 (zh) * 2012-03-06 2013-09-12 深圳市华星光电技术有限公司 一种液晶面板的驱动方法、显示驱动电路及液晶显示装置
CN110782852A (zh) * 2018-07-31 2020-02-11 三星显示有限公司 颜色补偿装置和包括该颜色补偿装置的电子装置

Also Published As

Publication number Publication date
US20100053182A1 (en) 2010-03-04
JP5523748B2 (ja) 2014-06-18
KR20100025095A (ko) 2010-03-09
JP2010055063A (ja) 2010-03-11

Similar Documents

Publication Publication Date Title
US8581895B2 (en) Data driver, display apparatus and driving method thereof
KR101503064B1 (ko) 액정표시장치와 그 구동방법
US20070001960A1 (en) Method and apparatus for processing data of liquid crystal display
US20080094334A1 (en) Data driving apparatus, liquid crystal display including the same, and method of driving liquid crystal display
CN101661726A (zh) 补偿图像数据的方法和设备以及具有所述设备的显示装置
US8207927B2 (en) Liquid crystal display and method of operating the same
US20080084412A1 (en) Liquid crystal display device and method for driving the same
KR101621553B1 (ko) 액정표시장치 및 그 구동방법
CN201204028Y (zh) 液晶显示装置
CN101303494A (zh) 液晶显示装置及其驱动方法
CN101261411B (zh) 一种液晶单元矩阵及包含该矩阵的液晶显示装置
CN101371290A (zh) 液晶板驱动装置、液晶板驱动方法、液晶显示装置
JP2014235187A (ja) 液晶表示装置および液晶表示装置の駆動方法
US6812910B2 (en) Driving method for liquid crystal display
KR20080022932A (ko) 액정 표시 장치의 전원 모듈, 이를 구비하는 액정 표시장치 및 액정 표시 장치의 구동 방법
KR101264705B1 (ko) 액정표시장치 및 그의 구동 방법
KR101264704B1 (ko) 액정표시장치 및 그의 구동 방법
CN201174017Y (zh) 液晶单元矩阵及包含该矩阵的液晶显示装置
KR100914778B1 (ko) 2도트 인버젼 액정 표시 장치의 구동 방법 및 장치
KR101166829B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20020017318A (ko) 휘도 편차 보상 기능을 갖는 액정 표시 장치
KR101264701B1 (ko) 액정표시장치 및 그의 구동 방법
KR101432568B1 (ko) 2도트 인버젼 액정표시장치의 구동 장치 및 방법
KR101136263B1 (ko) 액정표시장치와 그 구동방법
KR20080044454A (ko) 액정표시장치 및 그의 구동 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20100303