CN101595643A - 校准数字模拟转换器 - Google Patents
校准数字模拟转换器 Download PDFInfo
- Publication number
- CN101595643A CN101595643A CN200780049637.8A CN200780049637A CN101595643A CN 101595643 A CN101595643 A CN 101595643A CN 200780049637 A CN200780049637 A CN 200780049637A CN 101595643 A CN101595643 A CN 101595643A
- Authority
- CN
- China
- Prior art keywords
- analog converter
- digital analog
- output
- input
- dac
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1033—Calibration over the full range of the converter, e.g. for correcting differential non-linearity
- H03M1/1038—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by storing corrected or correction values in one or more digital look-up tables
- H03M1/1047—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by storing corrected or correction values in one or more digital look-up tables using an auxiliary digital/analogue converter for adding the correction values to the analogue signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
用于校准数字模拟转换器的方法和对应系统包括在数字模拟转换器中选择第一和第二码区域,其中第一和第二码区域(码区域1-码区域8)是由边界(202)(204)分隔的。此后,将波形序列输入到数字模拟转换器中(100),其中该波形序列具有在边界处的零偏移。然后,调整第一和第二码区域之间的相对补偿值以减少数字模拟转换器的输出中的失真。该波形序列的第三谐波失真幅度可以被用来测量输出中的失真。调整相对补偿可以包括将数字模拟转换器的输出转换成数字序列,对该数字序列进行滤波,并且测量该数字序列的谐波失真。
Description
技术领域
[0001]本申请一般涉及数字模拟转换器(DAC),并且尤其涉及用于校准数字模拟转换器电路的技术和装置。
背景技术
[0002]数字模拟转换器(DAC)是用于将数字(通常是二进制)码转换成诸如电流、电压或电荷这样的模拟信号的一种设备。DAC是各种电子系统中广泛使用的组件,例如电话和其他通信系统、无线电收发信机系统、音频系统、图像处理系统等等。
[0003]许多DAC被制作在集成电路中,其中半导体制造工艺的变化可能影响DAC的性能。例如,在可以被输入到DAC中的数字码的整个范围内,在输入码的一个部分或区域中从一个码到下一个码的量化阶(step)可能由于在制造过程中引入的非线性或者由于相比另一个码区域在一个码区域中用来产生输出信号的电路结构的不同,而在模拟信号中产生不同的输出量化阶大小。某些DAC可以使用一些电路来输出具有较小振幅的信号,并且可以使用其他电路来输出具有较大振幅的信号。
[0004]因为在DAC中可能存在非线性和其他异常,并且由于这些问题会在模拟输出信号的应用和使用中产生问题,因此,需要可以提高DAC输出信号的准确性和线性的校准系统和技术。
附图说明
[0005]本发明是通过示例的方式来描述的,并且被附图所限制,在附图中,相同的附图标记表示相同的元件。出于简单和清楚的目的描述图中的元件,并且不必按照比例来绘制这些元件。
[0006]图1是根据一个或多个实施例的具有校准系统的数字模拟转换器的高层框图;
[0007]图2是根据一个或多个实施例的数字模拟转换器的码区域的示意表示以及图1的校准系统所使用的各种波形序列的表示;
[0008]图3是根据一个或多个实施例的校准数字模拟转换器的过程的流程图。
具体实施方式
[0009]参考图1,将简要讨论和描述根据一个或多个实施例的具有校准系统的数字模拟转换器(DAC)的部分的高层示图。如图所示,数字模拟转换器100包括主DAC102,其在DAC输入104处接收数字值或数字码,并且响应于输入处的数字码而在DAC输出106处输出模拟信号(例如,电流、电压或电荷)。主DAC102是主要的数字模拟转换器。
[0010]CAL DAC(校准数字模拟转换器)108是次级或辅助DAC,其响应于CAL DAC输入112处的数字值或数字码在CAL DAC输出110处提供输出信号,该输出信号可以被用来校正、调整或校准主DAC102的输出。因此,CAL DAC输出110耦合到DAC输出106,以便其能够调整DAC的输出106来补偿主DAC102的操作中的错误,包括量化阶大小中的任何非线性。
[0011]CAL DAC输入112耦合到查找表114。查找表114在查找表输出116处输出补偿值(例如,数字码)。由在查找表输入118处接收到的数字码来选择该补偿值,该数字码可以与输入到DAC输入104中的数字码相同。因此,在查找表输入118处的值用作指向补偿值的索引(即,与包含对应值的查找表中的存储器位置的地址对应的值),该补偿值在查找表输出116处被取回和输出。
[0012]如图1的实施例所说明的,DAC输入104和查找表输入118接收具有14比特的数字码。查找表输出112输出具有9比特的补偿值。这意味着可以有512个补偿值存储在查找表114的16个位置中,这与针对具有1024个14比特输入码的每个组的一个补偿值对应。输入码的这些组可以被称为码区域。
[0013]查找表114也可以从校准输入120接收补偿值,用于存储在查找表存储器中。校准输入120耦合到校准系统122。校准系统122通过以下方式对DAC100进行校准(其中DAC100的输出是主DAC102和CAL DAC108的组合输出):通过选择性地向DAC输入104提供数字码的波形序列并且在主DAC102被CAL DAC108的输出调整时,分析主DAC102的输出以及确定将存储于查找表114中用于DAC100正常操作的校准值。
[0014]校准系统122可以与主DAC102和CAL DAC108实现在一起,或者可以被实现为单独的系统或集成电路。可以在DAC的制造过程中或者可以在系统初始化时等,执行由校准系统122执行的校准。各种实施例中的校准系统122包括用于执行和控制校准过程的校准控制器124。可以使用硬件、或软件或者两者的组合来实现校准控制器124。校准控制器124可以是单独的处理系统,或者其可以是被实现为较大系统或控制模块的一部分的功能或功能模块。校准控制器124能够执行提供信号并且进行校准DAC100所需要的测量的步骤和控制过程。
[0015]校准控制器124可以耦合到存储器126,存储器126为数据128和程序代码130(例如,软件、微码、固件等)提供存储,在校准DAC100的过程中使用该数据128和程序代码130。
[0016]校准控制器124也可以耦合到波形生成器132并且被配置用于控制波形生成器132。用于提供波形生成器的各种方法在现有技术中是公知的。例如,在一个实施例中,预计算的波形序列可以从存储器中重复地被调用。在另一个实施例中,可以算术地产生波形序列。在特定实施例中,波形生成器132可以被用来输出具有特定零偏移和峰值振幅的波形序列。在一个实施例中,波形是呈现正弦波的数字码的周期序列。波形的零偏移可以被定义为波形的平均值。波形的峰值振幅可以被定义为高于零偏移的最高值。
[0017]可以通过开关134将波形生成器132的输出选择性地耦合到DAC输入104,开关134可以由校准启用信号136来切换。当校准启用信号136激活时,开关134从数据输入138切换到波形生成器132的输出以准备校准。校准启用信号136也可以耦合到校准控制器124用于控制或初始化校准过程。使用DAC100的设备内部的控制功能可以在需要的基础上(例如,在接通电源时、周期性地或者是间或)来开始DAC的校准。
[0018]校准控制器124也可以接收来自滤波器142的滤波器输出140的反馈数据。滤波器142的滤波器输入144可以耦合到ADC148的ADC(模拟数字转换器)输出146,用于接收表示主DAC102和CALDAC108的组合的输出的数字码或值。ADC输入150耦合到主DAC102(即,主DAC输出106)和CAL DAC108(即,CAL DAC输出110)的组合输出。在所说明的实施例中,ADC输出146包括16比特的数字信息,其表示在ADC输入150处的模拟信号输入。如图1所示,ADC输出146可以包括16比特的数字信息,其表示在ADC输入150处的模拟信号输入。该16比特的分辨率超过了输入到主DAC102的14比特的信息。该增加的分辨率允许对DAC100的输出更精确的测量以便ADC可以测量CAL DAC性能。
[0019]在一个实施例中,可以利用使波形生成器132输出的波形序列的谐波通过的滤波器来实现滤波器142。更具体地,滤波器142可以是测量来自波形生成器132的波形序列的第三谐波的振幅的数字滤波器。可以使用用于对波形的频谱分量进行滤波和分析的数字信号处理技术和算法来实现滤波器142。这些技术可以包括快速傅立叶变换(FFT)信号处理技术,该技术可以被用于选择性地隔离输入信号的谐波分量的信号电平。
[0020]参考图2,描述了根据一个或多个实施例的诸如图1中的DAC102的DAC的码区域的示意性表示。DAC被设计用来接收将被转换成模拟信号的某一范围的数字码(例如,诸如二进制值“0000、0001、...1110、1111”)。可被输入到主DAC102中的整个范围的数字码由200表示。例如,如果14个数字比特的信息包括数字输入码,那么输入范围是从0到16,383(被表示为14比特的二进制数)。
[0021]出于对主DAC102的输出进行更精确的校准的目的,可以将多个校准值指配或映射到多个码区域(例如,从数字码输入值的整个范围中选择的多个码值范围)。如图2所示,数字输入码200的整个范围已被分隔或划分成,例如,8个码区域,其由“码区域1”至“码区域8”来示出。如果16,384个输入码的范围(例如,14比特输入码)被划分成8个等间隔的区域,则每个区域将包括2048个输入码。区域并不需要是等间隔的,并且如果合适,可以使用不同大小的区域,例如,如果在DAC范围的特定区域内需要更精细的精确度。
[0022]图2示出了码区域1到8是由码边界分隔的,这些码边界被表示为202、204、206、208、210、212和214。因此,对于8个码区域,存在7个码边界,其中每个码边界分隔两个相邻的码区域。
[0023]图2也示出了可用于校准DAC100的波形序列(例如,由波形生成器132所提供)的图形表示。在一个实施例中,该波形序列表示具有选定的零偏移和振幅的正弦波。例如,在校准期间所使用的一个波形序列可以是被选择用于产生正弦波216的数字码序列,其在位于码区域1和码区域2之间的边界202处具有零偏移218。由正弦波216所表示的波形序列由具有从220处所示的较高值到222处所示的较低值的范围的数字码组成。
[0024]与正弦波216相关联的波形序列可以被用来确定与码区域1和码区域2之间的边界202相关联的相对补偿值。相对补偿值指示相邻码区域的补偿值之间的差,该码区域可以被称为由边界分隔的第一码区域和第二码区域。附加的波形序列可以被用来确定与其他码区域相关联的相对补偿值。例如,与正弦波226和228相关联的波形序列可以被用来确定分别与码区域边界204和码区域边界206相关联的相对补偿值。
[0025]参考图3,描述了根据一个或多个实施例的可以由DAC100执行的用于校准DAC的过程的高层流程图。如图所示,过程300开始于302,并且其后进行到304,在304中该过程初始化系统参数。可以被初始化的系统参数包括:例如,设置DAC分辨率、确定码区域和对应边界的数目、初始化计数器等等。在如图1所示的实施例中,DAC100具有14比特的分辨率。在一个实施例中,16个码区域可以被用在DAC100中。其他实施例可以使用不同数目的码区域,诸如,例如图2中所示的8个码区域。
[0026]接下来,如306所示的,该过程选择第一和第二码区域之间的边界。在一个实施例中,第一和第二码区域可以是相邻的并且由单个边界分隔的多个码区域中的任意两个。例如,在图2中,码区域1和2最初可被选择为第一和第二码区域,其中边界202将这两个选定的区域分隔。
[0027]在选择了第一和第二码区域之间的边界后,如308所示,该过程确定第一码区域的补偿值。在第一次通过流程图时,第一码区域可以被假定具有为零的补偿值。在第二次以及接下来通过流程图时,第一码区域可以被设定为具有在前一次通过中确定的补偿值。
[0028]接下来,如310所示,该过程输入在选定边界处具有零偏移的波形序列(即,该波形具有与对应于选定边界的值基本相等的平均或DC值)。该波形序列可以是表示周期波形的数字码序列,其在与选定边界最接近的码基本相等的数字码处具有零偏移。该零偏移可以与在波形序列的一个或多个周期内平均的波形序列的平均值基本相等。在一个实施例中,波形序列可以表示正弦波,诸如图2中所示的正弦波216,其在边界202处具有零偏移218。其它实施例可以使用具有基本频率的其他周期波形。
[0029]在一个实施例中,波形序列的峰值振幅(参见图2中的230)与选定的第一或第二码区域中较小的那个的值的范围基本相等。因此,该波形序列包括保持在由选定的第一和第二码区域所包括的值之内的码值,这意味着,在一个实施例中,波形序列只穿过一个边界,保持在选定边界两侧的两个边界之间。例如,如果选定边界为204,则波形序列226保持在边界202和206之间。
[0030]在输入波形序列和第一码区域的补偿值后,如312所示,该过程为第二码区域确定补偿值,其减少DAC的输出失真。为了最小化输出失真,该过程可以相对于第一码区域改变或调整第二码区域的补偿值(例如,存储在查找表114中的对应的补偿值),并且搜索输出失真的最小水平。通过向校正输入120写数据,校正控制器124可以将不同的补偿值写入与查找表114中的码区域对应的存储器位置中。在一个实施例中,搜索输出失真的最小水平可以使用对暂时存储在查找表114中的某一范围的补偿值的扫描,其中,在扫描后,选择对应于最小失真的补偿值。在其他实施例中,可以使用其它合适的算法,例如最小均方(LMS)搜索算法。注意到在312,该过程确定了在第一和第二码区域之间的相对补偿值(例如,补偿值中的差)。码区域(例如,第二码区域)的补偿值并不独立于另一个码区域(例如,第一码区域)的值而被确定。输出中的失真是边界两侧的码区域的补偿值中的差的函数。
[0031]在一个实施例中,在312减少的输出失真是在310输入的波形序列的第三谐波幅度。在其它实施例中,其它失真度量可以被测量和最小化。例如,一些实施例可以检查输入波形序列的第二谐波。
[0032]在一个实施例中,可以通过使用ADC 148将输出信号(例如,DAC输出106)转换回数字信号来测量输出失真。为了隔离信号中的任何失真,可以由滤波器142来对ADC输出146进行滤波。在一个实施例中,滤波器142可以包括FFT,其可以有效地将输出信号分隔成其频率分量用于进一步的分析。例如,可以通过这种FFT的输出来确定第三谐波的幅度。
[0033]在找到第二码区域的补偿值(并且找到第一和第二码区域之间的相对补偿值)之后,该过程确定是否存在要被分析的其它边界,如314所示。例如,在第一次通过调整时在312,使用在边界202处具有零偏移的波形序列来确定码区域1和码区域2之间的相对补偿。在314,该过程确定所有边界202、204、206、208、210、212和214两侧的码区域是否已被分析。如果存在还未被分析的其它码边界,则该过程选择新的码边界,如316所示,并且迭代地返回308来为第一码区域设置补偿值,并且输入新的波形序列,该波形序列在新选定的边界处具有零偏移。如果第二次通过选择边界204,则第一码区域可以是码区域2,并且第一码区域的补偿值(例如,现在被设置为码区域2)可以被设置为先前在312中在第一次通过中确定的值。
[0034]如果已分析了所有边界,则该过程计算每个码区域的补偿值,其中该补偿值维持跨每个边界的差或相对补偿值,其中该相对补偿值是在312针对每个边界确定的。例如,在一个实施例中,码区域1可以具有补偿值“0”,并且码区域2可以具有补偿值“4”,这使得这两个码区域之间的相对补偿值等于“4”。在边界204处的分析(312)中,可以确定相对补偿值是“6”。在这种情况下,码区域3的补偿值可以被设置为“10”,这个值是被计算用来维持跨边界202和204的相对补偿值(例如4+6)的值。每个码区域的查找表114中所存储的补偿值将包括基础值,例如DC补偿值等,具有添加于其上的相对补偿值。例如,如果基础值是100,在这个示例中,相应区域1-3会具有存储在查找表中的补偿值100、104、110。
[0035]可以在图1的DAC或具有适当能力的其它适当配置的DAC系统中实现图3中所描述的过程。该过程可以根据需要或期望重复。
[0036]尽管参照特定的实施例对本发明进行了描述,但是在不脱离所附权利要求所阐述的本发明的范围的前提下可以进行各种修改和改变。例如,虽然用于校正DAC的技术和装置可能变化很大,但一个或多个实施例可以用于具有数字基带信号处理器和模拟发射机的无线通信系统中。在这里教导的发明概念和原理也可以被应用于其他有线或无线通信系统,以及处理数字和模拟信号的其他系统。因此,本说明书和附图被看作是说明性的而不是限制性的,并且所有这样的修改都将被包括在本发明的范围之内。这里参考特定的实施例所描述的任何益处、优点以及对问题的解决方案不被解释为任何或者所有权利要求的关键的、必要的或者本质的特征或要素。
[0037]除非另行声明,诸如“第一”和“第二”的术语被用来在其所描述的元件之间进行任意区分。因此,这些术语不必一定意指这些元件的时间或其他优先顺序。
Claims (22)
1.一种用于校准数字模拟转换器的方法,所述方法包括:
在所述数字模拟转换器中选择第一码区域和第二码区域,其中所述第一码区域和第二码区域被边界分隔;
将波形序列输入到所述数字模拟转换器中,其中所述波形序列在所述边界处具有零偏移;以及
调整所述第一码区域和第二码区域之间的相对补偿值,以减少所述数字模拟转换器的输出中的失真。
2.根据权利要求1所述的用于校准数字模拟转换器的方法,其中将波形序列输入的步骤包括:输入正弦波序列。
3.根据权利要求1所述的用于校准数字模拟转换器的方法,其中将波形序列输入的步骤包括:输入具有与所述第一码区域和第二码区域中的值的范围基本相等的振幅的波形序列。
4.根据权利要求1所述的用于校准数字模拟转换器的方法,其中调整相对补偿值的步骤包括:相对于所述第一码区域的补偿值来调整所述第二码区域的补偿值。
5.根据权利要求1所述的用于校准数字模拟转换器的方法,其中调整所述第一码区域和第二码区域之间的相对补偿值以减少所述数字模拟转换器的输出中的失真的步骤包括:调整所述第一码区域和第二码区域之间的所述相对补偿值,以减少所述数字模拟转换器的输出中的第三谐波失真。
6.根据权利要求1所述的用于校准数字模拟转换器的方法,其中调整第一码区域和第二码区域之间的相对补偿值以减少所述数字模拟转换器的输出中的失真的步骤包括:
将所述数字模拟转换器的输出转换成数字序列;
测量所述数字序列中的谐波失真;以及
调整所述第一码区域和第二码区域之间的所述相对补偿值,以减少所述数字模拟转换器的输出中的第三谐波失真。
7.根据权利要求1所述的用于校准数字模拟转换器的方法,进一步包括:对所述数字模拟转换器的码区域之间的每个边界重复所述选择步骤、输入步骤和调整步骤,以确定每个边界的相对补偿值。
8.根据权利要求7所述的用于校准数字模拟转换器的方法,进一步包括:计算每个码区域的补偿值,同时维持码区域之间每个边界的所述相对补偿值。
9.根据权利要求1所述的用于校准数字模拟转换器的方法,进一步包括:对所述数字模拟转换器的额外码区域之间的额外边界重复所述选择步骤、输入步骤和调整步骤,以确定所述额外边界的额外相对补偿值。
10.根据权利要求1所述的用于校准数字模拟转换器的方法,进一步包括:计算多个码区域的补偿值,同时维持跨所述多个码区域之间边界的相对补偿值;以及存储用于校准所述数字模拟转换器的所述补偿值。
11.一种用于校准数字模拟转换器的系统,包括:
主数字模拟转换器(DAC),具有DAC输入和DAC输出;
校准数字模拟转换器(CALDAC),具有CALDAC输出并且具有CALDAC输入,所述CALDAC输出耦合到所述DAC输出以调整所述DAC输出;
查找表,用于存储和输出校准值,其中所述查找表具有耦合到所述DAC输入的查找表输入和耦合到所述CALDAC输入的查找表输出;
模拟数字转换器(ADC),具有ADC输出和耦合到所述DAC输出的ADC输入;
波形生成器,具有选择性地耦合到所述DAC输入的波形序列输出,所述波形生成器用于向所述DAC输入以及所述查找表输入提供波形序列;
滤波器,具有耦合到所述ADC输出的滤波器输入并且具有滤波器输出;以及
校准控制器,耦合到所述波形生成器、所述查找表以及所述滤波器输出,其中所述控制器适合于响应于所述波形序列以及所述滤波器输出来确定所述查找表中的校准值。
12.根据权利要求11所述的用于校准数字模拟转换器的系统,其中所述波形序列包括正弦波波形序列。
13.根据权利要求11所述的用于校准数字模拟转换器的系统,其中所述滤波器包括用于使所述波形序列的谐波通过的滤波器。
14.根据权利要求11所述的用于校准数字模拟转换器的系统,其中所述校准值与所述DAC的多个码区域相关联,并且其中所述波形序列被设置为具有与相邻码区域之间的选定边界相对应的零偏移。
15.根据权利要求14所述的用于校准数字模拟转换器的系统,其中所述波形序列被设置为具有与码区域中的码范围基本相等的峰值振幅。
16.根据权利要求11所述的用于校准数字模拟转换器的系统,其中所述滤波器包括确定所述波形序列第三谐波幅度的数字滤波器。
17.一种包括校准的数字模拟转换器,包括:
主数字模拟转换器(DAC),具有DAC输入和DAC输出;
校准数字模拟转换器(CAL DAC),具有CAL DAC输出并且具有CAL DAC输入,所述CAL DAC输出耦合到所述DAC输出以调整所述DAC输出;
查找表,用于存储和输出校准值,其中所述查找表具有耦合到所述DAC输入的查找表输入和耦合到所述CAL DAC输入的查找表输出;以及
校准系统,用于动态地将波形序列输入到所述DAC输入中并且响应于与所述波形序列相对应的DAC输出处的失真来确定所述校准值。
18.根据权利要求17所述的数字模拟转换器,其中所述校准系统包括:
波形生成器,具有选择性地耦合到所述DAC输入和所述查找表输入的波形序列输出,所述波形生成器用于向所述DAC输入以及所述查找表输入提供波形序列;以及
滤波器,具有耦合到所述DAC输出的滤波器输入,其中所述滤波器适合于使所述波形的失真通过。
19.根据权利要求18所述的数字模拟转换器,其中所述波形生成器包括正弦波生成器。
20.根据权利要求18所述的数字模拟转换器,其中所述滤波器包括用于使所述波形序列的谐波通过的滤波器。
21.根据权利要求18所述的数字模拟转换器,其中所述校准值与所述DAC的多个码区域相关联,并且其中所述波形序列被设置为具有与相邻码区域之间的选定边界相对应的零偏移。
22.根据权利要求18所述的数字模拟转换器,其中所述波形序列被设置为具有与码区域中的码范围基本相等的峰值振幅。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/651,858 US7443323B2 (en) | 2007-01-10 | 2007-01-10 | Calibrating a digital-to-analog converter |
US11/651,858 | 2007-01-10 | ||
PCT/US2007/088106 WO2008085678A1 (en) | 2007-01-10 | 2007-12-19 | Calibrating a digital-to-analog converter |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101595643A true CN101595643A (zh) | 2009-12-02 |
CN101595643B CN101595643B (zh) | 2013-05-01 |
Family
ID=39593794
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200780049637.8A Expired - Fee Related CN101595643B (zh) | 2007-01-10 | 2007-12-19 | 数字模拟转换器和用于校准该数字模拟转换器的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7443323B2 (zh) |
CN (1) | CN101595643B (zh) |
WO (1) | WO2008085678A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102832946A (zh) * | 2012-08-23 | 2012-12-19 | 北京昆腾微电子有限公司 | 数模转换器 |
CN104820456A (zh) * | 2014-01-31 | 2015-08-05 | 美国亚德诺半导体公司 | 电流源校准跟踪温度和偏置电流 |
CN106533442A (zh) * | 2016-10-25 | 2017-03-22 | 苏州顺芯半导体有限公司 | 内置电荷泵音频数模转换电路的直流偏置转换方法及装置 |
CN112235686A (zh) * | 2019-07-15 | 2021-01-15 | 瑞昱半导体股份有限公司 | 音效编码解码电路及音频资料的处理方法 |
CN113517891A (zh) * | 2021-09-13 | 2021-10-19 | 成都爱旗科技有限公司 | 一种应用于数模转换器的线性校准系统和方法 |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4925705B2 (ja) * | 2006-03-31 | 2012-05-09 | 株式会社アドバンテスト | D/a変換装置、d/a変換方法、荷電粒子ビーム露光装置及び荷電粒子ビーム露光方法 |
US7639165B2 (en) * | 2007-08-10 | 2009-12-29 | Marvell World Trade Ltd. | Calibrating replica digital-to-analog converters |
US7868796B2 (en) * | 2008-09-30 | 2011-01-11 | Freescale Semiconductor, Inc. | Self-calibrating data conversion circuitry and method therefor |
US7880650B2 (en) * | 2008-09-30 | 2011-02-01 | Freescale Semiconductor, Inc. | Method and apparatus for testing data converter |
US7733258B2 (en) * | 2008-09-30 | 2010-06-08 | Freescale Semiconductor, Inc. | Data conversion circuitry for converting analog signals to digital signals and vice-versa and method therefor |
US7868795B2 (en) * | 2008-09-30 | 2011-01-11 | Freescale Semiconductor, Inc. | Data conversion circuitry with an extra successive approximation step and method therefor |
US7876254B2 (en) * | 2008-09-30 | 2011-01-25 | Freescale Semiconductor, Inc. | Data conversion circuitry having successive approximation circuitry and method therefor |
US7945822B1 (en) * | 2009-04-27 | 2011-05-17 | Netapp, Inc. | Storing data to multi-chip low-latency random read memory device using non-aligned striping |
US8477052B2 (en) | 2011-04-05 | 2013-07-02 | Freescale Semiconductor, Inc. | Method and apparatus for self-test of successive approximation register (SAR) A/D converter |
CN102998611A (zh) * | 2011-09-09 | 2013-03-27 | 中国航天科工集团第三研究院第八三五八研究所 | 一种对包含adc和dac的电路的快速检测方法 |
US8599050B2 (en) | 2012-01-06 | 2013-12-03 | Maxlinear, Inc. | Method and system for broadband analog to digital converter technology |
US9118371B2 (en) * | 2013-05-21 | 2015-08-25 | Mediatek Inc. | Digital transmitter and method for compensating mismatch in digital transmitter |
US9246503B1 (en) * | 2013-09-09 | 2016-01-26 | Ateeda Ltd. | Built in self-test |
US9071265B1 (en) | 2014-08-12 | 2015-06-30 | Freescale Semiconductor, Inc. | Successive approximation analog-to-digital converter with linearity error correction |
US10116317B1 (en) * | 2017-11-15 | 2018-10-30 | Iowa State University Research Foundation, Inc. | Signal generator with self-calibration |
DE102018114092B4 (de) * | 2018-06-13 | 2021-04-29 | Infineon Technologies Ag | Verfahren, Vorrichtungen und Systeme zur Überwachung von Datenwandlern welche einen Kalibrierungsdatensatz aufweisen |
US10574250B1 (en) * | 2019-02-28 | 2020-02-25 | Nxp Usa, Inc. | Digital calibration systems and methods for multi-stage analog-to-digital converters |
US11265009B2 (en) * | 2019-05-30 | 2022-03-01 | Texas Instruments Incorporated | Waveform synthesizer using multiple digital-to-analog converters |
TWI691170B (zh) * | 2019-12-30 | 2020-04-11 | 新唐科技股份有限公司 | 波形產生器及波形產生方法 |
US11018681B1 (en) | 2020-03-18 | 2021-05-25 | Analog Devices International Unlimited Company | Digital-to-analog converter waveform generator |
CN114650055B (zh) * | 2022-03-24 | 2023-05-09 | 深圳市晶扬电子有限公司 | 含校准电路的自适应增量调制模拟数字转换器及校准方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4903024A (en) | 1987-10-23 | 1990-02-20 | Westinghouse Electric Corp. | A/D converter system with error correction and calibration apparatus and method |
US5153592A (en) * | 1991-04-30 | 1992-10-06 | Texas Instruments Incorporated | 16 bit error-correcting digital-to-analog converter |
US5451946A (en) * | 1993-06-28 | 1995-09-19 | Motorola Inc. | Apparatus and method for producing an analog output signal from a digital input word |
US5642116A (en) * | 1995-03-06 | 1997-06-24 | International Business Machines Corporation | Self calibrating segmented digital-to-analog converter |
US6005419A (en) * | 1997-04-16 | 1999-12-21 | Ail Systems Inc. | Apparatus and method for harmonic reduction in a direct digital synthesizer |
US5955979A (en) * | 1997-09-15 | 1999-09-21 | National Instruments Corporation | System and method for compensating for glitch errors in a D/A converter |
CN1178427C (zh) * | 2002-01-15 | 2004-12-01 | 矽统科技股份有限公司 | 利用补偿方式降低时钟抖动的数字模拟转换器及转换方法 |
US6624772B1 (en) | 2002-05-28 | 2003-09-23 | Analog Devices, Inc. | Offset calibration system |
US7355536B2 (en) * | 2002-09-27 | 2008-04-08 | Analog Devices, Inc. | System and method for digital compensation of digital to analog and analog to digital converters |
US6956512B1 (en) * | 2003-01-24 | 2005-10-18 | Altera Corporation | Analog-to-digital converter for programmable logic |
US6897794B2 (en) * | 2003-07-03 | 2005-05-24 | Texas Instruments Incorporated | All-analog calibration of sting-DAC linearity: application to high voltage processes |
US7071858B2 (en) | 2004-10-29 | 2006-07-04 | Broadcom Corporation | Method and system for a glitch-free differential current steering switch circuit for high speed, high resolution digital-to-analog conversion |
-
2007
- 2007-01-10 US US11/651,858 patent/US7443323B2/en not_active Expired - Fee Related
- 2007-12-19 WO PCT/US2007/088106 patent/WO2008085678A1/en active Application Filing
- 2007-12-19 CN CN200780049637.8A patent/CN101595643B/zh not_active Expired - Fee Related
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102832946A (zh) * | 2012-08-23 | 2012-12-19 | 北京昆腾微电子有限公司 | 数模转换器 |
CN102832946B (zh) * | 2012-08-23 | 2016-05-18 | 昆腾微电子股份有限公司 | 数模转换器 |
CN104820456A (zh) * | 2014-01-31 | 2015-08-05 | 美国亚德诺半导体公司 | 电流源校准跟踪温度和偏置电流 |
CN106533442A (zh) * | 2016-10-25 | 2017-03-22 | 苏州顺芯半导体有限公司 | 内置电荷泵音频数模转换电路的直流偏置转换方法及装置 |
CN112235686A (zh) * | 2019-07-15 | 2021-01-15 | 瑞昱半导体股份有限公司 | 音效编码解码电路及音频资料的处理方法 |
CN113517891A (zh) * | 2021-09-13 | 2021-10-19 | 成都爱旗科技有限公司 | 一种应用于数模转换器的线性校准系统和方法 |
Also Published As
Publication number | Publication date |
---|---|
US20080165040A1 (en) | 2008-07-10 |
WO2008085678A1 (en) | 2008-07-17 |
CN101595643B (zh) | 2013-05-01 |
US7443323B2 (en) | 2008-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101595643B (zh) | 数字模拟转换器和用于校准该数字模拟转换器的方法 | |
US10461764B1 (en) | System and method for interleaved digital-to-analog converter (DAC) calibration | |
US7671768B2 (en) | Digital-to-analogue converter system with increased performance | |
CN100481730C (zh) | 用于校准数模转换器的方法和数模转换器 | |
CN101743730B (zh) | 信号处理装置和信号处理方法 | |
McDonnell et al. | Compensation and calibration techniques for current-steering DACs | |
US10367517B2 (en) | Analog to digital conversion apparatus and analog to digital converter calibration method of the same | |
CN100479328C (zh) | 用于数字到模拟以及模拟到数字转换器的数字补偿的系统和方法 | |
JP2006516180A (ja) | 進歩したデジタルアンテナモジュール | |
EP1979756B1 (en) | Calibrating signals by time adjustment | |
US7129879B1 (en) | Method of and apparatus for characterizing an analog to digital converter | |
US7382299B2 (en) | Method of calibrating digital-to-analog converter input based on analog-to-digital converter output and analog encoding apparatus employing the method | |
KR100478978B1 (ko) | 홀아이씨를 이용한 회전각도 측정장치 및 그 방법 | |
US10819378B2 (en) | Transmitter circuit for RF communication device, RF communication device, and method of generating an antenna output signal in a transmitter circuit | |
US20140029702A1 (en) | Receiver | |
US7209937B2 (en) | Method and apparatus for generation of arbitrary mono-cycle waveforms | |
CN106383548A (zh) | 低杂散dds源及其降低杂散的方法 | |
CN108011636B (zh) | 一种用于时间交织adc的直流耦合通道校准电路 | |
US7804433B1 (en) | Methods and apparatus for error cancelation in calibrated current sources | |
CN104205644B (zh) | 用以改善模拟到数字转换器输出的系统、装置及方法 | |
CN112075026B (zh) | 逐次逼近模数转换器 | |
CN110971232A (zh) | 数字模拟转换器装置与电流控制方法 | |
CN114826206B (zh) | 一种移相器相位校准电路及其校准方法 | |
JP4430473B2 (ja) | オフセット補償回路 | |
Vargha et al. | Nonlinear model based calibration of A/D converters |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130501 Termination date: 20191219 |
|
CF01 | Termination of patent right due to non-payment of annual fee |