CN101594535A - 图像处理装置 - Google Patents
图像处理装置 Download PDFInfo
- Publication number
- CN101594535A CN101594535A CNA2009101183723A CN200910118372A CN101594535A CN 101594535 A CN101594535 A CN 101594535A CN A2009101183723 A CNA2009101183723 A CN A2009101183723A CN 200910118372 A CN200910118372 A CN 200910118372A CN 101594535 A CN101594535 A CN 101594535A
- Authority
- CN
- China
- Prior art keywords
- image processing
- compression
- memory
- view data
- extension
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/423—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
- H04N19/426—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements using memory downsizing methods
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Color Image Communication Systems (AREA)
- Compression Of Band Width Or Redundancy In Fax (AREA)
Abstract
本发明提供一种图像处理装置,在对进行图像处理的多个控制部进行仲裁的仲裁部与控制部之间分别配置对图像数据进行压缩扩展的压缩扩展部,并且具有上述压缩扩展方式包括可逆压缩扩展方式和非可逆压缩扩展方式的电路,能够根据功能切换压缩方式的装置。根据本发明,例如在信息量大的图像数据中,也能削减对存储器的存取数,能有效地利用带宽,因此,能够提供降低了功耗的图像处理装置。另外,例如由于削减了带宽,并且能随机存取,因此能装载更多使用了图像处理的功能,能够提供提高了使用方便性的图像处理装置。
Description
技术领域
本发明涉及一种图像处理装置,例如,涉及需要将动图像或者静止图像等对动态随机存取存储器(DRAM)所代表的存储器进行存取的处理的图像处理系统。
背景技术
作为本技术领域的背景技术,例如,存在日本特开平10-301841号公报(专利文献1)。在该公报中,记载了“[课题]是需要提高存储器存取时数据带宽,而另一方面,面临存储器LSI的外部接口与存储器总线的高速化在电气设计上的困难。因此,提供一种不依赖于高速化技术的其他方法来实现数据带宽的实效性提高的存储器LSI技术。[解决方案]是带压缩·扩展功能的存储器LSI1在内部安装有压缩扩展部13。在该结构中,使用压缩扩展部13的数据压缩器14进行对存储器部12的压缩读,使用数据扩展器15进行对存储器12的压缩写。[效果]是即使在物理性数据带宽与以往等同的情况下,也能实效性地实现更大的数据带宽”(摘要)。
另外,还存在日本特开2007-214813号公报(专利文献2)。在该公报中,记载了“[课题]是对像素数据的量化位数是大于8位小于16位的像素数据有效地进行压缩编码。[解决方案]是将像素数据分离为LSB侧的8位,和除去LSB侧的8位的MSB侧的位。LSB侧的位利用DPCM和哈弗曼编码(Huffman Coding)进行压缩。MSB侧的位以基于相邻的像素的MSB侧的位的例如1字节为单位,进行MSB侧位单位的行程(Run-Length)处理。在处理完后,进行1字节单位的行程处理。MSB侧位单位的行程处理仅在1字节内的所有MSB侧位都一致的情况下进行。运行(run)数根据像素数据的量化位数是固定的,因此不进行输出。LSB侧位和MSB侧位各自都能适当地编码,能实现有效的压缩编码,通过并行地进行LSB侧位和MSB侧位的处理,处理能实现高速化”(摘要)。
另外,还存在日本特开2007-214814号公报(专利文献3)。在该公报中,记载了“[课题]是对像素数据的量化位数是大于8位小于16位的像素数据被压缩编码的数据进行解码。[解决方案]是将量化位数是大于8位小于16位的像素数据分离成由LSB侧的8位构成的第一部分,和由除去第一部分的MSB侧的位构成的第二部分。对于由对第一部分进行了可逆的第一压缩编码的第一压缩编码数据、和对第二部分进行了与第一压缩编码不同的可逆的第二压缩编码的第二压缩编码数据构成的压缩编码数据,将第一和第二压缩编码数据分别解码,将对第一压缩编码数据进行了解码的第一解码数据,和对第二压缩编码数据进行了解码的、像素数据与第一解码数据对应的第二解码数据组合后输出”(摘要)。
专利文献1:日本特开平10-301841号公报
专利文献2:日本特开2007-214813号公报
专利文献3:日本特开2007-214814号公报
发明内容
近年,数字图像处理伴随着广播的HD(High Definition:高清晰度)化、数字摄像机的传感器的像素数增加,用于图像处理的像素数正在逐年增加。
在这些图像信号的处理中,例如存在除去影像中的噪声的噪声除去处理,为了以一定的位速率对硬盘驱动装置(以后简称为“HDD”)、光盘驱动装置(以后简称为“DVD”)等记录介质进行记录而施以压缩的压缩处理,在画面上显示操作画面、节目信息的绘制处理等,这些处理都共同地需要将图像数据暂时写入到SDRAM(Synchronous DRAM:同步动态随机存储器,以后简称为“SDRAM”)等存储器中。
随着HD化的发展,存在对该存储器的存取变得过多,导致功耗增大、产品的成本上升的课题。
在专利文献1中,公开了以下的发明,即:涉及存储器集成电路和使用了该存储器集成电路的主存储器系统、以及图形存储器系统(graphics memory system),特别涉及DRAM所代表的在计算机系统中用于构成主存储器系统和图形存储系统的大容量的半导体存储器LSI(大规模集成电路),即使在物理性数据带宽与以往等同的情况下,也能实效性地实现更大的数据带宽。
并且,公开了在所处理的图像数据的位宽达到8bit以上时,分成MSB侧的8bit和LSB侧的8bit进行压缩、扩展的发明。
上述专利文献1、2和3通过将图像数据压缩写入到存储器,对从存储器读出的数据进行扩展,能够削减对存储器存取的次数,有效地增加能使用的带宽。
但是,处理图像数据的LSI等由于对存储器进行存取的处理不限于1个系统,因此存在多个存取。此时仅1个系统进行上述处理,存储器存取数的削减效果较少,无法获得进一步的削减效果。
另外,对存储器进行存取的图像处理,例如还需要应对FIFO(First In First Out:先进先出)地对存储器的地址线性地进行存取的处理、和随机地进行存取的处理。
因此,例如为了解决上述课题,提供一种在对进行图像处理的多个控制部进行仲裁的仲裁部与控制部之间分别配置对图像数据进行压缩扩展的压缩扩展部,并且具有上述压缩扩展方式包括可逆压缩扩展方式和非可逆压缩扩展方式的电路,能够根据功能切换压缩扩展方式的装置。
详细地通过权利要求书记载的发明来解决。
根据本发明,例如在信息量大的图像数据中,也能削减对存储器的存取数,能有效地利用带宽,因此,能够提供降低了功耗的图像处理装置。
另外,例如由于削减了带宽,并且能随机存取,因此能装载更多使用了图像处理的功能,能够提供提高了使用方便性的图像处理装置。
上述之外的课题、结构和效果将通过以下的实施方式的说明得到明确。
附图说明
图1是实施例1的框图。
图2是表示实施例1的压缩部的1例的框图。
图3是表示实施例1的扩展部的1例的框图。
图4是表示实施例1的压缩部的1例的框图。
图5是表示实施例1的扩展部的1例的框图。
图6是实施例1的压缩处理的流程图。
图7是实施例1的扩展处理的流程图。
图8是实施例1的压缩扩展处理的概念图。
图9是表示实施例1的输入图像数据的框图。
图10是实施例1的框图。
图11是实施例2的框图。
图12是实施例3的框图。
图13是实施例4的框图。
图14是实施例5的框图。
〔标号说明〕
001、004、007、010、020、022、033图像处理部,002、008、201、205、301、305、027输入部,003、009、200压缩部,005、011、206、306、029输出部,006、012、300扩展部,013仲裁部,014存储器控制部,015、031连接部,016存储器,100图像处理装置,202可逆压缩部,203非可逆压缩部,204、304选择器,302可逆扩展部,303非可逆扩展部,021、023、025、028压缩扩展部,024、407编码器,026、405解码器,030外部总线控制部,032外部总线,401调谐部,402解调部,403多路分解器(demultiplexer),404用户接口部,406整体控制CPU部,408记录介质接口部,409记录介质部,410显示部,413摄像部,414噪声除去部,415画廓调整部
具体实施方式
以下,使用附图说明实施例。
【实施例1】
说明作为本发明的优选的一个实施例的图像处理装置的结构和动作。
使用图1说明实施例的结构。
图1中的图像处理部001、004、007、010例如是为了以帧单位处理作为图像数据的、各自被量化为8bit的亮度信号和色差信号等的基带的信号,例如需要对SDRAM进行写入或者读出的处理部,上述基带信号经由输入部002、008被输入到压缩部003、009。
另外,由扩展部006、012施以了扩展处理的基带信号经由输出部005、011被提供给图像处理部004、010。上述压缩部003、009,还有上述扩展部006、009按照由仲裁部013所选择的顺序经由存储器控制部014,对与连接部015连接的外部存储器16进行写入或者读出处理。在上述压缩部003与上述扩展部006中,压缩与扩展是成对来考虑的,用压缩部003压缩的图像能够用扩展部006来扩展。
图2表示上述压缩部003、009的具体的例子,表示切换使压缩扩展前后的图像数据完全相同的可逆性的算法、和压缩扩展后的图像数据产生若干劣化的非可逆性的算法的结构。
从输入部201输入图像数据,利用从输入部205供给的信号,选择器204选择可逆压缩部202和非可逆压缩部203中的一者,将压缩后的图像数据从输出部206输出。
图3表示上述扩展部006、012的具体的例子,表示与上述压缩部同样地切换可逆性的算法、和非可逆性的算法的结构。
从输入部301输入压缩图像数据,利用从输入部305供给的信号,选择器304选择可逆扩展部302和非可逆扩展部303中的一者,将扩展后的图像数据从输出部306输出。
图4和图5表示利用压缩扩展部的选择信号,例如在选择了可逆压缩部202时,使非可逆压缩部203的动作完全停止,削减了功耗的例子。图5所示的扩展部也能取得同样的效果。
图6是表示图像数据由压缩部压缩,直到被写入SDRAM为止的动作流程的图。
在这里,对图像数据从图像处理部001输入,用扩展部006对压缩部003压缩后的图像数据进行扩展的路径进行了说明,而关于图像处理部007、压缩部009、以及扩展部012的路径也同样。
首先,对图像处理部001、压缩部003、以及仲裁部013进行初始化(S101、S201、S301)。在这里,对各个部分例如利用CPU等来设定寄存器的值,其中,该寄存器的值用于设定重置(reset)处理、动作模式。
首先,图像处理部001对压缩部003发行写入请求(S102)。压缩部003受理来自图像处理部001的写入请求,向图像处理部001发行数据传输许可(S202)。图像处理部001在数据传输许可发行后,例如以64字节(以后简称为“B”)单位输出图像数据(S103)。压缩部003按照在初始化时所设定的动作模式,对来自图像处理部001的图像数据进行可逆方式的压缩或者非可逆方式的压缩(S203)。压缩部003例如以64B单位向仲裁部013传输压缩后的图像数据。判定上述压缩后的图像数据、与接下来要压缩的图像数据相加是否能打包成64B(S204),在能打包成64B时,再次向图像处理部001发行数据传输许可(S205)。图像处理部001再次输出图像数据,因此,是虚拟地对SDRAM进行了2次存取(S104)。
在判定结果为不可的状态,即充填了对SDRAM的写入量的数据时,向仲裁部013发行写入请求(S207)。仲裁部013针对来自压缩部003的传输请求,判定是否能够受理(S302),在不能对SDRAM进行写入时,或者使传输请求等待直到能对SDRAM进行写入为止,或者将传输请求排队(queuing),在能对SDRAM进行写入时,向压缩部003发行数据传输许可(S303)。
压缩部003接收来自仲裁部013的数据传输许可的发行,向仲裁部013输出压缩后的写入数据,由仲裁部013、存储器控制部014以一次的存取对SDRAM进行写入。
虽然上述例子是将压缩部003的压缩率设定为1/2的情况,但压缩率设定为1/2以外的值,也能取得能够削减对SDRAM的写入次数的效果。
接下来,说明从外部存储器016读出压缩后被写入的图像数据并进行扩展的处理。
图7是表示利用扩展部对由压缩部压缩后被写入到SDRAM的图像数据进行扩展,到将扩展后的图像数据提供给图像处理部为止的动作流程的图。
与压缩时同样,首先,对图像处理部004、扩展部006、以及仲裁部013进行初始化(S401、S401、S401)。在这里,对各个部分例如利用CPU等来设定寄存器的值,其中,该寄存器的值用于设定重置处理、动作模式。其中,关于仲裁部013,当在压缩时已经被进行初始化时,在这里也可以不用再次进行初始化。
首先,图像处理部004对扩展部006发行读出请求(S402)。扩展部006受理来自图像处理部004的读出请求,判定在扩展部006内是否存在扩展处理中的图像数据(S502),当不存在图像数据时,向仲裁部014发行读出请求(S503)。当存在图像数据时,不向仲裁部014发行传输请求。仲裁部013在检测出来自扩展部006的读出请求后,在不能对外部存储器016进行读出时,或者使读出请求等待直到能对外部存储器016进行读出为止,或者将读出请求排队(S602),在能对外部存储器016进行读出时,执行读出处理(S603),向扩展部006发行数据传输许可(S604)。经由存储器控制部014发行数据传输(S604)。扩展部006对从仲裁部013接收的压缩图像数据施以扩展处理(S504)。扩展部006判定扩展后的图像数据是否达到向图像处理部004每一次进行数据传输的单位量(S505),在数据量尚不足时,再次执行扩展处理(S506),当存在能够传输的量时,向图像处理部004发行数据传输许可(S507)。
接下来,将扩展后的图像数据传输到图像处理部004(S508)。图像处理部004接收图像数据(S403),施以图像处理部004特有的处理(S404),根据需要再次向扩展部发行读出请求(S405)。扩展部006作为处理确认是否存在再次扩展处理中的图像数据(S502),由于还存在扩展后的数据,因此,进入传输量判定(S504),进而根据达到每1次进行数据传输的单位量,在发行数据传输许可(S507)后,进行数据传输(S508)。
从外部存储器016只需对压缩图像数据进行1次存取即可,用扩展部006扩展为原始的图像数据,向图像处理部004以2次的存取进行传输。
上述例子是将压缩率设定为1/2的情况,而压缩率设定为1/2以外的值,也能取得能够削减对外部存储器016的读出次数的效果。
图8是表示上述图像处理部001的图像数据的处理的概念图。
压缩部003的输入中,对于1次的写入请求,将数据的量例如取64B进行传输。该值例如取SDRAM的能对1次的命令进行存取的突发数据量(burst size)时,易于取得与各种图像处理部的亲和性。压缩部003例如以压缩率1/2进行压缩,生成32B的数据。对存储器的写入的量成为上述突发数据量的64B。因此,由于到成为突发数据量为止不进行存取的缘故,下一个至压缩部的图像数据被输入,在压缩后的32B的图像数据齐全后,进行对存储器的写入。
在从存储器读出时,在进行了1个突发数据读出的时刻,进行扩展处理。在压缩率为1/2时,将64B的压缩图像数据分成2次32b施以扩展处理,以64B单位传输到图像处理部。根据这种结构,能够削减对SDRAM等的存储器的存取数。
上述图像处理部001、004具体地能够想到帧间的噪声除去电路、对输入图像数据的垂直线数和水平像素的有效尺寸进行缩小和放大这样的缩放(scaling)处理、操作画面等的绘制处理、为了在所希望的期间内对记录介质进行记录而对画质的位速率进行转换的处理等,但不限于此。
图9是表示输入到压缩部的图像数据的一个实施例的图。在为基带的图像数据时,能够想到亮度信号和色差信号这2种,能够想到亮度信号和色差信号混在1次的突发数据中。在进行压缩时,越是在具有相关性的数据间进行处理效率越高。在对1次的突发数据内亮度与色差例如成为杠杆状态的数据进行压缩时,为了在亮度信号与色差信号之间取相关性,存在压缩效率变差的倾向。
为了避免上述倾向,通过在突发数据内例如分成仅亮度和仅色差进行压缩就能提高相关性,能够提高压缩效率。重新排列后的处理,既可以并行地处理亮度和色差,或者按亮度、色差或色差、亮度的顺序进行处理也能取得相同的效果。另外,除了亮度和色差信号外,在RGB信号中也能取得由重新排列带来的效果。
图10是将原本各自独立的压缩部和扩展部公共化后的压缩扩展部021、023的实施例,能够取得与图1的结构相同的效果。
通过加以如下的限制,即:图像处理部020、022排他地处理压缩处理和扩展处理,作为其他效果,能够削减压缩扩展部021、023的电路规模。
关于上述压缩扩展部,具体的压缩扩展方式例如能够通过预测编码、频率转换、量化、行程编码、熵(entropy)编码、算术编码、通用(universal)编码等的组合来构成,但本发明不对压缩扩展方式进行特别的限定。
【实施例2】
图11是将图像处理部具体化的一个实施例。
对于具有相同功能的部分,标注相同的标号并省略相关的说明。
第一图像处理部020例如是噪声除去电路,将所输入的图像数据写入到存储器016,利用帧相关除去噪声成分。
接下来,作为第二图像处理部配置编码器024,将除去了噪声的图像数据写入到存储器016,依次从存储器016读出图像数据进行编码处理,生成编码数据。
作为第三图像处理配置解码器026,将编码后的编码数据解码成图像数据。
作为第四图像处理将解码后的图像数据例如缩小成缩略(thumbnail)画面进行粘贴处理。
在进行这样的处理的系统内,由于在到编码器024进行编码为止的期间,是利用压缩扩展部021、025进行压缩,造成数据的劣化将直接导致画质本身的劣化,是不理想的。因此,作为压缩方式进行可逆方式的压缩,不仅不会出现画质劣化,而且还能取得压缩效果。
另外,在解码后的图像处理022进行的解码画面的缩小化中,即使产生一定程度画质的劣化影响也很小。由此,通过在高效率的压缩方式中保证带宽的裕度,能够进行绘制的高速处理。因此,作为压缩方式使用非可逆压缩。
通过这样地适合于用途,切换可逆方式和非可逆方式进行处理,既能保证对存储器的存取数的削减效果,也能保证画质的品质,还能够进行高速处理。
【实施例3】
图12表示取代SDRAM等外部存储器,例如适用于PCI总线等外部总线的实施例。对于具有相同功能的部分,标注相同的标号并省略相关的说明。
取代与仲裁部013连接的存储器控制部014,使用外部总线控制部030,经由连接部031与外部总线032相连接。根据上述结构,在SDRAM等存储器以外的PCI总线等中,也能同样地削减存取次数。
因此,通过在与连接到外部总线032的图像处理部033的数据通信中产生裕度,能够对更多的信息量进行通信。
【实施例4】
图13表示使用了本实施例的第一产品实用例。
本实施例对于接收模拟、数字的电视广播,显示解码后的画面;或者将接收到的节目编码并记录到HDD、光盘驱动装置DVD等记录介质;或者将已记录的节目从HDD、DVD等记录介质中读出,显示解码后的画面的情况都是有效的。对于具有相同功能的部分,标注相同的标号并省略相关的说明。
例如,来自广播用卫星等的中继站的电波被输入,通过调谐部401,RF频带的电波被频率转换成IF频带(Intermediate Frequency:中频),作为不依赖于接收频道的一定的频带的信号,输出到解调部402。解调部402对从调谐部401输入的为了传输而对位流施以的调制操作进行解调,检测在传输途中发生的误码,进而进行订正后,输出到多路分解器部403。
多路分解器部403在进行了传输密码的解除后,选择节目被进行了多路复用的1个转发器(transponder)频率,将该选择的1个转发器内的位流分解为1个节目的音频和视频的包。
在解码装置405中,对上述视频和音频的流进行解码,将解码后的图像数据提供给显示部410。另外,由于是将内容记录到记录介质部409,因此,作为在编码装置407中变更了压缩率的流,经由记录介质接口部408被记录到记录介质部409。另外,也可以直接记录来自多路分解器403的流。
本结构的各个部分根据从用户接口部404输入的动作命令,由整体控制CPU部406控制。
在该结构中,在从各个部分对SDRAM等存储器16进行写入、读出处理的路径上配置图像处理装置100。
由此,能够对针对存储器016的所有存取取得压缩效果,在以这样的状态使用时,能够削减存取次数,能够削减功耗。
另外,能够将由压缩空余出来的存储器的存取数分配给其他应用程序。
【实施例5】
图14表示使用了本实施例的第二产品实用例。
本实施例对于例如输入来自照相机等的摄像元件的图像数据、来自外部的数字图像内容等,编码到HDD、光磁盘等记录介质,改变编码率进行保存的情况是有效的。对于具有相同功能的部分,标注相同的标号并省略相关的说明。
例如,将由CMOS、CCD等的传感器构成的摄像部413摄像的图像数据转换成基带的图像数据,由噪声除去部414对基带的图像数据例如使用帧相关除去影像数据内的噪声成分,由画廓调整部415将除去了噪声成分的图像数据的有效像素区域放大或者缩小,提供给编码器407。
在该结构中也是,通过将图像处理装置100配置在各个部分与存储器016之间,能够削减存储器存取数。
另外,在编码装置407的前级的摄像部413、噪声除去部414、画廓调整部415中对压缩方式取可逆方式,能够在保证画质的品质的同时,取得由压缩给对存储器的存取数带来的削减效果。
另外,本发明不限于上述实施例,还包括各种各样的变形例。例如,虽然上述实施例为了易于理解地对本发明进行说明而详细地进行了说明,但并非限定要具有所说明的所有的结构。另外,可以将某个实施例的结构的一部分置换为其他实施例的结构,并且,也可以在某个实施例的结构中加入其他实施例的结构。
工业上的可利用性
本发明例如能够使用于对基带的图像进行控制的系统。
Claims (15)
1.一种图像处理装置,将图像数据写入存储器,或者读出被写入到存储器中的图像数据,其特征在于,包括:
第一压缩扩展处理单元,将要写入到所述存储器的第一图像数据以可逆压缩方式进行压缩,写入所述存储器,从所述存储器读出所述压缩的图像数据,以所述可逆扩展方式进行扩展;和
第二压缩扩展处理单元,将要写入到所述存储器的第二图像数据以非可逆压缩方式进行压缩,写入所述存储器,从所述存储器读出所述压缩的图像数据,以所述非可逆扩展方式进行扩展,
不能允许由压缩扩展处理造成的图像数据的劣化的图像处理使用所述第一压缩扩展单元,能允许由压缩扩展处理造成的图像数据的劣化的图像处理使用所述第二压缩扩展处理单元。
2.一种图像处理装置,将图像数据写入存储器,或者读出被写入到存储器中的图像数据,其特征在于,包括:
图像处理部,至少进行第一和第二图像处理;
仲裁部,对来自所述第一和第二图像处理部的对存储器的写入或者读出进行仲裁;
存储器控制部,利用来自所述仲裁部的信号控制存储器;
与存储器控制部相连接的存储器;以及
至少第一和第二压缩扩展部,
在所述第一和第二图像处理部与所述仲裁部之间配置有第一和第二压缩扩展部。
3.根据权利要求2所述的图像处理装置,其特征在于:
所述第一和第二压缩扩展部与可逆压缩扩展方式和非可逆压缩扩展方式这两种压缩扩展方式相对应,能够根据第一和第二图像处理部的处理方法进行切换。
4.根据权利要求3所述的图像处理装置,其特征在于:
所述第一和第二压缩扩展部能够停止可逆压缩扩展方式和非可逆压缩扩展方式中的某一者。
5.一种图像处理装置,将图像数据写入存储器,或者读出被写入到存储器中的图像数据,其特征在于,包括:
编码器,压缩图像数据;
第一图像处理部,在所述编码器的前级处理图像数据;
第二图像处理部,在所述编码器的后级处理图像数据;
仲裁部,对来自所述编码器以及所述第一和第二图像处理部的对存储器的写入或者读出进行仲裁;
存储器控制部,利用来自所述仲裁部的信号控制存储器;
与所述存储器控制部相连接的存储器;以及
第一、第二和第三压缩扩展部,
在所述第一图像处理部与所述仲裁部之间配置有第一压缩扩展部,
在所述第二图像处理部与所述仲裁部之间配置有第二压缩扩展部,
在所述编码器与所述仲裁部之间配置有第三压缩扩展部。
6.一种图像处理装置,将图像数据写入外部总线,或者读出被写入到外部总线中的图像数据,其特征在于,包括:
图像处理部,进行第一和第二图像处理;
外部总线;
仲裁部,对来自所述第一和第二图像处理部的对所述外部总线的写入或者读出进行仲裁;
外部总线控制部,利用来自所述仲裁部的信号控制所述外部总线;
与所述外部总线控制部相连接的所述外部总线;以及
第一和第二压缩扩展部,
在所述第一和第二图像处理部与所述仲裁部之间配置有所述第一和第二压缩扩展部。
7.一种图像处理装置,将图像数据写入外部总线,或者读出被写入到外部总线中的图像数据,其特征在于,包括:
编码器,压缩图像数据;
第一图像处理部,在所述编码器的前级处理图像数据;
第二图像处理部,在所述编码器的后级处理图像数据;
仲裁部,对来自所述编码器以及所述第一和第二图像处理部的对所述外部总线的写入或者读出进行仲裁;
外部总线控制部,利用来自仲裁部的信号控制外部总线;
与所述外部总线控制部相连接的外部总线;以及
第一、第二和第三压缩扩展部,
在所述第一图像处理部与所述仲裁部之间配置有第一压缩扩展部,
在所述第二图像处理部与所述仲裁部之间配置有第二压缩扩展部,
在所述编码器与所述仲裁部之间配置有第三压缩扩展部。
8.根据权利要求5或7所述的图像处理装置,其特征在于:
所述第一压缩扩展部以可逆压缩扩展方式对图像数据进行压缩或扩展,
所述第二和第三压缩扩展部以非可逆压缩扩展方式对图像数据进行压缩或扩展。
9.根据权利要求1、4、5、6中的任一项所述的图像处理装置,其特征在于:
将用第一和第二压缩扩展部一次能处理的单位作为对所述存储器进行写入或读出的最小单位。
10.根据权利要求2、5、6、7中的任一项所述的图像处理装置,其特征在于:
在用第一和第二压缩扩展部一次能处理的单位内将图像数据的顺序重新排列,施以压缩处理或者扩展处理。
11.根据权利要求10所述的图像处理装置,其特征在于:
将图像数据的顺序按亮度数据、色差数据重新排列,施以压缩处理或者扩展处理。
12.根据权利要求2或5所述的图像处理装置,其特征在于:
所述第一和第三压缩扩展部
在对所述存储器进行随机存取时取为非可逆压缩扩展方式,
在对所述存储器进行线性存取时取为可逆压缩扩展方式。
13.根据权利要求6或7所述的图像处理装置,其特征在于:
所述第一和第三压缩扩展部
在对所述外部总线进行随机存取时取为非可逆压缩扩展方式,
在对所述外部总线进行线性存取时取为可逆压缩扩展方式。
14.根据权利要求2、5、6、7中的任一项所述的图像处理装置,其特征在于:
在将所述第一和第三压缩扩展部取可逆压缩扩展方式的情况下,在进行了第一次的压缩处理后在一定期间没有下一个图像数据输入时,对存储器进行写入,压缩的响应时间上有规定。
15.根据权利要求6或7所述的图像处理装置,其特征在于:
所述外部总线为PCI总线。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008138855 | 2008-05-28 | ||
JP2008138855A JP2009290389A (ja) | 2008-05-28 | 2008-05-28 | 画像処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101594535A true CN101594535A (zh) | 2009-12-02 |
Family
ID=41379903
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2009101183723A Pending CN101594535A (zh) | 2008-05-28 | 2009-02-27 | 图像处理装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20090297051A1 (zh) |
JP (1) | JP2009290389A (zh) |
CN (1) | CN101594535A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102483895A (zh) * | 2010-06-28 | 2012-05-30 | 松下电器产业株式会社 | 等离子显示面板用集成电路、访问控制方法及等离子显示系统 |
CN102883158A (zh) * | 2011-07-14 | 2013-01-16 | 华为技术有限公司 | 一种参考帧压缩存储和解压方法及装置 |
CN103828374A (zh) * | 2011-09-23 | 2014-05-28 | 高通股份有限公司 | 参考图片信令和经解码图片缓冲器管理 |
CN108200149A (zh) * | 2017-12-29 | 2018-06-22 | 神华集团有限责任公司 | 机车图像仲裁装置 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6091071B2 (ja) * | 2011-04-11 | 2017-03-08 | キヤノン株式会社 | データ復号装置 |
CN102331975B (zh) * | 2011-09-06 | 2013-11-27 | 中国科学院长春光学精密机械与物理研究所 | 多路高速短消隐期线阵ccd图像数据的存储方法 |
US9264717B2 (en) | 2011-10-31 | 2016-02-16 | Qualcomm Incorporated | Random access with advanced decoded picture buffer (DPB) management in video coding |
JP2014197740A (ja) | 2013-03-29 | 2014-10-16 | セイコーエプソン株式会社 | 印刷制御装置および印刷制御プログラム |
KR102136848B1 (ko) | 2013-07-15 | 2020-07-22 | 삼성전자 주식회사 | 영상 처리 장치, 영상 처리 시스템 및 영상 처리 방법 |
JP7193929B2 (ja) * | 2018-05-15 | 2022-12-21 | キヤノン株式会社 | 画像処理装置、画像処理方法、及び、プログラム |
US20220188552A1 (en) * | 2020-12-11 | 2022-06-16 | Waymo Llc | Systems, Apparatus, and Methods for Reordering Image Data |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0620244B2 (ja) * | 1983-11-18 | 1994-03-16 | 株式会社リコー | 通信端末装置 |
JP3918263B2 (ja) * | 1997-01-27 | 2007-05-23 | ソニー株式会社 | 圧縮符号化装置および符号化方法 |
JP3127853B2 (ja) * | 1997-04-30 | 2001-01-29 | 日本電気株式会社 | メモリ集積回路並びにこれを用いた主記憶システム及びグラフィクスメモリシステム |
US6054943A (en) * | 1998-03-25 | 2000-04-25 | Lawrence; John Clifton | Multilevel digital information compression based on lawrence algorithm |
US20010047473A1 (en) * | 2000-02-03 | 2001-11-29 | Realtime Data, Llc | Systems and methods for computer initialization |
JP4209631B2 (ja) * | 2002-05-23 | 2009-01-14 | パナソニック株式会社 | 符号化装置、復号化装置、及び、圧縮伸長システム |
US7466867B2 (en) * | 2004-11-26 | 2008-12-16 | Taiwan Imagingtek Corporation | Method and apparatus for image compression and decompression |
JP4434155B2 (ja) * | 2006-02-08 | 2010-03-17 | ソニー株式会社 | 符号化方法、符号化プログラムおよび符号化装置 |
US8233003B2 (en) * | 2007-03-12 | 2012-07-31 | Seiko Epson Corporation | Image processing device, image processing method, and electronic instrument |
US8031937B2 (en) * | 2007-04-04 | 2011-10-04 | Telefonaktiebolaget Lm Ericsson (Publ) | Frame buffer compression and decompression method for graphics rendering |
-
2008
- 2008-05-28 JP JP2008138855A patent/JP2009290389A/ja active Pending
-
2009
- 2009-02-27 CN CNA2009101183723A patent/CN101594535A/zh active Pending
- 2009-04-24 US US12/429,446 patent/US20090297051A1/en not_active Abandoned
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9189989B2 (en) | 2010-06-28 | 2015-11-17 | Panasonic Intellectual Property Management Co., Ltd. | Integrated circuit for use in plasma display panel, access control method, and plasma display system |
CN102483895A (zh) * | 2010-06-28 | 2012-05-30 | 松下电器产业株式会社 | 等离子显示面板用集成电路、访问控制方法及等离子显示系统 |
CN102483895B (zh) * | 2010-06-28 | 2015-05-27 | 松下电器产业株式会社 | 等离子显示面板用集成电路、访问控制方法及等离子显示系统 |
CN102883158A (zh) * | 2011-07-14 | 2013-01-16 | 华为技术有限公司 | 一种参考帧压缩存储和解压方法及装置 |
WO2013007215A1 (zh) * | 2011-07-14 | 2013-01-17 | 华为技术有限公司 | 一种参考帧压缩存储和解压方法及装置 |
US9998757B2 (en) | 2011-09-23 | 2018-06-12 | Velos Media, Llc | Reference picture signaling and decoded picture buffer management |
CN103828374A (zh) * | 2011-09-23 | 2014-05-28 | 高通股份有限公司 | 参考图片信令和经解码图片缓冲器管理 |
US10034018B2 (en) | 2011-09-23 | 2018-07-24 | Velos Media, Llc | Decoded picture buffer management |
US10542285B2 (en) | 2011-09-23 | 2020-01-21 | Velos Media, Llc | Decoded picture buffer management |
US10856007B2 (en) | 2011-09-23 | 2020-12-01 | Velos Media, Llc | Decoded picture buffer management |
US11490119B2 (en) | 2011-09-23 | 2022-11-01 | Qualcomm Incorporated | Decoded picture buffer management |
CN108200149A (zh) * | 2017-12-29 | 2018-06-22 | 神华集团有限责任公司 | 机车图像仲裁装置 |
CN108200149B (zh) * | 2017-12-29 | 2021-01-05 | 神华集团有限责任公司 | 机车图像仲裁装置 |
Also Published As
Publication number | Publication date |
---|---|
US20090297051A1 (en) | 2009-12-03 |
JP2009290389A (ja) | 2009-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101594535A (zh) | 图像处理装置 | |
EP1775961B1 (en) | Video decoding device and method for motion compensation with sequential transfer of reference pictures | |
US8724913B2 (en) | Decoder and method for decoding run-length-encoded data | |
US9894371B2 (en) | Video decoder memory bandwidth compression | |
US9509992B2 (en) | Video image compression/decompression device | |
JP2010515397A (ja) | ビデオハードウェアにおける画像圧縮のためのアーキテクチャ | |
JP5156655B2 (ja) | 画像処理装置 | |
EP2166770B1 (en) | Moving-image reproducing apparatus and moving-image reproducing method | |
JPH07226917A (ja) | 画像再生方式及び装置 | |
EP1116168A2 (en) | Method and apparatus for image compression | |
JP5526641B2 (ja) | メモリコントローラ | |
US6928115B2 (en) | Compression-encoded data decoding apparatus cross-reference to related applications | |
KR20080079926A (ko) | 비디오 스트림 처리 장치 | |
JP4181701B2 (ja) | 画像処理装置 | |
US8036476B2 (en) | Image encoding/decoding device and method thereof with data blocks in a determined order | |
JP2009118226A (ja) | メモリ制御装置および制御方法 | |
WO2013114826A1 (ja) | 画像復号装置 | |
JP2732940B2 (ja) | 画像圧縮伸長装置 | |
CN117424974A (zh) | 可生成不同格式图像数据的图像处理装置与方法 | |
JP3921487B2 (ja) | 復号化方法、復号化装置および記録媒体 | |
US20100328332A1 (en) | System and method for reducing memory access bandwidth in video decoding | |
EP1711010B1 (en) | Video encoder transmitting extracted image outside during encoding | |
CN115695915A (zh) | 一种视频数据处理系统、方法、设备及存储介质 | |
JP2001224026A (ja) | 画像データ処理装置およびその制御方法 | |
WO2006072543A1 (en) | Device and method for video data recording |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20091202 |
|
RJ01 | Rejection of invention patent application after publication |