CN101477171A - 将特征值储存区转换为撷取数据扩充区的系统及方法 - Google Patents
将特征值储存区转换为撷取数据扩充区的系统及方法 Download PDFInfo
- Publication number
- CN101477171A CN101477171A CNA2008100019040A CN200810001904A CN101477171A CN 101477171 A CN101477171 A CN 101477171A CN A2008100019040 A CNA2008100019040 A CN A2008100019040A CN 200810001904 A CN200810001904 A CN 200810001904A CN 101477171 A CN101477171 A CN 101477171A
- Authority
- CN
- China
- Prior art keywords
- chip
- measured
- acquisition data
- controller
- characteristic value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明一种将特征值储存区转换为撷取数据扩充区的系统及方法,包括一可配置内存、一待测芯片、及一控制器。其中,于测试期间控制器检测待测芯片,其输出值所需储存容量,大于系统撷取数据存储器所能储存最大容量时,则控制器指定特征值储存区的部分内存区块转换为撷取数据存储器,使其容量大于待测芯片于测试期间输出值所需储存容量。控制器将特征值储存区转换为一撷取数据扩充区,用以扩充系统的撷取数据存储器的容量。
Description
技术领域
本发明涉及一种内存的系统与内存转换的方法,尤指一种适用于将测试机台内部的特征值储存区转换为撷取数据扩充区的系统及方法。
背景技术
请参阅图1,图1是本发明撷取数据存储器重新配置前的系统架构图。此图亦为传统测试设备的系统架构图。首先,由数字电路20自特征值储存区11读取特征值,再通过驱动器30将特征值输入至待测芯片4的输入脚41中。
随后,待测芯片4的输出脚42相应地输出测试数据,并通过比较器3,将待测芯片回授信号运算后储存于系统撷取数据存储器21中,以作为测试纪录,以利后续分析使用。
于现有技术中,其特征值储存区11远大于撷取数据存储器21的储存容量。就一般消费性芯片而言,其输出数据所需储存容量并不大。因此,将输出数据储存于现有的撷取数据存储器21做为除错已是足够。
但对于特殊的芯片测试而言,其输出脚位的输出值所需储存容量很大,而且需将芯片输出数据做分析。因此,现有的撷取数据存储器21其容量配置远不敷使用。需再另外增购内存,以扩充撷取数据存储器容21的容量。不但提高测试成本、更占用测试机台的空间。
发明内容
本发明目的是提供一种将测试机台内部的特征值储存区转换为撷取数据扩充区的系统,其包括一可配置内存、一待测芯片、及一控制器。
可配置内存包括有一特征值储存区。待测芯片包括至少一输入脚、及至少一输出脚。控制器其分别与可配置内存、待测芯片电性连接。
待测芯片的至少一输入脚透过控制器对应至特征值储存区、及待测芯片的至少一输出脚透过控制器对应至控制器的撷取数据存储器。
其中,于测试期间控制器检测待测芯片,其输出值所需储存容量,大于控制器的撷取数据存储器所能储存最大容量,控制器指定可配置内存的特征值储存区的部分内存区块为撷取数据存储器,用以扩充系统的撷取数据存储器的容量。
再者,上述的控制器包括一数字电路、一比较器、及一驱动器。比较器可与数字电路接受待测芯片输出值的高低电位基准。驱动器可与数字电路电性连接,用以将可配置内存的特征值储存区的数据,驱动输出至待测芯片。除前述的系统架构外,本发明的另一特色是在下列执行方法,包括下列步骤:
(A)提供一控制器、一可配置内存、及一待测芯片,可配置内存包括一特征值储存区,特征值储存区所储存的数据透过控制器输入至该待测芯片的至少一输入脚,待测芯片的透过至少一输出脚将测试结果输出并储存于控制器的一撷取数据存储器内;
(B)控制器检测该待测芯片,待测芯片的输出值所需储存容量,大于撷取数据存储器所能储存最大容量;
(C)控制器指定至少一特征值储存区的部分内存区块为一扩充储存区;
(D)令扩充储存区加上撷取数据存储器,总容量大于待测芯片于测试期间,输出值所需储存容量;以及
(E)将扩充储存区配置为一撷取数据扩充区,用以扩充撷取数据存储器的容量。
上述方法可由软件程序写成以逐步执行的。因此,本发明的方法可以以计算机语言撰写后再加载一控制器中,以利执行。
附图说明
图1是本发明撷取数据存储器重新配置前的系统架构图;
图2是本发明撷取数据存储器重新配置后的系统架构图;
图3是本发明一较佳实施例的流程图;
图4是本发明待测芯片输/出入脚对应至重新配置后的可配置内存内对应的储存区块示意图。
【主要组件符号说明】
可配置内存 1 特征值储存区 11
扩充储存区 12 撷取数据扩充区 120
控制器 2 数字电路 20
撷取数据存储器 21 比较器 3
驱动器 30 待测芯片 4
输入脚 41 输出脚 42
具体实施方式
请一并参阅图1及图2,图1为本发明撷取数据存储器重新配置前的系统架构图,图2是本发明撷取数据存储器重新配置后的系统架构图。如图所示,本发明为一种将测试机台内部的特征值储存区转换为撷取数据扩充区的系统,主要包括一可配置内存1、一待测芯片4、及一控制器2。而且,控制器2包括一数字电路20、一比较器3、及一驱动器30。
于本例中,可配置内存1包括一特征值储存区11。待测芯片4,包括至少一输入脚41、及至少一输出脚42。控制器2,其分别与可配置内存1、待测芯片4电性连接。控制器2包括一撷取数据存储器21。待测芯片4的输入脚41透过控制器2将可配置内存1的特征值储存区11的数据送出;待测芯片4的输出脚42透过控制器2,将回授信号运算后储存于的撷取数据存储器21。
请一并参阅图3。其是本发明一较佳实施例的流程图。数字电路
如图3所示,测试机台记忆体重新整合、规化开始(步骤801),此后,于测试期间,数字电路20检测待测芯片4其输出值所能储存最大容量,是否大于数字电路20内部的撷取数据存储器21,所能储存最大容量(步骤802)。
如果待测芯片4输出值大于数字电路20内部的撷取数据存储器21所能储存最大容量。接着,数字电路20指定可配置内存1的特征值储存区11,其部分内存区块作为一扩充储存区12(步骤804)。并令扩充储存区12加上数字电路20的撷取数据存储器21的总容量,大于待测芯片4于测试期间输出值所需储存容量(步骤805)。
当扩充储存区12加上撷取数据存储器21的总容量大于待测芯片4,则数字电路20将可配置内存1的扩充储存区12,配置为另一撷取数据扩充区120(步骤807),用以扩充控制器2的撷取数据存储器21的容量。
请同时参阅图4。图4是本发明待测芯片输/出入脚对应至重新配置后的可配置内存内对应的储存区块示意图。如图4所示,可配置内存1内的储存区块已重新配置为特征值储存区11、及撷取数据扩充区120。待测芯片4的输入脚41透过数字电路20,自可配置内存1的特征值储存区11,读取特征值后自待测芯片4的输入脚41输入至待测芯片4以供测试用;随后,待测芯片4的输出脚42透过数字电路20,将待测芯片4的测试结果数据输入至至控制器2的撷取数据存储器21、及撷取数据扩充区120,并储存的,以利后续分析使用。
综合上述,以本发明的一种将测试机台内部的特征值储存区转换为撷取数据扩充区的系统及方法,即使在现有的测试机台的系统架构,也不需另外添加内存的情况下,可以撷取数据扩充区120来增加撷取数据存储器21的容量。因此,可以改善现有而达到结省成本及系统空间的目的。
上述实施例仅为了方便说明而举例而已,本发明所主张的权利范围自应以申请专利范围所述为准,而非仅限于上述实施例。
Claims (8)
1、一种将特征值储存区转换为撷取数据扩充区的系统,其特征在于包括:
一可配置内存,包括至少一特征值储存区;
一待测芯片,包括至少一输入脚、及至少一输出脚;以及
一控制器,其分别与该可配置内存、及该待测芯片电性连接,该控制器包括一撷取数据存储器,该待测芯片的该至少一输入脚透过该控制器对应至该可配置内存的该至少一特征值储存区,该待测芯片的该至少一输出脚对应至该撷取数据存储器;
其中,当该控制器检测该待测芯片输出值所需储存容量,大于该撷取数据存储器所能储存最大容量时,该控制器指定该至少一特征值储存区的部分内存区块为一扩充储存区,并令该扩充储存区加上该撷取数据存储器其总容量,大于该待测芯片输出值所需储存容量,进而将该扩充储存区转换为一撷取数据扩充区,用以扩充该撷取数据存储器的容量。
2.如权利要求1所述的系统,其特征在于,该控制器包括一数字电路、一比较器、及一驱动器。
3.如权利要求2所述的系统,其特征在于,该比较器与该数字电路电性连接,以将该待测芯片输出的信号运算后,并储存至撷取数据存储器。
4.如权利要求2所述的系统,其特征在于,该驱动器与该数字电路电性连接,用以将该至少一特征值储存区其特征值,驱动输出至该待测芯片。
5.一种将特征值储存区转换为撷取数据扩充区的方法,其特征在于包括下列步骤:
(A)提供一控制器、一可配置内存、及一待测芯片,该可配置内存包括一特征值储存区,该特征值储存区所储存的数据透过该控制器输入至该待测芯片的至少一输入脚,该待测芯片的透过至少一输出脚将测试结果输出并储存于该控制器的一撷取数据存储器内;
(B)该控制器检测该待测芯片,该待测芯片的输出值所需储存容量,大于该撷取数据存储器所能储存最大容量;
(C)该控制器指定该至少一特征值储存区的部分内存区块为一扩充储存区;
(D)令该扩充储存区加上该撷取数据存储器,总容量大于该待测芯片于测试期间,输出值所需储存容量;以及
(E)将该扩充储存区配置为一撷取数据扩充区,用以扩充该撷取数据存储器的容量。
6.如权利要求5所述的方法,其特征在于,该控制器包括一数字电路、一比较器、及一驱动器。
7.如权利要求6所述的方法,其特征在于,该比较器与该数字电路电性连接,以作为比较该待测芯片输出信号于运算后储存至撷取数据存储器。
8.如权利要求6所述的方法,其特征在于,该驱动器与该数字电路电性连接,用以将该可配置内存的数据驱动输出至该待测芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100019040A CN101477171B (zh) | 2008-01-03 | 2008-01-03 | 将特征值储存区转换为撷取数据扩充区的系统及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100019040A CN101477171B (zh) | 2008-01-03 | 2008-01-03 | 将特征值储存区转换为撷取数据扩充区的系统及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101477171A true CN101477171A (zh) | 2009-07-08 |
CN101477171B CN101477171B (zh) | 2011-07-20 |
Family
ID=40837917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008100019040A Active CN101477171B (zh) | 2008-01-03 | 2008-01-03 | 将特征值储存区转换为撷取数据扩充区的系统及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101477171B (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7111224B1 (en) * | 2001-02-28 | 2006-09-19 | Xilinx, Inc. | FPGA configuration memory with built-in error correction mechanism |
CN100414899C (zh) * | 2002-08-05 | 2008-08-27 | 华为技术有限公司 | 大传输延时的虚级联虚容器帧的处理方法 |
US7496464B2 (en) * | 2006-03-21 | 2009-02-24 | Mediatek Usa Inc. | Validation system with flow control capability |
CN100464193C (zh) * | 2006-10-13 | 2009-02-25 | 北京中星微电子有限公司 | 芯片测试系统和芯片测试方法 |
-
2008
- 2008-01-03 CN CN2008100019040A patent/CN101477171B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN101477171B (zh) | 2011-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20060200714A1 (en) | Test equipment for semiconductor | |
CN103310852B (zh) | 基于ieee 1500标准兼容sram/rom的mbist控制器结构系统 | |
US7049839B1 (en) | Method and related apparatus for chip testing | |
KR20010110048A (ko) | 칩 설계 검증 및 테스트 장치 및 방법 | |
RU2438164C2 (ru) | Система функционального тестирования корпусированных микросхем оперативно запоминающих устройств | |
KR20090127834A (ko) | 집적 회로 디바이스를 테스트하는 시스템 및 방법 | |
US20090100305A1 (en) | Reprogrammable built-in-self-test integrated circuit and test method for the same | |
US8332551B2 (en) | Compressed data managing system and method for circular buffer | |
CN107978337B (zh) | 适用于随机存储器自动测试的高速电路结构及其测试方法 | |
CN103308846A (zh) | 一种基于模型识别的集成芯片功能性能检测方法和装置 | |
CN102135930A (zh) | 计算机系统的侦错装置及其方法 | |
US7235995B2 (en) | Test apparatus and testing method | |
CN113778055B (zh) | 一种tbox的检测方法及检测系统 | |
CN101996121A (zh) | Usb端口测试装置及测试方法 | |
CN109061446A (zh) | 一种单端口传输芯片的测试方法及系统 | |
CN115454903A (zh) | 一种接口拔插自动化操控装置及方法 | |
US20100289902A1 (en) | Testing system and method for video chip | |
WO2007113940A1 (ja) | 半導体検査装置 | |
JP4130811B2 (ja) | 試験装置及び試験方法 | |
CN101477171B (zh) | 将特征值储存区转换为撷取数据扩充区的系统及方法 | |
KR101452959B1 (ko) | 실장형 테스트 장비 및 그 방법 | |
US20110103164A1 (en) | Semiconductor memory device and method for performing data compression test of the same | |
CN113009316A (zh) | 接口转换电路、多芯片互联系统及其测试方法 | |
CN112485699A (zh) | 一种服务器电源测试系统 | |
CN102288298B (zh) | 一种探测器模拟器装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |