CN101470639A - 启动信号产生装置 - Google Patents

启动信号产生装置 Download PDF

Info

Publication number
CN101470639A
CN101470639A CNA2007103073589A CN200710307358A CN101470639A CN 101470639 A CN101470639 A CN 101470639A CN A2007103073589 A CNA2007103073589 A CN A2007103073589A CN 200710307358 A CN200710307358 A CN 200710307358A CN 101470639 A CN101470639 A CN 101470639A
Authority
CN
China
Prior art keywords
voltage signal
coupled
expansion board
transistor
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007103073589A
Other languages
English (en)
Other versions
CN101470639B (zh
Inventor
王艳丽
刘士豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huang Weijin
Wang Wenxia
Wang Xiao
Wang Yuefei
Zhao Ziqiang
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CN2007103073589A priority Critical patent/CN101470639B/zh
Publication of CN101470639A publication Critical patent/CN101470639A/zh
Application granted granted Critical
Publication of CN101470639B publication Critical patent/CN101470639B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明公开了一种启动信号产生装置,适用于一扩充卡。此启动信号产生装置包括电平转换单元与逻辑单元。电平转换单元的输入端接收第一电压信号,用以将第一电压信号进行电平转换,而于其输出端产生第二电压信号,其中第一电压信号用以指示扩充卡的上电稳定状态。逻辑单元耦接至电平转换单元,用以将第二电压信号与第三电压信号进行逻辑运算,并产生一第四电压信号,以控制扩充卡是否开始运作,其中第三电压信号指示扩充卡安装于PCIE插槽上。

Description

启动信号产生装置
技术领域
本发明是有关于一种启动信号产生装置,且特别是有关于一种扩充卡(Risercard)的启动信号产生装置。
背景技术
一般来说,电脑系统中的各元件开始运作之前,电脑系统都会提供一信号(例如为上电完成(power good)信号)给各元件,以指示各元件可以开始运作。当然,安装于主板上的扩充卡(riser card)也不例外。也就是说,当扩充卡开始运作之前,仍然要给予一信号,以便指示扩充卡可以开始运作。而上述信号的产生方式,基本是将PCIE的重设(reset)信号当作上电完成信号,也就是说,当扩充卡安装于主板的PCIE插槽上时,会立即产生PCIE的重设(reset)信号,以便于通知扩充卡可以开始运作。
不过,上述信号的产生方式会发生一些问题。举例来说,只要PCIE的重设信号为逻辑高电压电平时,扩充卡就会认为可以开始工作,而忽略了扩充卡实际是否已经上电完成。如此一来,将会使得扩充卡尚未上电完成之前,就要求扩充卡开始运作,使得电路产生误动作。
发明内容
本发明提供一种启动信号产生装置,藉此可以有效地避免扩充卡未上电完成之前,就认定可以开始运作,而造成电路产生误动作的问题。
本发明提出一种启动信号产生装置,适用于一扩充卡(riser card)。此启动信号产生装置包括电平转换单元与逻辑单元。电平转换单元的输入端接收第一电压信号,用以将第一电压信号进行电平转换,而于其输出端产生第二电压信号,其中该第一电压信号用以指示该扩充卡上电稳定状态。逻辑单元耦接至电平转换单元,用以将第二电压信号与第三电压信号进行逻辑运算,并产生一第四电压信号,以控制扩充卡是否开始工作,其中第三电压信号指示扩充卡安装于PCIE插槽上。
在本发明一实施例中,上述电平转换单元包括第一电阻、电容、第一晶体管、第二电阻、第二晶体管与第三电阻。第一电阻的第一端耦接收第一电压信号。电容的第一端耦接至第一电阻的第二端,且其第二端耦接至地端。第一晶体管的基极端耦接至电容的第一端,且其发射极端耦接至地端。第二电阻的第一端接收第五电压信号,且其第二端耦接至第一晶体管的集电极端。第二晶体管的基极端耦接至第二电阻的第二端,而其发射极端耦接至地端。第三电阻的第一端接收第五电压信号,且其第二端耦接至第二晶体管的集电极端。
在本发明一实施例中,上述第一晶体管与第二晶体管为NPN双极性晶体管。
在本发明一实施例中,上述逻辑单元包括与门。与门的第一输入端接收第二电压信号,且其第二输入端接收第三电压信号,而于其输出端产生第四电压信号。
本发明通过将第一电压信号(亦即扩充卡的上电稳电状态的信号)进行电平转换后,即产生第二电压信号。接着,再将第二电压信号与第三电压信号(扩充卡已确实安装于PCIE插槽上所产生的信号)进行逻辑运算,而产生第四电压信号,以作为扩充卡是否开始运作的依据。如此一来,可以有效地避免扩充卡在上电完成之前就开始工作,进而产生电路误动作的问题。
为让本发明的上述特征和优点能更明显易懂,下文特举较佳实施例,并配合附图,作详细说明如下。
附图说明
图1绘示为本发明一实施例的启动信号产生装置的电路图。
具体实施方式
图1绘示为本发明一实施例的启动信号产生装置的电路图。而本实施例的启动信号产生装置100适用于扩充卡(Riser Card,未绘示)。请参照图1,启动信号产生装置100包括电平转换单元110与逻辑单元130。电平转换单元110的输入端接收第一电压信号VS1,并将第一电压信号VS1进行电平转换,而于电平转换单元110的输出端产生第二电压信号VS2,其中第一电压信号VS1用以指示扩充卡的上电稳定状态。
逻辑单元130耦接至电平转换单元110,用以将第二电压信号VS2与第三电压信号VS3进行逻辑运算,并产生第四电压信号VS4至扩充卡,以作为控制扩充卡是否开始工作的依据。其中,第三电压信号VS3用以指示扩充卡已安装于PCIE插槽上。也就是说,当扩充卡安装于PCIE插槽时,会产生一逻辑高电压电平的第三电压信号VS3,以便于作为扩充卡是否开始运作的依据。
在本实施例中,若是第四电压信号VS4为逻辑高电压电平时,则扩充卡得以开始工作。若是第四电压信号VS4为逻辑低电压电平时,则扩充卡不进行运作。也就是说,逻辑单元130所产生的第四电压信号VS4可以作为扩充卡是否可以开始运作的启动信号。
请继续参照图1,电平转换单元110包括电阻R1~R3、电容C1与晶体管Tr1、Tr2。电阻R1的第一端接收第一电压信号VS1。电容C1的第一端耦接至电阻R1的第二端,且其第二端耦接至地端。晶体管Tr1的基极端耦接至电容C1的第一端,晶体管Tr1的发射极端耦接至地端。电阻R2的第一端接收第五电压信号VS5,且其第二端耦接至晶体管Tr1的集电极端。晶体管Tr2的基极端耦接至电阻R2的第二端,而晶体管Tr2的发射极端耦接至地端。电阻R3的第一端接收第五电压信号VS5,且其第二端耦接至晶体管Tr2的集电极端。在本实施例中,晶体管Tr1、Tr2例如为NPN双极性晶体管。
逻辑单元130包括与门131。其中,与门131的第一输入端接收第二电压信号VS2,与门131的第二输入端接收第三电压信号VS3,而于与门131的输出端产生第四电压信号VS4。
在整体电路作动上,首先,当扩充卡安装于PCIE插槽后,配置于扩充卡上的一电源芯片(未绘示)会对应的将提供于主板(未绘示)的电压(3.3V)转换为第一电压信号VS1(亦即扩充卡的上电稳定状态的信号),而此第一电压信号VS1为逻辑高电压电平,例如为1.5V,使得晶体管Tr1导通。由于晶体管Tr1导通,第五电压信号VS5可以透过电阻R2耦接至地端,使得晶体管Tr2不导通。
由于晶体管Tr2不导通,第五电压信号VS5会透过电阻R3输出,使得电平转换单元110所产生的第二电压信号VS2为逻辑高电压电平。接着,第二电压信号VS2会输入至逻辑单元130的与门131的第一输入端。
另一方面,由于扩充卡已安装于PCIE插槽上,因此会产生一逻辑高电压电平的第三电压信号VS3。此时,在与门131的第一输入端与第二输入端同时接收到的电压信号(亦即第二电压信号VS2与第三电压信号VS3)都为逻辑高电压电平,因此,于与门131的输出端所输出的第四电压信号VS4为逻辑高电压电平。其中,第四电压信号VS4用以指示扩充卡可以开始运作的启动信号,也就是说,当扩充卡接收到的第四电压信号VS4为逻辑高电压电平时,则可以开始运作。
反之,若是扩充卡尚未上电完成之前(亦即扩充卡的电源芯片尚未将提供至主板的电压转换完成或扩充卡尚未安装于主板上),使得第一电压信号VS1为逻辑低电压电平。接着,第一电压信号VS1会透过电阻R1传送至晶体管Tr1的基极端,使得晶体管Tr1不导通。由于晶体管Tr1不导通,第五电压信号VS5会经由电阻R2传送至晶体管Tr2的基极端,使得晶体管Tr2导通。之后,第五电压透过电阻R3导接至地端,使得第二电压信号VS2为逻辑低电压电平。
由于第二电压信号VS2为逻辑低电压电平,使得与门131的第一输入端接收到的信号为逻辑低电压电平。因此,与门131的第一输入端为逻辑低电压电平,而其第二输入端为逻辑高电压电平,使得与门131的输出端所输出的第四电压信号VS4为逻辑低电压电平。
之后,扩充卡会因为第四电压信号VS4为逻辑低电压电平,则不会开始运作。如此一来,本实施例启动信号产生装置100确实可以让扩充卡在确定上电完成之后,才开始正常运作,以避免电路产生误动作。
综上所述,本发明通过将第一电压信号(亦即扩充卡的上电稳电状态的信号)进行电平转换后,即产生第二电压信号。接着,再将第二电压信号与第三电压信号(亦即扩充卡已确实安装于PCIE插槽上所产生的信号)进行逻辑运算,而产生第四电压信号,以作为扩充卡是否开始运作的依据。如此一来,可以在扩充卡安装于PCIE插槽后,而有效地避免扩充卡在上电完成之前就开始运作,使得电路产生误动作。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许更动与润饰,因此本发明的保护范围当以权利要求所界定的为准。

Claims (4)

1.一种启动信号产生装置,适用于一扩充卡,该启动信号产生装置包括:
一电平转换单元,其输入端接收一第一电压信号,用以将该第一电压信号进行电平转换,而于其输出端产生一第二电压信号,其中该第一电压信号用以指示该扩充卡的上电稳定状态;以及
一逻辑单元,耦接至该电平转换单元,用以将该第二电压信号与一第三电压信号进行逻辑运算,并产生一第四电压信号,以控制该扩充卡是否开始工作,其中该第三电压信号指示该扩充卡安装于一PCIE插槽上。
2.如权利要求1所述的启动信号产生装置,其特征在于,该电平转换单元包括:
一第一电阻,其第一端耦接收该第一电压信号;
一电容,其第一端耦接至该第一电阻的第二端,其第二端耦接至地端;
一第一晶体管,其基极端耦接至该电容的第一端,其发射极端耦接至地端;
一第二电阻,其第一端接收该第五电压信号,其第二端耦接至该第一晶体管的集电极端;
一第二晶体管,其基极端耦接至该第二电阻的第二端,而其发射极端耦接至地端;以及
一第三电阻,其第一端接收该第五电压信号,其第二端耦接至该第二晶体管的集电极端。
3.如权利要求2所述的启动信号产生装置,其特征在于,该第一晶体管与该第二晶体管为NPN双极性晶体管。
4.如权利要求1所述的启动信号产生装置,其特征在于,该逻辑单元包括:
一与门,其第一输入端接收该第二电压信号,其第二输入端接收该第三电压信号,而于其输出端产生该第四电压信号。
CN2007103073589A 2007-12-28 2007-12-28 启动信号产生装置 Expired - Fee Related CN101470639B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007103073589A CN101470639B (zh) 2007-12-28 2007-12-28 启动信号产生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007103073589A CN101470639B (zh) 2007-12-28 2007-12-28 启动信号产生装置

Publications (2)

Publication Number Publication Date
CN101470639A true CN101470639A (zh) 2009-07-01
CN101470639B CN101470639B (zh) 2010-10-13

Family

ID=40828127

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007103073589A Expired - Fee Related CN101470639B (zh) 2007-12-28 2007-12-28 启动信号产生装置

Country Status (1)

Country Link
CN (1) CN101470639B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105610425A (zh) * 2015-12-18 2016-05-25 珠海市杰理科技有限公司 上电保护电路
CN113541673A (zh) * 2020-04-15 2021-10-22 成都鼎桥通信技术有限公司 电平转换电路、模组及网关

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN200965667Y (zh) * 2006-10-25 2007-10-24 英业达股份有限公司 具有断电保护装置的扩充卡

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105610425A (zh) * 2015-12-18 2016-05-25 珠海市杰理科技有限公司 上电保护电路
CN105610425B (zh) * 2015-12-18 2019-01-11 珠海市杰理科技股份有限公司 上电保护电路
CN113541673A (zh) * 2020-04-15 2021-10-22 成都鼎桥通信技术有限公司 电平转换电路、模组及网关
CN113541673B (zh) * 2020-04-15 2024-02-13 成都鼎桥通信技术有限公司 电平转换电路、模组及网关

Also Published As

Publication number Publication date
CN101470639B (zh) 2010-10-13

Similar Documents

Publication Publication Date Title
JP3110949U (ja) カード検出器を持つusbコネクタ
US8050061B2 (en) Control circuit for switching power supply
CN100492407C (zh) 具有多种通信模式的集成电路装置及其操作方法
CN101609440A (zh) 总线系统和总线从锁定状态中恢复的方法
CN210804315U (zh) 一种上电自动开机电路及主板
CN102043933A (zh) 一种工作状态可控的sd卡读卡器模块
CN101359247B (zh) 主机板电源适配电路
CN100504831C (zh) 一种i2c总线被从器件锁定后的恢复方法及装置
CN101470639B (zh) 启动信号产生装置
CN1829032A (zh) 电子元件断电保护电路
CN103135723A (zh) 计算机系统的电源供应设备及其电源启动顺序控制方法
CN103777733A (zh) 电脑装置及通用连接端口模块的供电方法
CN100409369C (zh) 电压检测电路控制设备及其存储器控制设备和存储卡
CN209821822U (zh) 一种pcie设备热插拔的控制电路及计算机
CN110888828A (zh) 一种数据接口复用控制电路
CN102591407A (zh) 主板
CN201562230U (zh) 一种电子系统及其复位装置
TWI413905B (zh) 通用序列匯流排埠測試裝置
CN101436096B (zh) 核心电压控制装置
CN101685319A (zh) 一种实时时钟电路
CN211479110U (zh) 一种数据接口复用控制电路
CN201262720Y (zh) 实时时钟电路
CN202025278U (zh) 主板cmos清除电路
CN101430926B (zh) 存储器重设装置
CN217932650U (zh) 上电控制模块及机箱

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CB03 Change of inventor or designer information

Inventor after: Wang Wenxia

Inventor after: Wang Xiao

Inventor after: Wang Yuefei

Inventor after: Zhao Ziqiang

Inventor after: Huang Weijin

Inventor before: Wang Yanli

Inventor before: Liu Shihao

CB03 Change of inventor or designer information
TR01 Transfer of patent right

Effective date of registration: 20170919

Address after: No. 226, Chen Cun, Chen Lou administrative village, Tian Kou village, Xihua, Zhoukou, Henan

Co-patentee after: Wang Xiao

Patentee after: Wang Wenxia

Co-patentee after: Wang Yuefei

Co-patentee after: Zhao Ziqiang

Co-patentee after: Huang Weijin

Address before: Taipei City, Taiwan Chinese Shilin District Hougang Street No. 66

Patentee before: Inventec Corporation

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101013

Termination date: 20171228

CF01 Termination of patent right due to non-payment of annual fee