CN101420308B - 在活动状态功率管理过程中改善延时的方法和系统 - Google Patents

在活动状态功率管理过程中改善延时的方法和系统 Download PDF

Info

Publication number
CN101420308B
CN101420308B CN2008101696560A CN200810169656A CN101420308B CN 101420308 B CN101420308 B CN 101420308B CN 2008101696560 A CN2008101696560 A CN 2008101696560A CN 200810169656 A CN200810169656 A CN 200810169656A CN 101420308 B CN101420308 B CN 101420308B
Authority
CN
China
Prior art keywords
state
pci
time
delay
packet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008101696560A
Other languages
English (en)
Other versions
CN101420308A (zh
Inventor
斯蒂文·B·林赛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Avago Technologies General IP Singapore Pte Ltd
Original Assignee
Zyray Wireless Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zyray Wireless Inc filed Critical Zyray Wireless Inc
Publication of CN101420308A publication Critical patent/CN101420308A/zh
Application granted granted Critical
Publication of CN101420308B publication Critical patent/CN101420308B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3209Monitoring remote activity, e.g. over telephone lines or network connections
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3278Power saving in modem or I/O interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Small-Scale Networks (AREA)
  • Power Sources (AREA)

Abstract

本发明涉及在活动状态功率管理过程中改善延时及减少状态转变的方法和系统。通过基于网络刺激在较早的时间点前瞻性地开始L1退出来改善PCI-EL1活动状态功率管理(ASPM)退出延时。改善的延时可实现更高级别的性能和响应度,同时支持ASPM的好处。本发明可通过缩减使用PCI-E接口的处理过程中的延时来最小化操作成本。本发明可嵌入在网络接口控制器(NIC)或任何其它具有支持ASPM的PCI-E接口的设备内。

Description

在活动状态功率管理过程中改善延时的方法和系统
技术领域
本发明涉及计算机系统,具体涉及计算机系统中的PCI-E接口,更具体地说,涉及一种在活动状态功率管理过程中改善PCI-E L1 ASPM延时的方法和系统。
背景技术
PCI-E(Peripheral Component Interconnect Express)接口应用于服务器、桌面型电脑和移动PC中。PCI-E的一个重要的省电特征是活动状态功率管理(ASPM)。当在特定PCI-E链路中启用了L1ASPM且该链路处于非活动状态一段时间(例如几十或几百微秒)时,PCI-E链路将转变到L1状态,消耗比全功率(即全功能的L0(on)状态)少很多的功率。在L1状态下,PCI-E时钟被停止,PLL掉电以省电。但是,为了使设备开始DMA并通过PCI-E链路传送数据,该链路必须返回到L0状态。
从L1转变到L0的过程不是瞬时的。这一转变时间期间被称为“L1退出延时”。L1退出延时从设备决定其需要进行PCI-E事务(例如DMA)并开始到L0的转变的时间点开始。L1退出延时在PCI-E链路已经完全转变到L0状态时结束。精确的L1退出延时取决于PCI-E链路两端的设备的设计,但若PLL未掉电该延时将大于20微秒,若PLL掉电则大于100微秒。
吉比特和快速以太网控制器可使用PCI-E总线来连接PC,因为PCI-E是公共高速外围接口。此外,这些具有PCI-E接口的以太网控制器非常期望支持L1ASPM,以便在接口为非活动状态期间PCI-E链路能自动置入低功率状态。但是,长时间的L1延时将对网络响应和性能产生负面影响。这是因为L1退出延时会影响一个网络工作站处理并响应由另一网络工作站发送的网络数据包所需的延时。在吉比特以太网速度下,在某些涉及对延时敏感的应用或基准的情况下即使10微秒的延时也是非常不期望出现的。
设备的L1退出延时取决于该设备的物理层设计。在物理层设计的性能、成本和复杂度之间可以取得折衷。因此L1退出延时在稍小于10微秒到几百微秒的非常大的范围内。在PCI-E基准时钟以及PLL已掉电时,即使具有“较低”L1退出延时的设备也具有大于30(某些情况下大于100)微秒的从L1退出的延时,因为在向L0转变时,时钟需要重启,PLL需要重新获取时钟。
比较本发明后续将要结合附图介绍的系统,现有技术的其它局限性和弊端对于本领域的普通技术人员来说是显而易见的。
发明内容
本发明提供了一种通过在较早的时间点前瞻性地开始转变来改善有效的PCI-E L1 ASPM退出延时的方法和系统,结合至少一幅附图进行了充分的展现和描述,并在权利要求中得到了更完整的阐述。
根据本发明的一个方面,本发明提供了一种在活动状态功率管理过程中改善延时的方法,所述方法包括:
进入低功率PCI-E状态;
预测将需要全功率PCI-E状态的事务;
基于所述预测到的事务转变到全功率PCI-E状态。
优选地,预测所述事务包括调度一事件,其中所述事件在计时器期满时开始。
优选地,所述事件包括状态更新。
优选地,所述事件包括中断生成。
优选地,所述事件包括传送统计值给主机。
优选地,转变到全功率状态在一延时后发生。
优选地,所述延时是基于时间的。
优选地,预测所述事务包括:
接收数据包;
验证与所述数据包关联的地址。
优选地,转变到全功率PCI-E状态在一延时后发生。
优选地,所述延时是基于时间的。
优选地,所述延时是基于接收到数据量的。
优选地,所述延时是基于相对于数据包的长度接收到的数据的量的。
优选地,所述方法包括:在转变到全功率PCI-E状态后校验数据包的错误,然后在非活动状态计时器期满后发起返回低功率(L1)状态的转变。
根据本发明的一个方面,本发明还提供一种在活动状态功率管理过程中减少状态转变的方法,所述方法包括:
预测一DMA事务;
基于所述预测到的DMA事务重置一非活动状态计时器。
根据本发明的另一方面,本发明提供一种在活动状态功率管理过程中改善延时的系统,所述系统包括:
具有功率管理特征的接口,其中所述功率管理特征包括低功率PCI-E状态和全功率PCI-E状态;
用于指示所述接口发起从低功率PCI-E状态到全功率PCI-E状态的转变的控制器,其中所述控制器预测对所述全功率PCI-E状态的需求。
优选地,所述控制器是以太网MAC。
优选地,所述控制器是WLAN控制器。
优选地,所述控制器确定在发起从低功率PCI-E状态到全功率PCI-E状态的转变之前数据包已经通过了地址过滤。
优选地,所述控制器在预测全功率PCI-E状态需求和发起转变之间产生一延时。
优选地,所述延时是基于时间的。
优选地,所述延时是基于接收的数据量的。
优选地,所述延时是基于相对于数据包内的数据总量所接收的数据的量的。
优选地,所述控制器以一个或多个速度操作。
优选地,预测全功率PCI-E状态需求和发起转变之间的时间根据所述控制器的操作速度来确定。
根据本发明的一个方面,本发明提供一种在活动状态功率管理过程中减少状态转变的系统,所述系统包括:
具有功率管理特征的接口;
用于在预测到DMA事务时重置非活动状态计时器的控制器。
本发明的各种优点、各个方面和创新特征,以及其中所示例的实施例的细节,将在以下的描述和附图中进行详细介绍。
附图说明
图1是依据本发明第一实施例的改善PCI-E L1 ASPM退出延时的方法的流程图;
图2是依据本发明第二实施例的改善PCI-E L1 ASPM退出延时的方法的流程图;
图3是依据本发明实施例的改善PCI-E L1 ASPM退出延时的系统的示意图。
具体实施方式
下面将结合附图及实施例对本发明作进一步说明:
本发明涉及通过基于网络刺激(network stimulus)在较早的时间点前瞻性地开始L1退出来改善PCI-E L1活动状态功率管理(ASPM)退出延时。改善的延时可实现更高级别的性能和响应度,同时支持ASPM的好处。本发明可嵌入在具有PCI-E接口支持ASPM的网络接口控制器(NIC)内。尽管以下的描述将结合PCI-E接口的特定实施例来给出,还有其它很多实施例也可以使用这些系统和方法。本发明还可缩减使用PCI-E接口的其它处理中的延时。
根据本发明的不同实施例,智能NIC可基于网络刺激来预测比正常情况(正好在NIC必须发起DMA之前)更早地退出L1状态的需求。换言之,本发明使得NIC可正好在设备有待决的PCI-E事务(例如DMA读或写)准备发起之前发起从L1到L0的转变。根据本发明,NIC可前瞻性地发起从低功率的L1状态到全功率的L0状态的转变。通过预测并较早地发起该转变,可以将部分L1退出延时屏蔽,并且PCI-E链路可以更快地返回到L0状态。更快地回到L0状态可以改进支持PCI-E活动状态功率管理的网络控制器的性能和响应度。
从L1到L0的转变可由设备在其被请求发起PCI-E事务后立即开始。若NIC接收到数据包,在DMA请求将该数据包发送给主存储器之前,该数据包将被全部缓存并被验证。吉比特(以及更快的)NIC可在请求DMA之前完全地缓存一数据包。较慢的NIC在请求DMA之前仅能缓存该数据包的一部分。
为了缩减延时,可在设备真正地具有一待决PCI-E事务之前,基于预测(speculation)发起从L1到L0的转变。从L1到L0的转变可在NIC能够做出在近期极有可能需要进行DMA请求的决定时开始。这可以提供多于10微秒的领先。
图1是根据本发明第一实施例的改善PCI-E L1 ASPM退出延时的方法的流程图。步骤101中,激活NIC以接收数据包。步骤103中,只要一入站数据包的足够部分已经接收到,NIC就验证该数据包是否通过地址过滤。可以推测该数据包是无错的并且需要DMA到主存储器。
步骤105中,NIC确定PCI-E接口处于何种状态。若PCI-E接口正处于L0状态,在步骤107中将该设备的PCI-E非活动状态计数器重置,且NIC返回步骤101中等待接收数据包。若PCI-E接口正处于L1状态且在步骤109中发现该设备处于PCI D3状态,NIC返回到步骤101中等待接收数据包。若PCI-E接口处于L1状态且在步骤109中未发现该设备处于PCI D3状态,则步骤111中NIC将发起从L1到L0的转变并重置PCI-E非活动状态计时器。这正好在整个数据包被接收到之前发生,并可允许NIC比等待DMA引擎请求一DMA传输的情况至少提前10微秒开始从L1到L0的转变。
通过前瞻性地请求一较早的从L1到L0的转变,NIC可在实际无需做出DMA请求的情况下将总线转换到L0状态。若NIC最终确定该数据包是有错的(例如,具有FCS错误),则NIC可丢弃该数据包,并不发起针对该数据包数据的DMA请求。
PCI-E规范在即使状态转变并未立即引起PCI-E事务的情况下,也允许进行到L0的转变。做出不必要的从L1到L0的转变的不利结果是总线在一小段时间内将消耗掉稍微多一些功率。步骤113中,使用非活动状态计时器来确定因为非活动状态何时设备应该将链路从L0转变回L1。步骤115中,总线因非活动状态而转变回L1状态。若不必要的L1到L0转变的次数被保持在一个最小值(例如小于5%),功耗的负面影响便可以忽略,L1退出延时的改善将是显而易见且引人注目的。吉比特以太网上的错误率低于10-10(按照规范),并且对于大部分的媒体类型可低于10-12。因此,以太网上的数据包错误率将小于1%。
为了防止出现不必要的L0到L1到L0转变,步骤107和步骤111中,NIC可使用相同的提前指示来比正常情况较早地重置NIC的PCI-E非活动状态计时器。通过在某事件发生时(例如当接收到数据包但对该数据包的DMA准备好之前)较早地重置了该计时器,便可以避免不必要的L1转变。步骤117中,即使PCI-E链路正在L0状态下处理网络和PCI通信量,PCI-E非活动状态计时器也可被重置。虽然这一重置不能改善L1退出延时,但其可通过在生成DMA事务时提早将非活动状态计时器清零来减少不必要的L0到L1到L0转变。
图2是依据本发明第二实施例的改善PCI-E L1 ASPM退出延时的方法的流程图。
步骤201中,使用DMA事件计时器来调度DMA事件。一旦在步骤205中DMA事件计时器期满,将在步骤207中启动DMA事件。DMA事件可以是“主机合并(host coalescing)”事件,用当前硬件状态更新主机上运行的驱动并产生中断。DMA事件还可以是传送当前片上统计计数器给主机。步骤203中,可在DMA事件计时器期满前开始从L1到L0的转变。通过在DMA计时器被设置后且计时器正好期满之前发起L1到L0转变,设备可被配置成L1到L0转变正好在计时器期满前完成,从而完全屏蔽掉了L1退出延时。
图3是依据本发明实施例的改善PCI-E L1 ASPM退出延时的系统的示意图。图3示出了吉比特以太网控制器300。但是,以下描述还可以适用于其它类别的具有PCI-E总线的网络设备例如WLAN设备。
MAC301可支持:1)以太网媒介访问控制(MAC)功能;2)以太网802.3协议;3)到物理层(PHY)的接口;4)数据包分类;5)用于入站数据包的错误检测逻辑;和/或6)用于临时数据包缓存的存储器。MAC301还可包含:1)用于卸载校验和计算的逻辑;2)用于TCP/IP或IPSEC通信量的加速器;和/或3)其它嵌入式处理器。DMA引擎303负责发起对PCI-E核305的DMA读和写请求。PCI-E核305负责在PCI-E总线上生成实际的DMA请求,支持PCI-E协议,以及提供PCI-E目标支持。
当在以太网上接收到数据包时,数据包内的数据具将通过芯片内的多个模块。对于接收到的数据包,数据将通过网络接口307从物理层309进入设备,并由MAC301进行处理。为了便于MAC确保该数据包未含有FCS(aka CRC)错误,必须接收到整个数据包。若数据包内没有错误,且该数据包是给这个系统的,DMA引擎303将形成DMA请求给PCI-E核305,以穿过PCI总线311将该数据包传送给主存储器。
吉比特以太网NIC可支持1Gb/s的操作,也支持较低速度例如100mb和10mb的操作。当以较低网速运行时,入站网络数据包的到达也会慢些。以100mb的速度接收最大大小的以太网(1518B)数据包所需的时间,大约是122微秒,这一时间将大于L1退出延时。在L1状态下PLL掉电未激活的情况下,L1退出延时将大于10微秒但小于64微秒。但是,若PLL掉电被激活,L1退出延时将大于100微秒。因此,当运行在10mb或100mb的速度下且在L1状态下接收数据包时,可能期望在对应于入站接收数据包内较晚一点的时间点发起L1到L0转变。例如,假设运行在100mb速度下的设备接收最大大小的1518B以太网数据包。该最大大小的入站数据包完全到达所需的时间(例如,约120微秒)将超过L1退出延时(即,若PLL掉电被激活)。因此,最好不在数据包的MAC报头刚好到达之后发起L1到L0转变,而是在数据包内某个稍晚的点(例如1000B)。这样可使得PCI-E接口不会过早地转变到L0一定时间段。因此,这一特征的优选实施包括使NIC的软件驱动器从NIC已确定入站数据包通过了地址过滤的时间点开始到NIC应该发起L1到L0转变的时间点配置一延迟因子的特征。该延迟因子可以是基于时间的(例如微秒),也可以是基于针对特定数据包所接收到的数据量的。软件驱动器可使用各种标准,例如网络速度,PLL掉电是否激活或未激活,以及特定系统上的预期设备L1退出延时,作为确定该延迟因子的标准。
为了支持较早的L1到L0转变,从MAC301发送给PCI-E核305的信号指示PCI-E核发起L1到L0转变。这一信号可被边缘触发,MAC可在其想要指示PCI-E核进入L0时生成一脉冲。出于调试和诊断的目的,软件可激活或禁用这一信号的使用。这可通过设备专用寄存器比特(其可通过设备驱动器来配置)来完成。
PCI-E核305包含有逻辑以识别该信号上的脉冲。如果在设备级上已经激活了上述特征,且该设备处于L1 ASPM状态和D0设备状态,PCI-E核305将在其识别出该信号断言时(即在其检测到该信号的上升边缘时)发起L1到L0转变。一旦已经转变到L0,PCI-E核305将重置PCI-E非活动状态计时器,以便总线上一段时间内没有活动时,设备将发起转变回到L1。若设备处于D3状态,这一信号将被PCI-E核完全忽略。若设备不处于L1ASPM状态而处于L0状态时,设备将在其检测到该信号上的脉冲时立即重置其PCI-E非活动状态计时器。若在较早指示信号被断言时非活动状态计时器接近期满,这可以提供消除可能的不必要的L0到L1到L0转变的好处。
为了支持因数据包接收的较早L1到L0转变,MAC301可包括有逻辑,以允许MAC 301在给PCI-E核305的信号上产生脉冲,以告诉PCI-E核305在MAC301确定入站数据包已经通过地址过滤之后立即开始L1到L0转变。
可增加“较早L1退出延迟”寄存器,通过软件对其进行配置以延迟从MAC301给到PCI-E核305的脉冲n微秒,或直到数据包的n个字节已经收到。在1Gb网络环境下,该寄存器正常情况下将被设为“0”(即没有额外的延迟),但是若网络速度较慢(例如100mb),将使用一延迟值,以便在DMA写该数据包被发布之前生成较早的L1退出脉冲,并从而缩减L1退出延时。通过使用该延迟值,脉冲不会像在数据包第一次通过地址过滤时一样早,因为那样会导致L1到L0转变,若PLL掉电未被激活的情况下这一转变为时过早。使用“n个字节”的方法对10/100半双工网络的好处在于,软件可将延迟阈值设置在冲突窗口(例如数据包内的头64B)之外。
该延迟值与数据包的长度相关。数据包的长度可通过硬件检查以太网报头内的typ/len字段和/或未分段IP包的IP报头内的IP len字段来确定。
NIC可具有计时器以在计时器期满时促使生成DMA。该计时器的例子包括用于聚合中断事件的计时器,用于聚合状态模块更新事件的计时器,或用于生成片上统计值的周期性DMA给主机的计时器。对何时特定计时器将会期满进行预测是可能的。为了支持因预期的计时器近期届满而引起的较早L1到L0转变,可修改MAC301内的控制逻辑,以在计时器期满前达到一编程的阈值时生成“较早L1退出脉冲”。例如,可增加一个或多个寄存器,使得软件驱动器能够配置设备,以在特定计数器期满前n微秒启动内部L1退出信号。例如,对于正常情况下每秒期满的统计值模块更新计时器,若n等于30,设备将在准备发布统计值模块更新DMA之前30微秒发起L1到L0转变。若该设备处于L1 ASPM状态,这将屏蔽掉30微秒的L1退出延时。若PCI-E链路处于L0状态,将重置PCI-E非活动状态计时器以防止在计时器期满前发生不必要的L0到L1转变。
若设备处于L0状态且其PCI-E非活动状态计时器接近期满,较早进行L1到L0转变的信号断言将使得PCI-E非活动状态计时器立即重置,进而防止近期的L0到L1转变。当在前瞻性的较早指示表明DMA将会发生之后实际的DMA发生时,该非活动状态计时器可再次被重置。
若设备处于D3状态且WoL使能,并且该设备接收到数据包,L1到L0转变不会仅仅因为该设备接收到数据包便被发起。在D3状态下,PCI-E核内的较早L1退出特征被禁用。若设备收到了WoL数据包,其可断言WAKE#信号,该信号唤醒系统并使PCI-E接口重置。
本发明可以通过硬件、软件,或者软、硬件结合来实现。本发明可以在至少一个计算机系统中以集中方式实现,或者由分布在几个互连的计算机系统中的不同部分以分散方式实现。任何可以实现所述方法的计算机系统或其它设备都是可适用的。常用软硬件的结合可以是安装有计算机程序的通用计算机系统,通过安装和执行所述程序控制计算机系统,使其按所述方法运行。在计算机系统中,利用处理器和存储单元来实现所述方法。
本发明还可以通过计算机程序产品进行实施,所述程序包含能够实现本发明方法的全部特征,当其安装到计算机系统中时,通过运行,可以实现本发明的方法。本文件中的计算机程序所指的是:可以采用任何程序语言、代码或符号编写的一组指令的任何表达式,该指令组使系统具有信息处理能力,以直接实现特定功能,或在进行下述一个或两个步骤之后实现特定功能:a)转换成其它语言、编码或符号;b)以不同的格式再现。
本发明是通过几个具体实施例进行说明的,本领域技术人员应当明白,在不脱离本发明范围的情况下,还可以对本发明进行各种变换及等同替代。另外,针对特定情形或具体情况,可以对本发明做各种修改,而不脱离本发明的范围。因此,本发明不局限于所公开的具体实施例,而应当包括落入本发明权利要求范围内的全部实施方式。

Claims (8)

1.一种在活动状态功率管理过程中改善延时的方法,其特征在于,所述方法包括:
进入低功率PCI-E状态;
预测将需要全功率PCI-E状态的事务;
基于所述预测到的事务转变到全功率PCI-E状态,其中,转变到全功率PCI-E状态在一延时后发生,所述延时是基于时间或基于接收到数据量。
2.根据权利要求1所述的方法,其特征在于,预测所述事务包括调度一事件,其中所述事件在计时器期满时开始。
3.根据权利要求2所述的方法,其特征在于,所述事件包括状态更新。
4.根据权利要求2所述的方法,其特征在于,所述事件包括中断生成。
5.根据权利要求2所述的方法,其特征在于,所述事件包括传送统计值给主机。
6.一种在活动状态功率管理过程中改善延时的系统,其特征在于,所述系统包括:
具有功率管理特征的接口,其中所述功率管理特征包括低功率PCI-E状态和全功率PCI-E状态;
用于指示所述接口发起从低功率PCI-E状态到全功率PCI-E状态的转变的控制器,其中所述控制器预测对所述全功率PCI-E状态的需求,转变到全功率PCI-E状态在一延时后发生,所述延时是基于时间或基于接收到数据量。
7.根据权利要求6所述的系统,其特征在于,所述控制器是以太网MAC。
8.根据权利要求6所述的系统,其特征在于,所述控制器是WLAN控制器。
CN2008101696560A 2007-10-11 2008-10-07 在活动状态功率管理过程中改善延时的方法和系统 Active CN101420308B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/870,756 US9146892B2 (en) 2007-10-11 2007-10-11 Method and system for improving PCI-E L1 ASPM exit latency
US11/870,756 2007-10-11

Publications (2)

Publication Number Publication Date
CN101420308A CN101420308A (zh) 2009-04-29
CN101420308B true CN101420308B (zh) 2011-12-14

Family

ID=40019200

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101696560A Active CN101420308B (zh) 2007-10-11 2008-10-07 在活动状态功率管理过程中改善延时的方法和系统

Country Status (6)

Country Link
US (1) US9146892B2 (zh)
EP (1) EP2048571B1 (zh)
KR (1) KR100969223B1 (zh)
CN (1) CN101420308B (zh)
HK (1) HK1130972A1 (zh)
TW (1) TWI486023B (zh)

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090110051A1 (en) * 2007-10-29 2009-04-30 Lindsay Steven B Method and system for reducing the impact of latency on video processing
TWI370976B (en) * 2008-01-10 2012-08-21 Avermedia Tech Inc Method for operating tv tuner card
US8176341B2 (en) * 2008-03-31 2012-05-08 Intel Corporation Platform power management based on latency guidance
TWI374360B (en) * 2008-09-22 2012-10-11 Realtek Semiconductor Corp Integrated transmitting circuit and method
KR20110041286A (ko) * 2009-10-15 2011-04-21 삼성전자주식회사 컴퓨터시스템 및 그 제어방법
US8856564B2 (en) * 2009-12-18 2014-10-07 Intel Corporation Method and apparatus for power profile shaping using time-interleaved voltage modulation
US8634291B2 (en) * 2010-01-26 2014-01-21 Oracle America, Inc. Energy efficient management of datalinks
EP2553545A1 (de) * 2010-03-30 2013-02-06 Siemens Aktiengesellschaft Automatisierungskomponente mit einem energiesparenden betriebszustand
TWI413907B (zh) * 2010-06-02 2013-11-01 Realtek Semiconductor Corp 一種用於訊號傳輸之省電方法及裝置
US8688926B2 (en) 2010-10-10 2014-04-01 Liqid Inc. Systems and methods for optimizing data storage among a plurality of solid state memory subsystems
JP5704904B2 (ja) * 2010-11-29 2015-04-22 キヤノン株式会社 データ処理装置、データ処理装置の制御方法及びプログラム
MY174440A (en) * 2011-10-03 2020-04-18 Intel Corp System and method for performance optimization in usb operations
US9015396B2 (en) * 2012-09-18 2015-04-21 Apple Inc. Reducing latency in a peripheral component interconnect express link
US10218645B2 (en) * 2014-04-08 2019-02-26 Mellanox Technologies, Ltd. Low-latency processing in a network node
US9678910B2 (en) 2014-04-25 2017-06-13 Liqid Inc. Power handling in a scalable storage system
US10467166B2 (en) 2014-04-25 2019-11-05 Liqid Inc. Stacked-device peripheral storage card
US9684575B2 (en) 2014-06-23 2017-06-20 Liqid Inc. Failover handling in modular switched fabric for data storage systems
US10362107B2 (en) 2014-09-04 2019-07-23 Liqid Inc. Synchronization of storage transactions in clustered storage systems
US10198183B2 (en) 2015-02-06 2019-02-05 Liqid Inc. Tunneling of storage operations between storage nodes
US10108422B2 (en) 2015-04-28 2018-10-23 Liqid Inc. Multi-thread network stack buffering of data frames
US10019388B2 (en) 2015-04-28 2018-07-10 Liqid Inc. Enhanced initialization for data storage assemblies
US10191691B2 (en) 2015-04-28 2019-01-29 Liqid Inc. Front-end quality of service differentiation in storage system operations
TWI559148B (zh) * 2015-05-11 2016-11-21 廣達電腦股份有限公司 自動硬體恢復方法及自動硬體恢復系統
US10078614B2 (en) 2015-08-10 2018-09-18 Sandisk Technologies Llc Systems and methods of data transfer
CN105183506A (zh) * 2015-08-17 2015-12-23 山东超越数控电子有限公司 一种解决s3唤醒时pci设备寄存器掉电重置的方法
US10255215B2 (en) 2016-01-29 2019-04-09 Liqid Inc. Enhanced PCIe storage device form factors
US11029748B2 (en) 2016-03-15 2021-06-08 Qualcomm Incorporated Adaptive peripheral component interconnect express link substate initiation for optimal performance and power savings
US11294839B2 (en) 2016-08-12 2022-04-05 Liqid Inc. Emulated telemetry interfaces for fabric-coupled computing units
WO2018031939A1 (en) 2016-08-12 2018-02-15 Liqid Inc. Disaggregated fabric-switched computing units
US11880326B2 (en) 2016-08-12 2024-01-23 Liqid Inc. Emulated telemetry interfaces for computing units
US10539996B2 (en) * 2016-11-28 2020-01-21 Qualcomm Incorporated WiFi memory power minimization
WO2018200761A1 (en) 2017-04-27 2018-11-01 Liqid Inc. Pcie fabric connectivity expansion card
US10795842B2 (en) 2017-05-08 2020-10-06 Liqid Inc. Fabric switched graphics modules within storage enclosures
US11132319B2 (en) * 2018-01-12 2021-09-28 Intel Corporation Timer control for peripheral component interconnect express components implemented with thunderbolt controllers
US10660228B2 (en) 2018-08-03 2020-05-19 Liqid Inc. Peripheral storage card with offset slot alignment
US10585827B1 (en) 2019-02-05 2020-03-10 Liqid Inc. PCIe fabric enabled peer-to-peer communications
US11265219B2 (en) 2019-04-25 2022-03-01 Liqid Inc. Composed computing systems with converged and disaggregated component pool
WO2020219795A1 (en) 2019-04-25 2020-10-29 Liqid Inc. Machine templates for predetermined compute units
US20230030427A1 (en) * 2020-04-03 2023-02-02 Hewlett-Packard Development Company, L.P. Operating master processors in power saving mode
US11442776B2 (en) 2020-12-11 2022-09-13 Liqid Inc. Execution job compute unit composition in computing clusters
KR102518317B1 (ko) 2021-04-13 2023-04-06 에스케이하이닉스 주식회사 PCIe 인터페이스 장치 및 그 동작 방법
US11789658B2 (en) 2021-04-13 2023-10-17 SK Hynix Inc. Peripheral component interconnect express (PCIe) interface system and method of operating the same
KR102668564B1 (ko) * 2021-06-01 2024-05-24 에스케이하이닉스 주식회사 PCIe 인터페이스 장치 및 그 동작 방법
JP2024014337A (ja) * 2022-07-22 2024-02-01 キオクシア株式会社 メモリシステム
US20240333650A1 (en) * 2023-04-03 2024-10-03 Mediatek Singapore Pte. Ltd. Method and device for performing dynamic traffic shaping

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1690924A (zh) * 2004-04-21 2005-11-02 讯宝科技公司 提供增强的状态机功率管理的系统及方法

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0454605A3 (en) * 1990-04-25 1992-04-22 International Business Machines Corporation Bus request device in a direct memory access (dma) system
JPH04313863A (ja) * 1991-04-12 1992-11-05 Sony Corp クロック信号再生装置
TW241361B (zh) * 1993-05-07 1995-02-21 Philips Electronics Nv
ES2143046T3 (es) * 1994-04-21 2000-05-01 Koninkl Philips Electronics Nv Dispositivo para reproducir n señales digitales a partir de n pistas adyacentes de una portadora de grabacion.
US6018803A (en) * 1996-12-17 2000-01-25 Intel Corporation Method and apparatus for detecting bus utilization in a computer system based on a number of bus events per sample period
US5938771A (en) * 1997-10-30 1999-08-17 Advanced Micro Devices, Inc. Apparatus and method in a network interface for enabling power up of a host computer using magic packet and on-now power up management schemes
US6993667B1 (en) * 2000-12-15 2006-01-31 Marvell International Ltd. Apparatus for automatic energy savings mode for ethernet transceivers and method thereof
US7287649B2 (en) * 2001-05-18 2007-10-30 Broadcom Corporation System on a chip for packet processing
US20030061383A1 (en) 2001-09-25 2003-03-27 Zilka Anthony M. Predicting processor inactivity for a controlled transition of power states
US7644169B2 (en) * 2001-09-27 2010-01-05 Accudata Technologies, Inc. System and method for providing connectivity between two different networks using different protocols
US7043650B2 (en) * 2001-10-31 2006-05-09 Hewlett-Packard Development Company, L.P. System and method for intelligent control of power consumption of distributed services during periods when power consumption must be reduced
US20030135676A1 (en) 2002-01-17 2003-07-17 Koninklijke Philips Electronics N.V. Low-power bus interface
US7274762B2 (en) * 2002-03-22 2007-09-25 Infineon Technologies Ag Calculation circuit for calculating a sampling phase error
US7110485B2 (en) * 2002-09-26 2006-09-19 Stmicroelectronics, Inc. System and method for clock synchronization of multi-channel baud-rate timing recovery systems
US7350087B2 (en) * 2003-03-31 2008-03-25 Intel Corporation System and method of message-based power management
US7188263B1 (en) * 2003-05-07 2007-03-06 Nvidia Corporation Method and apparatus for controlling power state of a multi-lane serial bus link having a plurality of state transition detectors wherein powering down all the state transition detectors except one
KR100548154B1 (ko) * 2003-06-11 2006-01-31 (주)엔텔스 유무선 통신망에서의 패킷 전송 제어 및 패킷 과금 데이터생성을 위한 방법 및 장치
US20050097378A1 (en) * 2003-07-29 2005-05-05 Hwang Andrew S. Method and system for power management in a gigabit Ethernet chip
US7639444B2 (en) * 2003-12-15 2009-12-29 International Business Machines Corporation Real-time channel adaptation
US7178045B2 (en) 2003-12-30 2007-02-13 Intel Corporation Optimizing exit latency from an active power management state
US7181190B2 (en) 2004-04-30 2007-02-20 Microsoft Corporation Method for maintaining wireless network response time while saving wireless adapter power
US20060149977A1 (en) * 2004-12-31 2006-07-06 Barnes Cooper Power managing point-to-point AC coupled peripheral device
CN1815892B (zh) * 2005-01-31 2011-09-28 瑞昱半导体股份有限公司 一种检测相位误差并产生控制信号的电路
US20060218424A1 (en) * 2005-03-23 2006-09-28 Miron Abramovici Integrated circuit with autonomous power management
TWI311705B (en) * 2005-05-23 2009-07-01 Via Tech Inc Peripheral component interconnect express and changing method of link power states thereof
JP2006338380A (ja) 2005-06-02 2006-12-14 Toshiba Corp 情報処理装置およびその制御方法
US7631199B2 (en) * 2005-06-30 2009-12-08 Intel Corporation Various methods and apparatuses for power states in a controller
JP4526458B2 (ja) * 2005-07-29 2010-08-18 富士通株式会社 パケット処理装置及びパケット処理プログラム
US7647515B2 (en) 2005-08-29 2010-01-12 Dell Products L.P. System and method for information handling system adaptive variable bus idle timer
EP1785811B1 (en) * 2005-11-14 2018-12-05 Texas Instruments Incorporated Memory information transfer power management
US7827425B2 (en) * 2006-06-29 2010-11-02 Intel Corporation Method and apparatus to dynamically adjust resource power usage in a distributed system
JP4742013B2 (ja) * 2006-11-29 2011-08-10 富士通株式会社 データ転送装置およびデータ転送方法
US7734942B2 (en) * 2006-12-28 2010-06-08 Intel Corporation Enabling idle states for a component associated with an interconnect
US7831849B2 (en) * 2007-03-28 2010-11-09 Intel Corporation Platform communication protocol
US7984314B2 (en) * 2007-05-14 2011-07-19 Intel Corporation Power management of low power link states
US7971074B2 (en) * 2007-06-28 2011-06-28 Intel Corporation Method, system, and apparatus for a core activity detector to facilitate dynamic power management in a distributed system
US8479028B2 (en) * 2007-09-17 2013-07-02 Intel Corporation Techniques for communications based power management

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1690924A (zh) * 2004-04-21 2005-11-02 讯宝科技公司 提供增强的状态机功率管理的系统及方法

Also Published As

Publication number Publication date
US20090100280A1 (en) 2009-04-16
TWI486023B (zh) 2015-05-21
CN101420308A (zh) 2009-04-29
US9146892B2 (en) 2015-09-29
HK1130972A1 (en) 2010-01-08
TW200935819A (en) 2009-08-16
EP2048571A3 (en) 2013-01-23
EP2048571A2 (en) 2009-04-15
KR100969223B1 (ko) 2010-07-09
EP2048571B1 (en) 2018-08-01
KR20090037357A (ko) 2009-04-15

Similar Documents

Publication Publication Date Title
CN101420308B (zh) 在活动状态功率管理过程中改善延时的方法和系统
US10268261B2 (en) Methods and apparatus for managing power with an inter-processor communication link between independently operable processors
EP2047354B1 (en) Power management in a data processing device having masters and slaves
EP3330838B1 (en) Method and apparatus to reduce idle link power in a platform
JP3633998B2 (ja) コンピュータシステム
US7565457B2 (en) Serial advanced technology attachment device presence detection and hot-plug in low power mode
US9552308B2 (en) Early wake-warn for clock gating control
US7886177B2 (en) Method and apparatus of collecting timer ticks
WO2014004388A1 (en) Using device idle duration information to optimize energy efficiency
KR20150145241A (ko) 일반 호스트 기반 제어기 레이턴시 방법 및 장치
EP1573491B1 (en) An apparatus and method for data bus power control
US7779188B2 (en) System and method to reduce memory latency in microprocessor systems connected with a bus
US6874047B1 (en) System and method for implementing an SMBus/I2C interface on a network interface card
JP3568592B2 (ja) 周辺バスクロック信号を制御するためのコンピュータシステムおよびその方法
EP2109029B1 (en) Apparatus and method for address bus power control
Niu SoC Design and Implementation of CAN 2.0 Protocol Toward Satellite Applications

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1130972

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20180504

Address after: Singapore Singapore

Patentee after: Avago Technologies Fiber IP Singapore Pte. Ltd.

Address before: Park Road, Irvine, California, USA, 16215, 92618-7013

Patentee before: Zyray Wireless Inc.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20190830

Address after: Singapore Singapore

Patentee after: Annwa high tech Limited by Share Ltd

Address before: Singapore Singapore

Patentee before: Avago Technologies Fiber IP Singapore Pte. Ltd.