CN101364861B - 一种MicroTCA系统、时钟卡及提供时钟的方法 - Google Patents

一种MicroTCA系统、时钟卡及提供时钟的方法 Download PDF

Info

Publication number
CN101364861B
CN101364861B CN200710029656.6A CN200710029656A CN101364861B CN 101364861 B CN101364861 B CN 101364861B CN 200710029656 A CN200710029656 A CN 200710029656A CN 101364861 B CN101364861 B CN 101364861B
Authority
CN
China
Prior art keywords
clock
card
mch
amc
microtca
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN200710029656.6A
Other languages
English (en)
Other versions
CN101364861A (zh
Inventor
李善甫
洪峰
陈成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XFusion Digital Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN200710029656.6A priority Critical patent/CN101364861B/zh
Priority to DE602008003746T priority patent/DE602008003746D1/de
Priority to EP08783822A priority patent/EP2086156B1/en
Priority to PCT/CN2008/071829 priority patent/WO2009018758A1/zh
Priority to AT08783822T priority patent/ATE490615T1/de
Publication of CN101364861A publication Critical patent/CN101364861A/zh
Priority to US12/475,676 priority patent/US9059812B2/en
Application granted granted Critical
Publication of CN101364861B publication Critical patent/CN101364861B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0688Change of the master or reference, e.g. take-over or failure of the master

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Credit Cards Or The Like (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

本发明公开了一种MicroTCA系统,包括:MCH、与所述MCH连接的时钟卡及多个AMC卡,其中,所述时钟卡包括:时钟选择单元,用于选择时钟源并输出;锁相单元,用于将所述时钟卡的时钟选择单元所选择的时钟源生成系统同步时钟;所述MCH包括:时钟驱动单元,用于将时钟卡所产生的系统同步时钟驱动到与所述MCH相连的多个AMC卡。本发明实施例还公开了一种时钟卡、级联的MicroTCA系统和提供时钟的方法。实施本发明的实施例,可以降低MicroTCA时钟系统的实现难度;且降低多个MicroTCA系统级联的配置成本。

Description

一种MicroTCA系统、时钟卡及提供时钟的方法
技术领域
本发明涉及微型电信计算架构(Micro Telecommunications ComputingArchitecture,MicroTCA)系统及其中的时钟卡和提供时钟的方法。
背景技术
MicroTCA是PCI工业计算机制造组织(PCI Industrial ComputersManufacturers Group,PICMG)制定的计算机平台规范,MicroTCA采用标准的AMC模块来构建小容量低成本的模块化通信平台,主要应用于中央机房(Central Office)的小型电信设备或企业级通信设备。目前标准规范版本为PICMG MicroTCA.0 R1.0版本。
如图1所示,是现有的MicroTCA的系统结构图。在一个MicroTCA系统中,一个系统(Carrier)由机框、电源模块(Power Module,PM)、MicroTCA的管理交换模块(MicroTCA Carrier Hub,MCH)、AMC组成,若干个Carrier加上风扇模块(Cooling Unit,CU)构成一个架子(Shelf)。现有的MicroTCA适用于300mm深机柜,也可以采用背靠背的配置方式放在600mm深机柜。
如图2所示,为现有MCH的结构示意图。MCH为MicroTCA系统的交换控制模块,是整个系统的中心节点,其主要包括系统的控制和管理(MCMC)单元、数据交换(Switch)单元、时钟(Clock)单元和测试(JTAG)单元等;其中,MCMC单元是整个系统的管理模块,主要对AMC和PM进行管理,其中IPMB-L为MCH管理AMC的连接、IPMB-0为MCH管理PM的连接;数据交换(Switch)单元分为Fabric A到Fabric G的7个交换接口,提供最多12个AMC卡的数据交换;时钟(Clock)单元实现系统的时钟功能,包括选择时钟源、产生系统同步时钟,和将所产生的系统时钟同步时钟驱动到相连的各AMC卡等,其中,CLKx用于标识时钟类型;测试(JTAG)单元主要完成系统的测试功能。
MicroTCA.0 R1.0标准定义MCH的最大高度为6HP(约3cm),最多可以通过4块PCB板实现,即一个MCH由4块PCB板组成,MCH的4块PCB被限定在6HP的高度内,其中第一块PCB提供MCMC对MicroTCA系统的管理功能,以及基本的交换功能(Fabric A端口);第二块PCB用于实现系统时钟和数据交换的Fabric B端口,第三和第四PCB主要提供数据平面Fabric交换的Fabric C到Fabric G端口(即Fat Pipe)。同时,标准中定义MCH与背板的连接器由4个舌头(tongue)组成,其中tonguel提供MCMC单元和JTAG单元的连接管脚(Pin)、tongue2提供Clock单元的连接管脚、tongue3和tongue4提供Fat Pipe(即Fabric C到Fabric G端口)的连接管脚。
如图3所示,是现有的MicroTCA系统冗余时钟架构示意图;在现有的MicroTCA.0 R1.0规范定义中,由MCH来实现时钟功能,MicorTCA系统中采用了星型的时钟拓扑结构,且在背板中仅定义了MCH槽位位于星型拓扑的中心节点,只有MCH能提供足够的管脚与其他的AMC卡连接,所以时钟模块需要在MCH上实现。
如图4所示,是现有的MicroTCA系统中时钟实现示意图;其与传统的ATCA时钟实现方案一致,即在系统的中心节点(即MCH)上设置时钟模块;其中,在一个时钟模块中包括了时钟源选择单元、锁相单元和时钟驱动单元。其中,时钟源选择单元用于选择时钟源,所述时钟源为所有输入到时钟模块的时钟源,如GPS时钟源、BITS时钟源、来自上一级的级连时钟源或来自AMC卡的线路时钟源等;锁相单元用于对所选择的时钟源进行锁相同步后获得系统同步时钟;驱动单元用于将所述系统同步时钟输入到相连的AMC卡中。
在一个具体的例子中,比较典型方式是MCH为MicroTCA系统提供三种时钟,时钟二(CLK2)为各个AMC卡提供给MCH中时钟模块的可选时钟源之一;时钟一(CLK1)和时钟三(CLK3)为MCH中时钟模块向各AMC卡提供的主备系统同步时钟。
输入到MCH中的时钟源包括GPS时钟、BITS时钟、级联输入时钟和AMC卡的线路时钟等时钟源。比较普遍的输入方式为:GPS时钟、级联输入时钟和BITS时钟通过面板提供接口接入,各AMC卡提供的时钟源通过背板连接。位于主备MCH的时钟模块间存在互锁,MCH进行锁相同步后,将系统同步时钟输出到各AMC卡。
如图5所示,示出了现有的一种AMC卡的端口的配置表。该配置表为SCOPE组织所定义,详细地定义了AMC卡的端口分配。在制定AMC标准和MicroTCA标准下一个版本时,该分配方案将是端口分配的重要依据,即在制定与AMC相关的标准中,将按图5中的规范进行AMC的端口分配。其中,AMC卡可以提供4个通信时钟通道,其中输入时钟端口2个(TCLKA、TCLKC),接收来自于主备MCH的系统同步时钟;输出时钟端口2个(TCLKB、TCLKD),向MCH提供线路时钟源。AMC还提供了21个数据端口:4个公共区域端口(Port0~3)、8个Fat Pipe交换端口(Port 4~11)、9个扩展区域端口,其中端口12可以用于AMC间直接互连,提供数据更新通道。
如图6所示,是现有的MicroTCA系统多框级联时钟分配的示意图。在MicroTCA系统中多框级联时,在每个Carrier的MCH上都设置了时钟模块,其中时钟模块的具体细节可参见图4所示。多框级联时,MicroTCA系统在从框的MCH上也设置了时钟模块,每个时钟模块与主框MCH中的时钟模块一致,也包含了诸如时钟源选择单元、锁相和晶振单元、驱动单元等。此时,主框中的主MCH的驱动单元将系统同步时钟通过级联输出给各从框中的主MCH;同理,主框中的备MCH将系统同步时钟提供给各从框中的备MCH。
综上,现有技术中,MicroTCA中的时钟模块在MCH上实现,由于MCH受物理规格的限制,且需要同时实现交换、管理和时钟的功能,在实际应用中时钟系统存在如下缺点:
首先,MicroTCA标准中定义了MCH的物理规格,由于物理空间有限,实现时钟较困难;例如,如果时钟精度需要达到加强3级钟的要求,时钟板对恒温晶振的高度大概在1cm以上,同时在MCH上至少需要布两块PCB。对MCH而言,要实现加强3级时钟或更高精度时钟时,很难适应规范中的MCH物理尺寸。
再者,在多框级联时,从框中时钟模块的配置与主框中的时钟模块配置一致,但在实际应用中,从框中的时钟模块单元中的一些单元(如锁相单元等)可以不被使用到,故现有技术中的这种配置增加了系统成本。
发明内容
有鉴于此,本发明实施例所要解决的技术问题在于,提供一种时钟系统,可以降低硬件电路的实现难度,并在多框级联时,简化从框中的时钟模块,降低系统的配置成本。
为解决上述技术问题,本发明实施例的一种MicroTCA时钟系统,包括MCH、多个与所述MCH连接的AMC卡,进一步包括与所述MCH连接的时钟卡,,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容,其中,
所述时钟卡包括:
时钟选择单元,用于选择时钟源并输出;
锁相单元,用于根据所述时钟选择单元选择的时钟源生成系统同步时钟;
所述MCH包括:
时钟驱动单元,用于将所述时钟卡产生的系统同步时钟驱动到与所述MCH相连的多个AMC卡。
本发明实施例的一种级联的MicroTCA时钟系统,包括相互级联的主框MicroTCA系统、至少一个从框MicroTCA系统,其中,
所述主框MicroTCA系统至少包括时钟卡,所述时钟卡选择时钟源并生成系统同步时钟,所述主框MicroTCA系统将所述系统同步时钟传送至从框MicroTCA系统;
所述从框MicroTCA系统至少包括有从框MCH,所述从框MCH接收来自主框MicroTCA系统的系统同步时钟,并将所述系统同步时钟驱动到与所述MCH连接的多个从框AMC卡;其中,所述主框MicroTCA系统进一步包括主框MCH、多个与所述主框MCH连接的主框AMC卡,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容,所述时钟卡通过时钟选择单元与锁相单元生成所述系统同步时钟,所述主框MCH将时钟卡所生成的系统同步时钟驱动到与其连接的多个主框AMC卡上。
本发明实施例的一种时钟卡,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容,其包括:
时钟选择单元,用于接收并选择时钟源;
锁相单元,用将所述选择的时钟源生成系统同步时钟并输出,所述系统同步时钟被与所述时钟卡连接的MCH驱动到AMC卡上。
本发明实施例的一种在MicroTCA系统中提供时钟的方法,所述方法包括如下步骤:
时钟卡通过其所包含的时钟选择单元选择时钟源,并通过其所包含的锁相单元根据所选择的时钟源生成系统同步时钟,其中,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容;
MCH将时钟卡生成的系统同步时钟驱动到与所述MCH相连的AMC卡。
综上,根据本发明实施例的时钟卡、MicroTCA系统及提供时钟的方法。利用时钟卡与MCH中的时钟单元来共同实现MicroTCA系统的时钟,可以降低MicroTCA时钟系统的实现难度,提供更高级别的系统同步时钟方案。且在多个MicroTCA系统级联时,时钟整体配置成本低。
附图说明
图1是现有的MicroTCA的系统结构图;
图2是现有MCH的结构示意图;
图3是现有的MicroTCA系统冗余时钟架构示意图;
图4是现有的MicroTCA系统中的时钟模块实现示意图;
图5是现有的一种AMC卡的端口的配置表;
图6是现有的MicroTCA系统多框级联时钟分配的示意图;
图7是本发明优选实施例的MicroTCA系统的时钟分配示意图;
图8是本发明优选实施例的MicroTCA系统结构示意图;
图9是图8中详细连接示意图;
图10是图9中时钟卡结构示意图;
图11是图9中主MCH的时钟模块示意图;
图12是本发明实施例的MicroTCA系统多框级联时钟分配的示意图;
图13是图12的更详细的示意图。
具体实施方式
下面结合附图以优选实施例对本发明进行详细说明。
如图7所示,是本发明优选实施例的MicroTCA系统示意图;在本发明的优选实施例中,将时钟模块的部分功能单元从MCH中独立出来,在MicroTCA系统中配置独立的时钟卡,其中:
所述MicroTCA时钟系统至少包括有主MCH、备MCH、两个冗余的时钟卡及其他AMC卡,所述主MCH与其中一个时钟卡(主时钟卡)连接,备MCH与另一个时钟卡(备时钟卡)连接,且两个时钟卡可以锁相同步。其中,
主MCH与备MCH仍然处于系统星型拓扑结构的中心节点位置,能与AMC卡进行时钟信号的通信;其分别包括:
时钟选择单元,用于接收并选择外部时钟源或来自AMC卡的AMC卡线路时钟源信号,并将所选择的时钟源传送给时钟卡中,所述外部时钟源为BITS时钟源、GPS时钟源等时钟源;
时钟驱动单元,用于接收时钟卡所产生的系统同步时钟信号,并将该系统同步时钟驱动到各AMC卡;及
其他电路,如交换(Switch)单元、系统管理(MCMC)单元和测试(JTAG)单元等,可参见对图1至图5的说明。
而时钟卡包括:
时钟选择单元,用于接收并选择外部时钟或者来自主MCH或备MCH的所选择的时钟源,所述外部时钟源为BITS时钟源、GPS时钟源等时钟源;
锁相单元,用于对时钟卡的时钟选择单元所选择的时钟源进行锁相同步后获得系统同步时钟;该系统同步时钟会传送给主MCH或备MCH的时钟驱动单元。
在本发明的实施例中,由于将MicroTCA系统的时钟功能分别在MCH和时钟卡上实现,所以可以在时钟卡上实现高精度的时钟单元,如GPS卡、加强3级钟的恒温晶振等,不会受到物理规格的限制(AMC的物理宽度也可以做到6HP(约3cm),且两个时钟卡间可以进行互锁。
MicroTCA系统的时钟卡槽位兼容AMC卡,如果系统不需要配置时钟卡,时钟卡槽位可插入AMC卡。
在其他的实施例中,MicroTCA时钟系统也可以不采用主备冗余的结构,即该MicroTCA时钟系统包括有一个MCH、一个时钟卡及其他AMC卡,该MCH与时钟卡连接,且该MCH与各AMC卡连接。其原理与前述对图7的说明中类似。
在本明实施例的MicroTCA系统中,其提供时钟的方法的过程如下:
MCH接收并选择外部时钟源或来自AMC卡的线路时钟源,并将选择的时钟源传送给时钟卡;
时钟卡选择来自MCH的时钟源或外部时钟源,并根据所选择的时钟源生成系统同步时钟源,并将该系统同步时钟源传送给MCH;
所述MCH将该系统同步时钟源驱动到与该MCH相连的各AMC卡。
另外,如果该MicroTCA系统存在级连的主框或从框结构,则主框中的MCH或时钟卡会通过一个级联输出接口将时钟卡所产生的系统同步时钟传送给从框中的MCH中,具体的细节会在后文中进行详细说明。
下述的实施例均以具有主备冗余结构的MicroTCA时钟系统进行说明,对于不具有主备冗余结构的MicroTCA时钟系统不再赘述。
如图8所示,是本发明优选实施例的MicroTCA系统结构示意图;并一并参考图9所示,图9是图8中的部件更详细的连接示意图;在本实施例中,MicroTCA系统配置有主备冗余的2个MCH(即主MCH和备MCH)、两个电源模块(PM)、两个时钟卡(即主时钟卡和备时钟卡)和10个AMC卡。其中,时钟卡设置在MicroTCA系统的第1和第12槽位,其余的10个AMC卡依次设置在MicroTCA系统的第2到第11槽位,主MCH和备MCH均与各AMC卡连接,主MCH与主时钟卡连接,备MCH与备时钟卡连接。系统中提供3种时钟,其中,主MCH和备MCH分别通过时钟CLK1和时钟CLK3向每一个AMC卡提供系统同步时钟,各个AMC卡通过时钟CLK2为MCH提供各个AMC卡的线路时钟源,其中,每个AMC卡同时向主备MCH提供线路时钟源。
如图10所示,是图9中时钟卡的优选实施例的结构示意图;其中,模块管理控制单元(module management controller,MMC)单元为提供该时钟卡的板卡管理的单元,主要是接受来自MCH的管理;时钟引擎(Clock Engine)主要包括图7中的锁相单元和时钟选择单元。三种时钟源分别为来于MCH的线路时钟源、GPS时钟源和BITS时钟源,其中线路时钟源采占用图5中介绍的TCLKA端口,GPS和BITS时钟源利用时钟卡的前面板提供接口;冗余时钟卡的时钟互锁通道由图5中的AMC间的更新通道(Update Channel)提供,即端口12;用于级联输出时钟卡所产生的系统同步时钟的级联输出接口由前面板提供。在另外的实施例中,该级联输出接口还可以设置在MCH上。
时钟卡的管理端口与AMC.0 R2.0规范定义的一致。时钟卡所产生的系统同步时钟通过图5中AMC的TCLKB端口与MCH连接,MCH的时钟驱动单元将该系统同步时钟提供给MicroTCA系统中的与该MCH相连接的各个AMC卡。
相对AMC.0标准,时钟卡在端口应用上仅作了非常微小的修改,即冗余时钟卡间的时钟互锁通道占用了标准中定义的数据更新通道(UpdateChannel),其他端口依然与AMC标准定义的一致,当MicroTCA系统配置不需要时钟卡时,槽位1和12可以直接插入AMC板卡,对系统而言,配置方式将更加灵活,且比较有效的保持了各种AMC卡的兼容性。
如图11所示,是图9中主MCH的时钟模块一个优选实施例的示意图;
MicroTCA.0 R1.0中定义了MCH与各个AMC的时钟接口,其主要通过MCH的tongue2与AMC卡连接;在本发明的实施例中,对于MCH而言,其时钟端口分配未作修改;通过其上的时钟选择单元和时钟驱动单元分别完成线路时钟源的选择和系统同步时钟的驱动功能。此时简化了MCH的时钟功能模块,但保持MCH提供的时钟端口不变。
在图11中,MCH的选择模块的Ref_1到Ref_10代表来自于10个AMC卡的线路时钟源,Out_1为MCH向时钟卡提供的线路时钟源;时钟驱动单元中的输入接口有两个:In_1为级联时钟输入接口、In_2为时钟卡所产生的系统同步时钟的输入接口,当该MCH处于主框时,无需接收级联输入时钟,只需接收时钟卡的系统同步时钟并驱动到主框中与该MCH相连的10个AMC卡中;当该MCH处于从框时,从框中无时钟卡,此时,其需要选择接收级联输入时钟,并驱动到从框中与该MCH相连的10个AMC卡中。
如图12所示,是本发明实施例的MicroTCA系统多框级联时钟分配的示意图;并结合图13中的更详细的示意图。
当系统需要多框级联时,仅需要在主框MicroTCA系统(下称主框)中设置时钟卡,在从框MicroTCA系统(下称从框)中无需设置时钟卡。且主框与从框中均设置MCH,下面分别称之为主框MCH和从框MCH。主框中的时钟卡选择时钟源(包括外部时钟源或AMC卡的线路时钟源),根据所选择的时钟源生成系统同步时钟,并将该系统同步时钟传送至从框中的从框MCH;该从框MCH将所接收的系统同步时钟驱动到与所述从框MCH相连接的各个从框AMC卡。
其中,主框中的时钟卡与主框MCH通过背板提供连接;时钟卡可以通过线缆与从框中的从框MCH连接。
在所述级联MicroTCA系统中仅在主框中需要设置两个时钟卡,且每个MicroTCA系统中的主框MCH都只需要配置简单的时钟单元,主要为时钟选择单元和时钟驱动单元(可参照图7中所示的)。主框中的时钟卡通过面板提供系统同步时钟的级联输出接口,通过线缆与从框MCH的级联输入接口连接,再通过从框MCH的时钟驱动单元将系统同步时钟驱动到从框中的每个与从框相连接的AMC卡中,而从框中的AMC卡不需要向该框中的从框MCH提供时钟源,故从框中的AMC卡不需要提供CLK2时钟的连接。相对现有的时钟级联方式,同时从框MicroTCA系统中不需要配置时钟的锁相单元,可以降低级联系统的成本;同时,将系统同步时钟的级联输出接口设置在时钟卡上,可以减少主框MCH面板的出线密度。在其他的一些实施例中,也可以将时钟级联输出接口设置在主框MCH的面板上,时钟卡通过时钟端口TCLKD向主框MCH提供级联时钟,主框MCH通过该级联输出接口向从框的MCH提供系统同步时钟。
本发明实施例的MicroTCA系统、级联MicroTCA系统及时钟卡和提供时钟的方法,可以降低MicroTCA时钟系统的实现难度,提供加强3级及更高级别的系统同步时钟方案。多个MicroTCA系统级联时,时钟整体配置成本低。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (14)

1.一种微型电信计算架构MicroTCA系统,包括管理交换模块MCH、多个与所述MCH连接的AMC卡,其特征在于,进一步包括与所述MCH连接的时钟卡,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容,其中,
所述时钟卡包括:
时钟选择单元,用于选择时钟源并输出;
锁相单元,用于根据所述时钟选择单元选择的时钟源生成系统同步时钟;
所述MCH包括:
时钟驱动单元,用于将所述时钟卡产生的系统同步时钟驱动到与所述MCH相连的多个AMC卡。
2.如权利要求1所述的MicroTCA系统,其特征在于,所述MCH进一步包括时钟选择单元,用于选择时钟源并输出。
3.如权利要求2所述的MicroTCA系统,其特征在于,所述MCH所选择的时钟源为外部时钟源或来自各AMC卡的线路时钟源,所述时钟卡的时钟选择单元所选择的时钟源为外部时钟源或来自MCH的时钟源,所述外部时钟源可以为GPS时钟源或BITS时钟源。
4.如权利要求1至3任一项所述的MicroTCA系统,其特征在于,所述MCH或所述时钟卡还设有用于级联输出系统同步时钟的级联输出接口。
5.一种级联的微型电信计算架构MicroTCA系统,包括相互级联的主框MicroTCA系统、至少一个从框MicroTCA系统,其特征在于,
所述主框MicroTCA系统至少包括时钟卡,所述时钟卡选择时钟源并生成系统同步时钟,所述主框MicroTCA系统将所述系统同步时钟传送至从框MicroTCA系统;
所述从框MicroTCA系统至少包括有从框管理交换模块MCH,所述从框MCH接收来自主框MicroTCA系统的系统同步时钟,并将所述系统同步时钟驱动到与所述MCH连接的多个从框AMC卡;
其中,所述主框MicroTCA系统进一步包括主框MCH、多个与所述主框MCH连接的主框AMC卡,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容,所述时钟卡通过时钟选择单元与锁相单元生成所述系统同步时钟,所述主框MCH将时钟卡所生成的系统同步时钟驱动到与其连接的多个主框AMC卡上。
6.如权利要求5所述的系统,其特征在于,所述主框MicroTCA系统还包括主框MCH,所述主框MCH用于接收并选择时钟源,将所选择的时钟源传送给时钟卡;并用于接收主框时钟卡所生成的系统同步时钟,并将所述系统同步时钟驱动到与所述主框MCH连接的各主框AMC卡。
7.如权利要求5或6所述的系统,其特征在于,所述时钟卡或主框MCH设有用于级联输出所述系统同步时钟的级联输出接口;所述从框MCH设有用于接收系统同步时钟输入的级联输入接口。
8.一种时钟卡,其特征在于,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容,其包括:
时钟选择单元,用于接收并选择时钟源;
锁相单元,根据所述选择的时钟源生成系统同步时钟并输出,所述系统同步时钟被与所述时钟卡连接的管理交换模块MCH驱动到AMC卡上。
9.如权利要求8所述的时钟卡,其特征在于,所述时钟卡的时钟选择单元所选择的时钟源为外部时钟源或来自所述MCH的时钟源;其中,来自所述MCH的时钟源可以为AMC卡的线路时钟源,所述外部时钟源可以为GPS时钟源或BITS时钟源。
10.如权利要求8或9所述的时钟卡,其特征在于,所述时钟卡设有用于级联输出所述系统同步时钟的级联输出接口。
11.一种在微型电信计算架构MicroTCA系统中提供时钟的方法,其特征在于,所述方法包括如下步骤:
时钟卡通过其所包含的时钟选择单元选择时钟源,并通过其所包含的锁相单元根据所选择的时钟源生成系统同步时钟,其中,所述时钟卡的物理尺寸符合AMC标准,且所述时钟卡的槽位与AMC卡相兼容;
管理交换模块MCH将时钟卡所生成的系统同步时钟驱动到AMC卡。
12.如权利要求11所述的方法,其特征在于,所述MCH包括时钟驱动单元,所述MCH将时钟卡所生成的系统同步时钟驱动到AMC卡的步骤进一步包括:
所述时钟驱动单元将所述时钟卡产生的系统同步时钟驱动到与所述MCH连接的AMC卡。
13.如权利要求12所述的方法,其特征在于,所述MCH进一步包括时钟选择单元,所述方法还包括步骤:
所述MCH的时钟选择单元选择时钟源并输出,所述MCH的时钟选择单元选择时钟源可以为GPS时钟源、BITS时钟源或AMC卡的线路时钟源。
14.如权利要求12所述的方法,其特征在于,进一步包括:
所述MCH或所述时钟卡通过级联输出接口将系统同步时钟传送给与所述MicroTCA系统级联的至少一个从框MicroTCA系统的从框MCH中。
CN200710029656.6A 2007-08-08 2007-08-08 一种MicroTCA系统、时钟卡及提供时钟的方法 Active CN101364861B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN200710029656.6A CN101364861B (zh) 2007-08-08 2007-08-08 一种MicroTCA系统、时钟卡及提供时钟的方法
DE602008003746T DE602008003746D1 (de) 2007-08-08 2008-07-31 Ein mikro tca system, eine taktkarte und ein verfahren zur bereitstellung eines taktes
EP08783822A EP2086156B1 (en) 2007-08-08 2008-07-31 A microtca system, a clock card and a providing clock method
PCT/CN2008/071829 WO2009018758A1 (fr) 2007-08-08 2008-07-31 Système microtca, carte d'horloge et procédé de définition d'horloge
AT08783822T ATE490615T1 (de) 2007-08-08 2008-07-31 Ein mikro tca system, eine taktkarte und ein verfahren zur bereitstellung eines taktes
US12/475,676 US9059812B2 (en) 2007-08-08 2009-06-01 MicroTCA carrier, clock card and method for providing a clock

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200710029656.6A CN101364861B (zh) 2007-08-08 2007-08-08 一种MicroTCA系统、时钟卡及提供时钟的方法

Publications (2)

Publication Number Publication Date
CN101364861A CN101364861A (zh) 2009-02-11
CN101364861B true CN101364861B (zh) 2012-11-07

Family

ID=40340958

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200710029656.6A Active CN101364861B (zh) 2007-08-08 2007-08-08 一种MicroTCA系统、时钟卡及提供时钟的方法

Country Status (6)

Country Link
US (1) US9059812B2 (zh)
EP (1) EP2086156B1 (zh)
CN (1) CN101364861B (zh)
AT (1) ATE490615T1 (zh)
DE (1) DE602008003746D1 (zh)
WO (1) WO2009018758A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101459587B (zh) * 2007-12-10 2012-02-15 华为技术有限公司 扩展微型电信计算架构的方法和系统
CN101674645B (zh) * 2009-10-29 2012-11-28 中兴通讯股份有限公司 uTCA系统中的时钟管理系统及方法
US8850062B2 (en) * 2010-08-09 2014-09-30 Cisco Technology, Inc. Distributed connectivity verification protocol redundancy
CN102142955B (zh) * 2011-04-21 2014-08-13 京信通信系统(中国)有限公司 一种MicroTCA架构同步时钟的分配方法和装置
CN102325040A (zh) * 2011-06-27 2012-01-18 艾诺通信系统(苏州)有限责任公司 一种基于MicroTCA系统的电源管理方法
DE102012113116B4 (de) * 2012-12-27 2014-09-18 Georg Bernitz Ein-/Ausgabegerät sowie Kommunikationssystem
KR101457558B1 (ko) * 2014-06-13 2014-11-04 주식회사 앨엔비 기지국용 기준신호 공급 장치
CN104296807A (zh) * 2014-09-30 2015-01-21 国家电网公司 变电站安全在线检测多元素汇聚集成装置
CN104777875A (zh) * 2015-04-16 2015-07-15 浪潮电子信息产业股份有限公司 一种基于融合架构的可扩展多路服务器系统
CN105119703B (zh) * 2015-09-24 2019-04-16 北京中科晶上科技有限公司 多制式时钟MicroTCA系统及时钟管理方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1615031A (zh) * 2003-11-04 2005-05-11 上海贝尔阿尔卡特股份有限公司 为无线网络控制器产生和分配内部时钟的方法及装置
CN1655455A (zh) * 2004-02-10 2005-08-17 中兴通讯股份有限公司 一种处理时钟系统主备倒换的方法和装置
CN1798018A (zh) * 2004-12-30 2006-07-05 中兴通讯股份有限公司 一种系统时钟同步装置及方法
CN1889415A (zh) * 2005-06-27 2007-01-03 华为技术有限公司 一种使主备时钟板相位对齐的装置和方法
WO2007062236A2 (en) * 2005-11-28 2007-05-31 Emerson Network Power - Embedded Computing, Inc. Monolithic backplane having a first and second portion

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070124529A1 (en) * 2005-11-28 2007-05-31 Carr Brian A Subrack with front and rear insertion of AMC modules

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1615031A (zh) * 2003-11-04 2005-05-11 上海贝尔阿尔卡特股份有限公司 为无线网络控制器产生和分配内部时钟的方法及装置
CN1655455A (zh) * 2004-02-10 2005-08-17 中兴通讯股份有限公司 一种处理时钟系统主备倒换的方法和装置
CN1798018A (zh) * 2004-12-30 2006-07-05 中兴通讯股份有限公司 一种系统时钟同步装置及方法
CN1889415A (zh) * 2005-06-27 2007-01-03 华为技术有限公司 一种使主备时钟板相位对齐的装置和方法
WO2007062236A2 (en) * 2005-11-28 2007-05-31 Emerson Network Power - Embedded Computing, Inc. Monolithic backplane having a first and second portion

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PICMG.Micro Telecommunications Computing Architecture Short Form Specification.《Micro Telecommunications Computing Architecture Short Form Specification(MTCA.0 R1.0)》.2006,全文. *

Also Published As

Publication number Publication date
EP2086156B1 (en) 2010-12-01
EP2086156A4 (en) 2009-12-30
US20100005333A1 (en) 2010-01-07
CN101364861A (zh) 2009-02-11
DE602008003746D1 (de) 2011-01-13
EP2086156A1 (en) 2009-08-05
US9059812B2 (en) 2015-06-16
ATE490615T1 (de) 2010-12-15
WO2009018758A1 (fr) 2009-02-12

Similar Documents

Publication Publication Date Title
CN101364861B (zh) 一种MicroTCA系统、时钟卡及提供时钟的方法
CN101578930B (zh) 机框
CN102045124B (zh) 一种机架式同步以太网架构和时钟同步控制方法
WO2001010092A1 (en) Flexible time division multiplexed bus using sonet formatting
CN101351778A (zh) Amc模块从前面和后面插入的背板
CN101119171A (zh) 一种先进电信计算机体系的时钟同步系统及方法
CN1639669A (zh) 多数据端口时钟同步
CN108337577A (zh) 一种新型的vpx集成背板
CN101170431B (zh) 一种在atca系统中配置交换网络的方法及交换网络
CN105119703A (zh) 多制式时钟MicroTCA系统及时钟管理方法
CN101741711B (zh) 独立于MCH的Fabric交换板和微型电信计算架构系统
CN101217380B (zh) 一种atca机框及机框系统
US6163549A (en) Synchronizing a central timing unit to an external link via a switching network
US5999543A (en) Switching network providing multiple timing paths for port circuits
CN101247534B (zh) 扩展mch的方法、mch、应用该mch的方法和系统
US6005902A (en) Providing timing to an external system
CN106160908A (zh) 两阶可编程电信级时钟树电路
US6064669A (en) Bit sliced digital cross connect switching system
CN102387001A (zh) 背板帧头传输方法及系统
WO2003088500A1 (en) Selectable clocking architecture
EP0899983B1 (en) Bit sliced digital cross connect switching system controlled by port units
KR100315689B1 (ko) 시분할 다중화 버스 공유장치
CN107896202A (zh) 一种交换模块
KR200292559Y1 (ko) 다중화시스템의 동기원 생성장치
KR100357026B1 (ko) 타이밍 클럭 공급장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220114

Address after: 450046 Floor 9, building 1, Zhengshang Boya Plaza, Longzihu wisdom Island, Zhengdong New Area, Zhengzhou City, Henan Province

Patentee after: Super fusion Digital Technology Co.,Ltd.

Address before: 518129 Bantian HUAWEI headquarters office building, Longgang District, Guangdong, Shenzhen

Patentee before: HUAWEI TECHNOLOGIES Co.,Ltd.