KR200292559Y1 - 다중화시스템의 동기원 생성장치 - Google Patents

다중화시스템의 동기원 생성장치 Download PDF

Info

Publication number
KR200292559Y1
KR200292559Y1 KR2020020021835U KR20020021835U KR200292559Y1 KR 200292559 Y1 KR200292559 Y1 KR 200292559Y1 KR 2020020021835 U KR2020020021835 U KR 2020020021835U KR 20020021835 U KR20020021835 U KR 20020021835U KR 200292559 Y1 KR200292559 Y1 KR 200292559Y1
Authority
KR
South Korea
Prior art keywords
signal
synchronization
unit
clock
multiplexing
Prior art date
Application number
KR2020020021835U
Other languages
English (en)
Inventor
박기태
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR2020020021835U priority Critical patent/KR200292559Y1/ko
Application granted granted Critical
Publication of KR200292559Y1 publication Critical patent/KR200292559Y1/ko

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 고안은 다수의 기능보드들로 구성되는 다중화시스템에서, 상기 다수의 기능보드중 설정된 하나의 보드에만 구비되고 상위계위로부터 송수신되는 신호를 인터페이스하고 시스템클럭 및 외부클럭신호의 입출력을 처리하는 동기신호 입출력부와, 상기 다수의 기능보드중 설정된 하나의 보드에만 구비되고 상기 동기신호 입출력부를 통해 인터페이스된 클럭선택신호에 따라 PLL을 이용하여 시스템클럭을 생성하는 동기원 생성모듈을 구비한 다중화시스템의 동기원 생성장치를 제공한다.
상기와 같은 본 고안은 다중화시스템의 각 기능보드의 동기에 필요한 시스템클럭을 하나의 서브생성모듈에서 생성하여 공급하므로써, 각 기능보드마다 동기원생성기능의 구현을 위해 별도로 동기원생성부를 설계할 필요가 없으므로 그에 따라 동기원 생성장치의 공간설계성이 상당히 향상됨은 물론 하나의 서브생성모듈에서 발생된 시스템클럭으로 각각의 기능보드가 신호동기를 맞추게 되어 클럭간의 정합을 고려할 필요가 없으므로 그에 따라 동기원 생성장치의 동작안정성도 상당히 향상시킨다.

Description

다중화시스템의 동기원 생성장치{ synchronous source generating device of the multiplexing system }
본 고안은 다중화시스템의 동기원 생성장치에 관한 것으로, 특히 다중화시스템의 각 기능보드의 동기에 필요한 시스템클럭을 하나의 서브생성모듈에서 생성하여 공급하는 다중화시스템의 동기원 생성장치에 관한 것이다.
일반적으로 산업사회가 발전함에 따라 일정지점에서 원하는 다른 지점으로 데이터를 보다 적절히 그리고 신속히 전송시키기 위한 정보통신시스템들이 널리 사용되고 있는데, 이러한 정보통신시스템들은 통상 지리적으로 분산되어 있는 동종간 또는 이기종간 통신기기나 정보기기를 연결하여 상호간에 자원의 공유와 통신을 가능하도록 네트워크로 연결되는 것이 대부분이다. 그리고, 상기와 같은 네트워크에는 전기신호로 변환된 정보를 상대방과 주고받기 위해 통상 다중화시스템을 사용하게 된다.
그런데, 상기와 같은 다중화시스템들에는 각 노드 예컨대, 내부의 기능보드들간에 그 전송되는 신호가 서로 동기되도록 하기 위해 통상 각각의 기능보드내에 동기원 생성부를 구비한다.
그러면, 상기와 같은 종래 다중화시스템의 동기원 생성장치를 도 1을 참고로 살펴보면, 각각의 기능보드(69A-N)에 프로세서유니트(도시안됨)와 신호 인터페이스하여 사용자의 동기원 선택신호 혹은 동기원의 운용상태를 프로세서유니트로 전송하는 동기원 선택부(70)와, 상기 동기원 선택부(70)를 통해 입력된 사용자의 동기원 선택신호에 따라 PLL(Phase locked loop)된 시스템클럭을 생성하여 출력하는 동기원 생성부(71)와, 상기 동기원 생성부(71)에 의해 생성된 시스템클럭신호를 외부로 전달하거나 혹은 그 역의 과정을 수행하고 외부 동기원의 입력상태를 감시하는외부동기원 입출력부(72)와, 상기 동기원 생성부(71)에 의해 제공된 시스템클럭신호에 동기되어 상,하향으로 송수신되는 AU3 신호의 타임슬롯(TIME SLOT)을 스위칭하여 출력하는 다중화 스위칭부(73)와, 상기 다중화 스위칭부(73)로부터 수신한 3개의 AU3(51Mbps)을 동기원 생성부(71)로부터 제공된 시스템클럭을 이용하여 하나의 STM-1(155Mbps)신호로 다중화하여 상위보드로 전송하거나 혹은 상위보드로부터 수신된 STM-1신호를 역다중화하여 다중화스위칭부(73)로 출력하는 고위다중화부(74)와, 상기 다중화 스위칭부(73)로부터 수신한 AU3신호를 역다중화한 TUG신호를 하위계위로 출력하고 하위계위로부터 수신한 7개의 TUG(6Mbps)신호를 시스템클럭을 이용하여 하나의 AU3신호로 다중화하는 저위다중화부(75)를 포함한다.
한편, 상기와 같은 종래 다중화시스템의 동기원 생성장치의 동작을 살펴보면, 먼저 상기 다중화시스템의 각각의 기능보드들은 자체에 구비된 동기원생성장치를 통해 각각 시스템클럭을 생성한다. 예컨대, 상기 다중화시스템의 프로세서보드(도시안됨)에서 각각의 기능보드(69A-N)의 동기원 선택부(70)를 통해 사용자의 클럭선택신호 예컨대, 외부로부터 제공되는 기준클럭신호를 선택하거나 혹은 자체클럭을 시스템클럭으로 설정하는 신호를 인가한다. 그러면, 상기 각 기능보드(69A-N)의 동기원 선택부(70)는 상기 프로세서보드의 클럭선택신호를 인터페이스하여 동기원 생성부(71)로 입력시킨다. 따라서, 상기 동기원 생성부(71)는 프로세서보드로부터 전송된 클럭선택신호 예컨대, 자체클럭을 시스템클럭신호로 선택하는 신호에 따라 PLL을 이용하여 시스템클럭신호(25MHZ)를 생성하여 해당 각부 예컨대, 고위다중화부(74), 다중화스위칭부(73), 저위다중화부(75) 및 외부동기원 입출력부(75)로 각각 출력한다.
이때, 상기 저위다중화부(75)에 하위계위로부터 다수의 TUG신호가 수신되었을 경우 상기 저위다중화부(75)는 하위계위로부터 수신한 7개의 TUG(6Mbps)신호를 시스템클럭을 이용하여 하나의 AU3신호로 다중화한 다음 다중화 스위칭부(73)로 전송한다. 그리고, 상기 다중화 스위칭부(73)는 시스템클럭신호에 동기되어 AU3 신호의 타임슬롯(TIME SLOT)을 스위칭한 다음 고위다중화부(74)로 전송한다. 그러면, 상기 고위다중화부(74)는 다중화 스위칭부(73)로부터 수신한 3개의 AU3(51Mbps)을 동기원 생성부(71)로부터 제공된 시스템클럭을 이용하여 하나의 STM-1(155Mbps)신호로 다중화하여 상위보드로 전송하므로써 통상의 신호 다중화를 실행시킨다.
그러나, 상기와 같은 종래 다중화시스템의 동기원 생성장치는 각 기능보드내에 시스템클럭신호를 생성하는 동기원생성기능을 구현시키기위해 별도로 동기원 생성부를 설치해야 하므로 그에따라 각 기능보드의 공간설계성을 상당히 저하시켰으며, 또한, 각 기능보드마다 별도로 동기원 생성부를 각각 설치해야 하므로 그에 따라 시스템 연동시 각 기능보드간의 시스템 클럭의 정합이 잘 이루어지지 않아 동기원 생성장치의 동작안정성도 상당히 저하되는 문제점이 있었다.
이에 본 고안은 상기와 같은 종래 제반 문제점을 해결하기 위해 고안된 것으로, 다중화시스템의 각 기능보드의 동기에 필요한 시스템클럭을 하나의 서브생성모듈에서 생성하여 공급하므로써, 각 기능보드마다 동기원생성기능의 구현을 위해 별도로 동기원생성부를 설계할 필요가 없으므로 그에 따라 동기원 생성장치의 공간설계성이 상당히 향상되는 다중화시스템의 동기원 생성장치를 제공함에 그 목적이 있다.
본 고안의 다른 목적은 하나의 서브생성모듈에서 발생된 시스템클럭으로 각각의 기능보드가 신호동기를 ??추게 되어 클럭간의 정합을 고려할 필요가 없으므로 그에 따라 동기원 생성장치의 동작안정성도 상당히 향상되는 다중화시스템의 동기원 생성장치를 제공하는데 있다.
상기와 같은 목적을 달성하기 위한 본 고안은 다수의 기능보드들로 구성되는 다중화시스템에서, 상기 다수의 기능보드중 설정된 하나의 보드에만 구비되고 상위계위로부터 송수신되는 신호를 인터페이스하고 시스템클럭 및 외부클럭신호의 입출력을 처리하는 동기신호 입출력부와, 상기 다수의 기능보드중 설정된 하나의 보드에만 구비되고 상기 동기신호 입출력부를 통해 인터페이스된 클럭선택신호에 따라 PLL을 이용하여 시스템클럭을 생성하는 동기원 생성모듈과, 상기 동기신호 입출력부로 상위계위로부터 인터페이스한 사용자의 동기원 선택신호를 출력하는 동기원 선택부와, 상기 동기신호 입출력부를 통해 수신한 시스템클럭신호를 외부로 전달하는 외부동기원 입출력부와, 상기 동기신호 입출력부를 통해 제공된 시스템클럭신호에 동기되어 상,하향으로 송수신되는 AU3 신호의 타임슬롯을 스위칭하여 출력하는 다중화 스위칭부와, 상기 다중화 스위칭부로부터 수신한 AU3신호를 동기신호 입출력부로부터 제공된 시스템클럭을 이용하여 STM-1신호로 다중화하여 상위보드로 전송하거나 혹은 상위보드로부터 수신된 STM-1신호를 역다중화하여 출력하는 고위다중화부와, 상기 다중화 스위칭부로부터 수신한 AU3신호를 역다중화한 TUG신호를 하위계위로 출력하고 하위계위로부터 수신한 다수의 TUG신호를 시스템클럭을 이용하여 AU3신호로 다중화하는 저위다중화부를 포함하는 다중화시스템의 동기원 생성장치를 제공한다.
도 1은 다중화시스템의 각 기능보드에 구비된 동기원 생성장치를 설명하는 설명도.
도 2는 본 고안의 동기원 생성장치를 설명하는 설명도.
도 3은 본 고안장치의 동기원 생성모듈을 설명하는 설명도.
<부호의 상세한 설명>
1A-N : 기능보드 2 : 동기원 선택부
3 : 동기신호 입출력부 4 : 동기원 생성모듈
5 : 외부동기원 입출력부 6 : 다중화 스위칭부
7 : 고위다중화부 8 : 저위다중화부
9 : 외부클럭 인터페이스부 10: 클럭모드 선택부
11: 디지털 프로세서부 12: VCXO부
13: 시스템클럭 분배부
이하, 본 고안을 첨부된 예시도면에 의거 상세히 설명한다.
본 고안 장치는 도 2에 도시된 바와같이 다중화 시스템의 각 기능보드(1A-N)중 하나의 보드(1A)에만 동기원 생성기능을 서브모듈화한다.
즉, 상기 동기원 생성기능이 서브모듈화된 해당 기능보드(1A)는 각각의 기능보드(1A-N)에 프로세서유니트(도시안됨)와 신호 인터페이스하여 사용자의 동기원 선택신호 혹은 동기원의 운용상태를 프로세서유니트로 전송하는 동기원 선택부(2)와, 상기 동기원 선택부(2)를 통해 상위계위로부터 송수신되는 신호를 인터페이스하고 시스템클럭 및 외부클럭신호의 입출력을 처리하는 동기신호 입출력부(3)와, 상기 동기신호 입출력부(3)를 통해 인터페이스된 클럭선택신호에 따라 PLL을 이용하여 시스템클럭을 생성하는 동기원 생성모듈(4)과, 상기 동기신호 입출력부(3)를 통해 수신한 시스템클럭신호를 외부로 전달하거나 혹은 그 역의 과정을 수행하고 외부 동기원의 입력상태를 감시하는 외부동기원 입출력부(5)와, 상기 동기신호 입출력부(3)를 통해 제공된 시스템클럭신호에 동기되어 상,하향으로 송수신되는 AU3 신호의 타임슬롯(TIME SLOT)을 스위칭하여 출력하는 다중화 스위칭부(6)와, 상기 다중화 스위칭부(6)로부터 수신한 3개의 AU3(51Mbps)을 동기신호 입출력부(3)로부터 제공된 시스템클럭을 이용하여 하나의 STM-1(155Mbps)신호로 다중화하여 상위보드로 전송하거나 혹은 상위보드로부터 수신된 STM-1신호를 역다중화하여 다중화스위칭부(6)로 출력하는 고위다중화부(7)와, 상기 다중화 스위칭부(6)로부터 수신한 AU3신호를 역다중화한 TUG신호를 하위계위로 출력하고 하위계위로부터 수신한 7개의 TUG(6Mbps)신호를 시스템클럭을 이용하여 하나의 AU3신호로 다중화하는 저위다중화부(8)를 포함한다.
그리고, 상기 동기원 생성모듈(4)은 도 3에 도시된 바와같이 설정된 외부클럭신호를 인터페이스하는 외부클럭 인터페이스부(9)와, 상기 동기신호 입출력부(3)를 통해 수신한 클럭신호선택신호에 따라 기준클럭신호를 자체 혹은 외부클럭선택신호로 설정하여 출력하는 클럭모드 선택부(10)와, 상기 클럭모드 선택부(10)에 의해 설정된 기준클럭신호를 이용하여 시스템클럭신호가 생성되도록 제어하는 디지털 프로세서부(11)와, 상기 디지털 프로세서부(11)의 제어신호에 따라 PLL기능을 이용하여 설정된 기준클럭에 동기되는 시스템클럭(25MHz)을 생성하는 VCXO부(12)와, 상기 디지털 프로세서부(11)의 제어신호에 따라 VCXO부(12)에 의해 생성된 시스템클럭신호를 동기신호 입출력부(3)와 해당 부위 예컨대, 고위다중화부(7)나 저위다중화부(8)로 분배하는 시스템클럭 분배부(13)로 이루어진다.
다음에는 상기와 같은 본 고안장치의 작용, 효과를 설명한다.
본 고안의 장치는 먼저, 다중화 시스템의 각 기능보드(1A-N)중 하나의 보드(1A)에만 동기원 생성기능을 서브모듈화한 것이므로, 나머지 기능보드들(1B-N)은 동기원 생성기능이 있는 보드(1A)로부터 시스템클럭을 공급받아 신호 동기화를실행한다.
즉, 상기 동기원 생성기능이 있는 보드(1A)의 동기원 선택부(2)로 다중화시스템의 프로세서보드(도시안됨)가 사용자의 클럭선택신호 즉, 외부로부터 제공되는 기준클럭신호를 선택하거나 혹은 자체클럭을 시스템클럭으로 설정하는 신호를 인가한다. 예컨대, 상기 프로세서보드로부터 출력된 클럭선택신호가 자체클럭을 기준클럭으로 설정할 것을 명령하는 신호일 경우 상기 동기원 선택부(2)는 이 신호를 수신하여 동기신호 입출력부(3)로 전송한다. 그러면, 상기 동기신호 입출력부(3)는 동기원 선택부(2)의 신호를 인터페이스하여 동기원 생성모듈(4)의 클럭모드 선택부(10)로 출력한다.
그리고, 상기 동기원 생성모듈(4)의 클럭모드 선택부(10)는 동기신호 입출력부(3)를 통해 수신한 클럭신호선택신호 즉, 기준클럭신호를 자체클럭신호로 설정하는 선택신호에 따라 자체발진신호를 선택하여 디지털프로세서부(11)로 출력한다. 그러면, 상기 디지털프로세서부(11)는 클럭모드 선택부(10)에 의해 설정된 기준클럭신호 즉, 자체발진신호를 VCXO부(12)로 공급한 다음 이 VCXO부(12)가 시스템클럭을 생성하도록 제어한다.
이때, 상기 VCXO부(12)는 디지털 프로세서부(11)의 제어신호에 따라 PLL기능을 이용하여 설정된 기준클럭에 동기되는 시스템클럭(25MHz)을 생성하여 시스템클럭 분배부(13)로 출력한다. 그러면, 상기 시스템클럭분배부(13)는 디지털 프로세서부(11)의 제어신호에 따라 VCXO부(12)에 의해 생성된 시스템클럭신호를 동기신호 입출력부(3)와 해당 부위 예컨대, 고위다중화부(7)나 저위다중화부(8)로 분배한다.
여기서, 상기 VCXO부(12)는 PLL을 이용하여 입력 전압에 따라 출력주파수가 결정되는 데, 예컨대, 몇[V]의 입력전압이 들어가면 클럭주파수로 출력하는 방식으로 시스템클럭을 생성한다.
한편, 상기 동기신호 입출력부(3)는 동기원 생성모듈(4)에 의해 생성된 시스템클럭신호(25MHz)를 외부 동기원 입출력부(5)를 통해 다른 각각의 기능보드(1A-N)로 전송하여 각 기능보드(1A-N)의 시스템클럭으로 활용되게 한다.
또한, 상기 시스템클럭분배부(13)로부터 시스템클럭신호를 공급받은 해당 부위 예컨대, 고위다중화부(7), 다중화스위칭부(6), 저위다중화부(8)들을 신호 동기를 실행한다.
이때, 만약 상위계위로부터 STM-1신호가 고위다중화부(7)로 입력될 경우 상기 고위다중화부(7)는 시스템클럭신호를 이용하여 수신한 하나의 STM-1신호로부터 3개의 AU3신호로 역다중화하여 다중화스위칭부(6)로 출력한다. 그리고, 상기 다중화스위칭부(6)는 시스템클럭신호에 동기되어 입력된 다수의 AU3 신호의 타임슬롯(TIME SLOT)을 스위칭한 다음 저위다중화부(8)로 전송한다. 또한, 상기 저위다중화부(8)는 다중화스위칭부(6)로부터 수신한 AU3신호를 시스템클럭신호를 이용하여 역다중화하고 예컨대, 하나의 AU3신호에서 7개의 TUG(6Mbps)신호로 역다중화하여 하위계위로 전송처리한다.
반면에, 상기 저위다중화부(8)에 하위계위로부터 다수의 TUG신호가 수신되었을 경우 상기 저위다중화부(8)는 하위계위로부터 수신한 7개의 TUG(6Mbps)신호를 시스템클럭을 이용하여 하나의 AU3신호로 다중화한 다음 다중화 스위칭부(6)로 전송한다. 그리고, 상기 다중화 스위칭부(6)는 시스템클럭신호에 동기되어 AU3 신호의 타임슬롯(TIME SLOT)을 스위칭한 다음 고위다중화부(7)로 전송한다. 그러면, 상기 고위다중화부(7)는 다중화 스위칭부(6)로부터 수신한 3개의 AU3(51Mbps)을 동기원 생성모듈(4)로부터 제공된 시스템클럭을 이용하여 하나의 STM-1(155Mbps)신호로 다중화하여 상위보드로 전송하므로써 통상의 신호 다중화를 실행시킨다.
이상 설명에서와 같이 본 고안은 다중화시스템의 각 기능보드의 동기에 필요한 시스템클럭을 하나의 서브생성모듈에서 생성하여 공급하므로써, 각 기능보드마다 동기원생성기능의 구현을 위해 별도로 동기원생성부를 설계할 필요가 없으므로 그에 따라 동기원 생성장치의 공간설계성이 상당히 향상되는 장점을 가지고 있다.
또한, 본 고안에 의하면, 하나의 서브생성모듈에서 발생된 시스템클럭으로 각각의 기능보드가 신호동기를 ??추게 되어 클럭간의 정합을 고려할 필요가 없으므로 그에 따라 동기원 생성장치의 동작안정성도 상당히 향상되는 효과도 있다.

Claims (2)

  1. 다수의 기능보드들로 구성되는 다중화시스템에 있어서,
    상기 다수의 기능보드중 설정된 하나의 보드에만 구비되고 상위계위로부터 송수신되는 신호를 인터페이스하고 시스템클럭 및 외부클럭신호의 입출력을 처리하는 동기신호 입출력부와, 상기 다수의 기능보드중 설정된 하나의 보드에만 구비되고 상기 동기신호 입출력부를 통해 인터페이스된 클럭선택신호에 따라 PLL을 이용하여 시스템클럭을 생성하는 동기원 생성모듈과, 상기 동기신호 입출력부로 상위계위로부터 인터페이스한 사용자의 동기원 선택신호를 출력하는 동기원 선택부와, 상기 동기신호 입출력부를 통해 수신한 시스템클럭신호를 외부로 전달하는 외부동기원 입출력부와, 상기 동기신호 입출력부를 통해 제공된 시스템클럭신호에 동기되어 상,하향으로 송수신되는 AU3 신호의 타임슬롯을 스위칭하여 출력하는 다중화 스위칭부와, 상기 다중화 스위칭부로부터 수신한 AU3신호를 동기신호 입출력부로부터 제공된 시스템클럭을 이용하여 STM-1신호로 다중화하여 상위보드로 전송하거나 혹은 상위보드로부터 수신된 STM-1신호를 역다중화하여 출력하는 고위다중화부와, 상기 다중화 스위칭부로부터 수신한 AU3신호를 역다중화한 TUG신호를 하위계위로 출력하고 하위계위로부터 수신한 다수의 TUG신호를 시스템클럭을 이용하여 AU3신호로 다중화하는 저위다중화부를 포함하는 것을 특징으로 하는 다중화시스템의 동기원 생성장치.
  2. 제1항에 있어서, 상기 동기원 생성모듈은 설정된 외부클럭신호를 인터페이스하는 외부클럭 인터페이스부와, 상기 동기신호 입출력부를 통해 수신한 클럭신호선택신호에 따라 기준클럭신호를 자체 혹은 외부클럭선택신호로 설정하여 출력하는 클럭모드 선택부와, 상기 클럭모드 선택부에 의해 설정된 기준클럭신호를 이용하여 시스템클럭신호가 생성되도록 제어하는 디지털 프로세서부와, 상기 디지털 프로세서부의 제어신호에 따라 PLL기능을 이용하여 설정된 기준클럭에 동기되는 시스템클럭을 생성하는 VCXO부와, 상기 디지털 프로세서부의 제어신호에 따라 VCXO부에 의해 생성된 시스템클럭신호를 동기신호 입출력부와 해당 부위로 분배하는 시스템클럭 분배부로 이루어진 것을 특징으로 하는 다중화시스템의 동기원 생성장치.
KR2020020021835U 2002-07-22 2002-07-22 다중화시스템의 동기원 생성장치 KR200292559Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2020020021835U KR200292559Y1 (ko) 2002-07-22 2002-07-22 다중화시스템의 동기원 생성장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2020020021835U KR200292559Y1 (ko) 2002-07-22 2002-07-22 다중화시스템의 동기원 생성장치

Publications (1)

Publication Number Publication Date
KR200292559Y1 true KR200292559Y1 (ko) 2002-10-25

Family

ID=73126394

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2020020021835U KR200292559Y1 (ko) 2002-07-22 2002-07-22 다중화시스템의 동기원 생성장치

Country Status (1)

Country Link
KR (1) KR200292559Y1 (ko)

Similar Documents

Publication Publication Date Title
US6816818B2 (en) Method, clock generator module and receiver module for synchronizing a receiver module
AU707590B2 (en) Synchronous digital communication system
JPH0640637B2 (ja) 多重化システム
US4644536A (en) Method and apparatus for multiplexing digital signals
JP2001211228A (ja) 電話端末装置
KR200292559Y1 (ko) 다중화시스템의 동기원 생성장치
EP1530382B1 (en) Method and apparatus for generating and distributing an internal clock for radio network controller
RU2288543C2 (ru) Способ и устройство для уменьшения фазовых скачков при переключении источников синхронизации
EP1493233B1 (en) Selectable clocking architecture
EP1340330B1 (en) An arrangement and method for transmitting data over a tdm bus
EP1117190B1 (en) Dual transmission spread processing system for a CDMA communication apparatus
JP2001244923A (ja) クロック生成回路
US20020093987A1 (en) Method for time-division multiplexing
KR100228020B1 (ko) 파생 클럭 발생기능을 갖는 동기식 광전송 시스템의 클럭 발생장치
US20020175721A1 (en) Frame synchronism detection circuit
EP0367221A2 (en) Drop/insert multiplexer for data channel access units
GB2120499A (en) Clocking arrangement
KR100293430B1 (ko) 스위칭 장비의 시스템 동기 클럭 분배 시스템
KR100298316B1 (ko) 전송시스템을구성하는응용주문형집적회로의클럭생성장치
KR100234135B1 (ko) 비동기 전송 모드 교환기에서 망 동기용 기준 클럭 발생 회로
JP4182422B2 (ja) 通信制御装置
KR100198432B1 (ko) 10gbps 동기식 전송방식 광전송 시스템에서의 프레임 위상 동기 장치
KR20030053681A (ko) 전송시스템의 유도클럭 선별 및 노드 확장 방법
KR100241880B1 (ko) 동기식 광통신 시스템의 타임슬롯 인터체인저를 위한 신호변환 회로 및 방법
KR200259810Y1 (ko) 액세스 게이트웨이와 교환 시스템 간의 라인 인터페이스장치

Legal Events

Date Code Title Description
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee