CN101344815A - 调整中央处理器电压与频率的计算机系统 - Google Patents
调整中央处理器电压与频率的计算机系统 Download PDFInfo
- Publication number
- CN101344815A CN101344815A CNA2008101445929A CN200810144592A CN101344815A CN 101344815 A CN101344815 A CN 101344815A CN A2008101445929 A CNA2008101445929 A CN A2008101445929A CN 200810144592 A CN200810144592 A CN 200810144592A CN 101344815 A CN101344815 A CN 101344815A
- Authority
- CN
- China
- Prior art keywords
- mentioned
- voltage
- frequency
- processing unit
- central processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Power Sources (AREA)
Abstract
一种调整中央处理器的电压与频率的计算机系统,中央处理器根据实际负载输出第一电压识别信号到电压识别转换/比较控制器,电压识别转换/比较控制器,操作于旁通模式或计算模式,并输出第二电压识别信号到脉冲宽度调变控制单元以调整电压,及输出控制信号到频率产生器,以调整输出具有一频率的一中央处理器时钟脉冲;当操作于计算模式时,第一电压识别信号与第二电压识别信号相差一偏移量;且控制输出频率为一超高值频率或者一超低值频率。根据本发明所提供的调整中央处理器电压和操作调率的计算机系统,其电压和操作调率可单独地动态调整。
Description
技术领域
本发明涉及一种调整中央处理器电压与频率的计算机系统,尤其涉及一种随着中央处理器负载变化作动态调整中央处理器电压与频率的计算机系统。
背景技术
请参照图1,所示为现有计算机系统对中央处理器供电示意图。计算机系统主要包括:一电源供应器12、一脉冲宽度调变控制单元(Pulse WidthModulation Controller,以下简称PWM控制单元)14、一中央处理器(CPU)16。众所周知,由于中央处理器16所需的电压可能瞬间内增强或减弱,而电源供应器12是无法直接对如此突如其来的改变作出反应。为了解决此一问题,主板上设有PWM控制单元14,此PWM控制单元14能感应来自中央处理器16所发出的电压电平需求,其原理是检测中央处理器16发出的电压识别(voltage identification,以下简称VID)信号,其中VID信号即相对应于中央处理器16实际负载,PWM控制单元14根据VID信号进行电压调整。
一般来说,当中央处理器处于最重负载时,中央处理器时钟脉冲的频率达到最高频率状态(Highest-Frequency Mode,HFM);当中央处理器处于最轻负载时,中央处理器时钟脉冲的频率达到最低频率状态(Lowest-FrequencyMode,LFM)。然而实际的操作可发现,中央处理器时钟脉冲若是操作于比最高频率状态(HFM)更大的频率(例如比最高频率状态高10%或20%),中央处理器不仅能正常的工作,且具有更佳的性能(Performance),此即为超频(overclocking);同样的,中央处理器时钟脉冲若是操作于比最低频率状态(LFM)略小的频率(例如比最低频率状态低10%或20%),中央处理器不仅也能正常的工作,且具有更佳的节能效果,此即为降频(under clocking)。
但是根据中央处理器的规格,中央处理器时钟脉冲的频率提高或降低,必须跟随着中央处理器电压的提高或降低。也就是说,计算机系统在对中央处理器超频前,必须先提高中央处理器的电压,此动作可定义为超压;同样的,计算机系统在对中央处理器降频时,也必须先降低中央处理器的频率再降低电压,此动作可定义为降压。请参照图2,其所示为现有计算机系统对中央处理器超压/降压和超频/降频示意图。该计算机系统主要包括:一电源供应器22、一PWM控制单元24、一中央处理器(CPU)26、一控制装置28、一基本输入输出系统(Basic Input/Output System,BIOS)30、一频率产生器32、一应用程序34。
首先,使用者必须在计算机系统进入操作系统前,也就是在计算机系统开机阶段,先进入基本输入输出系统设定画面,该画面提供数个中央处理器26不同的操作电压,使用者选取适当的较高电压值后,基本输入输出系统30即可通过控制装置28,使得PWM控制单元24对中央处理器26提供使用者所选取的较高电压(超高于正常运作电压),当计算机系统进入操作系统后,中央处理器26随即固定操作于此较高电压(此动作即称为超压)。接着,使用者可对中央处理器26进行超频。其中超频可通过一应用程序34控制基本输入输出系统30,来提高中央处理器26时钟脉冲的频率(例如提高原本频率的10%或20%),此时频率产生器32产生一较高频率的中央处理器时钟脉冲(CLKCPU)给中央处理器26,进而达成中央处理器的超频。
同理,当欲降低中央处理器26的能耗而对中央处理器26降频时,必须先对中央处理器26降频之后再降压。其中央处理器26的降压/降频过程与前述中央处理器26的超压/超频过程类似,故不再赘述。
然而,当使用者一旦决定了中央处理器的电压且计算机系统完成开机阶段而进入操作系统后,除非使用者再次开机重新进入BIOS设定画面,否则计算机系统无法再次调变中央处理器的电压。也就是说,一旦使用者为了提高中央处理器的性能而选取较高的电压后,当计算机系统进入操作系统而所执行的应用程序不需要如此高的性能时,将造成能源的浪费。同样的,一旦使用者为了降低中央处理器的能耗而选取较低的电压后,当计算机系统进入操作系统而所执行的应用程序需要较高的电压时,将造成中央处理器性能无法满足要求。
发明内容
有鉴于此,本发明的目的在于提供一种调整中央处理器的电压与频率的计算机系统,以改善现有技术的缺陷。
本发明提供一种调整中央处理器的电压与频率的计算机系统,包含:一中央处理器,根据中央处理器的一实际负载输出一第一电压识别信号;一电压识别转换/比较控制器,接收第一电压识别信号,并输出一第二电压识别信号,且电压识别转换/比较控制器根据第一电压识别信号,决定操作于一旁通模式或一计算模式,并输出一控制信号;一频率产生器,接收控制信号后,输出具有一频率一中央处理器时钟脉冲至中央处理器;以及一脉冲宽度调变控制单元,根据接收该第二电压识别信号,输出一电压至该中央处理器;其中,当该电压识别转换/比较控制器操作于该计算模式时,该第一电压识别信号与该第二电压识别信号相差一偏移量;且该电压识别转换/比较控制器调整该频率为一超高值频率或者一超低值频率。
本发明另提供一种调整中央处理器的电压的计算机系统,包含:一中央处理器,根据中央处理器的一实际负载,输出一第一电压识别信号;一电压识别转换/比较控制器,接收第一电压识别信号,决定操作于一旁通模式或一计算模式,并输出一第二电压识别信号;以及,一脉冲宽度调变控制单元,根据接收第二电压识别信号,输出一电压至中央处理器;其中,当电压识别转换/比较控制器操作于计算模式时,第一电压识别信号与第二电压识别信号相差一偏移量。
本发明再提供一种调整中央处理器的频率的计算机系统,包含:一中央处理器,根据中央处理器的一实际负载,输出一第一电压识别信号;一电压识别转换/比较控制器,接收第一电压识别信号,决定操作于一旁通模式或一计算模式,并输出一控制信号;以及,一频率产生器,接收控制信号后,输出具有一频率的一中央处理器时钟脉冲至中央处理器;其中,当电压识别转换/比较控制器操作于旁通模式时,电压识别转换/比较控制器调整频率为一正常值频率;当电压识别转换/比较控制器操作于计算模式时,电压识别转换/比较控制器调整频率为一高值频率或者一低值频率。
因此,根据本发明所提供的调整中央处理器电压和操作调率的计算机系统,其电压和操作调率可单独地动态调整。
附图说明
本申请通过下列附图及说明,得以更深入的了解:
图1所示为现有计算机系统对中央处理器供电示意图。
图2所示为现有计算机系统对中央处理器超压/降压和超频/降频示意图。
图3A所示为本发明的调整CPU电压与频率的计算机系统示意图。
图3B所示为本发明的调整CPU电压的计算机系统示意图。
图3C所示为本发明的调整CPU频率的计算机系统示意图。
图4A所示为本发明计算机系统内的VID转换/比较控制器对中央处理器自动超频示意图。
图4B所示为本发明计算机系统内的VID转换/比较控制器对中央处理器自动降频示意图。
图5所示为本发明计算机系统内的VID转换/比较控制器对中央处理器自动超压/降压示意图。
具体实施方式
请参照图3A,其所示为本发明的调整CPU电压与频率的计算机系统示意图。本发明的计算机系统主要包括:一中央处理器(CPU)42、一VID转换/比较控制器44、一PWM控制单元46、一电源供应器48、一频率产生器50、一南桥芯片52、一基本输入输出系统(BIOS)54。
其中,VID转换/比较控制器44内部具有代表中央处理器42时钟脉冲处于最高频率状态(HFM)时所相对应的预设最高VID值(VIDmax)与处于最低频率状态(LFM)时所相对应的预设最低VID值(VIDmin),且VIDmax与VIDmin可于计算机系统开机时由南桥芯片52,通过I2C总线(Bus)写到VID转换/比较控制器44内的缓存器中做设定。
首先,当中央处理器42操作于一般负载状态时,即中央处理器42时钟脉冲的操作小于最高频率状态(HFM)且大于最低频率状态(LFM)时,代表中央处理器42实际负载的VID1信号值将介于VIDmax与VIDmin之间。当VID转换/比较控制器44接收VID1信号且比较出VID1信号的值介于VIDmax与VIDmin之间后,VID转换/比较控制器44则认定不需要对中央处理器42时钟脉冲做超频或降频,此时VID转换/比较控制器44将操作于一旁通模式(Bypass Mode),VID转换/比较控制器44所接收到的VID1信号直接转传至PWM控制单元46,即VID转换/比较控制器44会将一VID2信号传送至PWM控制单元46,VID2信号值等于VID1信号值。PWM控制单元46即可根据VID2信号来调整输出到中央处理器(CPU)的电压。
当VID转换/比较控制器44操作于旁通模式(Bypass Mode)时,VID转换/比较控制器44将对频率产生器50的超频(Over Clocking,OC)接脚和降频(Under Clocking,UC)接脚各输出一低电平信号,频率产生器50不会对中央处理器做超频或降频。
当中央处理器42随着实际负载的增加到最高VID值(VIDmax)时,此时VID转换/比较控制器44比较出VID1等于预设最高VID值后,VID转换/比较控制器44则认定中央处理器42时钟脉冲操作于最高频率状态(HFM),而需要对中央处理器42超频,此时VID转换/比较控制器44将切换到操作于一计算模式(Calculate Mode)。本发明的计算机系统在对中央处理器超频前,操作于计算模式下的VID转换/比较控制器44可针对不同的需求机制,对VID1信号施以不同的正或负值的偏移量(offset),并将其调整后的值(VID2信号)输出至PWM控制单元46。
举例来说,当中央处理器42操作于最高频率状态(HFM),而使得VID转换/比较控制器44切换到操作于计算模式时,则VID转换/比较控制器44可对VID1信号施以一正值的偏移量,而输出VID2信号(VID2=VID1+offset);此时,计算机系统也可同时对中央处理器42实施超频。VID转换/比较控制器44将送出一控制信号,例如一高电平信号至频率产生器50的超频接脚(OC),而频率产生器50可根据超频接脚(OC)所接收的高电平信号来产生更高频率的中央处理器42时钟脉冲(例如提高原本频率的10%或20%)并输出一超高值频率(高于一正常值频率)至中央处理器42,进而达成中央处理器42的超频。
当中央处理器42随着负载的降低而达到预设最低VID值(VIDmin)后,VID转换/比较控制器44认定计算机系统内的中央处理器42时钟脉冲操作于最低频率状态(LFM)而需要对中央处理器42降频,此时VID转换/比较控制器44亦将操作于计算模式。本发明的计算机系统在对中央处理器降频前,操作于计算模式下的VID转换/比较控制器44可针对不同的需求机制对VID1信号施以不同的正或负值的偏移量(offset),并将其调整后的值(VID2信号)输出至PWM控制单元46。
举例来说,当中央处理器42操作于最低频率状态(LFM)而使得VID转换/比较控制器44操作于计算模式时,则VID转换/比较控制器44可对VID1信号施以一负值的偏移量,而输出VID2信号(VID2=VID1-offset)。此时,计算机系统也可同时对中央处理器42实施降频。VID转换/比较控制器44将送出一控制信号,例如一高电平信号至频率产生器50的降频接脚(UC),而频率产生器50可根据降频接脚(UC)所接收的高电平信号来产生更低频率的中央处理器42时钟脉冲(例如降低原本频率的10%或20%)并输出至中央处理器42,进而达成中央处理器42的降频。
再者,本发明还可以调整CPU电压与频率其中之一。请参照图3B,其所示为本发明的调整CPU电压的计算机系统示意图。
同图3A的描述,当中央处理器42操作于一般负载状态时,即中央处理器42时钟脉冲的操作小于最高频率状态(HFM)且大于最低频率状态(LFM)时,代表中央处理器42实际负载的VID1信号值将介于VIDmax与VIDmin之间。此时,VID转换/比较控制器44将操作于一旁通模式(Bypass Mode)。此时,VID2信号值等于VID1信号值。
当中央处理器42随着实际负载的增加到最高VID值(VIDmax)时,VID转换/比较控制器44操作于计算模式。此时,VID转换/比较控制器44可针对不同的需求机制,对VID1信号施以不同的正或负值的偏移量(offset),并将其调整后的值(VID2信号)输出至PWM控制单元46。
当中央处理器42随着负载的降低而达到预设最低VID值(VIDmin)后,VID转换/比较控制器44将操作于计算模式。因此,VID转换/比较控制器44可针对不同的需求机制对VID1信号施以不同的正或负值的偏移量(offset),并将其调整后的值(VID2信号)输出至PWM控制单元46。
请参照图3C,其所示为本发明的调整CPU频率的计算机系统示意图。
由于此实施例仅调整CPU频率,因此,VID转换/比较控制器44仅将接收的VID1信号直接输出至PWM控制单元。再者,当中央处理器42操作于一般负载状态时,即中央处理器42时钟脉冲的操作小于最高频率状态(HFM)且大于最低频率状态(LFM)时,代表中央处理器42实际负载的VID1信号值将介于VIDmax与VIDmin之间。此时,VID转换/比较控制器44操作于一旁通模式(Bypass Mode)并且可对频率产生器50的超频(Over Clocking,OC)接脚和降频(Under Clocking,UC)接脚各输出一低电平信号,使得频率产生器50不会对中央处理器做超频或降频。
当中央处理器42随着实际负载的增加到最高VID值(VIDmax)时,VID转换/比较控制器44操作于计算模式。此时,VID转换/比较控制器44送出一控制信号,例如一高电平信号至频率产生器50的超频接脚(OC),而频率产生器50即可产生更高频率的中央处理器42时钟脉冲(例如提高原本频率的10%或20%)并输出一超高值频率(高于一正常值频率)至中央处理器42,进而达成中央处理器42的超频。
当中央处理器42随着负载的降低而达到预设最低VID值(VIDmin)后,VID转换/比较控制器44将操作于计算模式。此时,VID转换/比较控制器44送出一控制信号,例如一高电平信号至频率产生器50的降频接脚(UC),而频率产生器50即可产生更低频率的中央处理器42时钟脉冲(例如降低原本频率的10%或20%)并输出至中央处理器42,进而达成中央处理器42的降频。
请参照图4A,其所示为本发明计算机系统内的VID转换/比较控制器对中央处理器时钟脉冲自动超频示意图。中央处理器所送出的VID1信号与预设最高VID值(VIDmax)作比较且当VID1信号与预设最高VID值(VIDmax)相等时,VID转换/比较控制器将送出一高电平信号至频率产生器50的超频接脚(OC)。
请参照图4B,其所示为本发明计算机系统内的VID转换/比较控制器对中央处理器时钟脉冲自动降频示意图。中央处理器所送出的VID1信号与预设最低VID值(VIDmin)作比较且当VID1信号与预设最低VID值(VIDmin)相等时,VID转换/比较控制器将送出一高电平信号至频率产生器50的降频接脚(UC)。其中,图4A与图4B中所示的VID转换/比较控制器适用于图3A与图3C的VID转换/比较控制器。
请参照图5,其所示为本发明计算机系统内的VID转换/比较控制器对中央处理器自动超压/降压示意图。当中央处理器所送出的VID1信号与预设最高VID值(VIDmax)和预设最低VID值(VIDmin)作比较且比较出VID1信号介于预设最高VID值(VIDmax)和预设最低VID值(VIDmin)之间时,VID转换/比较控制器将操作于旁通模式,此时会将VID2信号(VID2=VID1)传送至PWM控制单元。当中央处理器所送出的VID1与预设最高VID值(VIDmax)和预设最低VID值(VIDmin)作比较且比较出VID1信号等于预设最高VID值(VIDmax)或预设最低VID值(VIDmin)时,VID转换/比较控制器将操作于计算模式,此时VID转换/比较控制器会根据不同的需求机制,将VID2信号(VID2=VID1+offset或VID2=VID1-offset)传送至PWM控制单元。其中,图5中所示的VID转换/比较控制器适用于图3A与图3B的VID转换/比较控制器。
因此,通过本发明的调整中央处理器电压与频率的计算机系统,中央处理器的电压与频率可根据中央处理器的负载来做动态的调整,且中央处理器的电压的调整不需要重新开机进入基本输入输出系统(BIOS),如此将可大幅减化调整中央处理器的电压的过程,并可更快速的对中央处理器来超压/降压和超频/降频。此外,在对中央处理器超频或降频时,还可随不同的需求机制来弹性地调整中央处理器的电压,如此更能兼顾中央处理器的性能和能耗。
综上所述,虽然本发明已以较佳实施例公开如上,然其并非用以限定本发明,任何本领有普通技术人员,在不脱离本发明的精神和范围内,当可作各种更动与润饰,因此本发明的保护范围当以权利要求所确定的范围为准。
Claims (20)
1.一种调整中央处理器的电压与频率的计算机系统,其特征是,上述计算机系统包含:
中央处理器,根据上述中央处理器的实际负载输出第一电压识别信号;
电压识别转换/比较控制器,接收上述第一电压识别信号,决定操作于旁通模式或计算模式,并输出第二电压识别信号与控制信号;
频率产生器,接收上述控制信号后,输出具有频率的中央处理器时钟脉冲至上述中央处理器;以及
脉冲宽度调变控制单元,根据接收上述第二电压识别信号,输出电压至上述中央处理器;
其中,当上述电压识别转换/比较控制器操作于上述计算模式时,上述第一电压识别信号与上述第二电压识别信号相差偏移量;且上述电压识别转换/比较控制器调整上述频率为超高值频率或者超低值频率。
2.根据权利要求1所述的调整中央处理器的电压与频率的计算机系统,其特征是,其中当电压识别转换/比较控制器操作于上述旁通模式时,上述第二电压识别信号等于上述第一电压识别信号且上述电压识别转换/比较控制器调整上述频率为正常值频率。
3.根据权利要求1所述的调整中央处理器的电压与频率的计算机系统,其特征是,其中上述电压识别转换/比较控制器存储有预设最高电压识别值与预设最低电压识别值,当上述第一电压识别信号小于上述预设最高电压识别值且大于上述预设最低电压识别值时,则上述电压识别转换/比较控制器操作于上述旁通模式;当上述第一电压识别信号等于上述预设最高电压识别值或等于上述预设最低电压识别值,则上述电压识别转换/比较控制器操作于上述计算模式。
4.根据权利要求3所述的调整中央处理器的电压与频率的计算机系统,其特征是,其中上述预设最高电压识别值与上述预设最低电压识别值可于计算机系统开机时,通过上述基本输入输出系统存储到上述电压识别转换/比较控制器内的缓存器。
5.根据权利要求3所述的调整中央处理器的电压与频率的计算机系统,其特征是,其中当上述第一电压识别信号等于上述预设最高电压识别值时,上述第二电压识别信号等于上述第一电压识别信号加上上述偏移量且上述频率为上述超高值频率;若当上述第一电压识别信号等于上述预设最低电压识别值时,上述第二电压识别信号等于上述第一电压识别信号减去上述偏移量且上述频率为上述超低值频率。
6.根据权利要求3所述的调整中央处理器的电压与频率的计算机系统,其特征是,其中上述频率产生器包含超频接脚与降频接脚,连接至上述电压识别转换/比较控制器用以接收上述控制信号。
7.根据权利要求3所述的调整中央处理器的电压与频率的计算机系统,其特征是,其中上述预设最高电压识别值代表上述中央处理器操作于第一频率,上述预设最低电压识别值代表上述中央处理器操作于第二频率,且上述正常值频率介于上述第一频率与上述第二频率之间,上述超高值频率高于上述第一频率,上述超低值频率低于上述第二频率。
8.根据权利要求1所述的调整中央处理器的电压与频率的计算机系统,其特征是,上述计算机系统还包含电源供应器、南桥芯片与基本输入输出系统,上述脉冲宽度调变控制单元连接至上述电源供应器以及上述电压识别转换/比较控制器,上述基本输入输出系统经由上述南桥芯片连接至上述电压识别转换/比较控制器。
9.一种调整中央处理器的电压的计算机系统,其特征是,上述计算机系统包含:
中央处理器,根据上述中央处理器的实际负载,输出第一电压识别信号;
电压识别转换/比较控制器,接收上述第一电压识别信号,决定操作于旁通模式或计算模式,并输出第二电压识别信号;以及
脉冲宽度调变控制单元,根据接收上述第二电压识别信号,输出电压至上述中央处理器;
其中,当上述电压识别转换/比较控制器操作于上述计算模式时,上述第一电压识别信号与上述第二电压识别信号相差偏移量。
10.根据权利要求9所述的调整中央处理器的电压的计算机系统,其特征是,其中当上述电压识别转换/比较控制器操作于上述旁通模式时,上述第二电压识别信号等于上述第一电压识别信号。
11.根据权利要求9所述的调整中央处理器的电压的计算机系统,其特征是,其中上述电压识别转换/比较控制器存储有预设最高电压识别值与预设最低电压识别值,当上述第一电压识别信号小于上述预设最高电压识别值且大于上述预设最低电压识别值时,则上述电压识别转换/比较控制器操作于上述旁通模式;当上述第一电压识别信号等于上述预设最高电压识别值或等于上述预设最低电压识别值,则上述电压识别转换/比较控制器操作于上述计算模式。
12.根据权利要求11所述的调整中央处理器的电压的计算机系统,其特征是,其中上述预设最高电压识别值与上述预设最低电压识别值可于计算机系统开机时,通过上述基本输入输出系统存储到上述电压识别转换/比较控制器内的缓存器。
13.根据权利要求11所述的调整中央处理器的电压的计算机系统,其特征是,其中当上述第一电压识别信号等于上述预设最高电压识别值时,上述第二电压识别信号等于上述第一电压识别信号加上上述偏移量,若当上述第一电压识别信号等于上述预设最低电压识别值时,上述第二电压识别信号等于上述第一电压识别信号减去上述偏移量。
14.根据权利要求9所述的调整中央处理器的电压的计算机系统,其特征是,上述计算机系统还包含电源供应器、南桥芯片与基本输入输出系统,上述电源供应器连接至上述脉冲宽度调变控制单元,上述基本输入输出系统经由上述南桥芯片连接至上述电压识别转换/比较控制器。
15.一种调整中央处理器的频率的计算机系统,其特征是,上述计算机系统包含:
中央处理器,根据上述中央处理器的实际负载,输出第一电压识别信号;
电压识别转换/比较控制器,接收上述第一电压识别信号,决定操作于旁通模式或计算模式,并输出控制信号;以及
频率产生器,接收上述控制信号后,输出具有频率中央处理器时钟脉冲至上述中央处理器;
其中,当上述电压识别转换/比较控制器操作于上述旁通模式时,上述电压识别转换/比较控制器调整上述频率为正常值频率;当上述电压识别转换/比较控制器操作于上述计算模式时,上述电压识别转换/比较控制器调整上述频率为超高值频率或者超低值频率。
16.根据权利要求15所述的调整中央处理器的频率的计算机系统,其特征是,其中上述电压识别转换/比较控制器存储有预设最高电压识别值与预设最低电压识别值,当上述第一电压识别信号小于上述预设最高电压识别值且大于上述预设最低电压识别值,则上述电压识别转换/比较控制器操作于上述旁通模式;当上述第一电压识别信号等于上述预设最高电压识别值或等于上述预设最低电压识别值,则上述电压识别转换/比较控制器操作于上述计算模式。
17.根据权利要求16所述的调整中央处理器的频率的计算机系统,其特征是,其中上述预设最高电压识别值与上述预设最低电压识别值可于计算机系统开机时,存储到电压识别转换/比较控制器内的缓存器。
18.根据权利要求17所述的调整中央处理器的频率的计算机系统,其特征是,其中上述频率产生器包含超频接脚与降频接脚,连接至上述电压识别转换/比较控制器用以接收上述控制信号。
19.根据权利要求17所述的调整中央处理器的频率的计算机系统,其特征是,其中上述预设最高电压识别值代表上述中央处理器操作于第一频率,上述预设最低电压识别值代表上述中央处理器操作于第二频率,且上述正常值频率介于上述第一频率与上述第二频率之间,上述超高值频率高于上述第一频率,上述超低值频率低于上述第二频率。
20.根据权利要求16所述的调整中央处理器的频率的计算机系统,其特征是,上述计算机系统还包含电源供应器、南桥芯片、脉冲宽度调变控制单元与基本输入输出系统,上述脉冲宽度调变控制单元连接至上述电源供应器以及上述电压识别转换/比较控制器,上述基本输入输出系统经由上述南桥芯片连接至上述电压识别转换/比较控制器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101445929A CN101344815B (zh) | 2008-08-22 | 2008-08-22 | 调整中央处理器电压与频率的计算机系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101445929A CN101344815B (zh) | 2008-08-22 | 2008-08-22 | 调整中央处理器电压与频率的计算机系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101344815A true CN101344815A (zh) | 2009-01-14 |
CN101344815B CN101344815B (zh) | 2010-06-09 |
Family
ID=40246827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008101445929A Active CN101344815B (zh) | 2008-08-22 | 2008-08-22 | 调整中央处理器电压与频率的计算机系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101344815B (zh) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102681639A (zh) * | 2011-03-15 | 2012-09-19 | 宏碁股份有限公司 | 中央处理器的供电系统与方法 |
CN102692983A (zh) * | 2011-03-22 | 2012-09-26 | 和硕联合科技股份有限公司 | 中央处理单元操作电压的调整方法及其电脑系统 |
CN103345299A (zh) * | 2013-07-24 | 2013-10-09 | 华为技术有限公司 | 一种电压调整方法及相应的hpm、芯片和芯片系统 |
CN103488267A (zh) * | 2012-06-12 | 2014-01-01 | 鸿富锦精密工业(武汉)有限公司 | 电源控制电路 |
CN105512572A (zh) * | 2014-09-26 | 2016-04-20 | 联想(北京)有限公司 | 信息处理方法及电子设备 |
CN105978315A (zh) * | 2016-06-16 | 2016-09-28 | 成都芯源系统有限公司 | 供电电源及其控制方法 |
CN106844160A (zh) * | 2017-02-17 | 2017-06-13 | 联想(北京)有限公司 | 一种功率控制方法、装置和电子设备 |
CN107203482A (zh) * | 2017-06-06 | 2017-09-26 | 济南浪潮高新科技投资发展有限公司 | 一种实现vr芯片适应不同cpu的方法 |
CN107273271A (zh) * | 2017-06-21 | 2017-10-20 | 联想(北京)有限公司 | 一种超频控制方法及电子设备 |
CN109376845A (zh) * | 2017-08-09 | 2019-02-22 | 上海寒武纪信息科技有限公司 | 动态调整方法及动态调整协处理器 |
CN109478144A (zh) * | 2017-07-05 | 2019-03-15 | 上海寒武纪信息科技有限公司 | 一种数据处理装置和方法 |
CN113835506A (zh) * | 2021-08-16 | 2021-12-24 | 深圳微步信息股份有限公司 | 一种终端设备及其多档位调节的超压控制方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102915108B (zh) * | 2012-09-30 | 2014-04-16 | 安科智慧城市技术(中国)有限公司 | 一种嵌入式处理器内核电压动态调整装置和方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1519679B (zh) * | 2003-01-21 | 2010-04-28 | 英业达股份有限公司 | 调整中央处理器工作频率的装置及其方法 |
CN1773423A (zh) * | 2004-11-08 | 2006-05-17 | 佛山市顺德区顺达电脑厂有限公司 | 调整中央处理器工作频率及其供电电压的方法 |
CN100543634C (zh) * | 2005-12-30 | 2009-09-23 | 鸿富锦精密工业(深圳)有限公司 | 超频控制电路 |
-
2008
- 2008-08-22 CN CN2008101445929A patent/CN101344815B/zh active Active
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102681639A (zh) * | 2011-03-15 | 2012-09-19 | 宏碁股份有限公司 | 中央处理器的供电系统与方法 |
CN102692983A (zh) * | 2011-03-22 | 2012-09-26 | 和硕联合科技股份有限公司 | 中央处理单元操作电压的调整方法及其电脑系统 |
CN103488267A (zh) * | 2012-06-12 | 2014-01-01 | 鸿富锦精密工业(武汉)有限公司 | 电源控制电路 |
CN103345299A (zh) * | 2013-07-24 | 2013-10-09 | 华为技术有限公司 | 一种电压调整方法及相应的hpm、芯片和芯片系统 |
CN103345299B (zh) * | 2013-07-24 | 2016-03-30 | 华为技术有限公司 | 一种电压调整方法及相应的hpm、芯片和芯片系统 |
CN105512572B (zh) * | 2014-09-26 | 2018-08-31 | 联想(北京)有限公司 | 信息处理方法及电子设备 |
CN105512572A (zh) * | 2014-09-26 | 2016-04-20 | 联想(北京)有限公司 | 信息处理方法及电子设备 |
CN105978315A (zh) * | 2016-06-16 | 2016-09-28 | 成都芯源系统有限公司 | 供电电源及其控制方法 |
CN105978315B (zh) * | 2016-06-16 | 2019-03-22 | 成都芯源系统有限公司 | 供电电源及其控制方法 |
CN106844160A (zh) * | 2017-02-17 | 2017-06-13 | 联想(北京)有限公司 | 一种功率控制方法、装置和电子设备 |
CN107203482A (zh) * | 2017-06-06 | 2017-09-26 | 济南浪潮高新科技投资发展有限公司 | 一种实现vr芯片适应不同cpu的方法 |
CN107273271A (zh) * | 2017-06-21 | 2017-10-20 | 联想(北京)有限公司 | 一种超频控制方法及电子设备 |
CN109478144A (zh) * | 2017-07-05 | 2019-03-15 | 上海寒武纪信息科技有限公司 | 一种数据处理装置和方法 |
CN109478144B (zh) * | 2017-07-05 | 2021-12-14 | 上海寒武纪信息科技有限公司 | 一种数据处理装置和方法 |
CN109376845A (zh) * | 2017-08-09 | 2019-02-22 | 上海寒武纪信息科技有限公司 | 动态调整方法及动态调整协处理器 |
CN113835506A (zh) * | 2021-08-16 | 2021-12-24 | 深圳微步信息股份有限公司 | 一种终端设备及其多档位调节的超压控制方法 |
CN113835506B (zh) * | 2021-08-16 | 2023-12-08 | 深圳微步信息股份有限公司 | 一种终端设备及其多档位调节的超压控制方法 |
Also Published As
Publication number | Publication date |
---|---|
CN101344815B (zh) | 2010-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101344815B (zh) | 调整中央处理器电压与频率的计算机系统 | |
US10261572B2 (en) | Technologies for managing power during an activation cycle | |
CN101529361B (zh) | 计算机设备功率管理系统和方法 | |
US7587622B2 (en) | Power management of components having clock processing circuits | |
JP7301997B2 (ja) | 最適化器、太陽光発電システム、及び太陽電池モジュールのためのiv曲線スキャニング方法 | |
TWI439837B (zh) | 穩壓電路控制器 | |
US20080189569A1 (en) | Adjusting performance method for multi-core processor | |
WO2009120932A2 (en) | Method and apparatus for dynamic power management control using parallel bus management protocols | |
WO2012036688A1 (en) | Power capping system | |
CN101789682A (zh) | 一种多路输出电源时序控制装置及方法 | |
US20220236754A1 (en) | Power management system | |
CN102023697A (zh) | 一种cpu电源管理方法、装置以及终端设备 | |
CN102426825B (zh) | 一种pwm电压调节电路及其调节方法、液晶显示装置 | |
CN102692983A (zh) | 中央处理单元操作电压的调整方法及其电脑系统 | |
US12079064B2 (en) | Chip-process-variation-aware power-efficiency optimization | |
CN101169668A (zh) | 通用序列总线稳压装置及其稳压方法 | |
CN102541130A (zh) | Cpu工作电压控制系统及控制方法 | |
CN206490494U (zh) | 一种电源切换装置及硬件平台系统 | |
CN106410871B (zh) | 电源管理系统及方法 | |
CN101387905B (zh) | 可动态调整电压及有效节能的电压控制装置、方法及电脑装置 | |
CN101470514A (zh) | 主板电源管理方法与系统 | |
Zhang et al. | Adaptive pseudo-continuous conduction mode operation schemes and circuit designs for single-inductor multiple-output switching converters | |
CN100485585C (zh) | 可调整电子元件执行效能的系统 | |
CN113126736A (zh) | 一种芯片电源管理方法及电路 | |
CN115706447A (zh) | 一种ups模块并联运行方法和系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |