CN1519679B - 调整中央处理器工作频率的装置及其方法 - Google Patents

调整中央处理器工作频率的装置及其方法 Download PDF

Info

Publication number
CN1519679B
CN1519679B CN 03101741 CN03101741A CN1519679B CN 1519679 B CN1519679 B CN 1519679B CN 03101741 CN03101741 CN 03101741 CN 03101741 A CN03101741 A CN 03101741A CN 1519679 B CN1519679 B CN 1519679B
Authority
CN
China
Prior art keywords
processing unit
central processing
frequency
signal
peripheral component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 03101741
Other languages
English (en)
Other versions
CN1519679A (zh
Inventor
黄坤红
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Corp
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CN 03101741 priority Critical patent/CN1519679B/zh
Publication of CN1519679A publication Critical patent/CN1519679A/zh
Application granted granted Critical
Publication of CN1519679B publication Critical patent/CN1519679B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本发明涉及一种调整中央处理器工作频率的架构及其方法,可随时切换信息处理系统的中央处理器的运作速度,其中包含有韧件(firmware)的架构及其搭配的软件所组成,当信息处理系统的工作温度过高时,可通过本发明来调整中央处理器工作频率,使其达到降温的目的。

Description

调整中央处理器工作频率的装置及其方法
技术领域
本发明涉及一种调整工作频率的装置,特别是一种应用于信息处理系统之中,用来调整中央处理器工作频率的装置及其方法。
背景技术
随着信息技术的发展,人们使用电子产品的机会越来越频繁,而随着科技的快速发展,人们也越来越依赖信息处理装置的使用,大至国家政府、企业系统,小到家庭及个人,为方便及提高工作的效率,相对的信息处理系统的工作频率亦日趋提升。
提到信息处理系统,则不免的联想到信息处理系统的心脏元件:中央处理器(Central Processing Unit;CPU),中央处理器是一个电子电路的集成电路(circuit integrated;IC);同时是信息处理系统内进行处理、控制和储存的电路,也是信息处理系统硬件的核心,在信息处理系统中的各种运算、输入输出与连接储存器都是由中央处理器执行与控制。
由于中央处理器负担了各种的运算工作,所以其工作频率也越高,在高频的工作环境下,常常面临的就是温度上升的问题,且高频率的工作亦会消耗大量的功率,关于这个问题已有中央处理器厂商,提出控制中央处理器的工作频率的节电功能(speed step)技术来加以克服。
但是上述的控制中央处理器的工作频率的方式,必须在支持节电功能(speed step)的芯片上才能实施,若是在不支持节电功能(speed step)的芯片组上,则必须要设计额外的电路来达成控制中央处理器工作频率的目的。
发明内容
有鉴于此,本发明提出一种调整中央处理器工作频率的装置及其方法,其目的在于可随时切换信息处理系统的中央处理器的运作速度,却不需设计额外的控制电路,其中包含有韧件(firmware)的架构及其搭配的软件所组成,当信息处理系统的工作温度过高时,可通过本发明来调整中央处理器工作频率,使其达到降温的目的,同时当信息处理系统闲置(idle)时,亦可同样通过本发明将中央处理器的工作频率降低,进而达到节省电源消耗的功效。
为达上述目的,本发明提供一种调整中央处理器工作频率的装置,设置于一信息处理系统中,该装置包含有:一可编程逻辑元件,该可编程逻辑元件与一中央处理器连接,该可编程逻辑元件更包含有接收以下信号:一服务协议信号(SLP-X);一周边零件连接接口仲裁信号(PCI-stop);一时脉停止信号(stop-CLK);一中央处理器工作频率信号(CPU-speed),为该中央处理器的工作频率范围(max/min speed);一调整频率启动信号(SS-start);该可编程逻辑元件接收该调整频率启动信号后,即检测该服务协议信号、该周边零件连接接口仲裁信号、该时脉停止信号及该中央处理器工作频率信号,并由输出端传送以下信号:一发送控制信号(PCI-REQ);一回传控制信号(PCI-GNT);一中央处理器时脉停止信号(CPU stop-CLK),用以传送至该中央处理器;一中央处理器服务协议信号(CPU-SLP),用以传送至该中央处理器;该可编程逻辑元件并于该调整频率完成时,传送一调整频率结束信号(SS-finish);一周边零件连接接口总线(PCI-bus),该周边零件连接接口总线用以接收该发送控制信号及该回传控制信号,并于该调整频率的过程中停止工作;及一电压转换单元,该电压转换单元与该可编程逻辑元件相接,该电压转换单元用以接收该中央处理器服务协议信号,并依据该中央处理器工作状态将-工作电压加以调整。
附图说明
图1为本发明调整中央处理器工作频率的装置方块图;
图2A为本发明调整中央处理器工作频率的实施步骤(1)图;
图2B为本发明调整中央处理器工作频率的实施步骤(2)图;
图2C为本发明调整中央处理器工作频率的实施步骤(3)图。
图中符号说明
10         中央处理器
20         可编程逻辑元件
30         周边零件连接接口总线
40         电压转换单元
PS         周边零件连接接口仲裁信号
SL         服务协议信号
SC         时脉停止信号
CSP        中央处理器工作频率信号
SS         调整频率启动信号
PR         发送控制信号
PG         回传控制信号
SF         调整频率结束信号
CSL        中央处理器服务协议信号
CST        中央处理器时脉停止信号
步骤200    关闭快速存储功能
步骤210    关闭周边零件连接接口仲裁信号
步骤220    关闭电源管理中断功能并储存设定值
步骤230    依据输入参数来决定工作频率的调整方向
步骤240    送出调整工作频率信号
步骤250    遮蔽所有中断功能并储存中断功能设定
步骤260    使中央处理器进入省电功能状态
步骤270    将储存的中断功能设定加以还原
步骤280    中断调整工作频率信号
步骤290    还原电源管理中断功能的设定值
步骤300    判断调整工作频率是否完成
步骤310    还原周边零件连接接口仲裁信号
步骤320    还原快速存储功能
具体实施方式
本发明的调整中央处理器工作频率的装置及其方法,以韧件(firmware)的装置搭配软件,并利用系统管理中断呼叫(systemmanagement interrupt SMI)来执行节电功能(speed step),请参照图1,为本发明调整中央处理器工作频率的装置方块图。
本发明的装置包含有:可编程逻辑元件20、周边零件连接接口总线30及电压转换单元40,其中可编程逻辑元件20可为一可编程逻辑集成电路(Complex Programmable Logic Devices;CPLD),并包含有接收以下信号:周边零件连接接口仲裁信号PS、服务协议信号SL、时脉停止信号SC、中央处理器工作频率信号CSP及调整频率启动信号SS,当可编程逻辑元件20收到调整频率启动信号SS(speed stepstart;ss-start)后,可编程逻辑元件20会检视由通用输出端口(GPO)所传来的周边零件连接接口仲裁信号PS(PCI-stop)及中央处理器工作频率信号CSP(CPU-speed),同时检测南桥芯片(South bridge)所传来的服务协议信号SL(Service Location Protocol;SLP-X)及由北桥芯片(Northbridge)所传来的时脉停止信号SC(stop-CLK),当上述4个信号皆进行(active)时,可编程逻辑元件20则输出发送控制信号PR(PCI-REQ)及回传控制信号PG(PCI-GNT)至周边零件连接接口总线30(PeripheralComponent Interconnect BUS;PCI-BUS),使周边零件连接接口总线30暂时停止工作,可编程逻辑元件20同时亦发出中央处理器时脉停止信号CST(CPU stop-CLK)及中央处理器服务协议信号CSL(CPU-SLP)至中央处理器10,同时中央处理器服务协议信号CSL亦传送至电压转换单元40,由电压转换单元40参考中央处理器的工作频率范围(max/min speed)来调整中央处理器10的工作频率,并于调整完成后由可编程逻辑元件20发出调整频率结束信号SF(speed step finish;SS-finish),并恢复信息处理系统的工作。
接下来就本发明中央处理器工作频率的调整方法作一详细说明,请参照图2A,为本发明调整中央处理器工作频率的实施步骤(1)图。
首先关闭一快速存储(cache)功能(步骤200),同时关闭周边零件连接接口仲裁信号(步骤210),并关闭电源管理中断功能并储存设定值(步骤220),且依据输入参数来决定工作频率的调整方向(步骤230),此参数包含有信息处理系统目前工作的状况,并依此送出调整工作频率信号(步骤240),进行到此步骤信息处理系统已经算是完成调整频率前的准备。
请参照图2B,为本发明调整中央处理器工作频率的实施步骤(2)图,当送出调整工作频率信号后,则遮蔽所有中断功能并储存中断功能设定(步骤250),然后使中央处理器进入省电功能状态(步骤260),并开始调整中央处理器的工作频率,其步骤260中还包含读取一缓存器的处理程序,并由信息处理系统中南桥芯片发出服务协议信号(SLP-X),且由北桥芯片发出时脉停止信号(stop-CLK),完成以上步骤后,则将储存的中断功能设定加以还原(步骤270),同时中断调整工作频率信号(步骤280)。
最后请参照图2C,为本发明调整中央处理器工作频率的实施步骤(3)图,完成调整步骤后,则还原电源管理中断功能的设定值(步骤290),并判断调整工作频率是否完成(步骤300),若是还未完成则继续等待,直到调整完成,如已经完成,则还原周边零件连接接口仲裁信号(步骤310),且还原快速存储功能(步骤320),使信息处理系统恢复正常工作。
虽然本发明以前述的较佳实施例揭露如上,然其并非用以限定本发明的实施范围,任何熟悉相像技术者,在不脱离本发明的精神和权利要求书范围内所作的均等变化与修饰,皆为本发明权利要求书所涵盖,因此本发明的保护范围须视权利要求书所界定者为准。

Claims (9)

1.一种调整中央处理器工作频率的装置,设置于一信息处理系统中,其特征在于,该装置包含有:
一可编程逻辑元件,该可编程逻辑元件与一中央处理器连接,该可编程逻辑元件更包含有接收以下信号:
一服务协议信号;
一周边零件连接接口仲裁信号;
一时脉停止信号;
一中央处理器工作频率信号,为该中央处理器的工作频率范围;
一调整频率启动信号;
该可编程逻辑元件接收该调整频率启动信号后,即检测该服务协议信号、该周边零件连接接口仲裁信号、该时脉停止信号及该中央处理器工作频率信号,并由输出端传送以下信号:
一发送控制信号;
一回传控制信号;
一中央处理器时脉停止信号,用以传送至该中央处理器;
一中央处理器服务协议信号,用以传送至该中央处理器;
该可编程逻辑元件并于该调整频率完成时,传送一调整频率结束信号;
一周边零件连接接口总线,该周边零件连接接口总线用以接收该发送控制信号及该回传控制信号,并于该调整频率的过程中停止工作;及
一电压转换单元,该电压转换单元与该可编程逻辑元件相接,该电压转换单元用以接收该中央处理器服务协议信号,并依据该中央处理器工作状态将一工作电压加以调整。
2.如权利要求1所述的调整中央处理器工作频率的装置,其特征在于,该可编程逻辑元件更为一可编程逻辑集成电路。
3.如权利要求1所述的调整中央处理器工作频率的装置,其特征在于,该周边零件连接接口仲裁信号更由一通用输出端口所传出。
4.如权利要求1所述的调整中央处理器工作频率的装置,其特征在于,该中央处理器工作频率信号更由一通用输出端口所传出。
5.如权利要求1所述的调整中央处理器工作频率的装置,其特征在于,该服务协议信号更由一南桥芯片所传出。
6.如权利要求1所述的调整中央处理器工作频率的装置,其特征在于,该时脉停止信号更由一北桥芯片所传出。
7.一种调整中央处理器工作频率的方法,设置于一信息处理系统中,其特征在于,该方法包含有:
关闭一快速存储功能;
关闭一周边零件连接接口仲裁信号;
关闭一电源管理中断功能并储存该中断功能设定值;
依据至少一个输入参数来决定该中央处理器工作频率的调整方向;
送出一调整工作频率信号,并遮蔽所有中断功能并储存该中断功能的设定;
使该中央处理器进入省电功能状态,并调整该中央处理器的工作频率;
还原该中断功能的设定,并停止调整该中央处理器的工作频率;
还原该电源管理中断功能的设定值,并检视调整该中央处理器的工作;
还原该周边零件连接接口仲裁信号;及
还原该快速存储功能。
8.如权利要求7所述的调整中央处理器工作频率的方法,其特征在于,关闭该周边零件连接接口仲裁信号更包含有向该周边零件连接接口送出一停止信号。
9.如权利要求7所述的调整中央处理器工作频率的方法,其特征在于,使该中央处理器进入省电功能状态更包含下列步骤:
读取一缓存器的处理程序;
由该信息处理系统中一南桥芯片发出一服务协议信号;及
由该信息处理系统中一北桥芯片发出一时脉停止信号。
CN 03101741 2003-01-21 2003-01-21 调整中央处理器工作频率的装置及其方法 Expired - Fee Related CN1519679B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 03101741 CN1519679B (zh) 2003-01-21 2003-01-21 调整中央处理器工作频率的装置及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 03101741 CN1519679B (zh) 2003-01-21 2003-01-21 调整中央处理器工作频率的装置及其方法

Publications (2)

Publication Number Publication Date
CN1519679A CN1519679A (zh) 2004-08-11
CN1519679B true CN1519679B (zh) 2010-04-28

Family

ID=34281453

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 03101741 Expired - Fee Related CN1519679B (zh) 2003-01-21 2003-01-21 调整中央处理器工作频率的装置及其方法

Country Status (1)

Country Link
CN (1) CN1519679B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8117478B2 (en) * 2006-12-29 2012-02-14 Intel Corporation Optimizing power usage by processor cores based on architectural events
JP5186548B2 (ja) * 2008-02-29 2013-04-17 パナソニック株式会社 ホスト装置用インタフェース装置、スレーブ装置用インタフェース装置、ホスト装置、スレーブ装置、通信システム、及びインタフェース電圧切り替え方法
CN101344815B (zh) * 2008-08-22 2010-06-09 华硕电脑股份有限公司 调整中央处理器电压与频率的计算机系统
CN101788847B (zh) * 2010-02-11 2012-07-04 华硕电脑股份有限公司 系统内存性能调整方法与装置
TWI486763B (zh) * 2011-07-18 2015-06-01 Wistron Corp 電腦系統之過熱保護方法及相關裝置
CN111782476B (zh) * 2020-06-30 2023-06-20 Oppo广东移动通信有限公司 温度控制方法、装置、存储介质及电子设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001016285A (ja) * 1999-06-25 2001-01-19 Nec Corp Afc回路
CN2445367Y (zh) * 2000-06-12 2001-08-29 华硕电脑股份有限公司 提供中央处理器工作点的转换电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001016285A (ja) * 1999-06-25 2001-01-19 Nec Corp Afc回路
CN2445367Y (zh) * 2000-06-12 2001-08-29 华硕电脑股份有限公司 提供中央处理器工作点的转换电路

Also Published As

Publication number Publication date
CN1519679A (zh) 2004-08-11

Similar Documents

Publication Publication Date Title
US8830889B2 (en) Systems for remotely waking up application processor of mobile device
CN109857243B (zh) 系统级芯片、通用串行总线主设备、系统及唤醒方法
US9342131B2 (en) USB hub and control method of USB hub
US11463955B2 (en) Method for implementing low power consumption on standby for bluetooth security device and bluetooth security device
US20090177898A1 (en) Computer system and notebook computer, and method for controlling computer system
EP2492776A2 (en) Remote wakeup of application processor of mobile device
CN113841106B (zh) 针对基于外围组件互连快速(pcie)的设备的系统功率管理
US7467313B2 (en) Method for transmitting a power-saving command between a computer system and peripheral system chips
EP3062564A1 (en) Power saving method and apparatus for multimode terminal
US20130346640A1 (en) Wakeup method, hot swap method, and device based on high speed inter-chip hsic interface
US20130212408A1 (en) Regulating a clock frequency of a peripheral
US20150253842A1 (en) Semiconductor device, and power control method for usbotg
WO2016105731A1 (en) Method and apparatus to control a link power state
US7197578B1 (en) Power management system for bridge circuit
WO2019203939A1 (en) General purpose input output triggered interface message
CN1519679B (zh) 调整中央处理器工作频率的装置及其方法
CN106774808B (zh) 一种异构多核芯片的多级低功耗管理单元及其方法
US8008949B1 (en) Clock selection for a communications processor having a sleep mode
WO2022135060A1 (zh) 终端设备及nfc时钟控制方法、nfc模块、介质
US11947481B2 (en) Terminal and type C interface anti-corrosion method
TWI528161B (zh) 資料傳輸系統以及資料傳輸方法
JP3742367B2 (ja) Usbデバイス及びその制御方法
US20090319817A1 (en) Clock Selection for a Communications Processor having a Sleep Mode
JP2006236241A (ja) 周辺装置
US20040205371A1 (en) Configuration for adjusting CPU speed and method thereof

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100428

Termination date: 20120121