CN101174531A - 等离子显示板 - Google Patents
等离子显示板 Download PDFInfo
- Publication number
- CN101174531A CN101174531A CNA2007101467124A CN200710146712A CN101174531A CN 101174531 A CN101174531 A CN 101174531A CN A2007101467124 A CNA2007101467124 A CN A2007101467124A CN 200710146712 A CN200710146712 A CN 200710146712A CN 101174531 A CN101174531 A CN 101174531A
- Authority
- CN
- China
- Prior art keywords
- electrode
- discharge
- discharge string
- effective
- virtual
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/36—Spacers, barriers, ribs, partitions or the like
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/44—Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/34—Vessels, containers or parts thereof, e.g. substrates
- H01J2211/36—Spacers, barriers, ribs, partitions or the like
- H01J2211/368—Dummy spacers, e.g. in a non display region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/34—Vessels, containers or parts thereof, e.g. substrates
- H01J2211/44—Optical arrangements or shielding arrangements, e.g. filters or lenses
- H01J2211/444—Means for improving contrast or colour purity, e.g. black matrix or light shielding means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2329/00—Electron emission display panels, e.g. field emission display panels
- H01J2329/86—Vessels
- H01J2329/8625—Spacing members
- H01J2329/863—Spacing members characterised by the form or structure
Abstract
本发明公开了一种等离子显示板包括:形成了并排的第1电极和第2电极的前面基板和;与前面基板对置配置的后面基板及,在显示前面基板和后面基板之间影像的有效区域(ActiveArea)划分有效放电串,在配置在有效区域外廓的虚拟区域(Dummy Area)中划分进行路径与有效放电串不同的虚拟放电串的障壁。本发明通过不同设置形成在虚拟区域的虚拟放电串的进行路径和形成在有效区域的有效放电串的进行路径,具有防止虚拟区域中产生放电,由此可以防止对比度特性的降低,并防止所显现的影像画质的恶化的效果。
Description
技术领域
本发明涉及一种等离子显示板(Plasma Display Panel),具体地说是一种能抑制虚拟区域中放电发生的等离子显示板。
背景技术
通常,等离子显示板中,在由障壁划分的放电串(Cell)内形成的荧光体层的同时形成多个电极(Electrode)。
通过这种电极向放电串提供驱动信号。
则,放电串内通过供应的驱动信号产生放电。在此,在放电串内通过驱动信号放电时,充入放电串内的放电气体会产生真空紫外线(Vacuum Ultravioletrays),这种真空紫外线激发形成在放电串内的荧光体,产生可见光。通过这种可见光,在等离子显示板的画面上显示影像。
同时,传统的等离子显示板上存在在虚拟区域(Dummy Area)中发生放电的问题。因此,存在虚拟区域发生的放电产生的光释放到外部而恶化对比度(Contrast)特性的同时恶化影像画质的问题。
发明内容
为了解决上述问题,本发明的目的是提供一种通过改善虚拟区域中放电串排列,抑制虚拟区域中放电发生的等离子显示板。
本发明的目的是通过以下技术方案来实现的:
一种等离子显示板,包括形成了并排的第1电极和第2电极的前面基板和;与前面基板对置配置的后面基板及,在显示前面基板和后面基板之间影像的有效区域(Active Area)划分有效放电串,在配置在有效区域外廓的虚拟区域(DummyArea)中划分进行路径与有效放电串不同的虚拟放电串的障壁。
而且,有效放电串当中至少一个放电串的大小与虚拟放电串中至少一个的大小实际相同。
而且,在与前面基板上部虚拟区域对应的位置上可以再形成黑色层(BlackLayer)。
而且,有效放电串的进行路径和虚拟放电串的进行路径可以并排。
实现上述目的的本发明的又一种等离子显示板,包括形成了并排的第1电极和第2电极的前面基板和,与前面基板对置配置的后面基板及,在显示前面基板和后面基板之间影像的有效区域(ActiveArea)中划分有效放电串的有效障壁和,在配置在有效区域外廓的虚拟区域(DummyArea)中,包括遮挡第1电极和第2电极之间的部分区域的虚拟障壁。
而且,虚拟障壁的宽度可以是50微米以上500微米以下。
如上所述,本发明的等离子显示板通过不同设置形成在虚拟区域的虚拟放电串的进行路径和形成在有效区域的有效放电串的进行路径,具有防止虚拟区域中产生放电,由此可以防止对比度特性的降低,具有防止所显现的影像画质恶化的效果。
附图说明
图1为介绍本发明一实例的等离子显示板结构一例的图片。
图2为介绍第1电极或第2电极当中至少一个为多个层的一例的图片。
图3为介绍第1电极或第2电极当中至少一个为单层的一例的图片。
图4为介绍虚拟区域和有效区域的图片。
图5为介绍有效区域和虚拟区域中放电串的图片。
图6a至图6b是介绍有效放电串和虚拟放电串中电极配置的图片。
图7为介绍有效区域和虚拟区域中的放电开始电压的图片。
图8为介绍有效区域和虚拟区域中放电串的另一例的图片。
图9a至图9b为介绍有效区域和虚拟区域中放电串的又一个实例的图片。
图10为介绍形成在与虚拟区域对应的位置上的黑色层的图片。
图11为介绍本发明一实例的等离子显示板中体现影像色调的影像帧(Frame)的图片。
图12为介绍本发明一实例的等离子显示板操作一例的图片。
图13a至图13b为介绍上斜信号或第2下斜信号的另一形式的图片。
图14为介绍维持信号的另一种类型的图片。
附图中标记说明
101:前面基板 102:第1电极
103:第2电极 104:上部 电介质层
105:保护层 111:后面基板
112,112a,112b:障壁 113:第3电极
114:荧光体层 115:下部电介质层。
具体实施方式
以下,参照附图片具体介绍本发明。
图1为介绍本发明一实例的等离子显示板结构一例的图片。
在此,图1中将介绍本发明的一实例的等离子显示板有效区域(Active Area),之后更具体介绍虚拟区域(Dummy Area)。
分析图1,则本发明的一实例的等离子显示板可以由形成了并排的第1电极(Y)102,和第2电极(Z)103的前面基板101和,形成了与前述第1电极(Y)102,及第2电极(Z)103交叉的第3电极(X)113的后面基板111接合而成。
形成在前面基板101上的电极,例如第1电极(Y)102,和第2电极(Z)103可以在放电空间,即在有效放电串(Cell)引起放电的同时维持有效放电串的放电。
这种形成了第1电极(Y)102,和第2电极(Z)103的前面基板101上部可以设覆盖第1电极(Y)102,和第2电极(Z)103的电介质层,例如上部电介质层104。
这种上部电介质层104限制第1电极(Y)102,及第2电极(Z)103的放电电流,可以使第1电极(Y)102,和第2电极(Z)103,之间绝缘。
这种上部电介质层104上面可以形成简化放电条件的保护层105。这种保护层105可以采用将氧化镁(MgO)等材料蒸镀在上部电介质层104上部的方法形成。
同时,后面基板111上形成了电极,例如第3电极(X)113,这种形成第3电极(X)113的后面基板111上部可以设置覆盖第3电极(X)113的电介质层,例如下部电介质层115。
这种下部电介质层115可以使第3电极(X)113绝缘。
这种下部电介质层115的上部可以形成划分放电空间即有效放电串的条形(StripeType),井形(WellType),三角形(DeltaType),蜂窝形等障壁112。因此,可以在面基板101和后面基板111之间形成红色(Red:R),绿色(Green:G),蓝色(Blue:B)等有效放电串。
而且,红色(R),绿色(G),蓝色(B)有效放电串之外,也可以再形成白色(White:W)或黄色(Yellow:Y)有效放电串。
同时,本发明的一实例的等离子显示板中的红色(R),绿色(G)及蓝色(B)有效放电串的间距(Pitch)可以实际相同,但是为了调整红色(R),绿色(G)及蓝色(B)有效放电串中的色温,也可以不同设置红色(R),绿色(G)及蓝色(B)有效放电串的间距。
此时,可以根据红色(R),绿色(G)及蓝色(B)有效放电串不同设置所有间距,也可以将红色(R),绿色(G)及蓝色(B)有效放电串当中的一个以上的有效放电串的间距设的与其他有效放电串间距不同。例如,可以设为红色(R)有效放电串的间距最小,绿色(G)及蓝色(B)有效放电串的间距大于红色(R)有效放电串的间距。
在此,绿色(G)有效放电串的间距可以与蓝色(B)有效放电串的间距实际相同或不同。
而且,本发明的等离子显示板不仅可以采用图1所示的障壁112结构也可以采取多种形状的障壁结构。例如,可以采用障壁112包括第1障壁112b和第2障壁112a,其中第1障壁112b的高度与第2障壁112a高度互不相同的差等型障壁结构,在第1障壁112b或第2障壁112a当中的一个以上的障壁上形成可作为排气通道的频道的(Channel)的频道型障壁结构,在第1障壁112b或第2障壁112a当中的一个以上障壁上形成槽(Hollow)的槽形障壁结构。
在此,如果是差等型障壁结构,则第1障壁112b或第2障壁112a当中第1障壁112b的高度可以低于第2障壁112a高度。同时,如果是频道型障壁结构或槽型障壁结构,则可以在第1障壁112b上形成频道或槽。
同时,虽然显示和介绍了在本发明的一实例的等离子显示板中红色(R),绿色(G)及蓝色(B)有效放电串分别排列在同一线上,但是也可以采用其他形状排列在同一个线上,但是也可以以其他形象排列。例如,也可以采取红色(R),绿色(G)及蓝色(B)有效放电串按三角形形象排列的三角(Delta)型排列。而且,有效放电串的形状也可以采用四角形之外的五角形,六角形等多种多角形状。
而且,图1中只显示障壁112形成在后面基板111的例子,但是障壁112可以形成在前面基板101或后面基板111当中的任一个基板上。
在此,由障壁112划分的有效放电串内可以充入一定的放电气体。
同时,由障壁112划分的有效放电串内可以形成寻址放电时释放显示图象的可见光的荧光体层114。例如,可以形成红色(Red:R),绿色(Green:G),蓝色(Blue:B)荧光体层。
而且,除了红色(R),绿色(G),蓝色(B)荧光体之外也可以再形成白色(White:W)及/或黄色(Yellow:Y)荧光体层。
而且,红色(R),绿色(G),蓝色(B)有效放电串的荧光体层114厚度(Width)可以实际相同或一个以上的厚度不同。例如,红色(R),绿色(G)及蓝色(B)有效放电串当中至少一个有效放电串的荧光体层114厚度与其他有效放电串不同时,绿色(G)或蓝色(B)有效放电串的荧光体层114厚度可以比红色(R)有效放电串的荧光体层114厚度更厚。在此,绿色(G)有效放电串的荧光体层114厚度可以与蓝色(B)有效放电串的荧光体层114厚度实际相同或不同。
同时,以上不过是显示和介绍了本发明所述的等离子显示板一例,在此指明本发明并不限于具有以上结构的等离子显示板。例如,以上介绍中只显示编号104的上部电介质层及编号115的下部电介质层分别为一个层(Layer)的例子,但是这种上部电介质层及下部电介质层当中一个以上的电介质层可以由多个层组成。
同时,为了防止编号112的障壁引起的外部光线反射,可以在障壁112上部再设吸收外部光线的黑色层(图中未显示)。
而且,也可以在与障壁112对应的前面基板101特定位置上再设黑色层(图中未显示)。
而且,形成在后面基板111上的第3电极113的宽度或厚度可以为一定值,有效放电串内部的宽度或厚度也可以与有效放电串外部宽度或厚度不同。例如,有效放电串内部的宽或厚度可以比有效放电串外部更宽或更厚。
如此,可以灵活变更本发明实例中的等离子显示板结构。
图2为介绍第1电极或第2电极当中至少一个为多个层的一例的图片。
分析图2,则第1电极102或第2电极103当中至少一个电极可以由多个层例如两个层(Layer)组成。
例如,如果考虑光透过率及电导度,则为了将有效放电串内产生光释放到外部的同时确保驱动效率,第1电极102和第2电极103至少一个电极可以包括由包含不透明的银(Ag)材质的总线电极102b,103b和,包含透明的铟锡氧化物(Indium TinOxide:ITO)材质的透明电极102a,103a。
如此第1电极102和第2电极103包括透明电极102a,103a,则放电串内产生的可见光释放到等离子显示板的外部时能有效释放。
同时,若第1电极102和第2电极103包括总线电极102b,103b,则第1电极102和第2电极103只包括透明电极102a,103a时,透明电极102a,103a的电导度相对低一些,会降低驱动效率,因此可以补偿可能降低驱动效率的透明电极102a,103a的低电导度。
第1电极102和第2电极103包括总线电极102b,103b时,为了防止总线电极102b,103b引起的外光反射,可以在透明电极102a,103a和总线电极102b,103b的之间再配备黑色层(BlackLayer)210,221。
以下,图3为介绍第1电极或第2电极当中至少一个为单层的一例的图片。
分析图3,则第1电极(Y)102,及第2电极(Z)103,是单层(One Layer)。例如,第1电极(Y)102,及第2电极(Z)103可以是上述图2中编号102a或103a的透明电极的(ITO-Less)电极。
这种第1电极(Y)102,或第2电极(Z)103,当中至少一个电极包含实际透明的电导性金属材质。例如,可以包括银(Ag)、铜(Cu)、铝(Al)等电导性好且透明的材质,例如可以包含价格比铟锡氧化物(ITO)低廉的材质。
同时,第1电极(Y)102或第2电极(Z)103当中至少一个电极的颜色比图1中的编号104的上部电介质层更暗。
如此,第1电极(Y)102或第2电极(Z)103当中至少一个电极为单层时,制造工序比上述图2简单。例如,在上述图2中的第1电极(Y)102和第2电极(Z)103的制造工序中,在制造透明电极102a,103a后再制造总线电极102b,103b。但是图3中是单层结构,因此通过一次工序就可以制造第1电极(Y)102和第2电极(Z)103。
而且,如图3所示,若以单层制造第1电极(Y)102和第2电极(Z)103,则简化制造工序的同时,可以不采用价格相对高的铟锡氧化物(ITO)等透明材质,因此可以降低制造单价。
而且,可以在第1电极(Y)102及第2电极(Z)103和前面基板101之间增设防止前面基板101变色,并具有比第1电极(Y)102或第2电极(Z)103当中的至少一个电极更暗颜色的黑色层(BlackLayer)300a,300b。即,前面基板101和第1电极(Y)102或第2电极(Z)103直接接触时,前面基板101与第1电极(Y)102或第2电极(Z)103直接接触的一定区域会发生变色为黄色系的迁移(Migration)现象。黑色层300a,300b通过防止这种迁移现象,从而防止前面基板101的变色。
这个黑色层300a,300b可以包含具有实质性暗色系颜色的黑色材质,例如铷(Rb)。
如此,若在前面基板101和第1电极(Y)102及第2电极(Z)103之间设置黑色层300a,300b,则即使第1电极(Y)102和第2电极(Z)103由高反射率材质组成,也可以防止反射光的产生。
以下,图4为介绍虚拟区域和有效区域的图片。
分析图4,则等离子显示板可以包含显示影像的有效区域410,不对影像显示作贡献的虚拟区域400。在此,已通过以上图1至图3具体介绍了有效区域,因此不再重复介绍。
虚拟区域400可以设在有效区域410周围。而且,为了确保有效区域410的结构稳定性或有效区域中的操作稳定性,可以形成虚拟区域400。
图5为介绍有效区域和虚拟区域中放电串的图片。
分析图5,则障壁500可以在显示前面基板(图中未显示)和后面基板(图中未显示)之间影像的有效区域410中划分有效放电串(R,G,B),在配置在有效区域外廓的虚拟区域400中划分进行路径与有效放电串(R,G,B)不同的虚拟放电串(D)。即,有效放电串(R,G,B)和虚拟放电串(D)的进行路径互不相同。或,有效放电串的进行路径和虚拟放电串的进行路径可以并排。
在此,有效放电串显示为红色(R)有效放电串,绿色(G)有效放电串,蓝色(B)有效放电串,其余显示为虚拟放电串(D)。
而且,可以将划分有效放电串(R,G,B)的障壁500称为有效障壁,可以将划分虚拟放电串(D)的障壁500称为虚拟障壁。
图6a至图6b是介绍有效放电串和虚拟放电串中电极配置的图片。
首先,分析图6,则因虚拟放电串610进行路径与有效放电串600进行路径的不同,虚拟放电串610内的电极配置与有效放电串600内电极配置也会不同。
例如,如图6a所示,有效放电串600内第1电极(Ya,Yb)和第2电极(Za,Zb)可以一同配置,虚拟放电串610内则只配置一种电极例如第2电极(Za,Zb)。
以下,分析图6b,则因虚拟放电串610进行路径和有效放电串600进行路径不同,可以在配置在有效区域外廓的虚拟区域(DummyArea)中遮挡第1电极620和第2电极630之间的部分区域。
例如,如(a)所示,在有效区域中,在通过有效障壁640划分的空间所对应的位置上,第1电极620和第2电极630可以面对面配置。
相反,如(b)所示,在虚拟区域中,虚拟障壁650可以遮挡第1电极620和第2电极630之间的部分区域。其中,虚拟障壁650宽度(W)可以设为50微米以上500微米以下。
以下,图7为介绍有效区域和虚拟区域中的放电开始电压的图片。在此事先指明,图7中显示了可以在第1电极和第2电极之间引起放电的放电开始电压。
分析图7,则在有效区域中,第1电极和第2电极之间的电压大约为225V以上时,可以在第1电极和第2电极之间引起放电。即,放电开始电压(FiringVoltage)大约为225V。
相反,如以上图6a所示,在虚拟区域中,虚拟放电串内只配置两个相同的电极或,如图6b中的(b)所示,虚拟障壁遮挡第1电极和第2电极之间的部分区域,因此第1电极和第2电极之间电压大约为400V以上时,可以在第1电极和2电极之间发生放电。即,放电开始电压大约为400V。因此,在虚拟区域进行驱动时发生放电的可能性很低。
而且,若将虚拟障壁650宽度(W)设为50微米以上500微米以下,则可以提高虚拟区域中第1电极和第2电极之间的放电开始电压,因此更加降低在虚拟区域进行驱动时发生放电的可能性。
因此,抑制虚拟区域中发生放电,由此防止对比度(Contrast)特性恶化的同时可以防止所体现的影像画质的恶化。
以下,图8为介绍有效区域和虚拟区域中放电串的另一例的图片。
分析图8,则以上介绍中只显示了虚拟区域中虚拟放电串(D)的进行路径互不相同的例子,但是至少一个虚拟放电串(D)进行路径可以与其他虚拟放电串(D)进行路径不同。
例如,如图8所示,每个虚拟放电串(D)的进行路径可以互不相同。
以下,图9a至图9b为介绍有效区域和虚拟区域中放电串的又一个实例的图片。
首先分析图9a,则有效区域中有效放电串900大小与虚拟区域中虚拟放电串910大小可以互不相同。
例如,若假设有效放电串900的横向长度为第1长度(d1),纵向长度为第2长度(d2),则虚拟放电串910横向长度可以是比第1长度(d1)更短的第3长度(d3),或虚拟放电串910纵向长度可以是比第2长度(d2)更短的第4长度(d4)。
如此,若将虚拟放电串910大小设为小于有效放电串900大小,则可以更加提高虚拟区域中第1电极和第2电极之间的放电开始电压。
然后分析图9b,则有效区域中有效放电串920横向长度(d1)可以比虚拟区域中虚拟放电串930横向长度(d3)更短。其中,有效放电串920纵向长度(d2)可以与虚拟放电串930纵向长度(d2)实际相同。
如此,可以将虚拟放电串930大小设为大于有效放电串920大小。
以下,图10为介绍形成在与虚拟区域对应的位置上的黑色层的图片。分析图10,则可以在前面基板1000的上部虚拟区域所对应的的位置上再设黑色层(BlackLayer)1050。即,在前面基板1000部分区域形成黑色层1050,使其遮挡虚拟区域。
则,即使在虚拟区域发生放电,也可以防止虚拟区域产生的光线释放到外部,同时防止虚拟区域中发生反射光,由此可以更加提高对比度特性。
在此,没有介绍的编号1010为后面基板,1020为密封层(Seal Layer),1030为障壁,1040为 荧光体层。
以下,图11为介绍本发明一实例的等离子显示板中体现影像色调的影像帧(Frame)的图片。
而且,图12为介绍本发明一实例的等离子显示板操作一例的图片。
首先分析图11,则本发明一实例的等离子显示板中体现影像色调(Gray Level)的影像帧分为发光次数互不相同的多个子字段。
而且,虽然图中未显示,多个子字段中的至少一个以上的子字段可以再分为初始化所有放电串的重置期间(Reset Period),选择将要放电的放电串的寻址期间(Address Period)及根据放电次数体现色调的维持期间(Sustain Period)。
例如,在以256色调显示图像时一个帧分为8个子字段(SF1至SF8),8个子字段(SF1至SF8)再分别分为重置期间,寻址期间及维持期间。
而且,可以通过调节提供给维持期间的维持信号个数,设定相应子字段的色调加权值。即,可以利用维持期间为各个子字段设定一定的色调加权值。例如,可以采用将第1子字段的色调加权值设为20,将第2子字段的色调加权值设为21的方法,决定各子字段的色调加权值,从而使各个子字段的色调加权值以2n(但是,n=0,1,2,3,4,5,6,7)的比率增加。如此,可以在各个子字段中根据色调加权值调节在各个子字段的维持期间供应的维持信号的个数,从而体现多样的影像色调。
本发明一实例的等离子显示板为了显示1秒的影像,比如为显示1秒的影像,采用多个帧。例如,为显示1秒的影像,采用60个影像帧。此时,一个帧的长度可以是1/60秒,即16.67ms。
其中,图11只显示和介绍了一个帧分为8个子字段的例子,但是可以与其不同,可以多样变更组成一个帧的子字段的个数。例如,可以由第1子字段到第12子字段为止的12个子字段组成一个帧,也可以由10个子字段组成一个帧。
而且,在图11所示的一个影像帧内各个子字段是按照色调加权值大小增加的顺序排列,但是也可以与其不同,按照色调加权值减少的顺序排列,各个子字段也可以与色调加权值无关地排列。
然后,分析图12,则显示了在如上述图10中的影像帧包含的多个子字段任一个子字段(Sub field)中,本发明一实例的等离子显示装板的操作的一例。
首先,可以在重置期间之前的预(Pre)重置期间向第1电极(Y)提供第1下斜(Ramp-Down)信号。
同时,可以在向第1电极(Y)提供第1下斜信号的期间内,向第2电极(Z)提供与第1下斜信号相反极性方向的预(Pre)维持信号。
其中,向第1电极(Y)提供的第1下斜信号逐渐下降到第10电压(V10)。
同时,预维持信号实际稳定维持预维持电压(Vpz)。在此,预维持电压(Vpz)最好是在之后的维持期间内提供的维持信号(SUS)的电压,即与维持电压(Vs)大致相同。
如此,在预重置期间向第1电极(Y)提供第1下斜信号,与此同时向第2电极(Z)提供预维持信号,则在第1电极(Y)上积累一定极性的壁电荷(Wall Charge),在第2电极(Z)上积累与第1电极(Y)相反极性的壁电荷。例如,在第1电极(Y)上积累阳性(+)的壁电荷(Wall Charge),在第2电极(Z)上积累阴性(-)壁电荷。
由此,可以在之后的重置期间产生充分强度的创建放电,从而可以充分稳定实行初始化。
同时,即使在重置期间内向第1电极(Y)施加的上斜信号(Ramp-Up)的电压变的更小,也可以产生充分强度的创建放电。
出于确保驱动时间的观点,可以在帧子字段当中的最早时间排列的子字段中,在重置期间之前包含预重置期间;或者可以在帧中的子字段的2个或3个子字段中,在重置期间之前包含预重置期间。
或者,也可以在所有子字段省略这种预重置期间。
预重置期间之后,在进行初始化的重置期间的创建(Set-Up)期间内,可以向第1电极(Y)施加与第1下斜信号相反极性的上斜(Ramp-Up)信号。
其中,上斜信号可以包括以第1倾斜度从第20电压(V20)逐渐上升到第30电压(V30)的第1上斜信号和,以第2倾斜度从第30电压(V30)上升到第40电压(V40)的第2上斜信号。
在这个创建期间内,放电串内通过上斜信号发生弱的暗放电(DarkDischarge),即创建放电。通过此创建放电,放电串内将积累某一程度的壁电荷(Wall Charge)。
在此,最好第2上斜信号的第2倾斜度比第1倾斜度更缓慢。
如此,若第2倾斜度比第1倾斜度更缓慢,则可以在产生创建放电之前为止相对快速提高电压,在发生创建放电期间内则可以获得相对缓慢上升电压的效果,由此可以降低创建放电引起的光的量。
由此,可以改善对比度(Contrast)特性。
在创建期间之后的记忆(Set-Down)期间内,可以在上斜信号之后,向第1电极(Y)提供与这种上斜信号相反极性方向的第2下斜(Ramp-Down)信号。
其中,第2下斜信号最好从第20电压(V20)逐渐下降到第50电压(V50)。
由此,在放电串内发生微弱的消除放电(EraseDischarge),即记忆放电。通过此记忆放电,将在放电串内均匀残留可以稳定发生寻址放电的壁电荷。
以下,图13a至图13b为介绍上斜信号或第2下斜信号的另一形式的图片。首先分析图13a,则上斜信号采取急剧上升到第30电压(V30)为止后,从第30电压(V30)开始逐渐上升到第40电压(V40)的形式。
如此,上斜信号可以如图12所示,以互不相同的倾斜度分为两个阶段逐渐上升,也可以如图13a所示,在一个阶段逐渐上升,可以按照多样的形式进行变更。
然后分析图13b,则第2下斜信号采取了从第30电压(V30)开始逐渐下降电压的形式。
如此,第2下斜信号也可以改变电压下降的时点,因此可以以多样的形式进行变更。
同时,在重置期间之后的寻址期间内,可以向第1电极(Y)提供实际维持比第2下斜信号高的第50电压(V50)更高电压的扫描偏置信号。
同时,可以向所有第1电极(Y1~Yn)提供从扫描偏置信号下降扫描电压(ΔVy)的扫描信号(Scan)。
例如,向多个第1电极(Y)当中的第一个扫描电极(Y1)提供第一个扫描信号(Scan1),之后向第二个第1电极(Y2)提供第二个扫描信号(Scan2),向第n个第1电极(Yn)提供第n个扫描信号(Scann)。
同时,扫描信号(Scan)的宽度可以按照子字段单位进行变更。即,至少一个以上的子字段中,扫描信号(Scan)的宽度可以与其他子字段中的扫描信号(Scan)宽度不同。例如,在时间上位于后位的子字段中的扫描信号(Scan)宽度可以比在前面的子字段中的扫描信号(Scan)宽度更小。而且,子字段排列顺序的扫描信号(Scan)宽度减少可以采用2.6微秒,2.3微秒,2.1微秒,1.9微秒等渐进的方式,或采用2.6微秒,2.3微秒,2.3微秒,2.1微秒......1.9微秒,1.9微秒等方式。
如此,向第1电极(Y)提供扫描信号(Scan)时,可以与扫描信号对应,向第3电极(X)提供上升数据电压的大小(ΔVd)的数据信号。
随着这些扫描信号(Scan)和数据信号(Data)信号的供应,扫描信号(Scan)的电压与数据信号的数据电压(Vd)之差将与,重置期间内生成的壁电荷引起的壁电压相加,由此在供应数据信号电压(Vd)的放电串内产生寻址放电。
在此,在寻址期间内,为了防止第2电极(Z)的干涉引起寻址放电的不稳定,最好向第2电极(Z)提供维持偏置信号。
在此,维持偏置信号最好稳定维持小于在维持期间施加维持信号的电压,大于接地电平(GND)的电压的维持偏置电压(Vz)。
之后,在显示影像的维持期间内向第1电极(Y)及/或第2电极(Z)当中的一个以上电极提供维持信号(SUS)。这种维持信号(SUS)最好具有ΔVs电压大小。
若提供这样的维持信号(SUS),则通过寻址放电被选的放电串在随着放电串内壁电压和维持信号(SUS)的维持电压(Vs)相加而提供维持信号(SUS)时,在第1电极(Y)和第2电极(Z)之间产生维持放电即显示放电。
以下,图14为介绍维持信号的另一种类型的图片。
分析图14,则向第1电极(Y)或第2电极(Z)当中的任一个电极交替供应阳(+)性维持信号和阴(-)性维持信号。
在向任一个电极提供阳性维持信号和阴性维持信号的期间内,可以向其余电极例如第2电极(Z)提供偏置信号。
其中,偏置信号可以实际稳定维持接地电平(GND)电压。
如图11所示,只向第1电极(Y)或第2电极(Z)当中的任一个电极提供维持信号时,只需配备设有向第1电极(Y)或第2电极(Z)当中的任一个电极提供维持信号的电路的一个驱动板。
由此,可以减少驱动部的整体大小,从而降低制造单价。
本发明通过不同设置形成在虚拟区域的虚拟放电串的进行路径和形成在有效区域的有效放电串的进行路径,具有防止虚拟区域中产生放电,由此可以防止对比度特性的降低,并防止所显现的影像画质的恶化的效果。
因此,上述的实施例仅仅是属于举例,本发明并不局限于举例范围。本发明的范围是通过权利要求范围说明,从专利权利要求范围的意义和范围,或者等价概念中所导出的所有变更或变形的形态,均属于本发明的范围。
Claims (6)
1.一种等离子显示板,其特征在于:它包括形成了并排的第1电极和第2电极的前面基板;与前面基板对置配置的后面基板;及在显示前面基板和后面基板之间影像有效区域划分的有效放电串,在配置在有效区域外廓的虚拟区域中划分进行路径与有效放电串不同的虚拟放电串的障壁。
2.根据权利要求1所述的等离子显示板,其特征在于:上述有效放电串中至少一个放电串的大小与上述虚拟放电串中至少一个的大小实际相同。
3.根据权利要求1所述的等离子显示板,其特征在于:在与上述前面基板上部的上述虚拟区域对应的位置上形成有黑色层。
4.根据权利要求1所述的等离子显示板,其特征在于:上述有效放电串的进行路径和上述虚拟放电串的进行路径并排。
5.一种等离子显示板,其特征在于:它包括形成了并排的第1电极和第2电极的前面基板;与前面基板对置配置的后面基板;及在显示前面基板和后面基板之间影像的有效区域中划分有效放电串的有效障壁和,在配置在有效区域外廓的虚拟区域中,包括遮挡第1电极和第2电极之间的部分区域的虚拟障壁。
6.根据权利要求5所述的等离子显示板,其特征在于:上述虚拟障壁的宽度为50微米以上500微米以下。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060089570 | 2006-09-15 | ||
KR1020060089570A KR100872363B1 (ko) | 2006-09-15 | 2006-09-15 | 플라즈마 디스플레이 패널 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101174531A true CN101174531A (zh) | 2008-05-07 |
Family
ID=39413046
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101467124A Pending CN101174531A (zh) | 2006-09-15 | 2007-08-17 | 等离子显示板 |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR100872363B1 (zh) |
CN (1) | CN101174531A (zh) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100471969B1 (ko) * | 2002-09-04 | 2005-03-10 | 삼성에스디아이 주식회사 | 더미 격벽을 갖는 플라즈마 디스플레이 패널 |
KR100615267B1 (ko) * | 2004-11-04 | 2006-08-25 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100681037B1 (ko) * | 2005-01-06 | 2007-02-09 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
-
2006
- 2006-09-15 KR KR1020060089570A patent/KR100872363B1/ko not_active IP Right Cessation
-
2007
- 2007-08-17 CN CNA2007101467124A patent/CN101174531A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
KR20080024865A (ko) | 2008-03-19 |
KR100872363B1 (ko) | 2008-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100442337C (zh) | 高分辨率高亮度的等离子体显示板及其驱动方法 | |
JP2000215813A (ja) | 交流型プラズマディスプレイパネル用基板、交流型プラズマディスプレイパネル、交流型プラズマディスプレイ装置及び交流型プラズマディスプレイパネルの駆動方法 | |
CN101136165A (zh) | 等离子显示装置 | |
CN101000740A (zh) | 等离子显示装置 | |
CN101174531A (zh) | 等离子显示板 | |
CN1243329A (zh) | 一种等离子体显示板 | |
CN101145489A (zh) | 等离子显示板 | |
CN101136302A (zh) | 等离子显示板 | |
KR100862568B1 (ko) | 플라즈마 디스플레이 패널 | |
CN101105900B (zh) | 等离子体显示设备及其驱动方法 | |
CN101145488A (zh) | 等离子显示板 | |
CN101447164A (zh) | 等离子显示装置 | |
CN101266905A (zh) | 等离子显示板 | |
CN101409196A (zh) | 等离子显示板 | |
US20060113920A1 (en) | Plasma display panel and drive method thereof | |
CN101140727B (zh) | 等离子显示装置 | |
JP2005050675A (ja) | プラズマ表示装置及びプラズマディスプレイパネルの駆動方法 | |
CN101106055A (zh) | 等离子显示板 | |
KR100862566B1 (ko) | 플라즈마 디스플레이 패널 | |
CN101105909A (zh) | 等离子显示装置 | |
CN101271814A (zh) | 等离子显示板 | |
CN101271813A (zh) | 等离子显示板 | |
CN101145310A (zh) | 等离子显示装置 | |
CN101271806A (zh) | 等离子显示板 | |
CN101409195A (zh) | 等离子显示板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Open date: 20080507 |