CN101136302A - 等离子显示板 - Google Patents

等离子显示板 Download PDF

Info

Publication number
CN101136302A
CN101136302A CNA2007101467143A CN200710146714A CN101136302A CN 101136302 A CN101136302 A CN 101136302A CN A2007101467143 A CNA2007101467143 A CN A2007101467143A CN 200710146714 A CN200710146714 A CN 200710146714A CN 101136302 A CN101136302 A CN 101136302A
Authority
CN
China
Prior art keywords
barrier
electrode
height
plasma display
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007101467143A
Other languages
English (en)
Inventor
裴钟运
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Nanjing Plasma Co Ltd
LG Electronics Inc
Original Assignee
LG Electronics Nanjing Plasma Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Nanjing Plasma Co Ltd filed Critical LG Electronics Nanjing Plasma Co Ltd
Publication of CN101136302A publication Critical patent/CN101136302A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/42Fluorescent layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/54Means for exhausting the gas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/363Cross section of the spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2329/00Electron emission display panels, e.g. field emission display panels
    • H01J2329/86Vessels
    • H01J2329/8625Spacing members
    • H01J2329/863Spacing members characterised by the form or structure

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

本发明公开了一种等离子显示板包括前面基板和,与前面基板相对配置的后面基板及,在前面基板和后面基板之间划分放电串的障壁,障壁包括互相交叉的第1障壁和第2障壁,第1障壁及第2障壁当中至少一个障壁的上部具有曲率。本发明通过使障壁上部具有曲率,具有提高排气及放电气体注入效率的效果,同时具有抑制荧光体拖尾现象的效果。

Description

等离子显示板
技术领域
本发明为等离子显示板(PlasmaDisplayPanel)相关发明。具体地说是一种通过使障壁上部具有曲率,提高排气及放电气体注入效率的等离子显示板。
背景技术
通常,等离子显示板中,在由障壁划分的放电串(Cell)内形成的荧光体层的同时形成多个电极(Electrode)。
通过这种电极向放电串提供驱动信号。则,放电串内通过供应的驱动信号产生放电。在此,在放电串内通过驱动信号放电时,充入放电串内的放电气体会产生真空紫外线(VacuumUltravioletrays),这种真空紫外线激发形成在放电串内的荧光体,产生可见光。通过这种可见光,在等离子显示板的画面上显示影像。
现有的等离子显示板中的障壁上部没有曲率,排气及放电气体注入效率差,而且还会出现荧光体拖尾现象。
发明内容
本发明的目的是提供一种等离子显示板,它通过改善障壁结构,防止荧光体材料拖尾现象的发生。
达到上述目的的本发明的一实例的等离子显示板包括前面基板和,与前面基板相对配置的后面基板及,在前面基板和后面基板之间划分放电串的障壁,障壁包括互相交叉的第1障壁和第2障壁,第1障壁及第2障壁当中至少一个障壁的上部具有曲率。
而且,第1障壁和第2障壁当中第1障壁的高度可以低于第2障壁的高度,第1障壁的上部具有曲率。
而且,第1障壁在放电串中中心部分高度高于边缘部分高度。
而且,第1障壁在放电串中中心部分高度低于边缘部分高度。
而且,第1障壁的最小高度可以是最大高度的80%以上99.9%以下。
而且,第1障壁的最小高度可以是最大高度的95%以上99%以下。
而且,第1障壁的最大高度和最小高度之差可以约为0.1μm(微米)以上20μm(微米)以下。
而且,第1障壁的最大高度和最小高度之差可以约为1μm(微米)以上5μm(微米)以下。
本发明的有益效果是:如上所述,本发明通过使障壁上部具有曲率,具有提高排气及放电气体注入效率的效果,同时具有抑制荧光体拖尾现象的效果。
附图说明
图1a至图1c为介绍本发明一实例的等离子显示板结构一例的图片。
图2为第1电极或第2电极当中至少一个电极为多层的一例的图片。
图3为介绍第1电极或第2电极当中至少一个为单层时的一例的图片。
图4a至图4c为更具体介绍障壁结构的图片。
图5a至图5c为介绍第1障壁的上部具有曲率的理由的图片。
图6a至图6b为介绍障壁另一个结构的一例的图片。
图7为介绍在本发明一实例的等离子显示板中,体现影像的色调的影像帧(Frame)的图片。
图8为介绍本发明的一实例的等离子显示板操作一例的图片。
图9a至图9b为介绍上斜信号或第2下斜信号的另一个形式的图片。
图10为介绍维持信号的另一类型的图片。
附图中主要部分标记说明
101:前面基板              102:第1电极
103:第2电极               104:上部电介质层
105:保护层                111:后面基板
112:112a,112b:障壁      113:第3电极
114:荧光体层              115:下部电介质层
具体实施方式
以下,参照附加的图片具体介绍本发明的一实例的等离子显示板。
图1a至图1c为介绍本发明一实例的等离子显示板结构一例的图片。
首先分析图1a,则本发明的一实例的等离子显示板可以由形成了并排的第1电极(Y)102和第2电极(Z)103的前面基板101和,形成了与前述第1电极(Y)102及第2电极(Z)103交叉的第3电极(X)113的后面基板111接合而成。
形成在前面基板101上的电极,例如第1电极(Y)102和第2电极(Z)103可以在放电空间,即在有效放电串(Cell)引起放电的同时维持有效放电串的放电。
这种形成了第1电极(Y)102和第2电极(Z)103的前面基板101上部可以设覆盖第1电极(Y)102和第2电极(Z)103的电介质层例如上部电介质层104。
这种上部电介质层104限制第1电极(Y)102及第2电极(Z)103的放电电流,可以使第1电极(Y)102和第2电极(Z)103之间绝缘。
这种上部电介质层104上面可以形成简化放电条件的保护层105。这种保护层105可以采用将氧化镁(MgO)等材料蒸镀在上部电介质层104上部的方法形成。
同时,后面基板111上形成了电极,例如第3电极(X)113,这种形成第3电极(X)113,的后面基板111上部可以设置覆盖第3电极(X)113的电介质层,例如下部电介质层115。
这种下部电介质层115可以使第3电极(X)113绝缘。
这种下部电介质层115的上部可以形成划分放电空间即有效放电串的条形(StripeType),井形(WellType),三角形(DeltaType),蜂窝形等障壁(112)。因此,可以在面基板(101)和后面基板(111)之间形成红色(Red:R),绿色(Green:G),蓝色(Blue:B)等有效放电串。
而且,红色(R),绿色(G),蓝色(B)有效放电串之外,也可以再形成白色(White:W)或黄色(Yellow:Y)有效放电串。
同时,本发明的一实例的等离子显示板中的红色(R),绿色(G)及蓝色(B)有效放电串的间距(Pitch)可以实际相同,但是为了调整红色(R),绿色(G)及蓝色(B)有效放电串中的色温,也可以不同设置红色(R),绿色(G)及蓝色(B)有效放电串的间距。
此时,可以根据红色(R),绿色(G)及蓝色(B)有效放电串不同设置所有间距,也可以将红色(R),绿色(G)及蓝色(B)有效放电串当中的一个以上的有效放电串的间距设的与其他有效放电串间距不同。例如,可以设为红色(R)有效放电串的间距最小,绿色(G)及蓝色(B)有效放电串的间距大于红色(R)有效放电串的间距。
在此,绿色(G)有效放电串的间距可以与蓝色(B)有效放电串的间距实际相同或不同。
而且,本发明的一实例的等离子显示板不仅可以采用图1a所示的障壁112结构也可以采取多种形状的障壁结构。例如,可以采用障壁112包括第1障壁112b和第2障壁112a,其中第1障壁112b的高度与第2障壁112a高度互不相同的差等型障壁结构,在第1障壁112b或第2障壁112a当中的一个以上的障壁上形成可作为排气通道的频道的(Channel)的频道型障壁结构,在第1障壁112b或第2障壁112a当中的一个以上障壁上形成槽(Hollow)的槽形障壁结构。
图4a以后对其进行更具体的介绍。
同时,虽然显示和介绍了在本发明的一实例的等离子显示板中红色(R),绿色(G)及蓝色(B)有效放电串分别排列在同一线上,但是也可以采用其他形状排列在同一个线上,但是也可以以其他形象排列。例如,也可以采取红色(R),绿色(G)及蓝色(B)有效放电串按三角形形象排列的三角(Delta)型排列。而且,有效放电串的形状也可以采用四角形之外的五角形,六角形等多种多角形状。
而且,图1a中只显示障壁112形成在后面基板111的例子,但是障壁112可以形成在前面基板101或后面基板111当中的任一个基板上。
在此,由障壁112划分的有效放电串内可以充入一定的放电气体。
同时,由障壁(112)划分的有效放电串内可以形成寻址放电时释放显示图象的可见光的荧光体层(114)。例如,可以形成红色(Red:R),绿色(Green:G),蓝色(Blue:B)荧光体层。
而且,除了红色(R),绿色(G),蓝色(B)荧光体之外也可以再形成白色(White:W)及/或黄色(Yellow:Y)荧光体层。
而且,红色(R),绿色(G),蓝色(B)有效放电串的荧光体层114厚度(Width)可以实际相同或一个以上的厚度不同。例如,红色(R),绿色(G)及蓝色(B)有效放电串当中至少一个有效放电串的荧光体层(114)厚度与其他有效放电串不同时,绿色(G)或蓝色(B)有效放电串的荧光体层(114)厚度可以比红色(R)有效放电串的荧光体层114厚度更厚。在此,绿色(G)有效放电串的荧光体层114厚度可以与蓝色(B)有效放电串的荧光体层114厚度实际相同或不同。
同时,以上不过是显示和介绍了本发明一实例的等离子显示板一例,在此指明本发明并不限于具有以上结构的等离子显示板。例如,以上介绍中只显示编号104的上部电介质层及编号115的下部电介质层分别为一个层(Layer)的例子,但是这种上部电介质层及下部电介质层当中一个以上的电介质层可以由多个层组成。
同时,为了防止编号112的障壁引起的外部光线反射,可以在障壁112上部再设吸收外部光线的黑色层(图中未显示)。
而且,也可以在与障壁112对应的前面基板101特定位置上再设黑色层(图中未显示)。
而且,形成在后面基板111上的第3电极113的宽度或厚度可以为一定值,有效放电串内部的宽度或厚度也可以与有效放电串外部宽度或厚度不同。例如,有效放电串内部的宽或厚度可以比有效放电串外部更宽或更厚。
如此,可以灵活变更本发明一实例的等离子显示板结构。
图2为介绍第1电极或第2电极当中至少一个为多个层的一例的图片。
分析图2,则第1电极(102)或第2电极(103)当中至少一个电极可以由多个层例如两个层(Layer)组成。
例如,如果考虑光透过率及电导度,则为了将有效放电串内产生光释放到外部的同时确保驱动效率,第1电极102和第2电极103至少一个电极可以包括由包含不透明的银(Ag)材质的总线电极102b,103b和,包含透明的铟锡氧化物(IndiumTinOxide:ITO)材质的透明电极102a,103a。
如此第1电极102和第2电极103包括透明电极102a,103a,则放电串内产生的可见光释放到等离子显示板的外部时能有效释放。
同时,若第1电极102和第2电极103包括总线电极102b,103b,则第1电极102和第2电极103只包括透明电极102a,103a时,透明电极102a,103a的电导度相对低一些,会降低驱动效率,因此可以补偿可能降低驱动效率的透明电极102a,103a的低电导度。
第1电极102和第2电极103包括总线电极102b,103b时,为了防止总线电极102b,103b引起的外光反射,可以在透明电极102a,103a和总线电极102b,103b的之间再配备黑色层(BlackLayer)210,221。
以下,图3为介绍第1电极或第2电极当中至少一个为单层的一例的图片。
分析图3,则第1电极(Y)102及第2电极(Z)103是单层(OneLayer)。例如,第1电极(Y)102及第2电极(Z)103可以是上述图2中编号102a或103a的透明电极的(ITO-Less)电极。
这种第1电极(Y)102或第2电极(Z)103,当中至少一个电极包含实际透明的电导性金属材质。例如,可以包括银(Ag)、铜(Cu)、铝(Al)等电导性好且透明的材质,例如可以包含价格比铟锡氧化物(ITO)低廉的材质。
同时,第1电极(Y)102或第2电极(Z)103,当中至少一个电极的颜色比图1中的编号104的上部电介质层更暗。
如此,第1电极(Y)102或第2电极(Z)103当中至少一个电极为单层时,制造工序比上述图2简单。例如,在上述图2中的第1电极(Y)102和第2电极(Z)103的制造工序中,在制造透明电极102a,103a后再制造总线电极102b,103b。但是图3中是单层结构,因此通过一次工序就可以制造第1电极(Y)102和第2电极(Z)103。
而且,如图3所示,若以单层制造第1电极(Y)102和第2电极(Z)103,则简化制造工序的同时,可以不采用价格相对高的铟锡氧化物(ITO)等透明材质,因此可以降低制造单价。
而且,可以在第1电极(Y)102及第2电极(Z)103和前面基板101之间增设防止前面基板101变色,并具有比第1电极(Y)102或第2电极(Z)103,当中的至少一个电极更暗颜色的黑色层(BlackLayer)300a,300b。即,前面基板101和第1电极(Y)102或第2电极(Z)103直接接触时,前面基板101与第1电极(Y)102或第2电极(Z)103直接接触的一定区域会发生变色为黄色系的迁移(Migration)现象。黑色层300a,300b通过防止这种迁移现象,从而防止前面基板101的变色。
这个黑色层300a,300b可以包含具有实质性暗色系颜色的黑色材质,例如铷(Rb)。
如此,若在前面基板101和第1电极(Y)102及第2电极(Z)103之间设置黑色层300a,300b,则即使第1电极(Y)102和第2电极(Z)103由高反射率材质组成,也可以防止反射光的产生。
以下,图4a至图4c为更具体介绍障壁结构的图片。
首先,分析图4a则本发明的一实例的等离子显示板中,障壁112包括互相交叉,同时高度互不相同的第1障壁112b和第2障壁112a。
在此,第1障壁112b的高度(h1)可以比第2障壁112a的高度(h2)更低。如此,将第1障壁112b的高度(h1)设的比第2障壁112a的高度(h2)更低时,可以在排气及放电气体注入工序中顺利排出不纯气体,同时放电气体可以在等离子显示板内均匀扩散。
以下,分析图4b,则第1障壁112b及第2障壁112a当中至少一个障壁的上部具有曲率。更具体地说,第1障壁112b和第2障壁112a当中高度相对低的第1障壁112b的上部具有曲率。
例如,如图4b所示,第1障壁11b可以采取在放电串中心部分的高度(ha)高于边缘部分的高度(hb)的凸出的形状。
或,如图4c所示,第1障壁112b可以采取在放电串中心部分的高度(hc)低于边缘部分高度(hd)的凹形形状。
通过附加的图5a至图5c,分析第1障壁112b和第2障壁112a当中高度相对低的第1障壁112b的上部具有曲率的理由。
图5a至图5c为介绍第1障壁的上部具有曲率的理由的图片。
首先,分析图5a,则显示了荧光体层形成方法的一例。
荧光体层可以通过配制(Dispensing)法形成。例如,配制装置500通过喷嘴(Nozzle)510,将膏(Paste)状或浆(Slurry)状荧光体材料配制在基板520中有障壁530划分的放电串内,然后通过干燥或烧成工序形成荧光体层。
而且,如图5b所示,第1障壁530b的上部没有曲率,而是具有实际恒定的高度时,在进行图5a所示配制法过程中配制的荧光体材料540,可能会溢出第1障壁530b渗到第2障壁530a的上部。甚至,配制的荧光体材料540也可能会溢出到其他放电串。可以将其称为荧光体拖尾现象。这种荧光体拖尾现象的起因是,所配制的荧光体材料540为膏状或浆状,因此具有一定的粘度及流动性。
在此,荧光体材料540溢出到邻接的其他放电串时,会出现互不相同的荧光体层混杂的混色现象。例如,因红色(R)荧光体材料和绿色(G)荧光体材料混杂,驱动时可能生成不是红色(R)也不是绿色(G)的光。由此,会恶化影像画质。
或者,荧光体材料540溢出到第2障壁530a的上部时,在接合前面基板(图中未显示)和后面基板(图中未显示)时发生接合不均的现象,驱动时可能发生震动及噪音。
相反,如图5c所示,若第1障壁112b上部具有曲率,例如第1障壁112b为中心部分的高度高于边缘部分的形状时,在进行上述图5a所示的荧光体配制工序时,所配制的荧光体材料可能会沿着高度相对低的第1障壁112b的边缘部分,流淌到第1障壁112b或第2障壁112a的下侧方向。
由此,可以防止上述图5b所示的荧光体拖尾现象发生。
而且,虽然没有显示,但是如图4c所示,第1障壁(112b)为中心部分的高度低于边缘部分的凹形形状时,在进行图5a所示的荧光体配制工序时,所配制的荧光体材料可能会沿着高度相对低的第1障壁(112b)中心部分流淌到下侧方向。
由此,可以防止上述图5b所示的荧光体拖尾现象发生。
而且,第1障壁112b的最小高度可以是最大高度的80%以上99.9%以下,或95%以上99%以下。例如,若假设上述图4b中第1障壁112b中心部分(ha)高度为10μm(微米),则第1障壁112b边缘部分高度(hb)可以是8μm(微米)以上9.99μm(微米)以下,或9.5μm(微米)以上9.9μm(微米)以下。或者,若假设上述图4c中第1障壁(112b)边缘部分高度(hd)为10μm(微米),则第1障壁112b中心部分高度(hc)可以是8μm(微米)以上9.99μm(微米)以下,或9.5μm(微米)以上9.9μm(微米)以下。
若如此设置,则可以抑制荧光体拖尾现象,提高排气及气体注入效率,同时可以抑制驱动时的串扰(Cross-talk)现象。
而且,第1障壁(112b)的最大高度和最小高度之差可以大约为0.1μm(微米)以上20μm(微米)以下,或大约1μm(微米)以上5μm(微米)以下。
如此设置时,也可以抑制荧光体拖尾现象的发生,可以提高排气及气体注入效率,与此同时可以抑制驱动时串扰(Cross-talk)现象的发生。
图6a至图6b为介绍障壁另一个结构的一例的图片。
首先,分析图6a,则第1障壁610及第2障壁600当中的至少一个障壁中可以形成槽。例如,如图6a所示,可以在第1障壁610及第2障壁600当中的高度相对低的第1障壁610上形成槽。
如此,在第1障壁610上形成槽时,可以进一步提高排气及放电气体注入效率。如此,可以灵活变更障壁的形状。
分析图6b,则可以在第1障壁630及第2障壁620当中至少一个障壁的上部形成黑色层640。例如,如图6b所示,可以在第1障壁630及第2障壁620当中的高度较高的第2障壁620上部形成黑色层640。这种黑色层640防止第2障壁620引起的外光反射的同时,使等离子显示板背景变得相对暗,由此可以提高对比度(Contrast)特性。
以下,图7为介绍在本发明一实例的等离子显示板中,体现影像的色调的影像帧(Frame)的图片。
图8为介绍本发明的一实例的等离子显示板操作一例的图片。
首先分析图7,则本发明一实例的等离子显示板中体现影像色调(GrayLevel)的影像帧分为发光次数互不相同的多个子字段。
而且,虽然图中未显示,多个子字段中的至少一个以上的子字段可以再分为初始化所有放电串的重置期间(ResetPeriod),选择将要放电的放电串的寻址期间(AddressPeriod)及根据放电次数体现色调的维持期间(SustainPeriod)。
例如,在以256色调显示图像时一个帧分为8个子字段(SF1至SF8),8个子字段(SF1至SF8)再分别分为重置期间,寻址期间及维持期间。
而且,可以通过调节提供给维持期间的维持信号个数,设定相应子字段的色调加权值。即,可以利用维持期间为各个子字段设定一定的色调加权值。例如,可以采用将第1子字段的色调加权值设为20,将第2子字段的色调加权值设为21的方法,决定各子字段的色调加权值,从而使各个子字段的色调加权值以2n(但是,n=0,1,2,3,4,5,6,7)的比率增加。如此,可以在各个子字段中根据色调加权值调节在各个子字段的维持期间供应的维持信号的个数,从而体现多样的影像色调。
本发明一实例的等离子显示板为了显示1秒的影像,比如为显示1秒的影像,采用多个帧。例如,为显示1秒的影像,采用60个影像帧。此时,一个帧的长度可以是1/60秒,即16.67ms。
其中,图7只显示和介绍了一个帧分为8个子字段的例子,但是可以与其不同,可以多样变更组成一个帧的子字段的个数。例如,可以由第1子字段到第12子字段为止的12个子字段组成一个帧,也可以由10个子字段组成一个帧。
而且,在图7所示的一个影像帧内各个子字段是按照色调加权值大小增加的顺序排列,但是也可以与其不同,按照色调加权值减少的顺序排列,各个子字段也可以与色调加权值无关地排列。
然后,分析图8,则显示了在如上述图10中的影像帧包含的多个子字段任一个子字段(Subfield)中,本发明一实例的等离子显示装板的操作的一例。
首先,可以在重置期间之前的预(Pre)重置期间向第1电极(Y)提供第1下斜(Ramp-Down)信号。
同时,可以在向第1电极(Y)提供第1下斜信号的期间内,向第2电极(Z)提供与第1下斜信号相反极性方向的预(Pre)维持信号。
其中,向第1电极(Y)提供的第1下斜信号逐渐下降到第1电压(V1)。
同时,预维持信号实际稳定维持预维持电压(Vpz)。在此,预维持电压(Vpz)最好是在之后的维持期间内提供的维持信号(SUS)的电压,即与维持电压(Vs)大致相同。
如此,在预重置期间向第1电极(Y)提供第1下斜信号,与此同时向第2电极(Z)提供预维持信号,则在第1电极(Y)上积累一定极性的壁电荷(WallCharge),在第2电极(Z)上积累与第1电极(Y)相反极性的壁电荷。例如,在第1电极(Y)上积累阳性(+)的壁电荷(WallCharge),在第2电极(Z)上积累阴性(-)壁电荷。
由此,可以在之后的重置期间产生充分强度的创建放电,从而可以充分稳定实行初始化。
同时,即使在重置期间内向第1电极(Y)施加的上斜信号(Ramp-Up)的电压变的更小,也可以产生充分强度的创建放电。
出于确保驱动时间的观点,可以在帧子字段当中的最早时间排列的子字段中,在重置期间之前包含预重置期间;或者可以在帧中的子字段的2个或3个子字段中,在重置期间之前包含预重置期间。
或者,也可以在所有子字段省略这种预重置期间。
预重置期间之后,在进行初始化的重置期间的创建(Set-Up)期间内,可以向第1电极(Y)施加与第1下斜信号相反极性的上斜(Ramp-Up)信号。
其中,上斜信号可以包括以第1倾斜度从第2电压(V2)逐渐上升到第3电压(V3)的第1上斜信号和,以第2倾斜度从第3电压(V3)上升到第4电压(V4)的第2上斜信号。
在这个创建期间内,放电串内通过上斜信号发生弱的暗放电(DarkDischarge),即创建放电。通过此创建放电,放电串内将积累某一程度的壁电荷(WallCharge)。
在此,最好第2上斜信号的第2倾斜度比第1倾斜度更缓慢。
如此,若第2倾斜度比第1倾斜度更缓慢,则可以在产生创建放电之前为止相对快速提高电压,在发生创建放电期间内则可以获得相对缓慢上升电压的效果,由此可以降低创建放电引起的光的量。
由此,可以改善对比度(Contrast)特性。
在创建期间之后的记忆(Set-Down)期间内,可以在上斜信号之后,向第1电极(Y)提供与这种上斜信号相反极性方向的第2下斜(Ramp-Down)信号。
其中,第2下斜信号最好从第5电压(V5)逐渐下降到第6电压(V6)。
由此,在放电串内发生微弱的消除放电(EraseDischarge),即记忆放电。通过此记忆放电,将在放电串内均匀残留可以稳定发生寻址放电的壁电荷。
以下,图9a至图9b为介绍上斜信号或第2下斜信号的另一个形式的图片。
首先分析图9a,则上斜信号采取从第2电压(V2)急剧上升到第3电压(V3)为止后,从第3电压(V3)开始逐渐上升到第4电压(V4)的形式。
如此,上斜信号可以如图8所示,以互不相同的倾斜度分为两个阶段逐渐上升,也可以如图9a所示,在一个阶段逐渐上升,可以按照多样的形式进行变更。
然后分析图9b,则第2下斜信号采取了从第8电压(V8)开始逐渐下降电压的形式。其中,第8电压(V8)可以与第3电压(V3)实际相同或不同。
如此,第2下斜信号也可以改变电压下降的时点,因此可以以多样的形式进行变更。
同时,在重置期间之后的寻址期间内,可以向第1电极(Y)提供实际维持比第2下斜信号的最低电压即第6电压(V6)更高电压的扫描偏置信号。
同时,可以向所有第1电极(Y1~Yn)提供从扫描偏置信号下降扫描电压(ΔVy)的扫描信号(Scan)。
例如,向多个第1电极(Y)当中的第一个扫描电极(Y1)提供第一个扫描信号(Scan1),之后向第二个第1电极(Y2)提供第二个扫描信号(Scan2),向第n个第1电极(Yn)提供第n个扫描信号(Scann)。
同时,扫描信号(Scan)的宽度可以按照子字段单位进行变更。即,至少一个以上的子字段中,扫描信号(Scan)的宽度可以与其他子字段中的扫描信号(Scan)宽度不同。例如,在时间上位于后位的子字段中的扫描信号(Scan)宽度可以比在前面的子字段中的扫描信号(Scan)宽度更小。而且,子字段排列顺序的扫描信号(Scan)宽度减少可以采用2.6μs(微秒),2.3μs(微秒),2.1μs(微秒),1.9μs(微秒)等渐进的方式,或采用2.6μs(微秒),2.3μs(微秒),2.3μs(微秒),2.1μs(微秒)......1.9μs(微秒),1.9μs(微秒)等方式。
如此,向第1电极(Y)提供扫描信号(Scan)时,可以与扫描信号对应,向第3电极(X)提供上升数据电压的大小(ΔVd)的数据信号。
随着这些扫描信号(Scan)和数据信号(Data)信号的供应,扫描信号(Scan)的电压与数据信号的数据电压(Vd)之差将与,重置期间内生成的壁电荷引起的壁电压相加,由此在供应数据信号电压(Vd)的放电串内产生寻址放电。
在此,在寻址期间内,为了防止第2电极(Z)的干涉引起寻址放电的不稳定,最好向第2电极(Z)提供维持偏置信号。
在此,维持偏置信号最好稳定维持小于在维持期间施加维持信号的电压,大于接地电平(GND)的电压的维持偏置电压(Vz)。
之后,在显示影像的维持期间内向第1电极(Y)及/或第2电极(Z)当中的一个以上电极提供维持信号(SUS)。例如,可以向第1电极(Y)和第2电极(Z)交替施加维持信号(SUS)。
若提供这样的维持信号(SUS),则通过寻址放电被选的放电串在随着放电串内壁电压和维持信号(SUS)的维持电压(Vs)相加而提供维持信号(SUS)时,在第1电极(Y)和第2电极(Z)之间产生维持放电即显示放电。
以下,图10为介绍维持信号的另一种类型的图片。
分析图10,则向第1电极(Y)或第2电极(Z)当中的任一个电极交替供应阳(+)性维持信号和阴(-)性维持信号。
在向任一个电极提供阳性维持信号和阴性维持信号的期间内,可以向其余电极例如第2电极(Z)提供偏置信号。
其中,偏置信号可以实际稳定维持接地电平(GND)电压。
如图10所示,只向第1电极(Y)或第2电极(Z)当中的任一个电极提供维持信号时,只需配备设有向第1电极(Y)或第2电极(Z)当中的任一个电极提供维持信号的电路的一个驱动板。
如上所述,本发明通过使障壁上部具有曲率,具有提高排气及放电气体注入效率的效果,同时具有抑制荧光体拖尾现象的效果。
因此,上述的实施例仅仅是属于举例,并不局限于举例范围。本发明的范围更是通过后述的权利要求范围说明,从专利权利要求范围的意义和范围,或者等价概念中所导出的所有变更或变形的形态,均属于本发明的范围。

Claims (8)

1.一种等离子显示板,包括前面基板;与上述前面基板相对配置的后面基板;及在上述前面基板和后面基板之间划分放电串的障壁,其特征在于:上述障壁包括互相交叉的第1障壁和第2障壁,上述第1障壁及第2障壁当中至少一个障壁的上部具有曲率。
2.根据权利要求1所述的等离子显示板,其特征在于:上述第1障壁和第2障壁当中上述第1障壁的高度低于上述第2障壁的高度,上述第1障壁的上部具有曲率。
3.根据权利要求2所述的等离子显示板,其特征在于:上述第1障壁在放电串中心部分高度高于边缘部分高度。
4.根据权利要求2所述的等离子显示板,其特征在于:上述第1障壁在放电串中心部分高度低于边缘部分高度。
5.根据权利要求2所述的等离子显示板,其特征在于:上述第1障壁的最小高度是最大高度的80%以上99.9%以下。
6.根据权利要求5所述的等离子显示板,其特征在于:上述第1障壁的最小高度可以是最大高度的95%以上99%以下。
7.根据权利要求2所述的等离子显示板,其特征在于:上述第1障壁的最大高度和最小高度之差为0.1微米以上20微米以下。
8.根据权利要求7所述的等离子显示板,其特征在于:上述第1障壁的最大高度和最小高度之差为1微米以上5微米以下。
CNA2007101467143A 2006-10-16 2007-08-17 等离子显示板 Pending CN101136302A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020060100543A KR100820683B1 (ko) 2006-10-16 2006-10-16 플라즈마 디스플레이 패널
KR1020060100543 2006-10-16

Publications (1)

Publication Number Publication Date
CN101136302A true CN101136302A (zh) 2008-03-05

Family

ID=39160313

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007101467143A Pending CN101136302A (zh) 2006-10-16 2007-08-17 等离子显示板

Country Status (2)

Country Link
KR (1) KR100820683B1 (zh)
CN (1) CN101136302A (zh)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001126624A (ja) * 1999-10-22 2001-05-11 Kyocera Corp プラズマディスプレイパネル用基板とその製造方法
KR100692820B1 (ko) * 2005-02-07 2007-03-09 엘지전자 주식회사 플라즈마 디스플레이 장치, 플라즈마 디스플레이 패널 및그의 제조방법

Also Published As

Publication number Publication date
KR100820683B1 (ko) 2008-04-11

Similar Documents

Publication Publication Date Title
CN100442337C (zh) 高分辨率高亮度的等离子体显示板及其驱动方法
CN100580856C (zh) 等离子体显示面板
CN1108599C (zh) 一种交流等离子体显示板
KR20000035451A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
CN101000740A (zh) 等离子显示装置
CN101136165A (zh) 等离子显示装置
CN101136302A (zh) 等离子显示板
KR100844818B1 (ko) 플라즈마 디스플레이 장치
CN101849274B (zh) 等离子体显示装置
CN101174531A (zh) 等离子显示板
CN101145489A (zh) 等离子显示板
CN2462505Y (zh) 一种等离子体显示板
CN101409196A (zh) 等离子显示板
CN101145488A (zh) 等离子显示板
CN101266905A (zh) 等离子显示板
CN101271814A (zh) 等离子显示板
CN101271808A (zh) 等离子显示板
CN101159213A (zh) 等离子显示板
CN101447164A (zh) 等离子显示装置
CN101271806A (zh) 等离子显示板
CN101447165B (zh) 等离子显示装置
CN101409195A (zh) 等离子显示板
CN101383123B (zh) 等离子显示装置
CN101197236A (zh) 等离子显示板
CN101271812A (zh) 等离子显示板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication