CN101145489A - 等离子显示板 - Google Patents

等离子显示板 Download PDF

Info

Publication number
CN101145489A
CN101145489A CNA2007101467887A CN200710146788A CN101145489A CN 101145489 A CN101145489 A CN 101145489A CN A2007101467887 A CNA2007101467887 A CN A2007101467887A CN 200710146788 A CN200710146788 A CN 200710146788A CN 101145489 A CN101145489 A CN 101145489A
Authority
CN
China
Prior art keywords
electrode
discharge string
string
discharge
virtual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007101467887A
Other languages
English (en)
Inventor
金东暎
金保均
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Nanjing Plasma Co Ltd
Original Assignee
LG Electronics Nanjing Plasma Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Nanjing Plasma Co Ltd filed Critical LG Electronics Nanjing Plasma Co Ltd
Publication of CN101145489A publication Critical patent/CN101145489A/zh
Pending legal-status Critical Current

Links

Images

Abstract

本发明公开了一种等离子显示板,包括形成第1电极和第2电极的前面基板,与前面基板相对配置的后面基板,以及在前面基板和后面基板之间划分放电串的障壁,放电串包括有效(Active)放电串和虚拟(Dummy)放电串,虚拟放电串中第1电极或第2电极长度比有效放电串中第1电极或第2电极的长度更短,或在虚拟放电串中省略第1电极或第2电极,可以防止虚拟区域发生放电,由此具有改善影像画质的效果。

Description

等离子显示板
技术领域
本发明为等离子显示板(Plasma Display Panel)相关发明。
背景技术
通常,等离子显示板中,在由障壁划分的放电串(Cell)内形成的荧光体层的同时形成多个电极(Electrode)。通过这种电极向放电串提供驱动信号,放电串内通过供应的驱动信号产生放电。其中,在放电串内通过驱动信号放电时,充入放电串内的放电气体会产生真空紫外线(Vacuum Ultraviolet rays),这种真空紫外线激发形成在放电串内的荧光体,产生可见光。通过这种可见光,在等离子显示板的画面上显示影像。
上述放电串包括有效(Active)放电串和虚拟(Dummy)放电串,虚拟区域(Dummy Area)中可能会产生放电现象,恶化影像画质的效果。
发明内容
本发明的目的是为了解决上述问题,提供一种通过改变虚拟放电串中第1电极或第2电极结构,改善画质的等离子显示板。
本发明的技术方案是:
一种等离子显示板,包括形成第1电极和第2电极的前面基板,与前面基板相对配置的后面基板,以及在前面基板和后面基板之间划分放电串的障壁;所述放电串包括有效放电串和虚拟放电串,虚拟放电串中第1电极或第2电极长度比有效放电串中第1电极或第2电极的长度更短,或在虚拟放电串中省略第1电极或第2电极。
而且,虚拟放电串配置在有效放电串的外围。
而且,前面基板上形成具有比第1电极及第2电极颜色更暗颜色的黑色帧(Black Frame),虚拟放电串被黑色帧遮挡。
而且,黑色帧附着在前面基板的表面上。
而且,虚拟放电串包括第1虚拟放电串和第2虚拟放电串,第1虚拟放电串中第1电极或第2电极的长度,是有效放电串中第1电极或第2电极的长度的0.05倍以上0.9倍以下,第2虚拟放电串中省略第1电极或第2电极。
而且,第2虚拟放电串配置在第1虚拟放电串的外廓。
而且,第1虚拟放电串中第1电极或第2电极的长度是有效放电串中第1电极或第2电极长度的0.1倍以上0.5倍以下。
本发明的有益效果是:本发明提供的等离子显示板通过将虚拟区域中第1电极或第2电极的长度,设的比有效区域(Active Area)中第1电极或第2电极的长度更短;或在虚拟区域中省略第1电极或第2电极,防止虚拟区域发生放电,由此具有改善影像画质的效果。
附图说明
图1为介绍本发明一实例的等离子显示板结构一例的图片。
图2为第1电极或第2电极当中至少一个电极为多层的一例的图片。
图3为介绍第1电极或第2电极当中至少一个为单层时的一例的图片。
图4为介绍虚拟区域和有效区域的图片。
图5a至图5b为介绍虚拟区域及有效区域电极结构的图片。
图6为介绍虚拟放电串和有效放电串的放电开始电压的图片。
图7为介绍虚拟放电串中的第1电极或第2电极的长度的图片。
图8为介绍黑色帧的图片。
图9为介绍本发明一实例的等离子显示板中体现影像色调的影像帧(Frame)的图片。
图10为影像帧所包含的子字段中的本发明一实例的等离子显示板操作一例的图片。
具体实施方式
下面结合附图对本发明的具体实施方式作进一步的说明:
图1为介绍本发明一实例的等离子显示板结构一例的图片。
如图1所示,本发明的一实例的等离子显示板可以由形成了并排的第1电极(102,Y)和第2电极(103,Z)的前面基板101,和形成了与前述第1电极(102,Y)及第2电极(103,Z)交叉的第3电极(113,X)的后面基板111接合而成。
第1电极(102,Y)和第2电极(103,Z)可以在放电空间,即在有效放电串(Cell)引起放电的同时维持有效放电串的放电。
这种形成了第1电极(102,Y)和第2电极(103,Z)的前面基板101上部可以设覆盖第1电极(102,Y)和第2电极(103,Z)的电介质层,例如上部电介质层104。
这种上部电介质层104限制第1电极(102,Y)及第2电极(103,Z)的放电电流,可以使第1电极(102,Y)和第2电极(103,Z)之间绝缘。
这种上部电介质层104上面可以形成简化放电条件的保护层105。这种保护层105可以采用将氧化镁(MgO)等材料蒸镀在上部电介质层104上部的方法形成。
同时,后面基板111上形成了电极,例如第3电极(113,X),这种形成第3电极(113,X)的后面基板111上部可以设置覆盖第3电极(113,X)的电介质层,例如下部电介质层115。
这种下部电介质层115可以使第3电极(113,X)绝缘。
这种下部电介质层115的上部可以形成划分放电空间即放电串的条形(Stripe Type),井形(WellType),三角形(DeltaType),蜂窝形等障壁112。因此,可以在面基板101和后面基板111之间形成红色(Red:R),绿色(Green:G),蓝色(Blue:B)等放电串。
而且,红色(R),绿色(G),蓝色(B)放电串之外,也可以再形成白色(White:W)或黄色(Yellow:Y)放电串。
同时,本发明的一实例的等离子显示板中的红色(R),绿色(G)及蓝色(B)放电串的间距(Pitch)可以实际相同,但是为了调整红色(R),绿色(G)及蓝色(B)放电串中的色温,也可以不同设置红色(R),绿色(G)及蓝色(B)放电串的间距。
此时,可以根据红色(R),绿色(G)及蓝色(B)放电串不同设置所有间距,也可以将红色(R),绿色(G)及蓝色(B)放电串当中的一个以上的放电串的间距设的与其他放电串间距不同。例如,可以设为红色(R)放电串的间距最小,绿色(G)及蓝色(B)放电串的间距大于红色(R)放电串的间距。
若如此设置,则下述的形成在放电串内的荧光体层114宽度也随着放电串的宽度改变。例如,形成在蓝色(B)放电串的蓝色(B)荧光体层宽度比形成在红色(R)放电串内的红色(R)荧光体层宽度更宽;同时形成在绿色(G)放电串的绿色(G)荧光体层宽度可以比形成在红色(R)放电串内的红色(R)荧光体层宽度更宽。
因此可以提高所体现的影像色温特性。
而且,本发明的一实例的等离子显示板不仅可以采用图1所示的障壁112结构也可以采取多种形状的障壁结构。例如,可以采用障壁112包括第1障壁112b和第2障壁112a,其中第1障壁112b的高度与第2障壁112a高度互不相同的差等型障壁结构。
如果是这种差等型障壁结构,则第1障壁112b或第2障壁112a当中第1障壁112b的高度可以比第2障壁112a的高度更低。
同时,虽然图1显示和介绍了红色(R),绿色(G)及蓝色(B)放电串分别排列在同一线上,但是也可以以其他形状排列。例如,也可以采取红色(R),绿色(G)及蓝色(B)放电串按三角形形状排列的三角(Delta)型排列。而且,放电串的形状也可以采用四角形之外的五角形,六角形等多种多角形状。
而且,图1中只显示障壁112形成在后面基板111的例子,但是障壁112可以形成在前面基板101或后面基板111当中的任一个基板上。
在此,由障壁112划分的有效放电串内可以充入一定的放电气体。
同时,由障壁112划分的有效放电串内可以形成寻址放电时释放显示图象的可见光的荧光体层114。例如,可以形成红色(Red:R),绿色(Green:G),蓝色(Blue:B)荧光体层。
而且,除了红色(R),绿色(G),蓝色(B)荧光体之外也可以再形成白色(White:W)和/或黄色(Yellow:Y)荧光体层。
而且,红色(R),绿色(G),蓝色(B)放电串的荧光体层114厚度(Width)可以实际相同或一个以上的厚度不同。例如,红色(R),绿色(G)及蓝色(B)放电串当中至少一个放电串的荧光体层114厚度与其他放电串不同时,绿色(G)或蓝色(B)放电串的荧光体层114厚度可以比红色(R)放电串的荧光体层114厚度更厚。在此,绿色(G)放电串的荧光体层114厚度可以与蓝色(B)放电串的荧光体层114厚度实际相同或不同。
同时,以上不过是显示和介绍了本发明一实例的等离子显示板一例,在此指明本发明并不限于具有以上结构的等离子显示板。例如,以上介绍中只显示编号104的上部电介质层及编号115的下部电介质层分别为一个层(Layer)的例子,但是这种上部电介质层及下部电介质层当中一个以上的电介质层可以由多个层组成。
同时,为了防止编号112的障壁引起的外部光线反射,可以在障壁112上部再设吸收外部光线的黑色层(图中未显示)。而且,也可以在与障壁112对应的前面基板101特定位置上再设黑色层。
而且,形成在后面基板111上的第3电极113的宽度或厚度可以为一定值,放电串内部的宽度或厚度也可以与放电串外部宽度或厚度不同。例如,放电串内部的宽度或厚度可以比放电串外部更宽或更厚。
图2为介绍第1电极或第2电极当中至少一个为多个层的一例的图片。
如图2所示,第1电极102或第2电极103当中至少一个电极可以由多个层,例如两个层(Layer)组成。
例如,如果考虑光透过率及电导度,则为了将有效放电串内产生光释放到外部的同时确保驱动效率,第1电极102和第2电极103至少一个电极可以包括由包含不透明的银(Ag)材质的总线电极(102b,103b)和包含透明的铟锡氧化物(Indium Tin Oxide:ITO)材质的透明电极(102a,103a)。
如此第1电极(102)和第2电极(103)包括透明电极(102a,103a),则放电串内产生的可见光释放到等离子显示板的外部时能有效释放。
同时,若第1电极102和第2电极103包括总线电极(102b,103b),则第1电极102和第2电极103只包括透明电极(102a,103a)时,透明电极(102a,103a)的电导度相对低一些,会降低驱动效率,因此可以补偿可能降低驱动效率的透明电极(102a,103a)的低电导度。
第1电极102和第2电极103包括总线电极(102b,103b)时,为了防止总线电极(102b,103b)引起的外光反射,可以在透明电极(102a,103a)和总线电极(102b,103b)的之间再配备黑色层(BlackLayer:210,221)。
以下,图3为介绍第1电极或第2电极当中至少一个为单层的一例的图片。
如图3所示,第1电极(102,Y)及第2电极(103,Z)是单层(One Layer)。例如,第1电极(102,Y)及第2电极(103,Z)可以是上述图2中编号102a或103a的透明电极的(ITO-Less)电极。
这种第1电极(102,Y)或第2电极(103,Z)当中至少一个电极包含实际透明的电导性金属材质。例如,可以包括银(Ag)、铜(Cu)、铝(Al)等电导性好且透明的材质,例如可以包含价格比铟锡氧化物(ITO)低廉的材质。
同时,第1电极(102,Y)或第2电极(103,Z)当中至少一个电极的颜色比图1中的编号104的上部电介质层更暗。
如此,第1电极(102,Y)或第2电极(103,Z)当中至少一个电极为单层时,制造工序比上述图2简单。例如,在上述图2中的第1电极(102,Y)和第2电极(103,Z)的制造工序中,在制造透明电极(102a,103a)后再制造总线电极(102b,103b)。但是图3中是单层结构,因此通过一次工序就可以制造第1电极(102,Y)和第2电极(103,Z)。
而且,如图3所示,若以单层制造第1电极(102,Y)和第2电极(103,Z),则简化制造工序的同时,可以不采用价格相对高的铟锡氧化物(ITO)等透明材质,因此可以降低制造单价。
而且,可以在第1电极(102,Y)及第2电极(103,Z)和前面基板101之间增设防止前面基板101变色,并具有比第1电极(102,Y)或第2电极(103,Z)当中的至少一个电极更暗颜色的黑色层(BlackLayer:300a,300b)。即,前面基板(101)和第1电极(102,Y)或第2电极(103,Z)直接接触时,前面基板101与第1电极(102,Y)或第2电极(103,Z)直接接触的一定区域会发生变色为黄色系的迁移(Migration)现象。编号300a至图300b的黑色层通过防止这种迁移现象,从而防止前面基板101的变色。
这个编号300a至图300b的黑色层可以包含具有实质性暗色系颜色的黑色材质,例如铷(Rb)。
如此,若在前面基板(101)和第1电极(102,Y)及第2电极(103,Z)之间设置黑色层(300a,300b),则即使第1电极(102,Y)和第2电极(103,Z)由高反射率材质组成,也可以防止反射光的产生。
以下,图4为介绍虚拟区域和有效区域的图片。
如图4所示,等离子显示板可以包含显示影像的有效区域(ActiveArea,410)和不对影像显示作贡献的虚拟区域(DummyArea,400)。在此,有效区域(410)是驱动时发生一定的可见光,显示影像的区域,如以上图1至图3具体介绍。
虚拟区域400可以设在有效区域410周围。而且,为了确保有效区域410的结构稳定性或有效区域中的操作稳定性,可以形成虚拟区域400。
将形成在虚拟区域400的放电串称为虚拟放电串,将形成在有效区域410的放电串称为有效放电串。
以下,结合显示虚拟区域400和有效区域410中的第1电极和第2电极结构的图5a至图5b进行分析。
图5a至图5b为介绍虚拟区域及有效区域电极结构的图片。如图5a至图5b所示,形成在虚拟区域400的虚拟放电串500中的第1电极102或第2电极103的长度,要比有效放电串510中的第1电极102或第2电极103的长度更短;或虚拟放电串500中省略第1电极102或第2电极103。
例如,如图5a所示,假设形成在虚拟区域400的虚拟放电串500包括第1虚拟放电串500a和第2虚拟放电串500b。
其中,第1虚拟放电串500a中第1电极102长度,要比有效放电串510中的第1电极102长度更短。而且,第2虚拟放电串500b中没有形成第1电极102。即,第2虚拟放电串500b中省略第1电极102。这种第2虚拟放电串500b设在第1虚拟放电串500a的外廓。
或如图5b所示,假设形成在虚拟区域400的虚拟放电串500包括第1虚拟放电串500c和第2虚拟放电串500d。
其中,第1虚拟放电串500c中的第2电极103的长度要比有效放电串510终端第2电极103长度更短。而且,第2虚拟放电串500d中不形成第2电极103。即,第2虚拟放电串500d中省略第2电极103。这种第2虚拟放电串500d设在第1虚拟放电串500c外围。
以下结合图6分析如此设置的理由。
图6为介绍虚拟放电串和有效放电串的放电开始电压的图片。
在此事先指明,图6显示特性条件下的第1电极和第2电极之间的放电开始电压(FiringVoltage)。
如图6所示,在有效放电串中,第1电极和第2电极之间电压约为225V以上时,可以在第1电极和第2电极之间发生放电。即,有效放电串中第1电极和第2电极之间的放电开始电压约为225V。
相反,虚拟放电串中省略第1电极或第2电极时,不在第1电极和第2电极之间发生放电。而且,虚拟放电串中第1电极或第2电极的长度相对比有效放电串短时,如图6所示,第1电极和第2电极之间电压只有约为400V以上,才能在第1电极和第2电极之间发生放电。即,放电开始电压约为400V。由此,降低驱动时在虚拟放电串中发生放电的可能性。
而且,与本发明的一实例不同,虚拟放电串中第1电极和第2电极的长度与有效放电串的第1电极和第2电极的长度相同时,虚拟放电串中的放电开始电压可以与有效放电串中的放电开始电压实际相同。例如,如上介绍的一例,放电开始电压约为225V。
此时,虚拟放电串可能在驱动时发生放电。则,因虚拟放电串中发生的放电引起的光释放到外部,恶化对比度(Contrast)特性的同时存在恶化影像画质的问题。
相反,如本发明的一实例所示,将虚拟放电串中的第1电极或第2电极的长度设的比有效放电串中的第1电极或第2电极的长度更短,或省略虚拟放电串中的第1电极或第2电极,则不在虚拟放电串中发生放电,或者如图6所示,虚拟放电串内的放电开始电压约为400V以上。由此,在虚拟放电串中防止放电,防止由此引起的对比度(Contrast)特性,同时可以改善影像画质。
以下,图7为介绍虚拟放电串中的第1电极或第2电极的长度的图片。
如图7所示,假设如(a)所示形成在有效放电串510的第1电极102或第2电极103的长度为L1,则在多个虚拟区域放电串当中同时形成第1电极102和第2电极103的虚拟放电串,例如上述图5a的第1放电串500a中的第2电极103的长度如(b)所示,是比(a)的L1更短的L2。
在此,应考虑前面基板和后面基板的接合工序时的排列(Align)公差。例如,若在第1虚拟放电串500a中省略第2电极103,则接合前面基板和后面基板时,即使排列稍微散乱,与第1虚拟放电串500a邻接的最外围有效放电串510中的第2电极103的长度可能会不足。那么,在最外围有效放电串510中放电会变得不稳定,甚至不发生放电。
同时,第1虚拟放电串500a中第2电极103的长度(L2)过短时,与第1虚拟放电串500a邻接的最外围有效放电串510中,向第2电极103提供的驱动信号的电压会急剧下降。
考虑以上内容时,第1虚拟放电串500a中第2电极103的长度(L2),可以是有效放电串510中的第1电极102或第2电极103长度(L1)的0.05倍以上0.9倍以下,或者0.1倍以上0.5倍以下。
以下,图8为介绍黑色帧的图片。
如图8所示,形成在虚拟(Dummy)区域的虚拟放电串(未指定编号)被形成在前面基板(800)的黑色帧(BlackFrame,850)遮挡。
这样的黑色帧850具有比形成在前面基板800的第1电极(图中未显示)及第2电极(图中未显示)颜色更暗的颜色。
如此,若用黑色帧850遮挡虚拟区域,则可以有效切断虚拟区域发生的光线,可以进一步改善影像画质。同时可以得到,视觉上加大有效区域(Active)大小的效果。
这种黑色帧850可以以薄片(Sheet)形式粘在前面基板800的表面上。
在此,没有介绍的编号810是后面基板,830为障壁,840为荧光体层。
以下,图9为介绍本发明一实例的等离子显示板中体现影像色调的影像帧(Frame)的图片。
如图9所示,本发明一实例的等离子显示板中体现影像色调(Gray Level)的影像帧分为发光次数互不相同的多个子字段。
而且,虽然图中未显示,多个子字段中的至少一个以上的子字段可以再分为初始化所有放电串的重置期间(Reset Period),选择将要放电的放电串的寻址期间(Address Period)及根据放电次数体现色调的维持期间(Sustain Period)。
例如,在以256色调显示图像时,一个帧分为8个子字段(SF1至SF8),8个子字段(SF1至SF8)再分别分为重置期间,寻址期间及维持期间。
而且,可以通过调节提供给维持期间的维持信号个数,设定相应子字段的色调加权值。即,可以利用维持期间为各个子字段设定一定的色调加权值。例如,可以采用将第1子字段的色调加权值设为20,将第2子字段的色调加权值设为21的方法,决定各子字段的色调加权值,从而使各个子字段的色调加权值以2n(但是,n=0,1,2,3,4,5,6,7)的比率增加。如此,可以在各个子字段中根据色调加权值调节在各个子字段的维持期间供应的维持信号的个数,从而体现多样的影像色调。
本发明一实例的等离子显示板为了显示1秒的影像,比如为显示1秒的影像,采用多个帧。例如,为显示1秒的影像,采用60个影像帧。此时,一个帧的长度可以是1/60秒,即16.67ms。
其中,图9只显示和介绍了一个帧分为8个子字段的例子,但是可以与其不同,可以多样变更组成一个帧的子字段的个数。例如,可以由第1子字段到第12子字段为止的12个子字段组成一个帧,也可以由10个子字段组成一个帧。
而且,在图9所示的一个影像帧内各个子字段是按照色调加权值大小增加的顺序排列,但是也可以与其不同,按照色调加权值减少的顺序排列,各个子字段也可以与色调加权值无关地排列。
以下,图10为影像帧所包含的子字段中的本发明一实例的等离子显示板操作一例的图片。
如图10所示,在进行初始化的重置期间的创建(Set-Up)期间内,向第1电极(Y)施加从第1电压(V1)
急剧上升到第2电压(V2)后,电压再从第2电压(V2)开始逐渐下降到第3电压(V3)的上斜(Ramp-Up)信号。其中,第1电压(V1)可以是接地(GND)的电压。
在这个创建期间内,放电串内通过上斜信号发生弱的暗放电(DarkDischarge),即创建放电。通过此创建放电,放电串内将积累某一程度的壁电荷(Wall Charge)。
在创建期间之后的记忆(Set-Down)期间内,可以在上斜信号之后,向第1电极(Y)提供与这种上斜信号相反极性方向的下斜(Ramp-Down)信号。
其中,下斜信号可以从上斜信号的峰值(Peak)电压,即低于第3电压(V3)的第4电压(V4)逐渐下降到第5电压(V5)。
随着这种下斜信号的供应,在放电串内发生微弱的消除放电(EraseDischarge),即记忆放电。通过此记忆放电,将在放电串内均匀残留可以稳定发生寻址放电的壁电荷。
在重置期间之后的寻址期间内,可以向第1电极提供实际维持比下斜信号的最低电压即第5电压(V5)更高电压,例如第6电压(V6)的扫描偏置信号。
同时,可以向第1电极提供从扫描偏置信号下降扫描电压(ΔVy)的扫描信号(Scan)。
同时,扫描信号(Scan)的宽度可以按照子字段单位进行变更。即,至少一个以上的子字段中,扫描信号(Scan)的宽度可以与其他子字段中的扫描信号(Scan)宽度不同。例如,在时间上位于后位的子字段中的扫描信号(Scan)宽度可以比在前面的子字段中的扫描信号(Scan)宽度更小。而且,子字段排列顺序的扫描信号(Scan)宽度减少可以采用2.6μs(微秒),2.3μs(微秒),2.1μs(微秒),1.9μs(微秒)等渐进的方式,或采用2.6μs(微秒),2.3μs(微秒),2.3μs(微秒),2.1μs(微秒)......1.9μs(微秒),1.9μs(微秒)等方式。
如此,向第1电极(Y)提供扫描信号(Scan)时,可以与扫描信号对应,向第3电极(X)提供上升数据电压的大小(ΔVd)的数据信号。
随着这些扫描信号(Scan)和数据信号(Data)信号的供应,扫描信号(Scan)的电压与数据信号的数据电压(Vd)之差将与,重置期间内生成的壁电荷引起的壁电压相加,由此在供应数据信号电压(Vd)的放电串内产生寻址放电。
在此,在寻址期间内,为了防止第2电极的干涉引起寻址放电的不稳定,可以向第2电极提供维持偏置信号。
在此,维持偏置信号最好稳定维持小于在维持期间施加维持信号的电压,大于接地电平(GND)的电压的维持偏置电压(Vz)。
之后,在显示影像的维持期间内向第1电极及第2电极当中的一个以上电极提供维持信号。例如,可以向第1电极和第2电极交替施加维持信号。
若提供这样的维持信号,则通过寻址放电被选的放电串在随着放电串内壁电压和维持信号的维持电压(Vs)相加而提供维持信号时,在第1电极和第2电极之间产生维持放电即显示放电。
可以通过这种方法,在等离子显示板画面上显现影像。
可以理解,上述本发明的技术组成是本发明所属技术领域的业内人士不对本发明的技术思想或必要特点进行变更,就可以以其他具体形式实施。
因此,应理解以上所记述的实例是在各方面的例示,并不构成对本发明的限制,在不突破本发明的精神和范围的情况下,可以进行各种变更,本发明的保护范围以权利要求书为准。

Claims (7)

1.一种等离子显示板,包括形成第1电极和第2电极的前面基板,与上述前面基板相对配置的后面基板,以及在上述前面基板和后面基板之间划分放电串的障壁,上述放电串包括有效放电串和虚拟放电串,其特征在于:上述虚拟放电串中上述第1电极或第2电极长度比有效放电串中上述第1电极或第2电极的长度短;或在上述虚拟放电串中省略上述第1电极或第2电极。
2.根据权利要求1所述的等离子显示板,其特征在于:上述虚拟放电串配置在有效放电串的外围。
3.根据权利要求1所述的等离子显示板,其特征在于:上述前面基板上形成具有比上述第1电极及第2电极颜色更暗颜色的黑色帧,上述虚拟放电串被黑色帧遮挡。
4.根据权利要求3所述的等离子显示板,其特征在于:上述黑色帧附着在上述前面基板的表面上。
5.根据权利要求1所述的等离子显示板,其特征在于:上述虚拟放电串包括第1虚拟放电串和第2虚拟放电串,上述第1虚拟放电串中上述第1电极或第2电极的长度,是上述有效放电串中上述第1电极或第2电极的长度的0.05倍以上0.9倍以下,上述第2虚拟放电串中省略上述第1电极或第2电极。
6.根据权利要求5所述的等离子显示板,其特征在于:上述第2虚拟放电串配置在上述第1虚拟放电串的外廓。
7.根据权利要求5所述的等离子显示板,其特征在于:第1虚拟放电串中第1电极或第2电极的长度是有效放电串中第1电极或第2电极长度的0.1倍以上0.5倍以下。
CNA2007101467887A 2006-11-24 2007-08-22 等离子显示板 Pending CN101145489A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20060117071 2006-11-24
KR1020060117071 2006-11-24

Publications (1)

Publication Number Publication Date
CN101145489A true CN101145489A (zh) 2008-03-19

Family

ID=39207915

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007101467887A Pending CN101145489A (zh) 2006-11-24 2007-08-22 等离子显示板

Country Status (1)

Country Link
CN (1) CN101145489A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108538742B (zh) * 2014-08-01 2022-06-28 日东电工株式会社 虚拟端子单元

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108538742B (zh) * 2014-08-01 2022-06-28 日东电工株式会社 虚拟端子单元

Similar Documents

Publication Publication Date Title
CN100580856C (zh) 等离子体显示面板
CN101145489A (zh) 等离子显示板
KR100844818B1 (ko) 플라즈마 디스플레이 장치
CN101501810B (zh) 等离子体显示设备
CN1243329A (zh) 一种等离子体显示板
KR100862568B1 (ko) 플라즈마 디스플레이 패널
CN101271813A (zh) 等离子显示板
CN101174531A (zh) 等离子显示板
CN101136302A (zh) 等离子显示板
JP2005050675A (ja) プラズマ表示装置及びプラズマディスプレイパネルの駆動方法
CN101271806A (zh) 等离子显示板
KR100820963B1 (ko) 플라즈마 디스플레이 패널
CN101271814A (zh) 等离子显示板
KR100537627B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100811529B1 (ko) 플라즈마 디스플레이 패널
CN101271810B (zh) 等离子显示装置
KR100862566B1 (ko) 플라즈마 디스플레이 패널
CN101145488A (zh) 等离子显示板
KR100692042B1 (ko) 플라즈마 디스플레이 패널
CN101145310A (zh) 等离子显示装置
CN101409196A (zh) 等离子显示板
CN101409195A (zh) 等离子显示板
CN101271812A (zh) 等离子显示板
CN101271811A (zh) 等离子显示板
CN101105909A (zh) 等离子显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20080319